KR970006294B1 - Control circuit and method for reducing toner of image processing apparatus - Google Patents
Control circuit and method for reducing toner of image processing apparatusInfo
- Publication number
- KR970006294B1 KR970006294B1 KR1019930031334A KR930031334A KR970006294B1 KR 970006294 B1 KR970006294 B1 KR 970006294B1 KR 1019930031334 A KR1019930031334 A KR 1019930031334A KR 930031334 A KR930031334 A KR 930031334A KR 970006294 B1 KR970006294 B1 KR 970006294B1
- Authority
- KR
- South Korea
- Prior art keywords
- video data
- video
- horizontal
- data
- outputting
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03G—ELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
- G03G21/00—Arrangements not provided for by groups G03G13/00 - G03G19/00, e.g. cleaning, elimination of residual charge
- G03G21/14—Electronic sequencing control
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Dot-Matrix Printers And Others (AREA)
- Editing Of Facsimile Originals (AREA)
- Fax Reproducing Arrangements (AREA)
Abstract
Description
제1도는 노광시간에 따른 레이저 출력상태도.1 is a laser output state diagram according to an exposure time.
제2도는 종래의 노광시간을 줄여 외곽 테두리선을 검출한 후 농도를 줄인 문자예시도.Figure 2 is a letter example of reducing the concentration after detecting the outer edge by reducing the conventional exposure time.
제3도는 본 발명에 따른 토너 절감 제어 회로도.3 is a toner saving control circuit diagram according to the present invention.
제4도는 본 발명에 따른 홀수번째 라인의 수평화상주사를 위한 각부 동작 파형도.4 is a waveform diagram of each part for horizontal image scanning of odd-numbered lines according to the present invention.
제5도는 본 발명에 따른 짝수번째 라인의 수평화상 주사를 위한 각부 동작 파형도.5 is a view illustrating operation waveforms of each part for horizontal image scanning of even-numbered lines according to the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
10 : 엔진부 12 : 비데오 데이타 출력부10: engine unit 12: video data output unit
14, 16 : 디플립플롭 18, 20 : 앤드게이트14, 16: flip-flop 18, 20: endgate
30 : 가로방향 데이타 제어부 40 : 세로방향 데이타 제어부30: horizontal data controller 40: vertical data controller
본 발명은 화상처리장치의 토너절감 제어방법 및 회로에 관한 것으로, 특히 가로방향과 세로방향의 홀수 또는 짝수 데이타만을 주사하여 토너를 절감할 수 있도록 프린팅하는 토너절감 제어회로 및 방법에 관한 것이다.The present invention relates to a toner reduction control method and circuit of an image processing apparatus, and more particularly, to a toner reduction control circuit and method for printing to reduce toner by scanning only odd or even data in the horizontal and vertical directions.
일반적으로 전자사진 현상방식을 이용한 화상처리 시스템은 대한민국 1992년 특허출원 제11243호 게시되어 있는 바와 같이 인쇄할 화상데이타를 비데오 콘트롤러에서 입력받아 화상인쇄장치의 엔진부로부터 발생되는 수평동기신호 및 비데오 클럭에 동기시켜 1돗트(Dot)씩 엔진부로 송출하여 인쇄를 한다. 그런데 상기와 같은 화상처리장치를 이용하여 문서를 인쇄하는데 있어서 문서를 교정하기 위해 인쇄하는 경우가 있고, 문서작성을 완료하여 인쇄하는 경우가 있다. 이때 문서를 교정하기 위해 인쇄하는 경우 1돗트씩 직렬로 인쇄를 하기 때문에 토너의 소모량이 많게 되어 약 3000장 정도밖에 프린팅할 수 없는 문제점이 있었다.In general, an image processing system using an electrophotographic development method is a horizontal synchronous signal and a video clock generated from an engine of an image printing apparatus by receiving image data to be printed from a video controller, as published in Korean Patent Application No. 11243, 1992. In sync with each other, 1 dot is sent out to the engine unit for printing. However, in printing a document using the image processing apparatus as described above, there is a case in which a document is printed in order to correct the document, and in some cases, the document creation is completed and printed. In this case, when printing to calibrate a document, since printing is performed in series of 1 dot, there is a problem that only about 3000 sheets can be printed because the consumption of toner increases.
이러한 문제를 해결하기 위해 LSU(LASER SCANNING UNIT)를 사용한 레이저 빔 프린터(LBP)는 노광시간을 조절하여 농도를 조절한다. 예를들어 1돗트(Dot)당 300nSec의 노광시간을 갖는 프린터인 경우 정상 레이저 출력은 제1a도와 같으며, 200nSec로 노광시간을 줄여 조정된 레이저 출력은 제2b도와 같이 되어 농도를 줄일 수 있다. 상기 노광시간만을 줄이게 되면 화질의 열화를 가져오므로 인자할 문자의 외곽 테두리선을 회로적으로 계산하여 외곽 테두리선은 정상인자시와 같이 인자하고, 제2도와 같이 내부만 흐리게 처리하여 농도를 줄임으로 토너를 절감하였다. 그런데 상기와 같이 노광시간을 줄여 토너를 절감하기 위해서는 외곽 테두리선을 검출하기 위한 회로가 부가되므로 회로가 복잡해지고, 또한 비용이 상승되는 문제점이 있었다.In order to solve this problem, a laser beam printer (LBP) using LSU (LASER SCANNING UNIT) adjusts the concentration by adjusting the exposure time. For example, in the case of a printer having an exposure time of 300 nSec per dot, the normal laser power is the same as that of the first 1a, and the laser power adjusted by reducing the exposure time to 200 nSec is the second b, so that the density can be reduced. If only the exposure time is reduced, the image quality deteriorates, so the outer edges of the character to be printed are calculated in circuit, and the outer edges are printed as in the normal factor, and only the inside is blurred as shown in FIG. Toner was saved. However, in order to reduce the exposure time and reduce the toner as described above, since a circuit for detecting the outer edge is added, the circuit becomes complicated and the cost increases.
따라서 본 발명의 목적은 상기와 같은 문제를 해결하기 위한 토너절감 제어회로 및 방법을 제공함에 있다.It is therefore an object of the present invention to provide a toner reduction control circuit and method for solving the above problems.
본 발명의 다른 목적은 세로방향과 가로방향의 홀수 또는 짝수 데이타만을 주사하여 프린팅하므로 토너를 절감하는 토너절감 제어회로 및 방법을 제공함에 있다.Another object of the present invention is to provide a toner reduction control circuit and method for reducing toner by scanning and printing only odd or even data in the vertical and horizontal directions.
상기 목적을 달성하기 위한 본 발명은 비데오 데이타를 가로방향으로 한 돗트단위씩 건너뛰어 주사하여 인쇄하고, 상기 비데오 데이타를 세로방향으로 한 라인단위씩 건너뛰어 주사하여 인쇄함을 특징으로 한다.The present invention for achieving the above object is characterized in that the video data is printed by skipping by one dot unit in the horizontal direction, and the video data is printed by scanning by skipping one line unit in the vertical direction.
이하 본 발명을 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.
제3도는 본 발명에 또는 토너절감 제어 회로도로서, 엔진부(10)는 수평동기신호(H-Sync)와 비데오 클럭신호(V-CLK)를 발생하며, 소정의 비데오 데이타를 입력하여 프린팅을 수행한다. 비데오 콘트롤장치의 비데오 데이타 출력부(12)는 인쇄할 비데오 데이타를 상기 엔진부(10)로부터 출력된 수평동기신호(H-Sync) 및 비데오 클럭신호(V-CLK)에 동기시켜 비데오 데이타(V-DATA)를 발생하여 출력한다. 가로방향 데이타 제어부(30)는 상기 비데오 데이타 출력부(12)로부터 출력된 비데오 데이타를 소정돗트단위로 제거하여 출력한다. 세로방향 데이타 제어부(40)는 상기 가로방향 데이타 제어부(30)로부터 출력된 소정돗트단위로 제거된 비데오 데이타를 소정라인단위로 제거하여 출력한다.3 is a circuit diagram of the present invention or toner reduction control, wherein the engine unit 10 generates a horizontal synchronization signal (H-Sync) and a video clock signal (V-CLK), and inputs predetermined video data to perform printing. do. The video data output unit 12 of the video control device synchronizes the video data to be printed with the horizontal synchronization signal (H-Sync) and the video clock signal (V-CLK) output from the engine unit (10). -DATA) and print it. The horizontal data controller 30 removes and outputs the video data output from the video data output unit 12 in predetermined dot units. The vertical data controller 40 removes and outputs the video data removed in a predetermined dot unit output from the horizontal data controller 30 in predetermined line units.
상기 가로방향 데이타 제어부(30)는 상기 엔진부(10)로부터 발생된 비데오 클럭신호를 소정분주하여 출력하는 디플립플롭(16)과, 상기 디플립플롭(16)으로부터 분주 출력된 비데오 클럭신호를 논리곱하여 상기 비데오 데이타 출력부(12)로부터 출력된 화상데이타를 소정돗트단위로 제거하는 앤드게이트(18)로 구성되어 있다.The horizontal data controller 30 divides the video signal generated from the engine unit 10 into a predetermined flip-flop 16 and outputs the video clock signal divided by the flip-flop 16. And AND gates 18 for performing logical multiplication to remove image data output from the video data output unit 12 in predetermined dot units.
상기 세로방향 데이타 제어부(40)는 상기 엔진부(10)로부터 출력된 수평동기신호(H-Sync)를 소정 분주하여 출력하는 디플립플롭(14)과, 상기 앤드게이트(18)로부터 소정돗트단위로 제거된 화상데이타와 상기 디플립플롭(14)로부터 분주된 수평동기신호를 논리곱하여 세로방향의 화상데이타를 소정라인단위로 삭제하는 앤드게이트(20)로 구성되어 있다.The vertical data controller 40 divides the horizontal synchronous signal (H-Sync) output from the engine unit 10 by a predetermined flip-flop 14 and outputs a predetermined dot unit from the end gate 18. And AND gates 20 for performing logical multiplication of the image data removed from the < RTI ID = 0.0 > and / or < / RTI >
제4도는 본 발명에 따른 홀수번째 라인의 수평화상주사를 위한 각부 동작 파형도이고, 제5도는 본 발명에 따른 짝수번째 라인의 수평화상주사를 위한 각부 동작 파형도이다.4 is an operation waveform diagram of each part for horizontal image scanning of an odd-numbered line according to the present invention, and FIG. 5 is an operation waveform diagram of each part for horizontal image scanning of an even-numbered line according to the present invention.
상술한 제3-제5도를 참조하여 본 발명의 바람직한 일 실시예를 상세히 설명한다.One preferred embodiment of the present invention will be described in detail with reference to FIGS.
엔진부(10)에 인쇄명령이 있을 경우 홀수번째 라인의 수평화상 데이타를 주사하여 프린트하는 동작을 살펴보면 다음과 같다.When there is a print command in the engine unit 10, an operation of scanning and printing horizontal image data of an odd-numbered line is as follows.
상기 엔진부(10)는 제4도(4A)와 같은 수평동기신호(H-Sync)와 제4도(4C)와 같은 비데오 클럭신호를 발생하여 비데오 데이타 출력부(12)로 출력한다. 그러면 상기 비데오 데이타 출력부(12)에서는 인쇄할 비데오 데이타를 상기 수평동기신호(H-Sync) 및 비데오 클럭신호(V-CLK)에 동기시켜 제4도(4D)와 같은 비데오 데이타(V-DATA)를 출력한다. 여기서 제4도(4D)와 같은 비데오 데이타는 설명의 편의상 예를 들어 가정하여 도시한 것이다.The engine unit 10 generates a horizontal synchronous signal (H-Sync) as shown in FIG. 4A and a video clock signal as shown in FIG. 4C, and outputs the same to the video data output unit 12. Then, the video data output unit 12 synchronizes the video data to be printed with the horizontal synchronization signal H-Sync and the video clock signal V-CLK, and then the video data V-DATA as shown in FIG. ) Here, video data such as FIG. 4D is shown as an example for convenience of description.
이때 디플립플롭(16)은 상기 엔진부(10)로부터 출력되어 클럭단(CLK)으로 입력되는 비데오 클럭신호(V-CLK)를 2분주하여 제4도(4E)와 같이 분주된 비데오 클럭신호(V-CLK1)를 앤드게이트(18)의 한 입력단으로 출력한다. 상기 앤드게이트(18)는 상기 비데오 데이타 출력부(12)로부터 출력된 비데오 데이타(V-DATA)와 상기 디플립플롭(16)으로부터 분주된 비데오 클럭신호(V-CLK1)를 논리곱하여 제4도(4F)와 같이 홀수번째 라인 수평화상 데이타에서 1돗트단위로 제거된 비데오 데이타(V-DATA1)를 앤드게이트(20)의 한 입력단으로 출력한다.At this time, the flip-flop 16 divides the video clock signal V-CLK outputted from the engine unit 10 into the clock stage CLK, and divides the video clock signal as shown in FIG. 4E. The V-CLK1 is output to one input terminal of the AND gate 18. The AND gate 18 performs a logical multiplication on the video data V-DATA output from the video data output unit 12 and the video clock signal V-CLK1 divided from the flip-flop 16. As shown in (4F), video data (V-DATA1) removed in odd-dot line horizontal image data by one dot unit is output to one input terminal of the AND gate 20.
그리고 디플립플롭(14)은 상기 엔진부(10)로부터 출력되어 클럭단(CLK)으로 입력되는 제4도(4A)와 같은 수평동기신호(H-Sync)를 2분주하여 제4도(4B)와 같이 분주된 수평동기신호(H-Sync1)를 앤드게이트(20)의 다른 입력단으로 출력한다. 상기 앤드게이트(20)는 상기 앤드게이트(18)로부터 출력된 비데오데이타(V-DATA1)와 상기 디플립플롭(14)으로부터 분주된 수평동기신호(H-Sync1)를 논리곱하여 제4도(4G)와 같이 홀수번째 라인 수평화상에서 1돗트단위로 제거된 비데오 데이타(V-DATA2)를 엔진부(10)로 출력한다. 즉, 앤드게이트(20)에서는 가로방향으로 한 돗트씩 건너뛰어 삭제된 비데오 데이타를 출력하므로 상기 엔진부(10)에서 한 돗트씩 건너뛰어 인쇄한다.The flip-flop 14 divides the horizontal synchronization signal H-Sync such as 4A 4A output from the engine unit 10 into the clock stage CLK by dividing the horizontal synchronization signal H-Sync into 2 degrees 4B. The horizontal synchronization signal H-Sync1 divided as shown in FIG. 1 is output to the other input terminal of the AND gate 20. The AND gate 20 performs an AND operation on the video data V-DATA1 output from the AND gate 18 and the horizontal synchronization signal H-Sync1 divided from the flip-flop 14 to perform a fourth operation (4G). ) Outputs the video data V-DATA2 removed in units of one dot from the odd-numbered line horizontal image to the engine unit 10. That is, the AND gate 20 skips the dots one by one in the horizontal direction and outputs the deleted video data, so the engine unit 10 skips the dots one by one and prints them.
한편 짝수번째 라인의 수평화상 데이타를 주사하여 프린트하는 동작을 살펴보면 다음과 같다.On the other hand, the operation of scanning by scanning the horizontal image data of even-numbered lines is as follows.
상기 엔진부(10)는 제5도(5A)와 같은 수평동기신호(H-Sync)와 제5도(5C)와 같은 비데오 클럭신호(V-CLK)를 발생하여 비데오 데이타 출력부(12)로 출력한다. 그러면 상기 비데오 데이타 출력부(12)에서는 인쇄할 비데오 데이타를 상기 수평동기신호(H-Sync) 및 비데오 클럭신호(V-CLK)에 동기시켜 제5도(5D)와 같은 비데오 데이타(V-DATA)를 출력한다. 여기서 제5도(5D)와 같은 비데오 데이타는 설명의 편의상 일예로 가정하여 도시한 것이다.The engine unit 10 generates the horizontal synchronizing signal H-Sync as shown in FIG. 5A and the video clock signal V-CLK as shown in FIG. 5C as shown in FIG. 5A. Will output Then, the video data output unit 12 synchronizes the video data to be printed with the horizontal synchronization signal H-Sync and the video clock signal V-CLK, and then the video data V-DATA as shown in FIG. 5D. ) Here, video data such as FIG. 5D is shown as an example for convenience of description.
이때 디플립플롭(16)은 상기 엔진부(10)로부터 출력되어 클럭단(CLK)으로 입력되는 비데오 클럭신호(V-CLK)를 2분주하여 제5도(5E)와 같이 분주된 비데오 클럭신호(V-CLK1)를 앤드게이트(18)의 한 입력단으로 출력한다. 상기 앤드게이트(18)는 상기 비데오 데이타 출력부(12)로부터 출력된 비데오 데이타(V-DATA1)와 상기 디플립플롭(16)으로부터 분주된 비데오 클럭신호(V-CLK1)를 논리곱하여 제5도(5F)와 같이 짝수번째 라인 수평화상에서 1돗트단위로 제거된 비데오 데이타(V-DATA1)를 앤드게이트(20)의 한 입력단으로 출력한다.At this time, the flip-flop 16 divides the video clock signal V-CLK outputted from the engine unit 10 into the clock stage CLK, and divides the video clock signal as shown in FIG. 5E. The V-CLK1 is output to one input terminal of the AND gate 18. The AND gate 18 logically multiplies the video data V-DATA1 output from the video data output unit 12 and the video clock signal V-CLK1 divided from the flip-flop 16. As shown in (5F), video data V-DATA1, which is removed in units of one dot from the even-numbered line horizontal image, is output to one input terminal of the AND gate 20.
그리고 디플립플롭(14)은 상기 엔진부(10)로부터 출력되어 클럭단(CLK)으로 입력되는 수평동기신호(H-Sync)를 2분주하여 제5도(5B)와 같이 분주된 수평동기신호(H-Sync1)를 앤드게이트(20)의 다른 입력단으로 출력한다. 상기 앤드게이트(20)는 상기 앤드게이트(18)로부터 출력된 비데오 데이타(V-DATA1)와 상기 디플립플롭(14)으로부터 분주된 수평동기신호(H-Sync1)를 논리곱하여 제5도(5G)와 같이 짝수번째 라인 수평화상에서 1돗트단위로 제거된 비데오 데이타(V-DATA2)를 엔진부(10)로 출력한다.The flip-flop 14 divides the horizontal synchronous signal H-Sync, which is output from the engine unit 10 and input to the clock stage CLK, into two divided horizontal synchronous signals as shown in FIG. 5B. (H-Sync1) is output to the other input terminal of the AND gate 20. The AND gate 20 logically multiplies the video data V-DATA1 output from the AND gate 18 by the horizontal synchronization signal H-Sync1 divided from the flip-flop 14, and the fifth figure 5G. ) Outputs the video data V-DATA2 removed in units of one dot from the even-numbered line horizontal image to the engine unit 10.
즉, 엔드게이트(20)에서는 세로방향으로 한 라인씩 건너뛰어 비데오 데이타를 출력하므로 상기 엔진부(10)에서 한 라인씩 건너뛰어 인쇄한다. 따라서 기존에 약 3000매 정도를 프린팅하는 토너량이 본 발명을 이용하게 되면 12000매 정도를 프린팅할 수 있으므로 토너를 대폭적으로 절감할 수 있다.That is, since the end gate 20 outputs video data by skipping one line in the vertical direction, the engine unit 10 skips and prints each line. Therefore, by using the present invention, the amount of toner printing about 3000 sheets can be about 12000 sheets, and thus the toner can be greatly reduced.
본 발명의 일 실시예에서는 수평동기신호 및 비데오 클럭신호를 각각 2분주하여 가로방향으로 한 돗트, 세로방향으로 한 라인 건너뛰어 인쇄하도록 되어 있으나, 상기 분주비를 가변시켜 사용자가 원하는 비율로 분주하여 화질의 열화를 발생하지 않는 범위에서 실시 가능하다.In an embodiment of the present invention, the horizontal synchronization signal and the video clock signal are divided in two, and one dot in the horizontal direction and one line in the vertical direction are skipped to be printed. However, the division ratio is varied by the user's desired ratio. It can be implemented in a range that does not cause deterioration of image quality.
또한 본 발명의 일 실시예에서 비데오 클럭신호(V-CLK)는 엔진부(10)로부터 발생되는 것으로 설명되어 있으나, 비데오 콘트롤러로부터 발생시켜 비데오 데이타 출력부(12)로 인가할 수도 있다.In addition, although the video clock signal V-CLK is described as being generated from the engine unit 10 in one embodiment of the present invention, it may be generated from the video controller and applied to the video data output unit 12.
상술한 바와 같이 본 발명은 전자사진 현상방식을 이용한 화상처리 시스템에서 가로방향의 비데오 데이타를 설정된 돗트단위로 건너뛰어 프린트하고, 세로방향의 비데오 데이타를 설정된 라인단위로 건너뛰어 프린트하여 약 3000매 정도의 프린트할 수 있는 토너량으로 약 12000매 정도를 프린트가 가능하여 토너소모량을 대폭적으로 감소시킬 수 있고, 또한 토너 구입비용을 절감할 수 있는 이점이 있다.As described above, the present invention skips and prints horizontal video data in a set dot unit in an image processing system using an electrophotographic development method, and prints about 3,000 sheets by skipping and printing vertical video data in a set line unit. It is possible to print about 12000 sheets of printable toner, which can significantly reduce the amount of toner consumption, and also reduce the cost of toner purchase.
Claims (11)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930031334A KR970006294B1 (en) | 1993-12-30 | 1993-12-30 | Control circuit and method for reducing toner of image processing apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930031334A KR970006294B1 (en) | 1993-12-30 | 1993-12-30 | Control circuit and method for reducing toner of image processing apparatus |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950019983A KR950019983A (en) | 1995-07-24 |
KR970006294B1 true KR970006294B1 (en) | 1997-04-25 |
Family
ID=19374317
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930031334A KR970006294B1 (en) | 1993-12-30 | 1993-12-30 | Control circuit and method for reducing toner of image processing apparatus |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR970006294B1 (en) |
-
1993
- 1993-12-30 KR KR1019930031334A patent/KR970006294B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950019983A (en) | 1995-07-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0359463B1 (en) | Dot image data output apparatus | |
US4905095A (en) | Image processing apparatus | |
KR970006294B1 (en) | Control circuit and method for reducing toner of image processing apparatus | |
EP0503903B1 (en) | Image recording method and apparatus | |
US5764370A (en) | Enlargement and reduction apparatus for an image forming apparatus | |
JPH08123257A (en) | Electrophotographic device | |
US5257115A (en) | Image recording apparatus using pseudo tone generated images | |
JP2000103117A (en) | Image forming apparatus | |
JPH06297766A (en) | Recording apparatus | |
JPH11355576A (en) | Image processor | |
JP3143352B2 (en) | Laser printer | |
JP2955300B2 (en) | Image processing method and apparatus | |
JPH11348347A (en) | Image formation apparatus | |
JPH07256935A (en) | Controller for printing | |
JP3054269B2 (en) | Image forming method and apparatus | |
KR0125458B1 (en) | Printer | |
JPH0771183B2 (en) | Image processing device | |
JPS62133574A (en) | Image information processor | |
JPH1051627A (en) | Image processing method and device therefor | |
JP2001257876A (en) | Image forming device | |
JPH05294012A (en) | Printing device | |
JP2003231307A (en) | Imaging apparatus | |
JP2005205751A (en) | Image forming device | |
JPH04252563A (en) | Gap memory control system for recorder | |
JPH047966A (en) | Printer controller |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070830 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |