KR960043474A - 아날로그-디지탈 변환기 비교기 기준 장치 - Google Patents

아날로그-디지탈 변환기 비교기 기준 장치 Download PDF

Info

Publication number
KR960043474A
KR960043474A KR1019960013057A KR19960013057A KR960043474A KR 960043474 A KR960043474 A KR 960043474A KR 1019960013057 A KR1019960013057 A KR 1019960013057A KR 19960013057 A KR19960013057 A KR 19960013057A KR 960043474 A KR960043474 A KR 960043474A
Authority
KR
South Korea
Prior art keywords
analog
string
digital converter
voltage
coupled
Prior art date
Application number
KR1019960013057A
Other languages
English (en)
Other versions
KR100468476B1 (ko
Inventor
프랜시스 럼레이치 마크
Original Assignee
죠셉 제이. 락스
톰슨 콘슈머 일렉트로닉스, 인코오포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 죠셉 제이. 락스, 톰슨 콘슈머 일렉트로닉스, 인코오포레이티드 filed Critical 죠셉 제이. 락스
Publication of KR960043474A publication Critical patent/KR960043474A/ko
Application granted granted Critical
Publication of KR100468476B1 publication Critical patent/KR100468476B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/36Analogue value compared with reference values simultaneously only, i.e. parallel type
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/36Analogue value compared with reference values simultaneously only, i.e. parallel type
    • H03M1/361Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
    • H03M1/362Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

회로는 아날로그-디지탈 변환기(10)내의 복수의 비교기(60)에 기준 전압을 제공하는데 필요한 저항기의 총 갯수를 감소시킨다. 상기 회로에서, 제1단자(1) 및 제2단자(2)를 갖는 전압원(30)이 제1 및 제2단부와 상기 단부 사이에 복수의 탭을 갖는 단위 저항 스트링(50)에 결합된다. 제1능동 장치(81)는 전압원(30)의 제1단자(1)에 결합되는 입력과 단위 저항 스트링(50)의 제1단부에 결합되는 출력을 갖는다. 제2능동 장치(80)는 전압원(30)의 제2단자(2)에 결합되는 입력과 단위 저항 스트링(50)의 제2단부에 결합되는 출력을 갖는다.

Description

아날로그-디지탈 변환기 비교기 기준 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 장치를 통합한 n-비트 아날로그-디지탈 변환기의 블록도.

Claims (18)

  1. 전압원(VDD)과; 상기 전압원(VDD)의 양단에 결합되고 적어도 하나의 탭을 갖는 제1저항 스티링(30)과; 제1 및 제2단부와 상기 단부 사이에 복수의 탭을 갖는 제2저항 스트링(50)과; 상기 제1저항 스트링(30)의 상기 적어도 하나의 탭(2)에 결합되는 입력과 상기 제2저항 스트링(50)의 상기 제2단부에 결합되는 출력을 갖는 제1능동 장치(81)를 포함하는 회로에 있어서, 상기 제1스트링(30)은 단위 저항들만 포함하고; 상기 제2스트링(50)은 단위 저항들만 포함하며; 상기 제1저항 스트링(30)의 탭(1)에 결합되는 입력과 상기 제2저항 스트링(50)의 상기 제1단부에 결합되는 출력을 갖는 제2능동 장치(80)를 포함하는 것을 특징으로 하는 회로.
  2. 제1항에 있어서, 상기 제1(81) 및 제2(80) 능동 장치가 단위 전압 이득 전류 증폭기를 포함하는 것을 특징으로 하는 회로.
  3. 제1항에 있어서, 상기 제1저항 스트링(30)이 확산에 의해 이루어지는 것을 특징으로 하는 회로.
  4. 제1항에 있어서, 상기 제2저항 스트링(50)은 동작 온도의 변화에 대해 보상하는 것을 특징으로 하는 회로.
  5. 제1항에 있어서, 상기 제2저항 스트링(50)은 상기 전압원(VDD)의 변화를 보상하는 것을 특징으로 하는 회로.
  6. 제1항에 있어서, 상기 복수의 탭 중 상이한 하나에 결합되는 각각의 입력의 제1세트를 갖는 복수의 비교기(60)를 추가로 포함하는 것을 특징으로 하는 회로.
  7. 제6항에 있어서, 상기 비교기(60)는 아날로그 전압(ANAL0G VOLTAGE)에 결합되는 각각의 입력의 제2세트를 갖는 것을 특징으로 하는 회로.
  8. 제7항에 있어서, 상기 복수의 비교기(60)의 출력을 디코딩하는 수단(70)을 추가로 포함하는 것을 특징으로 하는 회로.
  9. 제8항에 있어서, 상기 디코딩 수단(70)은 상기 아날로그 전압(ANAL0G VOLTAGE)의 디지탈 표시를 제공하는 것을 특징으로 하는 회로.
  10. 제1(1) 및 제2(2)단자를 갖는 전압원(30)과; 제1 및 제2단부와 상기 단부 사이에 복수의 탭을 갖는 저항의 스트링(50)과; 상기 전압원(30)의 상기 제2단자에 결합되는 입력과 상기 제2저항 스트링(50)의 상기 제2단부에 결합되는 출력을 갖는 제1단위 전압 이득 전류 증폭기(81)와; 상기 복수의 탭 중 상이한 하나에 결합되는 각각의 입력의 제1세트와 아날로그 전압(ANAL0G VOLTAGE)에 결합되는 각각의 입력의 제2세트를 갖는 복수의 비교기(60)와; 상기 복수의 비교기(60)의 출력을 디코딩하는 수단(70)과; 상기 아날로그 전압(ANAL0G VOLTAGE)의 디지탈 표시를 제공하는 수단을 포함하는 아날로그-디지탈 변환기(10)에 있어서, 상기 스트링(50)은 단위 저항들만 포함하고; 상기 전압원(30)의 상기 제1단자(1)에 결합되는 입력과 상기 제2저항 스트링(45)에 결합되는 출력을 갖는 제2단위 전압 이득 전류 증폭기(80)를 포함하는 것을 특징으로 하는 아날로그-디지탈 변환기.
  11. 제10항에 있어서, 상기 전압원(30)은 단위 저항의 스트링을 포함하는 것을 특징으로 하는 아날로그-디지탈 변환기.
  12. 제1항에 있어서, 상기 저항의 스트링(50)은 폴리실리콘으로부터 이루어지는 것을 특징으로 하는 아날로그-디지탈 변환기.
  13. 제10항에 있어서, 상기 저항의 스트링(50)은 확산에 의해 이루어지는 것을 특징으로 하는 아날로그-디지탈 변환기.
  14. 주 비디오 신호원과; 상기 주 비디오 신호로부터 주 수평 동기 신호와 주 수직 동기 신호를 분리하는 주 동기 검출기와; 보조 비디오 신호원과; 상기 보조 비디오 신호로부터 보조 수평 동기 신호와 보조 수직 동기 신호를 분리하는 보조 동기 검출기와; 제1(1) 및 제2(2) 단자를 갖는 전압원(30)과, 제1 및 제2단부와 상기 단부 사이에 복수의 탭을 갖는 저항의 스트링(50)과, 상기 전압원(30)의 상기 제2단자(2)에 결합되는 입력과 상기 저항의 스트링(50)에 결합되는 출력을 갖는 제1능동 장치(81)를 구비한 상기 보조 비디오 신호용 아날로그-디지탈 변환기(10)와; 디지탈화된 보조 비디오 신호를 저장하는 메모리와; 상기 주 비디오 신호와 동기하여 상기 메모리로부터 상기 디지탈화된 보조 비디오 신호를 판독하는 수단과; 상기 동기화되고 디지탈화된 보조 비디오 신호용의 아날로그-디지탈 변환기와; 상기 동기화된 주 및 보조 비디오 신호를 합성하는 멀티플렉서를 포함하는 영상 내 영상 프로세서에 있어서, 상기 스트링(50)은 단위 저항들만 포함하고; 상기 전압원(30)의 상기 제1단자(1)에 결합되는 입력과 상기 저항 스트링(50)의 상기 제1단부에 결합되는 출력을 갖는 제2능동 장치(80)를 포함하는 것을 특징으로 하는 영상 내 영상 프로세서.
  15. 제14항에 있어서, 상기 아날로그-디지탈 변환기(10)의 상기 전압원(30)은 단위 저항 스트링을 포함하는 것을 특징으로 하는 영상 내 영상 프로세서.
  16. 제14항에 있어서, 상기 아날로그-디지탈 변환기(10)의 상기 제1(81) 및 제2(80)능동 장치는 단위 전압 이득 전류 증폭기를 포함하는 것을 특징으로 하는 영상 내 영상 프로세서.
  17. 제14항에 있어서, 상기 아날로그-디지탈 변환기(10)의 상기 저항 스트링(50)은 폴리실리콘으로부터 이루어지는 것을 특징으로 하는 영상 내 영상 프로세서.
  18. 제14항에 있어서, 상기 아날로그-디지탈 변환기(10)의 상기 저항 스트링(50)은 확산에 의해 이루어지는 것을 특징으로 하는 영상 내 영상 프로세서.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960013057A 1995-05-01 1996-04-26 아날로그-디지털 변환기 비교기의 기준 전압 제공 장치 KR100468476B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US08/432,522 1995-05-01
US08/432,522 US5760729A (en) 1995-05-01 1995-05-01 Flash analog-to-digital converter comparator reference arrangement
US8/432,522 1995-05-01

Publications (2)

Publication Number Publication Date
KR960043474A true KR960043474A (ko) 1996-12-23
KR100468476B1 KR100468476B1 (ko) 2005-04-25

Family

ID=23716518

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960013057A KR100468476B1 (ko) 1995-05-01 1996-04-26 아날로그-디지털 변환기 비교기의 기준 전압 제공 장치

Country Status (12)

Country Link
US (1) US5760729A (ko)
EP (1) EP0741460B1 (ko)
JP (1) JPH08307270A (ko)
KR (1) KR100468476B1 (ko)
CN (1) CN1138249A (ko)
AU (1) AU713606B2 (ko)
DE (1) DE69626061T2 (ko)
ES (1) ES2188685T3 (ko)
MX (1) MX9601598A (ko)
MY (1) MY114426A (ko)
SG (1) SG73426A1 (ko)
TW (1) TW306096B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100714943B1 (ko) * 2000-05-25 2007-05-07 텍사스 인스트루먼츠 인코포레이티드 보간 비교기 어레이를 가진 플래시 a/d에서의 온-라인오프셋 소거

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6127877A (en) * 1998-10-13 2000-10-03 Lucent Technologies Inc. Resistor circuit with DC voltage control
US6448917B1 (en) * 2000-05-31 2002-09-10 Cygnal Integrated Products, Inc. DAC using current source driving main resistor string
US6426714B1 (en) * 2001-06-26 2002-07-30 Nokia Corporation Multi-level quantizer with current mode DEM switch matrices and separate DEM decision logic for a multibit sigma delta modulator
US6885236B2 (en) * 2002-06-14 2005-04-26 Broadcom Corporation Reference ladder having improved feedback stability
CN1295881C (zh) * 2002-12-09 2007-01-17 刘祖武 高频峰值模数转换
CN100505548C (zh) * 2003-08-15 2009-06-24 旺宏电子股份有限公司 电阻-电容(rc)混合逐次逼近缓存器模拟数字转换器
KR20060018553A (ko) * 2004-08-25 2006-03-02 삼성전자주식회사 기준 전압의 흔들림을 줄이기 위한 기준 전압 흔들림 보상회로 및 이를 가지는 비교기
DE102004042166A1 (de) * 2004-08-31 2006-03-16 MAX-PLANCK-Gesellschaft zur Förderung der Wissenschaften e.V. Bildverarbeitungseinrichtung und entsprechendes Betriebsverfahren
DE102005001733A1 (de) * 2005-01-14 2006-07-27 Robert Bosch Gmbh Analog-Digital-Umsetzer
DE102005015390B4 (de) * 2005-04-04 2009-05-28 Infineon Technologies Ag Quantisierer in einem Multilevel-Sigma-Delta-Analog-Digital-Umsetzer
CN100351803C (zh) * 2005-06-29 2007-11-28 威盛电子股份有限公司 参考电路及信号调整电路
FR3047380B1 (fr) * 2016-01-29 2018-05-18 STMicroelectronics (Alps) SAS Detection d'un branchement analogique dans un decodeur video
CN111913519B (zh) * 2019-05-09 2022-06-21 无锡华润上华科技有限公司 信号转换器、电阻分压网络及其线性度补偿方法
CN112803948B (zh) * 2020-12-31 2022-05-03 深圳市紫光同创电子有限公司 数模转换电路和方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL7805068A (nl) * 1978-05-11 1979-11-13 Philips Nv Drempelschakeling.
JPS58138122A (ja) * 1982-02-12 1983-08-16 Matsushita Electric Ind Co Ltd 並列型アナログ・デイジタル変換器
US4578715A (en) * 1983-02-14 1986-03-25 Ricoh Company, Ltd. Picture signal quantizing circuit
US4543560A (en) * 1984-02-17 1985-09-24 Analog Devices, Incorporated Two-stage high resolution digital-to-analog converter
US4638360A (en) * 1985-09-03 1987-01-20 Rca Corporation Timing correction for a picture-in-picture television system
US4992874A (en) * 1989-07-03 1991-02-12 Rca Licensing Corporation Method and apparatus for correcting timing errors as for a multi-picture display
JP2675706B2 (ja) * 1992-01-29 1997-11-12 株式会社東芝 抵抗ストリング回路
GB9226608D0 (en) * 1992-12-19 1993-02-17 British Aerospace Analogue to digital converters

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100714943B1 (ko) * 2000-05-25 2007-05-07 텍사스 인스트루먼츠 인코포레이티드 보간 비교기 어레이를 가진 플래시 a/d에서의 온-라인오프셋 소거

Also Published As

Publication number Publication date
DE69626061D1 (de) 2003-03-13
ES2188685T3 (es) 2003-07-01
MX9601598A (es) 1998-04-30
MY114426A (en) 2002-10-31
DE69626061T2 (de) 2003-07-31
AU5195896A (en) 1996-11-14
SG73426A1 (en) 2000-06-20
EP0741460B1 (en) 2003-02-05
JPH08307270A (ja) 1996-11-22
KR100468476B1 (ko) 2005-04-25
AU713606B2 (en) 1999-12-09
CN1138249A (zh) 1996-12-18
EP0741460A2 (en) 1996-11-06
US5760729A (en) 1998-06-02
TW306096B (ko) 1997-05-21
EP0741460A3 (en) 1998-01-07

Similar Documents

Publication Publication Date Title
KR960043474A (ko) 아날로그-디지탈 변환기 비교기 기준 장치
KR900017416A (ko) 신호 처리장치
MXPA96001598A (en) Analog-to-digital converter comparator reference arrangement
KR920007360A (ko) 아나로그-디지탈 변환 시스템 및 아나로그 신호를 디지탈 신호로 변환시키는 방법
US4768015A (en) A/D converter for video signal
JPS60113586A (ja) クランプ装置
KR950035459A (ko) 단일 변환기모듈을 사용하는 이중입력 아날로그- 디지탈 변환기
JPH04312020A (ja) アナログ・ディジタル変換装置
KR880004459A (ko) 동기성잡음제거 기능을 갖춘 아날로그신호 연결부분처리장치
KR960039861A (ko) 촬상장치
KR930003568A (ko) 제어장치
KR900002625A (ko) 순회형 잡음저감회로
KR920011268A (ko) 화상압축처리장치
KR960016813B1 (ko) 다중채널 디지틀/아나로그 변환기
KR930003675A (ko) 동기신호삽입방식 및 회로
KR910016209A (ko) 영상 신호의 시간차 보정 장치
KR970056796A (ko) 주사 변환 회로
KR970056995A (ko) 샘플링영역의 설정이 가능한 아날로그/디지탈변환장치
KR900015121A (ko) 영상신호 재생처리회로
KR960012962A (ko) 역광 보정 장치
JPS6354886A (ja) 画像信号デイジタル記録再生装置
JPH0846824A (ja) 映像信号処理装置
JPH05236258A (ja) 画像入力装置
KR970062875A (ko) 디지탈/아날로그변환기의 채널증설장치
JPH08340255A (ja) 映像信号変換装置

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121220

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee