KR960025069A - 버스트 길이 조정 장치 - Google Patents

버스트 길이 조정 장치 Download PDF

Info

Publication number
KR960025069A
KR960025069A KR1019940032625A KR19940032625A KR960025069A KR 960025069 A KR960025069 A KR 960025069A KR 1019940032625 A KR1019940032625 A KR 1019940032625A KR 19940032625 A KR19940032625 A KR 19940032625A KR 960025069 A KR960025069 A KR 960025069A
Authority
KR
South Korea
Prior art keywords
address
signal
address signal
input terminal
internal address
Prior art date
Application number
KR1019940032625A
Other languages
English (en)
Other versions
KR0144404B1 (ko
Inventor
안승한
이재진
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019940032625A priority Critical patent/KR0144404B1/ko
Publication of KR960025069A publication Critical patent/KR960025069A/ko
Application granted granted Critical
Publication of KR0144404B1 publication Critical patent/KR0144404B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/408Address circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/18Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Bus Control (AREA)
  • Dram (AREA)

Abstract

본 발명은 버스트 길이 조정장치에 관한 것으로, 두 개의 입력단자로 처음 어드레스 신호와 마지막 어드레스 신호를 입력하여 연속적으로 발생된 어드레스 신호를 상기 마지막 어드레스 신호와 비교하여 같을 경우에 버스트 동작을 중시키시도록 하고, 또 두 개의 입력단자로 처음 어드레스 신호와 마지막 어드레스 신호를 입력하여 상기 마지막 어드레스 신호로하여금 카운터 회로에 의해 하나씩 감소되도록하여 상기 마지막 어드레스 신호가 영(zero)이 될 때 버스트 동작을 중지시키도록 회로를 구현한 버스트 길이 조정장치에 관한 것이다.

Description

버스트 길이 조정 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 버스트 길이 조정장치의 제2실시예를 도시한 회로도.

Claims (4)

  1. 어드레스 신호를 입력하는 입력단자와, 내부 어드레스 신호를 출력하는 출력단자와, 상기 입력단자로 입력된 어드레스 신호로부터 연속적인 내부 어드레스를 발생시키기 위한 내부 어드레스 발생 수단과, 상기 입력단자로 입력되는 어드레스 신호 및 상기 내부 어드레스 발생 수단으로부터 만들어진 내부 어드레스 신호를 절환하여 상기 출력단자로전달하기 위한 멀티플렉스 수단과, 상기 입력단자로부터 입력된 어드레스의 마지막 어드레스 신호를 저장시키기 위한 어드레스 레지스터 수단과, 상기 내부 어드레스 발생 수단 및 상기 어드레스 레지스터 수단으로 부터의 출력신호 및 제어신호를 비교하여 같을 경우에 버스트 동작을 중지시키는 신호를 만들어내도록 하는 비교수단을 구비하는 것을 특징으로 하는 버스트 길이 조정장치.
  2. 제1항에 있어서, 상기 어드레스 레지스터 수단으로 입력되는 마지막 칼럼 어드레스 신호는 상기 입력단자로부터 칼럼 어드레스 신호를 입력시킨 이후 또는, 버스트 동작이 진행중에 입력이 가능한 것을 특징으로 하는 버스트 길이 조정장치.
  3. 어드레스 신호를 입력하는 입력단자와, 내부 어드레스 신호를 출력하는 출력단자와, 상기 입력단자로 입력된 어드레스 신호로부터 연속적인 내부 어드레스를 발생시키기 위한 내부 어드레스 발생 수단과, 상기 입력단자로 입력되는 어드레스 신호 및 상기 내부 어드레스 발생 수단으로부터 만들어진 내부 어드레스 신호를 절환하여 상기 출력단자로전달하기 위한 멀티플렉스 수단과, 상기 입력단자로부터 입력된 어드레스의 마지막 어드레스 신호를 입력하여 주기적으로입력되는 클럭신호에 의해 상기 입력된 어드레스 신호가 하나씩 감소되도록 하는 카운터 수단과, 상기 카운터 수단으로부터의 출력신호 및 제어신호를 비교하여 모두 영(zero)일 때 버스트 동작을 중지시키는 신호를 출력하기 위한 비교수단을구비하는 것을 특징으로 하는 버스트 길이 조정장치.
  4. 제3항에 있어서, 상기 비교 수단이 NOR게이트를 구비하는 것을 특징으로 하는 버스트 길이 조정장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940032625A 1994-12-02 1994-12-02 버스트 길이 조정 장치 KR0144404B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940032625A KR0144404B1 (ko) 1994-12-02 1994-12-02 버스트 길이 조정 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940032625A KR0144404B1 (ko) 1994-12-02 1994-12-02 버스트 길이 조정 장치

Publications (2)

Publication Number Publication Date
KR960025069A true KR960025069A (ko) 1996-07-20
KR0144404B1 KR0144404B1 (ko) 1998-08-17

Family

ID=19400195

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940032625A KR0144404B1 (ko) 1994-12-02 1994-12-02 버스트 길이 조정 장치

Country Status (1)

Country Link
KR (1) KR0144404B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160079306A (ko) 2014-12-26 2016-07-06 주식회사 에스피푸드 고구마 와플의 제조방법

Also Published As

Publication number Publication date
KR0144404B1 (ko) 1998-08-17

Similar Documents

Publication Publication Date Title
KR960036312A (ko) 시프트 레지스터
KR900005311A (ko) 인터럽트제어장치
KR900003705A (ko) 일부 및 시각의 보정방법
KR910010529A (ko) 시프트 레지스터 장치
KR860009427A (ko) 2-위상 클록신호 공급 쉬프트 레지스터형 반도체 메모리장치
KR870010444A (ko) 데이터 프로세서
KR900002552A (ko) 출력회로
KR920015377A (ko) 반도체 기억장치
KR910003638A (ko) 데이터 처리장치
KR960025069A (ko) 버스트 길이 조정 장치
KR860001366A (ko) Ic장치
KR870005303A (ko) Ic장치
KR860008687A (ko) 지속기간-감지 디지탈 신호 게이트
KR890015602A (ko) 자기 기록 장치
KR970002653A (ko) 랜덤 억세서블 fifo
KR960016138A (ko) 가용성 지연회로
KR970055445A (ko) 노이즈 제거 입력회로
KR930010751A (ko) Led의 밝기조정방법
JPS57212521A (en) Data output controlling circuit
KR870006491A (ko) 특수효과 발생용 인자 장치
KR960025131A (ko) 펄스속도가 다른 두 프로세서 간에 제어신호조절장치
KR930020843A (ko) 클럭신호 선택회로
KR960036046A (ko) Ic 디바이스용 온도 보정 회로 및 그 보정 방법
KR970055505A (ko) 고속 출력 래치 회로
KR970007624A (ko) 소프트웨어 제어에 의한 인터럽트 선택회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110325

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee