KR960009245A - 광통신 소자의 플립-칩 본딩방법 및 그를 사용한 패키징방법 - Google Patents

광통신 소자의 플립-칩 본딩방법 및 그를 사용한 패키징방법 Download PDF

Info

Publication number
KR960009245A
KR960009245A KR1019940019495A KR19940019495A KR960009245A KR 960009245 A KR960009245 A KR 960009245A KR 1019940019495 A KR1019940019495 A KR 1019940019495A KR 19940019495 A KR19940019495 A KR 19940019495A KR 960009245 A KR960009245 A KR 960009245A
Authority
KR
South Korea
Prior art keywords
groove
substrate
chip
forming
flip
Prior art date
Application number
KR1019940019495A
Other languages
English (en)
Other versions
KR0135037B1 (ko
Inventor
오광룡
안주헌
김홍만
주관종
Original Assignee
양승택
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 재단법인 한국전자통신연구소 filed Critical 양승택
Priority to KR1019940019495A priority Critical patent/KR0135037B1/ko
Publication of KR960009245A publication Critical patent/KR960009245A/ko
Application granted granted Critical
Publication of KR0135037B1 publication Critical patent/KR0135037B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/18Processes or apparatus specially adapted for the manufacture or treatment of these devices or of parts thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0236Special surface textures
    • H01L31/02366Special surface textures of the substrate or of a layer on the substrate, e.g. textured ITO/glass substrate or superstrate, textured polymer layer on glass substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/042PV modules or arrays of single PV cells
    • H01L31/047PV cell arrays including PV cells having multiple vertical junctions or multiple V-groove junctions formed in a semiconductor substrate
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Manufacturing & Machinery (AREA)
  • Optical Couplings Of Light Guides (AREA)
  • Semiconductor Lasers (AREA)

Abstract

본 발명은 광의 생성, 검출, 변조 및 분배기능을 수행하는 각종의 광소자의 플립-칩(flip-chip bonding) 방법과 이 방법에 의해 플립-칩 본딩된 광소자와 광섬유를 패키징하는 방법에 관한 것으로서, 특히 실리콘 V-홈(groove)을 이용하여 기판과 칩 사이의 간격을 최소화시킬 수 있는 플립-칩 본딩방법 및 그를 사용한 패키징방법에 관한 것이다.
본 발명은 실리콘기판내에 소정의 V-홈(groove)을 형성하는 단계와, 상기 기판의 V-홈 내부에 솔더범프용 금속패드를 형성하는 단계와, 상기 금속 패드상부에 솔더 범프를 형성하는 단계와, 절연막, 금속패드 및 광소자 등을 구비한 소정 칩을 뒤집어서 상기 기판과 정렬시킨 후, 상기 솔더범프를 용융점 이상의 온도로 가열하여 리플로우(reflow)시킨 상태에서 칩에 압력을 가하여 상기 기판과 칩을 밀착, 고정시키는 단계와, 상기 기판위에 광섬유가 고정될 별도의 V-홈을 형성한 후, 광섬유를 상기 별도의 V-홈에 정렬시키고, 에폭시를 이용하여 고정시키는 단계를 포함한다.

Description

광통신 소자의 플립-칩 본딩방법 및 그를 사용한 패키지방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 플립-칩 본딩방법을 도시한 공정단면도.
제3도는 본 발명의 패키징방법에 의해 패키징된 광통신 소자의 개략적인 단면도.

Claims (6)

  1. 실리콘 기판상의 소정패턴의 절연막을 마스크로 이용하여 기판내에 소정의 V-홈(groove)을 형성하는 단계, 상기 기판의 V-홈 내부에 솔더범프용 금속패드를 형성하는 단계, 상기 금속패드 상부에 솔더 범프를 형성하는 단계 및 절연막, 금속패드 및 광소자 등을 구비한 소정 칩을 뒤집어서 상기 기판과 정렬시킨 후, 상기 솔더범프를 용융점 이상의 온도로 가열하여 리플로우(reflow)시킨 상태에서, 칩에 압력을 가하여 상기 기판과 칩을 밀착, 고정시키는 단계들로 이루어진 Si V-홈을 이용한 플립-칩 본딩(flip-chip bonding) 방법.
  2. 제1항에 있어서, 상기 솔더범프는 리플로우시 상기 실리콘 V-홈을 넘쳐 홈밖으로 번지는 것을 방지하기 위하여, 그 부피를 상기 V-홈의 부피보다 더 작게 형성시킨 Si V-홈을 이용한 플립-칩 본딩방법.
  3. 제1항에 있어서, 상기 기판과 칩의 평면방향 정렬을 용이하게 하기 위하여, 밀착되기 직전의 상기 리플로우된 솔더범프의 높이를 상기 V-홈의 깊이보다 더 크게 형성시킨 Si V-홈을 이용한 플립-칩 본딩방법.
  4. 실리콘 기판상의 소정패턴의 절연막을 마스크로 이용하여 기판내에 소정의 V-홈(groove)을 형성하는 단계와, 상기 기판의 V-홈 내부에 솔더범프용 금속패드를 형성하는 단계와, 상기 금속패드 상부에 솔더범프를 형성하는 단계와, 절연막, 금속패드 및 광소자 등을 구비한 소정 칩을 뒤집어서 상기 기판과 정렬시킨 후, 상기 솔더범프를 용융점 이상의 온도로 가열하여 리플로우(reflow)시킨 상태에서 칩에 압력을 가하여 상기 기판과 칩을 밀착, 고정시키는 단계로 이루어진 플립-칩 본딩방법을 사용하여, 상기 기판위에 광섬유가 고정될 별도의 V-홈을 형성한 후, 상기 광섬유의 코아의 중심축과 상기 칩에 형성된 수광 또는 발광부의 중심축이 자기정렬되도록 광섬유를 상기 별도의 V-홈에 정렬시키고, 에폭시를 이용하여 고정시키는 광통신 소자의 패키징방법.
  5. 제4항에 있어서, 상기 솔더범프는 리플로우시 상기 실리콘 V-홈을 넘쳐 홈밖으로 번지는 것을 방지하기 위하여, 그 부피를 상기 V-홈의 부피보다 더 작게 형성시킨 플립-칩 본딩방법을 사용한 패키징방법.
  6. 제4항에 있어서, 상기 기판과 칩의 평면방향 정렬을 용이하게 하기 위하여, 밀착되기 직전의 상기 리플로우된 솔더범프의 높이를 상기 V-홈의 깊이보다 더 크게 형성시킨 플립-칩 본딩방법을 사용한 패키징방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940019495A 1994-08-08 1994-08-08 광통신 소자의 플립-칩 본딩방법 및 그를 사용한 패키징방법 KR0135037B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940019495A KR0135037B1 (ko) 1994-08-08 1994-08-08 광통신 소자의 플립-칩 본딩방법 및 그를 사용한 패키징방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940019495A KR0135037B1 (ko) 1994-08-08 1994-08-08 광통신 소자의 플립-칩 본딩방법 및 그를 사용한 패키징방법

Publications (2)

Publication Number Publication Date
KR960009245A true KR960009245A (ko) 1996-03-22
KR0135037B1 KR0135037B1 (ko) 1998-04-20

Family

ID=19389968

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940019495A KR0135037B1 (ko) 1994-08-08 1994-08-08 광통신 소자의 플립-칩 본딩방법 및 그를 사용한 패키징방법

Country Status (1)

Country Link
KR (1) KR0135037B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6090301A (en) * 1996-12-02 2000-07-18 Fujitsu Limited Method for fabricating bump forming plate member
KR100724880B1 (ko) * 2005-03-25 2007-06-04 삼성전자주식회사 광소자 모듈 패키지 및 그 제작 방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000199827A (ja) * 1998-10-27 2000-07-18 Sony Corp 光導波装置およびその製造方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6090301A (en) * 1996-12-02 2000-07-18 Fujitsu Limited Method for fabricating bump forming plate member
KR100273649B1 (ko) * 1996-12-02 2001-01-15 아끼구사 나오유끼 범프형성용판부재의제조방법및범프형성방법
KR100724880B1 (ko) * 2005-03-25 2007-06-04 삼성전자주식회사 광소자 모듈 패키지 및 그 제작 방법

Also Published As

Publication number Publication date
KR0135037B1 (ko) 1998-04-20

Similar Documents

Publication Publication Date Title
JP2664214B2 (ja) フアイバ・アレイの整合法
JP3028791B2 (ja) チップ部品の実装方法
US5793914A (en) Optical module & method for manufacturing the same
US6083819A (en) Method and assembly for providing improved underchip encapsulation
US6765801B1 (en) Optical track drain package
JP2004031906A (ja) フリップチップボンディング構造及びそのボンディング方法
KR960009245A (ko) 광통신 소자의 플립-칩 본딩방법 및 그를 사용한 패키징방법
CN109524382B (zh) 芯片的封装结构以及封装方法
KR950004504A (ko) 광 반도체 소자의 광 기층 부착 방법
US20190121036A1 (en) Reflow compatible optical packaging
JP3565092B2 (ja) 半導体装置の製造方法
JPH11150206A (ja) 半導体素子の実装基板
KR100211039B1 (ko) 광스위치-광섬유 광결합 장치
Wai et al. Attachment of Alignment Fibre on Interposer for Fibre Optic Array Assembly
KR0150020B1 (ko) 광섬유의 정렬 및 고정장치
JPH02206138A (ja) フリップチップ実装方法
JP4326105B2 (ja) フリップチップ実装方法
JP2751427B2 (ja) 半導体装置の製造方法
KR100936781B1 (ko) 플립칩 본딩장치 및 이를 이용한 플립칩 본딩방법
CA2509530A1 (en) Precision optical fiber attachment using solder glass preform
JPH1126641A (ja) 半導体装置及びその製造方法
JPS633422A (ja) Icチツプの実装方法
JP2005284302A (ja) 光部品の実装構造
KR100226445B1 (ko) 레이저 다이오드의 접합 정밀도 증대방법
KR100499865B1 (ko) 초음파 솔더링을 이용한 전자 패키지 및 그 패키징 방법

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20011228

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee