KR960001999A - 메모리 뱅크 선택회로 - Google Patents
메모리 뱅크 선택회로 Download PDFInfo
- Publication number
- KR960001999A KR960001999A KR1019940013037A KR19940013037A KR960001999A KR 960001999 A KR960001999 A KR 960001999A KR 1019940013037 A KR1019940013037 A KR 1019940013037A KR 19940013037 A KR19940013037 A KR 19940013037A KR 960001999 A KR960001999 A KR 960001999A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- memory bank
- input
- ras2
- output
- Prior art date
Links
Landscapes
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
본 발명은 메모리뱅크 선택회로에 관한 것으로, 특히 시스템버스를 통해 인가되는 어드레스신호(SA0~SA8)의 상태를 감지하고 내부에 설정되어 있는 입ㆍ출력 포트 데이타와 비교하여 클락신호(CLK)를 출력하는 디코더수단(10); 상기 시스템버스를 통해 인가되는 입ㆍ출력 포트 데이타 신호(SD0,SD1)를 각각 인가받아 상기 디코더수단(10)에서 출력되는 클락신호(CLK)에 따라 구동하여 선택신호(S)와 인에이블 신호(EN)를 출력하는 버퍼수단(21,22); 상기 버퍼수단(21,22)에서 출력되는 인에이블 신호(EN)와 선택신호(S)에 따라 입력되는 RAS신호(RAS1, RAS2) (RAS2, RAS3)중 일측 신호를 선택적으로 출력하는 선택수단(31,32)을 구비하여, 사용되는 메모리의 용량을 검색하고 상기 메모리뱅크의 용량에 따라 적절한 RAS(Row Address Strobe)신호를 인가하여 사용될 메모리뱅크를 자동으로 설정함에 따라 점퍼의 세팅이 불필요하고 따라서 점퍼세팅이 오류로 인한 시스템의 오동작을 막을 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 의한 메모리뱅크의 선택회로도.
Claims (2)
- 시스템버스를 통해 인가되는 어드레스신호(SA0~SA8)의 상태를 감지하고 내부에 설정되어 있는 입ㆍ출력 포트 데이타와 비교하여 클락신호(CLK)를 출력하는 디코더수단(10); 상기 시스템버스를 통해 인가되는 입ㆍ출력 포트 데이타 신호(SD0,SD1)를 각각 인가받아 상기 디코더수단(10)에서 출력되는 클락신호(CLK)에 따라 구동하여 선택신호(S)와 인에이블 신호(EN)를 출력하는 버퍼수단(21,22); 상기 버퍼수단(21,22)에서 출력되는 인에이블 신호(EN)와 선택신호(S)에 따라 입력되는 RAS신호(RAS1, RAS2) (RAS2, RAS2)중 일측 신호를 선택적으로 출력하는 선택수단(31,32)을 구비하는 것을 특징으로 하는 메모리뱅크 선택회로.
- 제1항에 있어서, 상기 버퍼수단(21,22)이 D-플립플랍이고, 상기 선택수단 (31,32)은 멀티플렉서인 것을 특징으로 하는 메모리뱅크 선택회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940013037A KR960001999A (ko) | 1994-06-09 | 1994-06-09 | 메모리 뱅크 선택회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940013037A KR960001999A (ko) | 1994-06-09 | 1994-06-09 | 메모리 뱅크 선택회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR960001999A true KR960001999A (ko) | 1996-01-26 |
Family
ID=66685793
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940013037A KR960001999A (ko) | 1994-06-09 | 1994-06-09 | 메모리 뱅크 선택회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR960001999A (ko) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020001288A (ko) * | 2000-06-27 | 2002-01-09 | 이구택 | 다이어프램 밸브의 리스크 감지장치 |
KR100515020B1 (ko) * | 1997-10-01 | 2005-12-01 | 삼성전자주식회사 | 컨텐션 모드를 방지하는 듀얼 포트 메모리 장치 |
KR100483058B1 (ko) * | 1997-09-03 | 2006-05-16 | 주식회사 하이닉스반도체 | 반도체메모리소자의라스완충장치 |
KR101326766B1 (ko) * | 2013-02-21 | 2013-11-08 | 한국기계연구원 | 밸브 외부누출 감지 시스템 |
-
1994
- 1994-06-09 KR KR1019940013037A patent/KR960001999A/ko not_active Application Discontinuation
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100483058B1 (ko) * | 1997-09-03 | 2006-05-16 | 주식회사 하이닉스반도체 | 반도체메모리소자의라스완충장치 |
KR100515020B1 (ko) * | 1997-10-01 | 2005-12-01 | 삼성전자주식회사 | 컨텐션 모드를 방지하는 듀얼 포트 메모리 장치 |
KR20020001288A (ko) * | 2000-06-27 | 2002-01-09 | 이구택 | 다이어프램 밸브의 리스크 감지장치 |
KR101326766B1 (ko) * | 2013-02-21 | 2013-11-08 | 한국기계연구원 | 밸브 외부누출 감지 시스템 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5160770B2 (ja) | レイテンシー制御回路及びその方法、そして、自動プリチャージ制御回路及びその方法 | |
KR910005308A (ko) | 반도체 메모리 | |
KR920008598A (ko) | 직접 또는 인터리브모드로 메모리를 액세스하는 메모리 컨트롤러 및 이를 구비한 데이타 처리시스템 | |
KR960012013A (ko) | 동기형 반도체 기억 장치 | |
KR870008439A (ko) | 반도체장치의 시간지연회로 | |
KR870010551A (ko) | 다이나믹 ram | |
KR970017627A (ko) | 멀티 뱅크 구조의 반도체 메모리 장치 | |
KR970067348A (ko) | 향상된 동기식 판독 및 기록 가능한 반도체 메모리 | |
KR19990083241A (ko) | 동기식 파이프라인 버스트 메모리 및 그 동작 방법 | |
KR890008850A (ko) | 랜덤 억세스 메모리 유니트 | |
KR940016225A (ko) | 반도체 기억장치 | |
KR950009279A (ko) | 메모리 시험을 실시하는 반도체 메모리 장치 | |
KR960042730A (ko) | 반도체기억장치 | |
KR960025777A (ko) | 프리챠지 회로를 갖는 반도체 메모리 디바이스 | |
KR920003169A (ko) | 낮은 동작 전류를 갖는 sam 데이터 억세스 회로 및 그 방법 | |
KR900002307A (ko) | 다이나믹·랜덤·액세스·메모리 | |
KR960001999A (ko) | 메모리 뱅크 선택회로 | |
KR970029812A (ko) | 컬럼 선택 신호 제어회로 | |
JP2012113819A (ja) | 自動プリチャージ制御回路と半導体メモリ装置とプリチャージング動作制御方法 | |
KR100211483B1 (ko) | 블록 기록 시스템을 이용하는 반도체 메모리 | |
KR100413102B1 (ko) | 동일뱅크 중복선택 방지 회로 | |
KR100736397B1 (ko) | 자동 프리차지 제어회로 및 이를 구비하는 반도체 메모리장치 | |
KR970012763A (ko) | 스태틱형 랜덤 억세스 메모리 | |
KR910006993A (ko) | 캐시 동작용 선택성 어드레스 전이 검출 회로를 갖고 있는 메모리 | |
KR970051210A (ko) | 연속적인 라이트 사이클에 의한 반도체 메모리 라이트 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |