KR950013039A - 신호 입력장치 - Google Patents
신호 입력장치 Download PDFInfo
- Publication number
- KR950013039A KR950013039A KR1019930021587A KR930021587A KR950013039A KR 950013039 A KR950013039 A KR 950013039A KR 1019930021587 A KR1019930021587 A KR 1019930021587A KR 930021587 A KR930021587 A KR 930021587A KR 950013039 A KR950013039 A KR 950013039A
- Authority
- KR
- South Korea
- Prior art keywords
- pull
- controlled
- signal input
- whose gate
- input device
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
Abstract
본 발명은 전원식에 발생한 노이즈에 따라 풀-업 트랜지스터와 풀-다운 트랜지스터를 통해 흐르는 전류의 양을 조절할 수 있도록 하는 장치를 풀-업, 풀-다운 트랜지스터와 출력단 사이에 직렬 접속시켜, 전원선에 노이즈가 심하게 발생할 경우에 회로가 오동작하는 것을 방지하도록 구현한 신호 입력장치이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 신호 입력장치의 제1실시예를 도시한 회로도,
제4도는 본 발명의 신호 입력장치의 제2실시예를 도시한 회로도.
Claims (5)
- 전원전압과 접지전압 사이에 직렬로 접속되며 게이트로 입력신호가 인가되고 공통 드레인이 출력노드가 되는 풀-업(pull-up) 및 풀-다운(pull-down) 트랜지스터와, 상기 풀-업 트랜지스터와 출력노드 사이에 접속되어 풀-업 전류 구동 능력을 조절할 수 있는 풀-업 제어장치와, 상기 출력노드와 풀-다운 트랜지스터 사이에 접속되어 풀-다운 전류 구동 능력을 조절할 수 있는 풀-다운 제어장치를 포함하는 신호 입력장치.
- 제1항에 있어서, 상기 풀-업 제어장치로는 게이트가 접지전압에 의해 제어되는 PMOS트랜지스터를 사용하고, 풀-다운 제어장치로는 게이트가 전원전압에 의해 제어되는 NMOS트랜지스터를 사용하는 신호 입력장치.
- 제1항에 있어서, 상기 풀-업 제어장치로는 게이트가 제1제어신호에 의해 제어되는 PMOS 트랜지스터를 사용하고, 풀-다운 제어장치로는 게이트가 전원전압에 의해 제어되는 NMOS 트랜지스터를 사용하는 신호 입력장치.
- 제1항에 있어서, 상기 풀-업 제어장치로는 게이트가 접지전압에 의해 제어되는 PMOS트랜지스터를 사용하고, 풀-다운 제어장치로는 게이트가 제2제어신호에 의해 제어되는 NMOS 트랜지스터를 사용하는 신호 입력장치.
- 제1항에 있어서, 상기 풀-업 제어장치로는 게이트가 전원전압에 의해 제어되는 제1PMOS트랜지스터와 게이트로 입력신호가 인가되는 제2PMOS 트랜지스터를 사용하고, 풀-다운 제어장치로는 게이트가 전원전압에 의해 제어되는 제1NMOS트랜지스터와 게이트로 입력신호가 인가되는 제2NMOS 트랜지스터를 사용하는 신호 입력장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930021587A KR950013039A (ko) | 1993-10-18 | 1993-10-18 | 신호 입력장치 |
KR96021659U KR0108365Y1 (en) | 1993-10-18 | 1996-07-23 | Signal input device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930021587A KR950013039A (ko) | 1993-10-18 | 1993-10-18 | 신호 입력장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR950013039A true KR950013039A (ko) | 1995-05-17 |
Family
ID=19366032
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930021587A KR950013039A (ko) | 1993-10-18 | 1993-10-18 | 신호 입력장치 |
KR96021659U KR0108365Y1 (en) | 1993-10-18 | 1996-07-23 | Signal input device |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR96021659U KR0108365Y1 (en) | 1993-10-18 | 1996-07-23 | Signal input device |
Country Status (1)
Country | Link |
---|---|
KR (2) | KR950013039A (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100915829B1 (ko) * | 2008-02-20 | 2009-09-07 | 주식회사 하이닉스반도체 | 반도체 집적회로의 데이터 출력 드라이버 |
-
1993
- 1993-10-18 KR KR1019930021587A patent/KR950013039A/ko not_active Application Discontinuation
-
1996
- 1996-07-23 KR KR96021659U patent/KR0108365Y1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100915829B1 (ko) * | 2008-02-20 | 2009-09-07 | 주식회사 하이닉스반도체 | 반도체 집적회로의 데이터 출력 드라이버 |
Also Published As
Publication number | Publication date |
---|---|
KR0108365Y1 (en) | 1997-10-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960701514A (ko) | 출력 구동기(output driver) | |
KR950010340A (ko) | 정 전류 발생 장치 | |
KR960043513A (ko) | 반도체 장치의 파워-업 리세트 신호 발생 회로 | |
KR880001108A (ko) | Cmos 입력회로 | |
KR970055264A (ko) | 차동 증폭기 | |
KR950026112A (ko) | 데이타 출력버퍼 제어회로 | |
KR950022107A (ko) | 출력 트랜지스터에 연결된 게이트 전류 제어 트랜지스터의 게이트 전압제어 회로를 갖는 출력 버퍼 회로 | |
KR970029739A (ko) | 반도체 전위 공급 장치 및 이를 이용한 반도체 기억 장치 | |
KR950013039A (ko) | 신호 입력장치 | |
KR960039637A (ko) | 집적 버퍼회로 | |
KR910008842A (ko) | 레벨 변환기의 속도제어 회로 | |
KR950012703A (ko) | 반도체 메모리 장치의 데이타 입력 버퍼 | |
KR960019978A (ko) | 펄스 발생기 | |
KR950012459A (ko) | 다(多)비트 출력 메모리 회로용 출력 회로 | |
KR950015748A (ko) | 반도체메모리장치의 승압레벨 감지회로 | |
KR970029748A (ko) | 반도체 장치의 기준전압 발생회로 | |
KR970078007A (ko) | 극성 자동전환 회로 | |
KR950022125A (ko) | 데이타 출력버퍼 | |
KR19980041577A (ko) | 지연회로 | |
KR950015746A (ko) | 반도체 기억소자의 신호 입력장치 | |
KR970019035A (ko) | 듀티 제어회로 | |
KR950004521A (ko) | 다이렉트 전류를 감소시킨 씨모스(cmos)회로 | |
KR970076798A (ko) | 반도체 메모리장치의 내부 전원전압 발생회로 | |
KR960032132A (ko) | 정전압장치 | |
KR980006881A (ko) | 반도체 메로리 장치의 입력 버퍼 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
WICV | Withdrawal of application forming a basis of a converted application |