KR950012250A - 신호처리회로 보정방법 및 보정장치 - Google Patents
신호처리회로 보정방법 및 보정장치 Download PDFInfo
- Publication number
- KR950012250A KR950012250A KR1019940024687A KR19940024687A KR950012250A KR 950012250 A KR950012250 A KR 950012250A KR 1019940024687 A KR1019940024687 A KR 1019940024687A KR 19940024687 A KR19940024687 A KR 19940024687A KR 950012250 A KR950012250 A KR 950012250A
- Authority
- KR
- South Korea
- Prior art keywords
- circuit
- correction
- condition
- signal processing
- correction value
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F17/00—Digital computing or data processing equipment or methods, specially adapted for specific functions
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R1/00—Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
- G01R1/44—Modifications of instruments for temperature compensation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N17/00—Diagnosis, testing or measuring for television systems or their details
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/2832—Specific tests of electronic circuits not provided for elsewhere
- G01R31/2836—Fault-finding or characterising
- G01R31/2839—Fault-finding or characterising using signal generators, power supplies or circuit analysers
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S348/00—Television
- Y10S348/909—Noise responsive signal processing
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Biomedical Technology (AREA)
- General Health & Medical Sciences (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Health & Medical Sciences (AREA)
- Data Mining & Analysis (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- Databases & Information Systems (AREA)
- Indication And Recording Devices For Special Purposes And Tariff Metering Devices (AREA)
- Amplifiers (AREA)
Abstract
본 발명의 목적은 신호처리회로 내의 각종 특성변동을 일괄하여 보정하는 것에 있다.
신호처리회로부(10)내의 각 회로의 특성변동을 보정하기 위하여 보정데이터를 생성하는 보정데이더 생성부(32)를 설치하고, 이 보정데이터를 사용하여 보정부(34)에서 신호처리회로부(10)의 출력신호에 대하여 보정을 행한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 일괄 보정처리를 행하는 신호처리장치의 기본구성을 나타내는 도이다.
Claims (36)
- 입력신호를 받아 출력신호를 발생하는 신호처리회로(10;100)로서, 정적회로 조건, 동적회로 조건, 및 회로 환경 조건내의 적어도 하나의 조건에 의하여 특성이 변동하는 적어도 하나의 회로부분(C1∼Cn;110∼126,141)을 포함하는 신호처리회로에 있어서, (a) 상기 적어도 하나의 회로 부분의 특성변동을 보정하기 위하여, 상기 신호처리회로의 출력신호에 대하여 실행할 보정에 대한 보정치 데이터를 작성하는 단계(1100∼1128, 1260∼1272, 1300∼1324), (b) 소정의 입력신호를 상기 신호처리회로에 인가하고 그것에 대응하는 출력신호를 취득하는 단계(1363), (c) 상기 소정의 입력신호에 대응하는 상기 출력신호에 대하여, 상기 적어도 하나의 회로 부분에 대응하는 각 상기 보정치데이터에 따라 보정을 행하고, 최종적인 출력신호를 발생하는 단계(1350∼1374)를 포함하는 것을 특징으로 하는 신호처리회로 보정방법.
- 제1항에 있어서, 상기 보정치데이터는 보정치테이블(T1∼Tk;X1∼X5)의 형태로 작성하는 것을 특징으로 하는 신호처리회로 보정방법.
- 제2항에 있어서, 상기 적어도 하나의 회로부분이 상기 동적회로 조건과 상기 회로 환경조건에 의하여 변동하는 제1 회로(C1;121;122)를 포함하는 경우, 상기 제1 회로에 대하여, 상기 단계 (a)는 상기 동적회로 조건에 관한 변수(i;k)와 상기 회로환경 조건에 과난 변수(m;n)를 포함하는 제1 보정치테이블(T1;X1;X2)을 작성하고, 상기 단계 (c)는 상기 동적회로 조건 변수의 현행치와 상기 회로 환경 조건 변수의 현행치와 조합에 대응하여, 상기 제1 보정치테이블로부터 보정치를 검색하여 사용하는 것을 특징으로 하는 신호처리회로 보정방법.
- 제3항에 있어서, 상기 제1 회로는 상기 동적회로 조건에 의해서도 특성이 변동하는 회로인 것을 특징으로 하는 신호처리회로 보정방법.
- 제2항 내지 제4항중 어느 한 항에 있어서, 상기 적어도 하나의 회로부분이 상기 회로환경 조건에 의하여 특성이 변동하는 제2 회로 (C2;125)를 포함하는 경우, 상기 제2 회로에 대하여, 상기 단계 (a)는 상기 회로환경 조건에 관한 변수(p)를 포함하는 경우, 상기 제2 보정치테이블(T2;X3)을 작성하고, 상기 단계(c)는 상기 회로환경 조건변수의 현행치에 대응하여 상기 제2 보정치테이블로부터 보정치를 검색하여 사용하는 것을 특징으로 하는 신호처리회로 보정방법.
- 제5항에 있어서, 상기 제2 회로는 상기 정적회로 조건에 의해서도 특성이 변동하는 회로인 것을 특징으로 하는 신호처리회로 보정방법.
- 제2항 내지 제6항 중 어느 한 항에 있어서, 상기 적어도 하나의 회로부분이 상기 동적회로 조건에 의하여 특성이 변동하는 제3의 회로(C3;110)를 포함하는 경우, 상기 제3 회로에 대하여, 상기 단계 (a)는 상기 동적회로 조건에 관한 변수(i,j)를 포함하는 제 3 보정치테이블(T3;X1)을 작성하고, 상기 단계 (c)는 상기 동적회로 조건변수의 현행치에 대응하여 상기 제3 보정치테이블로부터 보정치를 검색하여 사용하는 것을 특징으로 하는 신호처리회로 보정방법.
- 제7항에 있어서, 상기 제3 회로는 상기 정적회로 조건에 의해서도 특성이 변동하는 회로인 것을 특징으로 하는 신호처리회로 보정방법.
- 제2항 내지 제8항 중 어느 한 항에 있어서, 상기 적어도 하나의 회로부분이 상기 정적회로 조건에 의하여 특성이 변동하는 제4 회로(C4;126;11,120)를 포함하는 경우, 상기 제4 회로에 대하여, 상기 단계 (a)는 상기 신호 처리회로의 상기 출력신호의 크기에 관한 변수(q)를 포함하는 제4 보정치테이블(T4;X4;X5)을 작성하고, 상기 단계 (c)는 상기 출력신호의 변수의 현행치에 대응하여 상기 제4 보정치테이블로부터 보정치를 검색하여 사용하는 것을 특징으로 하는 신호처리회로 보정방법.
- 제1항 내지 제9항중 어느 한 항에 있어서, 상기 동적회로 조건, 상기 회로환경 조건, 및 상기 정적회로 조건의 각각은 적어도 하나의 변수로 이루어지는 것을 특징으로 하는 신호처리회로 보정방법.
- 제10항에 있어서, 상기 회로환경 조건은 온도의 변수(m,n,p)를 포함하는 것을 특징으로 하는 신호처리회로 보정방법.
- 제10항 또는 제11항에 있어서, 상기 동적회로 조건은 주파수 또는 감쇠량의 변수(i,j,k)를 포함하는 것을 특징으로 하는 신호처리회로 보정방법.
- 제10항 내지 제12항 중 어느 한 항에 있어서, 상기 동적회로 조건은 회로내에서 사용하는 소정의 소자특성인 것을 특징으로 하는 신호처리회로 보정방법.
- 제1항 내지 제13항 중 어느 한 항에 있어서, 상기 신호처리회로는 측정회로(100)인 것을 특징으로 하는 신호처리회로 보정방법.
- 입력신호를 받아 출력신호를 발생하는 신호처리회로(10;100)로서, 정적회로 조건, 및 회로 환경 조건내의 적어도 하나의 조건에 의하여 특성이 변동하는 적어도 하나의 회로부분(C1∼Cn;110∼126,141)을 포함하는 신호처리회로의 보정장치에 있어서, (a) 상기 적어도 하나의 회로부분의 특성변동을 보정하기 위하여, 상기 신호처리회로의 출력신호에 대하여 시행할 보정에 대한 보정치 데이터를 생성하는 보정데이터 생성수단(32;300, 306, 1100∼1128, 1260∼1272, 1300∼1324), (b) 상기 신호처리회로로부터의 출력신호를 받도록 접속되어 있는 동시에 상기 보정데이터 생성수단으로부터의 상기 보정치데이터를 받도록 접속되어 있고, 상기 적어도 하나의 회로부분에 대응하는 각 상기 보정치 데이터에 따라 상기 출력신호에 대하여 보정을 행하고, 최종적인 출력신호를 생성하는 보정수단(34;300, 1350∼1374)를 포함하는 것을 특징으로 하는 신호처리회로 보정장치.
- 제15항에 있어서, 상기 보정치데이터는 보정치테이블(Ti∼Tx;X1∼x5)의 형태로 작성하는 것을 특징으로 하는 신호처리회로 보정장치.
- 제16항에 있어서, 상기 적어도 하나의 회로부분이 상기 동적회로 조건과 상기 회로 환경 조건에 의하여 특성이 변동하는 제1 회로(Ci;121, 122)를 포함하고 있고, 상기 신호처리회로는 (a) 상기 제1 회로에 대하여 동적회로 조건의 값을 설정하는 신호를 생성하는 설정신호 생성수단(30;300, 1350∼1354)과, (b) 상기 제1 회로의 상기 회로 환경 조건의 값을 검지하는 검지수단(Si;127;128)을 포함하고, 상기 보정데이터 생성수단은 상기 제1 회로에 대하여 상기 동적회로 조건에 관한 변수(i,j)와 상기 회로 환경 조건에 관한 변수(m;n)를 포함하는 제1 보정치테이블(T1;X1;x2)을 포함하고 있고, 상기 설정신호 생성수단으로부터의 상기 동적회로 조건의 현행치와 상기 검지수단으로부터의 상기 회로 환경 조건의 현행치와의 조합에 응답하여 상기 제1 보정치테이블로부터 보정치를 검색하여 생성하는 것을 특징으로 하는 신호처리회로 보정장치.
- 제17항에 있어서, 상기 제1 회로는 상기 정적회로 조건에 의해서도 특성이 변동하는 회로(121)인 것을 특징으로 하는 신호처리회로 보정장치.
- 제16항 내지 제18항 중 어느 한 항에 있어서, 상기 적어도 하나의 회로부분이 상기 회로환경 조건에 의하여 특성이 변동하는 제2 회로(C2;125)를 포함하고 있고, 상기 제2 회로에 대하여, 상기 신호처리회로는 상기 제2 회로의 상기 회로환경 조건의 값을 검지하는 검지수단(S2;129)을 포함하고, 상기 보정데이터 생성수단은 상기 회로환경 조건에 관한 변수(p)를 포함하는 제2 보정치테이블(T2;X3)을 포함하고, 상기 보정데이터 생성수단은 상기 검지수단으로부터의 상기 회로환경 조건의 현행치에 응답하여 상기 제2 보정치 테이블로부터 보정치를 검색하여 생성하는 것을 특징으로 하는 신호처리회로 보정장치.
- 제19항에 있어서, 상기 제2 회로는 상기 정적회로 조건에 의해서도 특성이 변동하는 회로인 것을 특징으로 하는 신호처리회로 보정방법.
- 제16항 내지 제20항 중 어느 한 항에 있어서, 상기 적어도 하나의 회로부분이 상기 동적회로 조건에 의해서만 특성이 변동하는 제3회로(C3;110)를 포함하고 있고, 상기 신호처리회로는, 상기 제3회로에 대하여, 동적회로 조건의 값을 설정하는 신호를 생성하는 설정신호 생성수단(30;300)을 포함하고, 상기 보정데이터 생성수단은 상기 제3 회로에 대하여 상기 동적회로 조건에 관한 변수(i,j)를 포함하는 제3 보정치테이블(T3;Xi)을 포함하고 있고, 상기 설정신호 생성수단으로부터의 상기 동적회로 조건의 현행치에 응답하여 상기 제3 보정치테이블로부터 보정치를 검색하여 생성하는 것을 특징으로 하는 신호처리회로 보정장치.
- 제21항에 있어서, 상기 제3 회로는 상기 정적회로 조건에 의해서도 특성이 변동하는 회로인 것을 특징으로 하는 신호처리회로 보정장치.
- 제16항 내지 제22항 중 어느 한 항에 있어서, 상기 적어도 하나의 회로부분이 상기 정적회로 조건에 의해서만 특성이 변동하는 제4 회로(C4;126;110,120)를 포함하고 있고, 상기 보정데이터 생성수단은 상기 신호처리회로의 상기 출력신호의 크기에 관한 변수(q)를 포함하는 제4 보정치테이블(T4;X4;X5)를 포함하고, 상기 보정데이터 생성수단은 상기 출력신호의 변수의 현행치에 응답하여 상기 제4 정치테이블로부터 보정치를 검색하여 생성하는 것을 특징으로 하는 신호처리회로 보정장치.
- 제15항 내지 제23항 중 어느 한 항에 있어서, 상기 동적회로 조건, 상기 회로환경 조건, 및 상기 정적회로조건의 각각은 적어도 하나의 변수로 이루어지는 것을 특징으로 하는 신호처리회로 보정장치.
- 제24항에 있어서, 상기 회로환경 조건은 온도의 변수(m,n,p)를 포함하는 것을 특징으로 하는 신호처리회로 보정장치.
- 제24항 또는 제25항에 있어서, 상기 동적회로 조건은 주파수 또는 감쇠량의 변수(i,j,k)를 포함하는 것을 특징으로 하는 신호처리회로 보정장치.
- 제24항 내지 제26항 중 어느 한 항에 있어서, 상기 동적회로 조건은 회로내에 있어서 사용하는 소정의 소자 특성인 것을 특징으로 하는 신호처리회로 보정장치.
- 제15항 내지 제27항 중 어느 한 항에 있어서, 상기 신호처리회로는 측정회로(100)인 것을 특징으로 하는 신호처리회로 보정장치.
- 수신하는 입력신호에 대하여 신호처리를 행하는 신호처리장치(A;B)에 있어서, (a) 상기 입력신호를 받아 회로출력 신호를 발생하는 신호처리회로(10;100)로서, 동적회로 조건 및 회로환경 조건의 2개의 조건에 의해 특성이 변동하는 제1 회로(C1;121,122)를 포함하는 신호처리회로, (b) 상기 제1 회로의 상기 동적회로 조건의 값을 설정하기 위한 신호를 발생하는 조건설정신호 생성수단(30;300, 1350∼1354), (c) 상기 제1 회로의 상기 회로환경 조건의 값을 검지하기 위한 검지수단(S1;127,128), (d) 상기 제1 회로에 대하여, 상기 동적회로 조건에 관한 변수(j,k)와 상기 회로 환경조건(m;n)에 관한 변수를 포함하는 제1 보정치테이블(T1;X1;X2)을 포함하고 있고, 상기 조건설정 신호 생성수단으로부터의 상기 동적회로 조건의 현행치와, 상기 검지수단으로부터의 상기 회로환경 조건의 현행치에 대응하여 상기 제1 보정치테이블로부터 제1 보정치를 검색하여 출력하는 보정데이터 생성수단(32;300, 306, 1100∼1128, 1260∼1272, 1300∼1324), (e) 상기 신호처리 회로로부터의 상기 회로출력 신호를 받도록 접속되어 있는 동시에 상기 보정데이터 생성수단으로부터의 상기 제1 보정치를 받도록 접속되어 있고, 상기 제1 회로의 상기 제1 보정치에 따라, 상기 회로출력 신호에 대하여 보정을 행하고, 신호처리장치가 출력하는 출력신호를 생성하는 보정수단(34;300, 1350∼1374)을 포함하는 것을 특징으로 하는 신호처리장치.
- 제29항에 있어서, 상기 제1 회로는 상기 정적회로 조건에 의해서도 특성이 변동하는 회로(121)인 것을 특징으로 하는 신호처리장치.
- 제29항 또는 제30항에 있어서, 상기 신호처리회로가 상기 회로 환경 조건에 의하여 특성이 변동하는 제2 회로(C2;125)를 포함하고 있고, 상기 검지수단은 상기 제2 회로의 상기 회로환경 조건의 값을 검지하는 수단(S2;129)을 함하고 ,상기 보정데이터 생성수단은 상기 제2 회로의 상기 회로환경 조건에 관한 변수(p)를 포함하는 제2 보정치테이블(T2;T3)를 포함하고, 상기 보정데이터 생성수단은 상기 회로환경 조건변수의 현행치에 응답하여 상기 제2 보정치테이블로부터 제2 보정치를 검색하여 출력하고, 상기 보정수단은 상기 제1 보정치와 상기 제2 보정치에 따라 상기 회로출력 신호를 보정하는 것을 특징으로 하는 신호처리장치.
- 제31항에 있어서, 상기 제2 회로는 상기 정적회로에 의해서도 특성이 변동하는 회로인 것을 특징으로 하는 신호처리장치.
- 제29항 내지 제32항 중 어느 한 항에 있어서, 상기 신호처리회로가 상기 동적회로 조건에 의해서만 특성이 변동하는 제3 회로(C3;110)를 포함하고 있고, 상기 조건설정 신호 생성수단은 상기 제3 회로에대하여 동적 회로 조건의 값을 설정하는 신호를 생성하고, 상기 보정데이터 생성수단은 상기 제3 회로에 대하여 상기 동적회로 조건에 관한 변수(i,j)를 포함하는 제3 보정치테이블(T3;X1)을 포함하고 있고, 상기 조건설정 신호 생성수단으로부터의 상기 동적회로 조건의 현행치에 응답하여 상기 제3 보정치테이블로부터 제3 보정치를 검색하여 출력하고,상기 보정수단은 상기 보정데이터 생성수단이 출력하는 상기 제1 보정치를 포함하는 한쌍의 보정치에 따라, 상기 회로 출력신호를 보정하는 것을 특징으로 하는 신호처리장치.
- 제33항에 있어서, 상기 제3 회로는 상기 정적회로 조건에 의해서도 특성이 변동하는 회로인 것을 특징으로 하는 신호처리장치.
- 제29항 내지 제34항 중 어느 한 항에 있어서, 상기 신호처리회로가 상기 정적회로 조건에 의해서만 특성이 변동하는 제4 회로(C4;126)를 포함하고 있고, 상기 보정데이터 생성수단은 상기 신호처리회로의 상기 회로출력신호의 크기에 관한 변수(q)를 포함하는 보정치테이블(T4;X4)을 포함하고, 상기 보정데이터 생성수단은 상기 회로출력신호의 현행치에 대응하여 제4 보정치를 검색하여 생성하고, 상기 보정수단은 상기 보정데이터 생성수단이 출력하는 상기 제1 보정치를 포함하는 한쌍의 보정치에 따라 상기 회로 출력신호를 보정하는 것을 특징으로 하는 신호처리장치.
- 제29항 내지 제35항 중 어느 한 항에 있어서, 상기 신호처리장치는 측정장치(B)인 것을 특징으로 하는 신호처리장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP92-252807 | 1993-10-08 | ||
JP93-252807 | 1993-10-08 | ||
JP25280793A JP3502423B2 (ja) | 1993-10-08 | 1993-10-08 | 信号処理回路補正装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950012250A true KR950012250A (ko) | 1995-05-16 |
KR100365971B1 KR100365971B1 (ko) | 2003-02-25 |
Family
ID=17242497
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940024687A KR100365971B1 (ko) | 1993-10-08 | 1994-09-29 | 신호처리회로보정방법및보정장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5897608A (ko) |
JP (1) | JP3502423B2 (ko) |
KR (1) | KR100365971B1 (ko) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3543493B2 (ja) * | 1996-06-07 | 2004-07-14 | 株式会社デンソー | 電子回路の動作特性補正装置 |
JP2000163683A (ja) * | 1998-11-27 | 2000-06-16 | Wellpine Communications:Kk | テレメータリングシステム |
US7284064B1 (en) * | 2000-03-21 | 2007-10-16 | Intel Corporation | Method and apparatus to determine broadcast content and scheduling in a broadcast system |
US7275254B1 (en) | 2000-11-21 | 2007-09-25 | Intel Corporation | Method and apparatus for determining and displaying the service level of a digital television broadcast signal |
US20020143591A1 (en) * | 2001-03-30 | 2002-10-03 | Connelly Jay H. | Method and apparatus for a hybrid content on demand broadcast system |
US7185352B2 (en) * | 2001-05-11 | 2007-02-27 | Intel Corporation | Method and apparatus for combining broadcast schedules and content on a digital broadcast-enabled client platform |
US20040051815A1 (en) * | 2001-06-05 | 2004-03-18 | Alpaiwalia Feroz Kaiki | Apparatus for providing tuner parameters in a television receiver |
US20030005465A1 (en) * | 2001-06-15 | 2003-01-02 | Connelly Jay H. | Method and apparatus to send feedback from clients to a server in a content distribution broadcast system |
US7047456B2 (en) * | 2001-08-28 | 2006-05-16 | Intel Corporation | Error correction for regional and dynamic factors in communications |
US20030061611A1 (en) * | 2001-09-26 | 2003-03-27 | Ramesh Pendakur | Notifying users of available content and content reception based on user profiles |
US20030066090A1 (en) * | 2001-09-28 | 2003-04-03 | Brendan Traw | Method and apparatus to provide a personalized channel |
US8943540B2 (en) * | 2001-09-28 | 2015-01-27 | Intel Corporation | Method and apparatus to provide a personalized channel |
CN100524148C (zh) * | 2002-11-29 | 2009-08-05 | 松下电器产业株式会社 | 参数修正电路和参数修正方法 |
US20060224345A1 (en) * | 2005-04-04 | 2006-10-05 | Ives Fred H | System and method for improving electrical equipment accuracy by environmental condition compensation |
CN103383439B (zh) * | 2013-06-24 | 2015-12-23 | 吴锦来 | 一种电子负载的精密双重温度修正方法及电路 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0627831B2 (ja) * | 1985-08-21 | 1994-04-13 | 株式会社東芝 | シンチレ−シヨンカメラ |
CA1238410A (en) * | 1986-01-23 | 1988-06-21 | Francois G. Desjardins | Colour temperature correction of colour video projectors |
US4931976A (en) * | 1988-11-03 | 1990-06-05 | Tideland Signal Corporation | Temperature compensated side lobe suppression |
US5016202A (en) * | 1989-09-29 | 1991-05-14 | Hewlett-Packard Company | Interpolated swept parameter system for synthesized sweeper |
US5262957A (en) * | 1990-11-09 | 1993-11-16 | Global Communications, Inc. | Inexpensive portable RF spectrum analyzer with calibration features |
JP3098279B2 (ja) * | 1991-05-31 | 2000-10-16 | リーダー電子株式会社 | Tvレベルメータ |
JP3303308B2 (ja) * | 1991-08-29 | 2002-07-22 | ソニー株式会社 | 映像信号処理装置 |
-
1993
- 1993-10-08 JP JP25280793A patent/JP3502423B2/ja not_active Expired - Fee Related
-
1994
- 1994-09-29 KR KR1019940024687A patent/KR100365971B1/ko not_active IP Right Cessation
-
1997
- 1997-05-27 US US08/863,292 patent/US5897608A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP3502423B2 (ja) | 2004-03-02 |
US5897608A (en) | 1999-04-27 |
JPH07110240A (ja) | 1995-04-25 |
KR100365971B1 (ko) | 2003-02-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950012250A (ko) | 신호처리회로 보정방법 및 보정장치 | |
KR970019506A (ko) | 충분한 임피던스 매칭 특성 및 선형 agc 특성을 동시에 만족시키는 agc 장치 | |
US5410282A (en) | Wide dynamic range amplifier with error correction | |
KR950029838A (ko) | 열 적외선 카메라용 아날로그 신호 처리 회로 | |
US7123080B2 (en) | Differential amplification input circuit | |
KR910017778A (ko) | 온도 변화에 의존하는 출력 변화를 보상하는 회로를 갖는 d/a 변환기 | |
KR920011048A (ko) | 복조회로 | |
US6011422A (en) | Integrated differential voltage amplifier with programmable gain and input offset voltage | |
KR890006060A (ko) | 액티브 필터형 신호 조정회로 | |
KR920015628A (ko) | 집적 회로 디바이스용 칩상 변화 검출회로 및 방법 | |
KR970075972A (ko) | 박막 트랜지스터 액정 표시 장치의 구동 장치 | |
KR910019422A (ko) | 이중 기능 입력 단자용 신호 클램프 장치 | |
KR960028571A (ko) | 절단 에러 보상 장치 | |
JP3352006B2 (ja) | センサの温度補償回路 | |
CN107918434B (zh) | 功率放大电路的偏置电流产生电路 | |
KR960026730A (ko) | 집적회로의 전원전압감지회로 | |
JPH07147518A (ja) | 線形増幅装置 | |
KR970056065A (ko) | 신호 처리 방법 | |
JPS62241406A (ja) | レベル検出回路 | |
KR0134485B1 (ko) | 액정 디스플레이 장치의 감마 보정 회로 | |
KR890017987A (ko) | 차동 증폭기를 이용한 크로마 과부하 검출기 | |
KR970055374A (ko) | 히스테리시스를 제어할 수 있는 온도 보상된 비교기 회로 | |
KR950013064A (ko) | 저잡음 블럭 제어 전압 회로 | |
KR920022096A (ko) | 디지탈 기기의 에러 정정회로 | |
Wahl | Self-calibrating multiplexer circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20091123 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |