KR950010384Y1 - Impedence matching circuit for pbx - Google Patents

Impedence matching circuit for pbx Download PDF

Info

Publication number
KR950010384Y1
KR950010384Y1 KR2019910010567U KR910010567U KR950010384Y1 KR 950010384 Y1 KR950010384 Y1 KR 950010384Y1 KR 2019910010567 U KR2019910010567 U KR 2019910010567U KR 910010567 U KR910010567 U KR 910010567U KR 950010384 Y1 KR950010384 Y1 KR 950010384Y1
Authority
KR
South Korea
Prior art keywords
signal
circuit
polarity inversion
current holding
exchange side
Prior art date
Application number
KR2019910010567U
Other languages
Korean (ko)
Other versions
KR930003832U (en
Inventor
김대성
Original Assignee
Lg정보통신 주식회사
정장호
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lg정보통신 주식회사, 정장호 filed Critical Lg정보통신 주식회사
Priority to KR2019910010567U priority Critical patent/KR950010384Y1/en
Publication of KR930003832U publication Critical patent/KR930003832U/en
Application granted granted Critical
Publication of KR950010384Y1 publication Critical patent/KR950010384Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Interface Circuits In Exchanges (AREA)

Abstract

내용 없음.No content.

Description

능동소자를 이용한 국선정합회로Trunk Line Matching Circuit Using Active Devices

제1도는 종래의 국선 정합회로의 블럭구성도.1 is a block diagram of a conventional trunk line matching circuit.

제2도는 종래의 전류 유지 및 극성 반전 감지회로의 구성도.2 is a block diagram of a conventional current holding and polarity inversion sensing circuit.

제3도는 종래의 임피던스 정합회로의 구성도.3 is a configuration diagram of a conventional impedance matching circuit.

제4도는 본 고안에 다른 국선 정합회로의 블럭구성도.4 is a block diagram of a trunk line matching circuit according to the present invention.

제5도는 본 고안에 따른 전류유지 및 극성 반전 감지회로의 구성도.5 is a configuration of the current holding and polarity inversion detection circuit according to the present invention.

제6도는 본 고안에 따른 임피던스 정합 및 수신레벨 조정부의 구성도.6 is a block diagram of an impedance matching and reception level adjusting unit according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1A,1B : 전류유지 및 극성 반전 감지회로 2A : 임피던스 정합회로1A, 1B: current holding and polarity inversion detection circuit 2A: impedance matching circuit

2B : 임피던스 정합 및 수신레벨 조정부 3 : A/D 및 D/A 겸용 컨버터2B: Impedance matching and reception level adjusting unit 3: A / D and D / A converter

4 : 링 신호 감지신호 5 : 극성 반전 감지부4: ring signal detection signal 5: polarity inversion detection unit

6 : 정전압부 7 : 펄스 송출 제어부6: constant voltage unit 7: pulse sending control unit

8 : 가변 전압부 9 : 수신 레벨 조정부8: variable voltage unit 9: reception level adjusting unit

10 : 임피던스 매칭부 OP1, OP2 : 연산증폭기10: Impedance Matching Unit OP1, OP2: Operational Amplifier

RYA, RYB, RYC: 릴레이 T1 : 트랜스 포머RY A , RY B , RY C : Relay T1: Transformer

T2 : 정합 트랜스 포머T2: Matched Transformer

본 고안은 사설 교환기의 국선 정합회로에 관한 것으로, 특히 능동소자를 사용하여 통화로 유지 및 펄스발생을 위한 전류제어회로와, 임피던스 정합 및 수신레벨 조정부를 구성하는 국선 정합회로에 관한 것이다.The present invention relates to a trunk line matching circuit of a private exchange, and more particularly, to a trunk line matching circuit constituting a current control circuit for maintaining a call path and generating pulses using an active element, and an impedance matching and reception level adjusting unit.

제1도는 종래의 국선 정합회로의 블럭구성도로서, 펄스 송출을 단속하는 릴레이(RYA)와, 릴레이(RYA)의 단자 한측에 접속되어 국설측에서 들어오는 링신호를 감지하는 링 신호 감지회로(4)와, 링 신호 감지회로(4)에 접속되어 펄스 송출시 트랜스 포머에 의한 역기전력을 억제하기 위한 릴레이(RYB)와, 일정한 직류전압을 유지해 주며 그 직류 전압의 극성을 감지하는 전류유지 및 극성반전 감지회로(1A)와, 상기 전류유지 및 극성반전 감지회로(1A)의 신호를 디지탈 신호로 변환하여 사설교환기측으로 송부하고 사설교환기측으로부터의 신호를 아날로그 신호로 변환하여 상기 전류유지 및 극성반전 감지회로(1A)로 송부하는 A/D 및 D/A 겸용 컨버터(3)와, 임피던스 정합을 이루어 상기 전류유지 및 극성 반전 감지회로(1A)의 신호를 왜곡없이 A/D 및 D/A 겸용 컨버터(3)에 전송하는 임피던스 정합회로(2A)로 구성된다.1 is a block diagram of a conventional trunk line matching circuit, which is connected to a relay RY A for intermitting pulse transmission and a ring signal sensing circuit connected to one side of a terminal of the relay RY A to detect a ring signal coming from the localized side. (4), a relay (RY B ) connected to the ring signal detection circuit (4) to suppress back electromotive force by the transformer during pulse transmission, and a current holding to maintain a constant DC voltage and sense the polarity of the DC voltage. And converting the signals of the polarity inversion sensing circuit 1A and the current holding and polarity inversion sensing circuit 1A into digital signals and sending them to the private exchange side and converting the signals from the private exchange side into analog signals to maintain the current. A / D and D / A converters 3 and A / D and D / A converters 3 sent to the polarity inversion detection circuit 1A are impedance-matched, and the signals of the current holding and polarity inversion detection circuit 1A are not distorted without distortion. A combined converter It is composed of the impedance matching circuit (2A) for transmitting to (3).

상기와 같이 구성되어지는 종래의 국선정합회로를 첨부한 제2도 내지 제3도를 참조하여 간략히 설명하면 다음과 같다.If briefly described with reference to Figures 2 to 3 attached to the conventional trunk line matching circuit configured as described above are as follows.

제2도는 종래의 국선 정합회로의 전류유지 및 극성반전 감지회로 부분을 도시한 것으로 트랜스 포머(T1), 다이오드(D1) 및 포토 트랜지스터(TP1)에 의해 국설측의 단자(LA, LB)에 공급되는 전원(직류전압-48V)이 일정하게 유지되도록 구성되어 있으며, 제3도는 종래의 국선 정합회로의 임피던스 정합회로와 A/D 및 D/A겸용 컨버터와의 연결상태를 도시한 것으로 정합 트랜스 포머(T2), 저항들, 라이액으로 구성되어 있다.FIG. 2 shows the current holding and polarity inversion detecting circuit portions of the conventional trunk line matching circuit, and the terminals L A and L B on the localized side by the transformer T1, the diode D1 and the photo transistor TP1. The power supply (DC voltage -48V) supplied to the circuit is maintained to be constant. FIG. 3 shows the connection state between the impedance matching circuit of the conventional CO line matching circuit and the A / D and D / A converter. It consists of a transformer (T2), resistors, and lysate.

국설과 사설교환기 간에 통화 통로가 형성될려면, 우선 국설교환기측에서 단자(LA, LB)로 링신호를 인가시키면 사설교환기측에서 링신호 감지회로(4)를 통해 링신호를 감지하면 릴레이(RYA)의 단자 스위치가 절환되어 루프가 형성됨으로써 상호 통화를 할 수 있다.In order to establish a communication path between the national exchange and the private exchange, first, when the ring signal is applied to the terminals L A and L B on the private exchange side, the ring signal detection circuit 4 detects the ring signal on the private exchange side and the relay ( The terminal switch of RY A ) is switched to form a loop so that mutual communication is possible.

또한, 사설교환기에서 국설교환기측으로 통화를 할려면 릴레이(RYA,RYB)를 절환시켜 루프를 형성하고 릴레이(RYA)를 일정한 비율로 재 절환함으로써 국설측에서 공급하는 직류전원이 단속되어 펄스 디지트가 송출되면 국설축 가입자가 응답하여 상호 통화하게 된다.In addition, in order to make a call from the private exchange to the local exchange side, the relays (RY A and RY B ) are switched to form a loop, and the relay (RY A ) is re-switched at a constant rate so that the DC power supplied from the private side is interrupted and pulse digits are used. When is sent out, national subscribers respond to each other.

국설교환기와 사설교환기간에 통화가 이루어지고 있는 경우에 음성신호가 제3도에서 정합 트랜스 포머(T2)의 A부에서 B부로 아날로그 신호가 왜곡없이 통과한 신호는 A/D 및 D/A겸용 컨버터(3)의 A/D 컨버터에서 디지탈 신호로 변환시켜 송신 PCM 라인으로 보내고 또한, 음성신호가 수신 PCM라인을 통해 들어온 디지탈 신호는 A/D 및 D/A겸용 컨버터(3)의 D/A 컨버터에서 아날로그 신호로 변환되어 정합 트랜스 포머(T2)의 B부에서 A부로 음성신호가 왜곡없이 전송된다. 그리고 정항(Re)는 송ㆍ수신 음성신호를 증폭하기 위한 것이다.When a call is made during a private exchange with a local exchange, a signal in which the analog signal passes without distortion from the A part to the B part of the matching transformer T2 in Fig. 3 is used for both A / D and D / A. The digital signal from the A / D converter of the converter 3 is converted into a digital signal and sent to the transmission PCM line. Also, the digital signal from which the audio signal enters through the reception PCM line is converted to the D / A of the A / D and D / A converter 3. The converter converts the analog signal into an analog signal and transmits the audio signal without distortion from the B portion of the matching transformer T2 to the A portion. The term Re is for amplifying a transmitted / received audio signal.

따라서, 상기와 같은 구성에서는 트랜스 포머에 의한 직류유지 회로가 제품을 차지하는 부피가 상대적으로 크고 펄스 발생시 역기전력을 억제시키기 위한 수단이 필요하게 되며, 또한 여기에서 사용되는 릴레이는 상당히 고가이고, 그리고, 송ㆍ수신 음성레벨을 조정하는 수단이 일체로 되어 있어 국설측으로 보내는 음성 신호레벨을 쉽게 조절할 수 없다는 문제점이 발생하였다.Therefore, in such a configuration, the DC holding circuit by the transformer occupies a relatively large volume, and means for suppressing back EMF when a pulse occurs, and the relay used here is quite expensive, and ㆍ There is a problem that the means for adjusting the received voice level is integrated so that the voice signal level sent to the local side cannot be easily adjusted.

상기와 같은 문제점을 해결하기 위한 본 고안의 목적은 전류 유지회로에서 수동소자를 능동소자로 대치하여 트랜스 포머에 의해 차지되었던 면적을 줄일수 있고 또는 펄스 발생시 릴레이를 단속할 필요가 없는 국선 정합회로를 제공하는데 있다.An object of the present invention to solve the above problems is to replace the passive element in the current holding circuit to the active element to reduce the area occupied by the transformer or to eliminate the need to interrupt the relay in the event of a pulse line matching circuit To provide.

본 고안의 다른 목적은 임피던스 정합회로에서 임피던스 정합을 이루어 왜곡없이 A/D 및 D/A겸용 컨버터에 신호를 전송하는 한편 에코현상을 방지할 수 있는 국선 정합회로를 제공하는 것이다.Another object of the present invention is to provide a trunk line matching circuit capable of preventing an echo phenomenon while transmitting a signal to an A / D and D / A converter without distortion by performing impedance matching in an impedance matching circuit.

본 고안의 또 다른 목적은 송ㆍ수신 음성레벨을 별개로 조정할 수 있는 국선 정합회로를 제공하는 것이다.It is still another object of the present invention to provide a trunk line matching circuit that can adjust the transmission and reception voice levels separately.

이하, 첨부한 도면을 참조하여 본 고안에 따른 바람직한 일실시예를 서술한다.Hereinafter, with reference to the accompanying drawings will be described a preferred embodiment according to the present invention.

제4도는 본 고안에 따른 국선 정합회로의 블럭구성도로서, 단자 스위치를 절환하여 통화시 루프를 형성하도록 하는 릴레이(RYC)와, 상기 릴레이(RYC)의 단자 한측에 접속되어 국설측에서 들어오는 링 신호를 감지하는 링 신호 감지회로(4)와, 상기 릴레이(RYC)의 단자 타측과 상기 링 신호 감지회로(4)에 접속되어 일정한 직류 전압을 유지해 주고 사설 교환기측에서 국설 교환기측으로의 통화시 제어신호에 의해 펄스 디지트를 형성하며, 상기 전압의 극성을 감지하는 전류 유지 및 극성반전 감지회로(1B)와, 상기 전류유지 및 극성 반전 감지회로(1B)의 신호를 디지탈 신호로 변환하여 사설교환기측으로 전송하고 사설교환기측으로부터의 신호를 아날로그신호로 변환하여 상기 전류유지 및 극성 반전회로(1B)로 전송하는 A/D 및 D/A겸용 컨버터(3) 및, 상기 전류유지 및 극성 반전 감지회로(1B)의 신호를 왜곡없이 상기 A/D 및 D/A겸용 컨버터에 전송하는 한편 송ㆍ수신 신호 레벨의 조정을 개별적으로 할 수 있으며 에코현상을 방지하기 위한 임피이던스 정합 및 수신레벨 조정부(2B)로 구성되어 진다.The fourth turning a block diagram configuration of a trunk line matching circuit according to the present invention, and to switch the terminal switch relay (RY C) which to form a call when the loop is connected to the terminals on one side of the relay (RY C) at station lingual It is connected to the ring signal sensing circuit 4 for detecting an incoming ring signal, the other terminal of the relay RY C and the ring signal sensing circuit 4 to maintain a constant DC voltage, and from the private exchange side to the local exchange side. A pulse digit is formed by a control signal during a call, and the signal of the current holding and polarity inversion detecting circuit 1B for detecting the polarity of the voltage and the current holding and polarity inversion detecting circuit 1B are converted into a digital signal. An A / D and D / A converter 3 for transmitting to the private exchange side and converting the signal from the private exchange side into an analog signal and transmitting to the current holding and polarity inversion circuit 1B; The signal of the holding and polarity inversion detecting circuit 1B can be transmitted to the A / D and D / A converter without distortion, and the transmit / receive signal level can be adjusted individually, and the impedance matching to prevent the echo phenomenon and It is comprised by the reception level adjustment part 2B.

상기와 같이 구성되어지는 본 고안에 따른 국선 정합회로의 동작을 간략히 설명하면 다음과 같다.Briefly describing the operation of the trunk line matching circuit according to the present invention configured as described above are as follows.

국설과 사설 교환기간에 통화 통로가 형성될려면, 우선 국선 전화기측에서 단자(LA,LB)로 링신호가 인가되면 사설 교환기측에서 링신호 감지회로(4)를 통해 링 신호를 감지하면 릴레이(RYC)의 단자 스위치가 1에서 2로 절환되어 루프가 형성되어 상호 통화를 할 수 있다. 이때, 전류 유지 및 극성 반전 회로(1B)는 국설측에서 공급되는 전압원을 일정하게 유지해준다.To establish a call path in the private and private exchange periods, first, when a ring signal is applied to the terminals LA and LB on the CO line, the private exchange side detects the ring signal through the ring signal detection circuit 4 and relays RY. The terminal switch of C ) is switched from 1 to 2 so that a loop can be formed and mutual calls can be made. At this time, the current holding and polarity inverting circuit 1B keeps the voltage source supplied from the laying side constant.

사설 교환기 측에서 국설측으로 통화를 할려면 릴레이(RYC)의 단자 스위치를 절환시켜 루프를 닫아 제어 신호에 의해 포토 트랜지스터를 단속시켜서 펄스를 발생케하여서 국설측 가입자가 응답하여 서로 통화할 수 있다.In order to make a call from the private exchange side to the local side, the terminal switch of the relay RY C may be closed to close the loop to interrupt the photo transistor by a control signal to generate a pulse so that the subscriber side may respond to each other.

첨부한 제5도를 참조하여 상기에 기술한 동작을 상세히 설명한다.With reference to the accompanying Figure 5 will be described in detail the operation described above.

제5도는 본 고안의 국선 정합 회로의 전류 유지 및 극성 반전 회로 부분을 도시한 것으로, 일정한 전압원을 형성하는 정전압부(6)와, 사설교환기측에서 오는 제어 신호에 따라 단속됨으로서 펄스 발생을 하는 펄스 발생부(7)와, 펄스 발생부(7)의 상태에 따라 가변되는 전압원을 형성하는 가변 전압부(8)로 구성된다.FIG. 5 shows the current holding and polarity inverting circuit portions of the trunk line matching circuit of the present invention, wherein the pulses generate pulses by being interrupted in accordance with a constant voltage section 6 forming a constant voltage source and a control signal from the private exchange side. It consists of a generation part 7 and the variable voltage part 8 which forms the voltage source which changes according to the state of the pulse generation part 7. As shown in FIG.

상기 정전압부(6)는 브릿지 다이오드(D1-D4) 및 제너다이오드(D5)로 이루어지고, 트랜지스터(Q4,Q2,Q1), 포토르랜지스터(PT), 다이오드(D6) 및 저항들(Ra,R1,R3)은 펄스 발생부(7)를 형성한다.The constant voltage unit 6 includes a bridge diode D1-D4 and a zener diode D5, and includes transistors Q4, Q2 and Q1, a photoresistor PT, a diode D6, and resistors Ra. R1 and R3 form a pulse generator 7.

가변전압부(8)는 트랜지스터(Q3), 저항(R6) 및 캐패시터(C)로 구성된다. 제5도에서 정전압부(6)는 브릿지 다이오드(D1~D4)에 의해 국설측에서 공급하는 전원의 극성에 관계없이 일정하게 전원을 유지해주며 제너 다이오드(D5)에 의해 과전압을 보호해 준다. 펄스 발생부(7)에서 국설측으로부터 온 제어신호에 의해 트랜지스터(Q4)가 ON상태로 되어 다이오드(D6)이 도통되므로 포토트랜지스터(PT) 또한 도통된다.The variable voltage section 8 is composed of a transistor Q3, a resistor R6, and a capacitor C. In FIG. 5, the constant voltage unit 6 maintains a constant power regardless of the polarity of the power supplied by the bridge diodes D1 to D4, and protects the overvoltage by the zener diode D5. In the pulse generator 7, the transistor Q4 is turned ON by the control signal from the local side, so that the diode D6 is turned on, so that the phototransistor PT is also turned on.

따라서 트랜지스터(Q1)의 에미터에 흐르는 전류는 포토트랜지스터(PT)를 통해 트랜지스터(Q2)의 베이스로 흘러 들어가 트랜지스터(Q2)가 ON상태로 되어 2의 에미터로 전류가 흐른다. 이때, 상기 트랜지스터들(Q1, Q2)은 다링턴 회로를 형성하므로 트랜지스터(Q2)의 콜렉터에 흐르는 전류는 트랜지스터(Q1)의 베이스에 흐르는 전류를 에미터 공통 순방향 이득(hfe)의 자승만큼 증폭하게 된다. 그리고, 트랜지스터(Q1)의 베이스에 흐르는 전류는 트랜지스터(Q3)의 베이스에 흐르는 전류의 양에 따라 변한다. 즉, 전류 I가 과전류이거나 너무 작게 흐름에 따라 트랜지스터(Q3)의 코렉터-에미터 간의 전압(V)가 변한다.Therefore, the current flowing through the emitter of the transistor Q1 flows into the base of the transistor Q2 through the phototransistor PT, and the transistor Q2 is turned on so that the current flows to the emitter of 2. At this time, since the transistors Q1 and Q2 form a Darlington circuit, the current flowing through the collector of the transistor Q2 causes the current flowing through the base of the transistor Q1 to be amplified by the square of the emitter common forward gain hfe. do. The current flowing through the base of the transistor Q1 changes depending on the amount of current flowing through the base of the transistor Q3. That is, as the current I is overcurrent or flows too small, the voltage V between the collector-emitter of transistor Q3 changes.

포토 트랜지스터(PT)는 사설 교환기측에서 국설측으로 펄스 발생시 이를 단속하기 위한 것으로 그 단속은 트랜지스터(Q4)의 베이스에 입력되는 제어 신호의 상태에 따른다.The photo transistor PT is used to control the occurrence of a pulse from the private exchange side to the local side, and the interruption depends on the state of the control signal input to the base of the transistor Q4.

만약 제어 신호의 상태가 "1"이라면 트랜지스터(Q4)가 동작되어 다이오드(D6)에 전류가 흘러 포토 트랜지스터(PT)의 콜렉터와 에미터간이 연결되어 단자(a)와 (b)에 전류가 흐른다.If the state of the control signal is "1", the transistor Q4 is operated so that a current flows through the diode D6, and the collector and emitter of the photo transistor PT are connected, so that the current flows through the terminals a and b. .

만약 제어 신호의 상태가 "0"이라면 트랜지스터(Q4)가 동작하지 않아서 다이오드(D6)에 전류가 흐르지 않아 포토 트랜지스터(PT)의 콜렉터와 에미터가 개방상태로 되며, 이때 트랜지스터(Q1,Q3)도 동작하지 않아 단자(a), (b)에 흐르는 루프는 단자(a)에서 저항(Ra,Rb)를 통해 단자(b)로 형성되는데, 이때 저항(Ra,Rb)의 값은 수십 ㏀이상 이어서 단자(a), (b)에 흐르는 전류는 거의 없이 개방상태와 거의 같게 된다. 극성 반전 감지부(5)는 단자(a), (b)에 공급되는 전위의 극성이 바뀜에 따라 로직 "0", "1"상태를 감지하여 사설교환기측으로 전송한다.If the state of the control signal is "0", the transistor Q4 does not operate and no current flows in the diode D6, causing the collector and emitter of the photo transistor PT to be in an open state. At this time, the transistors Q1 and Q3 In addition, the loop flowing through the terminals (a) and (b) is formed from the terminal (a) to the terminals (b) through the resistors (Ra, Rb), where the values of the resistors (Ra, Rb) are several tens of kΩ or more. Subsequently, the current flowing through the terminals (a) and (b) is almost the same as in the open state. As the polarity of the potential supplied to the terminals (a) and (b) changes, the polarity inversion detecting unit 5 detects logic "0" and "1" states and transmits them to the private exchange side.

제6도는 본 고안의 국선 정합 회로의 임피이던스 정합 및 수신레벨 조정부의 상세도이고 A/D 및 D/A겸용 컨버터와 연결 상태를 도시한 것으로서, 임피이던스 정합 및 수신레벨 조정부(2B)는 상기 전류 유지 및 극성 반전 감지회로(1B)로부터의 디지탈 전송신호를 인가받아 상기 전류 유지 및 극성 반전 감지회로(1B)측과의 임피던스를 매칭시켜주기 위한 임피던스 매칭부(10)와, 상기 A/D 및 D/A겸용 컨버터(3)로부터 인가되는 신호의 크기에 따라 상기 임피던스 매칭부(10)에 가변전압을 인가하여 수신레벨을 조정하기 위한 수신레벨 조정부(9)로 크게 구성되어지며, 그 구성 요소들은 정합 트랜스 포머(T2), 저항들(R3,R4,R5,R6,R8) 및 연상증폭기(OP1,OP2)로 이루어지며 저항(Re)는 송신신호의 레벨을 조절하기 위한 것이다.6 is a detailed view of the impedance matching and reception level adjusting unit of the trunk line matching circuit of the present invention and shows a connection state with an A / D and D / A converting converter, wherein the impedance matching and receiving level adjusting unit 2B maintains the current. And an impedance matching unit 10 for receiving the digital transmission signal from the polarity inversion sensing circuit 1B and matching the impedance with the current holding and the polarity inversion sensing circuit 1B, and the A / D and D It is composed of a receiving level adjusting unit 9 for adjusting the receiving level by applying a variable voltage to the impedance matching unit 10 according to the magnitude of the signal applied from the / A converter (3), the components are The matching transformer T2, resistors R3, R4, R5, R6, and R8 and associative amplifiers OP1 and OP2 are made of resistors Re to adjust the level of the transmission signal.

정합 트랜스 포머(T2)의 A부에서 B부로 음성신호가 넘어갈때 저항(R4)값과 B부에서 A부를 바라본 임피던스(ZL)값이 같으면 A부의 신호는 B부로 왜곡없이 통과하여 저항(Re)에서 레벨을 조정, A/D 및 D/A 컨버터(3)의 A/D 컨버터로 송부되어 디지탈 신호로 변환된 다음에 송신 PCM라인으로 보낸다. 반대로, 수신 PCM라인을 통해 들어온 음성 신호는 A/D 및 D/A 컨버터(3)의 D/A 컨버터로 송부되어 아날로그 신호로 변환된 다음에 수신 레벨 조정부(9)의 연산증폭기(OP1)을 통과한다. 이때, 연산증폭기(OP1)의 신호 증폭되는 1+이다. 통과한 신호는 절점(V+)에 주어지고 연산증폭기(OP2)는 연산증폭기(OP1)의 출력 신호를 반전시켜 그의 출력 신호를 절점(V-)에 주어진다.When the audio signal is passed from the A part to the B part of the matching transformer T2, if the value of the resistance R4 is equal to the impedance (Z L ) seen from the B part, the signal of the A part passes through the B part without distortion and the resistance (Re ), The level is adjusted and sent to the A / D and A / D converters of the A / D and D / A converters (3), converted to digital signals, and then sent to the transmit PCM line. On the contrary, the voice signal received through the receiving PCM line is sent to the D / A converter of the A / D and D / A converter 3, converted into an analog signal, and then the operational amplifier OP1 of the reception level adjusting unit 9 is turned on. To pass. At this time, 1+ signal amplified by the operational amplifier OP1 to be. The passed signal is given to node V +, and operational amplifier OP2 inverts the output signal of operational amplifier OP1 to give its output signal to node V-.

이때, 연산증폭기(OP2)의 신호 증폭도는이다. B에서 A부를 바라본 임피던스(ZL)가 저항(R3 = R4 = R5)와 같으면 변환된 음성신호는 왜곡 없이 정합 트랜스 포머(T2)의 B부에서 A부로 넘어간다.At this time, the signal amplification degree of the operational amplifier (OP2) to be. If the impedance Z L viewed from the part A to B is equal to the resistance R3 = R4 = R5, the converted voice signal is transferred from the B part of the matching transformer T2 to the A part without distortion.

A/D 및 D/A컨버터(3)의 D/A컨버터에서 나온 신호는 정합 트랜스 포머(T2)의 B부에서 A부로 그대로 넘어가고 다시 저항(Re)로 넘어가는 신호(에코신호)는 부하저항이 600Ω으로 가정할 때 20log[(V±V-)-V+]≒0㏈가 된다.The signal from the D / A converter of the A / D and D / A converter (3) passes from the B part of the matching transformer (T2) to the A part and the signal (eco signal) to the resistor (Re) again. Assuming a resistance of 600 kΩ, 20log [ (V ± V-)-V +] ≒ 0㏈.

이와 같이, 본 고안에 따르면 정전압부를 트랜스 포머 대신에 다이오드 및 트랜지스터로 된 능동소자를 사용함으로써 적은 면적은 차지하고 많은 가입자를 수용할 수 있으며, 또한 전원유지 및 제어를 수동소자인 트랜스 포머에 비해 능동소자를 사용하므로 거리에 따른 보상효과를 얻을 수 있어 일정전류를 유지할 수 있고 펄스송출시 릴레이를 단속하지 않고 루프를 닫은 상태에서 트랜지스터를 제어함으로써 선로에 흐르는 전류를 제어, 노이즈 효과를 줄일수 있으며 릴레이 접점의 채터링(Chattering)을 없앨수 있다. 펄스릴레이를 고가, 고품질이 아닌 일반 릴레이를 사용할 수 있으므로 원가 절감의 효과도 가져온다.As such, according to the present invention, by using active elements composed of diodes and transistors instead of transformers, the constant voltage unit occupies a small area and accommodates many subscribers, and also maintains power and controls active components in comparison with a transformer which is a passive element. Compensation effect can be obtained according to the distance to maintain constant current and control the current flowing through the line by controlling the transistor in the closed state without interrupting the relay during pulse transmission, reducing the noise effect and relay contact Chattering can be eliminated. Pulse relays can be expensive and cost-effective because they can use general relays.

Claims (3)

(정정) 단자 스위치를 절환하여 통화시 루프를 형성하도록 하는 릴레이소자와 ; 상기 릴레이소자의 단자 한측에 접속되어 국설측에서 들어오는 링 신호를 감지하는 링신호 감지회로와 ; 상기 릴레이소자의 단자 타측과 상기 링 신호 감지회로에 접속되어 일정한 직류 전압을 유지해 주고 사설 교환기 측에서 국설 교환기측으로의 통화시 제어신호에 의해 펄스 디지트를 형성하며, 상기 전압의 극성을 감지하는 전류 유지 및 극성 반전 감지회로와 ; 상기 전류유지 및 극성 반전 감지회로의 신호를 디지탈 신호로 변환하여 사설교환기측으로 전송하고 사설교환기측으로부터의 신호를 아날로그 신호로 변환하여 상기 전류유지 및 극성 반전회로로 전송하는 A/D 및 D/A겸용 컨버터 ; 및 상기 전류유지 및 극성 반전 감지회로의 신호를 왜곡없이 상기 A/D 및 D/A겸용 컨버터에 전송하는 한편 송ㆍ수신 신호 레벨의 조정을 개별적으로 할 수 있으며 에코현상을 방지하기 위한 임피이던스 정합 및 수신레벨 조정부를 포함하는 것을 특징으로 하는 능동소자를 이용한 국선 정합 회로.A relay element for switching a (correction) terminal switch to form a loop during a call; A ring signal sensing circuit connected to one terminal of the relay element and sensing a ring signal coming from a national side; It is connected to the other terminal of the relay element and the ring signal sensing circuit to maintain a constant DC voltage, and forms a pulse digit by a control signal during a call from a private exchange side to a local exchange side, and maintains a current to sense the polarity of the voltage. And a polarity inversion sensing circuit; A / D and D / A which converts the signal of the current holding and polarity inversion detecting circuit into a digital signal and transmits the signal to the private exchange side and converts the signal from the private exchange side into an analog signal and transmits the signal to the current holding and polarity inversion circuit. Combined converter; And transmit and receive signals of the current holding and polarity inversion sensing circuits to the A / D and D / A converters without distortion while adjusting the transmission and reception signal levels individually and matching impedances to prevent echoes. Trunk line matching circuit using an active element, characterized in that it comprises a reception level adjusting unit. (정정) 제1항에 있어서, 상기 전류 유지 및 극성 반전 감지 회로는 일정한 전압원을 형성하는 정전압부와 ; 사설교환기측에서 인가되는 제어 신호에 따라 단속됨으로써 펄스 디지트를 형성하는 펄스 발생부 ; 및 상기 펄스 발생부의 상태에 따라 가변되는 전압원을 형성하는 가변 전압부를 포함하여 구성되는 것을 특징으로하는 능동소자를 이용한 국선정합회로.(Correction) The circuit according to claim 1, wherein the current holding and polarity inversion detecting circuits comprise: a constant voltage section forming a constant voltage source; A pulse generator which forms a pulse digit by being interrupted according to a control signal applied from the private exchange side; And a variable voltage unit configured to form a voltage source that varies according to the state of the pulse generator. (신설) 제1항에 있어서, 상기 임피던스 정합 및 수신레벨 조정부는 상기 전류 유지 및 극성 반전 감지회로로 부터의 디지탈 전송 신호를 인가받아 상기 전류 유지 및 극성 반전 감지회로측과의 임피던스를 매칭시켜주기 위한 임피던스 매칭부와 ; 상기 A/D 및 D/A겸용 컨버터로부터 인가되는 신호의 크기에 따라 상기 임피던스 매칭부에 가변전압을 인가하여 수신레벨을 조정하기 위한 수신레벨 조정부를 포함하여 구성되는 것을 특징으로 하는 능동소자를 이용한 국선정합회로.(Newly constructed) The impedance matching and reception level adjusting unit according to claim 1, wherein a digital transmission signal from the current holding and polarity inversion sensing circuits is applied to match an impedance with the current holding and polarity inversion sensing circuits. Impedance matching unit for; And a receiving level adjusting unit for adjusting a receiving level by applying a variable voltage to the impedance matching unit according to the magnitude of the signal applied from the A / D and D / A combined converter. Trunk Line Matching Circuit.
KR2019910010567U 1991-07-10 1991-07-10 Impedence matching circuit for pbx KR950010384Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910010567U KR950010384Y1 (en) 1991-07-10 1991-07-10 Impedence matching circuit for pbx

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910010567U KR950010384Y1 (en) 1991-07-10 1991-07-10 Impedence matching circuit for pbx

Publications (2)

Publication Number Publication Date
KR930003832U KR930003832U (en) 1993-02-26
KR950010384Y1 true KR950010384Y1 (en) 1995-12-11

Family

ID=19316262

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910010567U KR950010384Y1 (en) 1991-07-10 1991-07-10 Impedence matching circuit for pbx

Country Status (1)

Country Link
KR (1) KR950010384Y1 (en)

Also Published As

Publication number Publication date
KR930003832U (en) 1993-02-26

Similar Documents

Publication Publication Date Title
US4178485A (en) Transformerless telephone line circuit
US4866768A (en) Station line interface circuit for a telecommunication network
US4357495A (en) Telephone line feed
US3708630A (en) Telephone circuits utilizing active elements
KR930002588B1 (en) Method and apparatus for feeding power to a telephone line
KR950010384Y1 (en) Impedence matching circuit for pbx
CA1160780A (en) Trunk interface circuit with current compensation
US4400589A (en) Subscriber station network
JPH0425745B2 (en)
JP2847841B2 (en) Polarity inversion circuit
US4440989A (en) Key telephone area voice paging circuit and method
KR200202421Y1 (en) Telephone line interface circuit
KR100342241B1 (en) Telephone line interface circuit
KR910003391B1 (en) Half duplex transceiver
KR0145481B1 (en) Electronic exchange system
KR940007129Y1 (en) Keytelephone system
KR890004321B1 (en) Interface circuit in exchange
KR940000451B1 (en) Noise-reducing circuit
JPH0810994Y2 (en) Telephone device
JPS63202164A (en) Telephone set
KR950002111Y1 (en) Automatically receiving sound controller
KR0173954B1 (en) AC feeding circuit of exchange subscriber matching circuit
RU3668U1 (en) DEVICE FOR STRENGTHENING SIGNALS RECEIVED BY TELEPHONE APPARATUS
JP2659357B2 (en) Hands-free phone
JPH0683299B2 (en) Telephone-loudspeaker type intercom system

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980209

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee