KR950005251B1 - Mirror circuit of cdp - Google Patents

Mirror circuit of cdp Download PDF

Info

Publication number
KR950005251B1
KR950005251B1 KR1019930002020A KR930002020A KR950005251B1 KR 950005251 B1 KR950005251 B1 KR 950005251B1 KR 1019930002020 A KR1019930002020 A KR 1019930002020A KR 930002020 A KR930002020 A KR 930002020A KR 950005251 B1 KR950005251 B1 KR 950005251B1
Authority
KR
South Korea
Prior art keywords
output
signal
operational amplifier
unit
transistor
Prior art date
Application number
KR1019930002020A
Other languages
Korean (ko)
Other versions
KR940020329A (en
Inventor
김정호
Original Assignee
금성일렉트론주식회사
문정환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성일렉트론주식회사, 문정환 filed Critical 금성일렉트론주식회사
Priority to KR1019930002020A priority Critical patent/KR950005251B1/en
Publication of KR940020329A publication Critical patent/KR940020329A/en
Application granted granted Critical
Publication of KR950005251B1 publication Critical patent/KR950005251B1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Optical Recording Or Reproduction (AREA)

Abstract

The circuit performs at a high speed the recorded data searching if there is dust or manufacturing dent on the disk. The circuit comprises; a signal detection unit monitoring the lowest and highest value of the operation amplifier (OP11); a peak detector(14) to sustain the previous value from the sample and holder; a signal comparator(16) outputting the pulse track counting number according to the result comparing the output of the filter(15) to the output of the peak amplifier unit.

Description

씨디피의 미러(Mirror)회로CD mirror mirror circuit

제1도는 씨디피(CDP)의 블럭도.1 is a block diagram of a CDP.

제2도는 종래 씨디피의 미러(Mirror)회로도.2 is a mirror circuit of a conventional CD.

제3도는 제2도에 있어서, 각부의 파형도.3 is a waveform diagram of each part in FIG. 2;

제4도는 본 발명 씨디피의 미러(Mirror)회로도.4 is a mirror circuit of the present invention CD.

제5도는 제4도에 있어서, 각부의 파형도.5 is a waveform diagram of each part in FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10,11 : 신호검파부 12,20 : 신호 홀드부10,11: signal detector 12,20: signal hold unit

13 : 에러검출부 14 : 피크치 증폭부13 error detection unit 14 peak value amplification unit

15,30 : 평활부 16,40 : 신호 비교부15,30: smoothing unit 16,40: signal comparing unit

OP1~OP4, OP11~OP15: 연산증폭기 Q1~Q6: 트랜지스터OP 1 to OP 4 , OP 11 to OP 15 : Operational Amplifiers Q 1 to Q 6 : Transistor

D1~D3, D11~D13: 다이오드 C1~C4, C11~C15: 콘덴서D 1 ~ D 3 , D 11 ~ D 13 : Diodes C 1 ~ C 4 , C 11 ~ C 15 : Condenser

본 발명은 씨디피의 기록신호 탐색에 관한 것으로 특히, 컴팩트 디스크상에 먼지 또는 디스크 결함이 있어도 고속으로 기록 데이타를 탐색하는 씨디피의 미러(Mirror)회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to searching for a recording signal of a CDP, and more particularly to a mirror circuit of a CDP which searches for recording data at high speed even when there is dust or a disk defect on a compact disc.

씨디피(CDP : Compact Disc Player)는 제1도의 블럭도에 도시한 바와같이 구성된 것으로, 슬레드 피드모터(Sled Feed Motor)(SFM1)가 직선 운동함에 따라 스핀들 모터(Spindle Motor)(SM1)에 의해 회전하는 디스크에서 기록신호를 검출하는 광학헤드(Optical Heed)(OH1)의 출력(Vi)인 고주파를 고주파 증폭부(1)가 일정레벨 증폭하면 이 증폭된 신호를 입력받은 디지탈신호 처리부(3)는 시스템 제어부(5)의 제어에 따라 데이터의 변환, 변조, 복조 및 압축등의 디지탈 처리를 수행하게 된다.The CD (Compact Disc Player) is configured as shown in the block diagram of FIG. 1 , and the spindle motor SM 1 as the sled feed motor SFM 1 linearly moves. The digital signal processor receives the amplified signal when the high frequency amplifying unit 1 amplifies a high frequency, which is the output Vi of the optical head (OH 1 ), which detects a recording signal on a rotating disk. (3) performs digital processing such as data conversion, modulation, demodulation and compression under the control of the system control unit 5.

이때, 시스템 제어부(5)의 제어를 받는 서보 신호처리부(4)는 고주파 증폭부(i) 및 디지탈신호 처리부(3)의 출력을 비교하여 슬레드 피드모터(SFM1)의 구동을 제어함으로써 광학헤드(OH1)의 위치를 조정하게 된다.At this time, the servo signal processor 4 under the control of the system controller 5 compares the outputs of the high frequency amplification unit i and the digital signal processor 3 to control the driving of the sled feed motor SFM 1 . The position of the head OH 1 is adjusted.

그리고, 디지탈 신호처리부(3)는 고주파 증폭부(1)의 출력을 디지탈 처리하고 그 처리된 데이타를 램(2)에 저장하며 상기 디지탈 신호처리부(3)의 출력을 입력받은 디지탈 필터(6)는 필터링을 수행함에 따라 잡음을 제거하여 신호의 주파수 특성을 원하는 형태로 정형시키게 된다.The digital signal processor 3 digitally processes the output of the high frequency amplification unit 1, stores the processed data in the RAM 2, and receives the output of the digital signal processor 3. As the filtering is performed, the noise is removed to shape the frequency characteristics of the signal to a desired shape.

이에따라, 디지탈 필터(6)의 출력을 입력받은 디지탈/아날로그 변환부(7)는 디지탈신호를 아날로그 변환하므로써 아날로그인 음성신호를 오디오회로(도면 미도시)에 출력하게 된다.Accordingly, the digital / analog converter 7 that receives the output of the digital filter 6 outputs an analog audio signal to an audio circuit (not shown) by analog converting the digital signal.

한편, 씨디피(CDP : Compact Disc Player)를 사용함에 있어 디스크에 기록된 임의의 지점의 데이타를 읽으려고 하면 슬레드 피드 모터(SFM1)를 제어하여 광학헤드 (OH1)를 현재위치에서 임의의 지점까지 이동시키기 위하여 현재의 위치정보와 임의의 지점의 정보를 연산하여 이동시킬 트랙수를 산출하고 이에 따라, 광학헤드(OH1)를 이동시키면서 움직인 트랙수를 계수하는데 이동 트랙의 계수를 위한 펄스는 고주파 증폭부(1)내의 미러(Mirror)회로에서 출력하게 된다.On the other hand, when using a CD (CDP: Compact Disc Player), if you try to read the data at any point recorded on the disc, the sled feed motor (SFM 1 ) is controlled to move the optical head (OH 1 ) to the current position. In order to move up to a point, current position information and information of an arbitrary point are calculated to calculate the number of tracks to be moved. Accordingly, the number of tracks moved while moving the optical head OH 1 is counted. The pulse is output from the mirror circuit in the high frequency amplification section 1.

제2도는 종래 씨디피의 미러(Mirror)회로도로서 이에 도시된 바와같이, 디스크에서 검출된 신호(Vi)가 커플링 콘덴서(C1)를 통해 입력됨에 따라 반전 증폭하는 연산증폭기(OP1)와, 이 연산증폭기(OP1)의 출력(V1)을 검파하여 최고치 파형(V2)과 최저치 파형(V3)을 검출하도록 다이오드(D1, D2), 콘덴서(C2)(C3) 및 전류원(I1)(I2)으로 구성된 신호검파부(10)와, 이 신호검파부(10)의 출력(V2)(V3)을 홀딩시키는 신호 홀드부(20)와, 이 신호 홀드부(20)의 출력(V4)(V5)을 차동증폭하는 연산증폭기(OP2)와, 이 연산증폭기(OP2)의 출력(V6)을 분압함에 따라 증폭하고 평활하며 일정전압( V7)을 출력하도록 연산증폭기(OP3), 다이오드(D3), 콘덴서(C4) 저항(R1)(R2)으로 구성된 평활부(30)와, 이 평활부(30)의 출력(V7)과 상기 연산증폭기(OP2)의 출력(V6)을 차동증폭하여 비교함에 따라 펄스(V0)를 출력하도록 연산증폭기(OP4) 및 저항(R4)으로구성된 신호 비교부(40)로 구성된 것으로, 도면의 미설명 부호 VA는 양 전원(-V, -V) 또는 단전원(-V,OV)에 대해 중간값을 갖는 전압이다.FIG. 2 is a mirror circuit diagram of a conventional CD, and as shown therein, an operational amplifier OP 1 for inverting and amplifying as a signal Vi detected from a disk is input through a coupling capacitor C 1 ; Diode (D 1 , D 2 ), condenser (C 2 ) (C 3 ) to detect the output (V 1 ) of this operational amplifier (OP 1 ) and detect the highest waveform (V 2 ) and the lowest waveform (V 3 ). And a signal detector 10 composed of a current source I 1 and I 2 , a signal hold unit 20 for holding the output V 2 and V 3 of the signal detector 10, and this signal. The operational amplifier OP 2 differentially amplifies the output V 4 and V 5 of the holding unit 20, and the output amplifier V 6 of the operational amplifier OP 2 is amplified, smoothed, and stabilized. A smoothing part 30 composed of an operational amplifier OP 3 , a diode D 3 , a capacitor C 4 , and a resistor R 1 and R 2 to output V 7 , and the smoothing part 30 of the smoothing part 30. the output (V 7) and output (V 6) of the operational amplifier (OP 2) differential Width as compared accordance pulse (V 0), an operational amplifier (OP 4) and a resistor (R 4) signal comparator 40 that, reference numeral V A of the figure composed of the two power sources are configured to output a (-V , -V) or a voltage having an intermediate value for a single power supply (-V, OV).

이와 같이 종래 회로의 동작과정을 제2도 각부의 파형도를 참조하여 상세히 설명하면 다음과 같다.Thus, the operation of the conventional circuit will be described in detail with reference to the waveform diagram of each part of FIG. 2 as follows.

디스크에 기록된 데이타를 검출한 제3도 (a)와 같은 신호(Vi)가 커플링 콘덴서 (C1)를 통해 직류성분이 제거되어 반전단자(-)에 입력됨에 따라 연산증폭기(OP1)가 비반전단자(-)의 전압(VA)과 차동증폭하여 제3도 (b)와 같이 반전된 소정이득(약2.2 배)의 신호(V1)를 신호검파부(10)에 출력하면 순방향 다이오드 (D1), 콘덴서(C2) 및 전류원(I1)을 통해 제3도 (c)에 도시한 바와같은 파형의 최고치 전압(V2)을 검출하고 역방향 다이오드(D2), 콘덴서(C3) 및 전류원(I2)을 통해 제3도 (d)에 도시한 바와같은 파형의 최저치전압(V3)을 검출하게 된다.As the input to the operational amplifier (OP 1), - the signal (Vi) as a third detected the data written to disk is also (a) via a coupling capacitor (C 1) to remove the direct current component inverting terminal () Is differentially amplified with the voltage (V A ) of the non-inverting terminal (-) and outputs the signal V 1 of the predetermined gain (about 2.2 times) inverted as shown in FIG. 3 (b) to the signal detector 10. Through the forward diode (D 1 ), capacitor (C 2 ) and current source (I 1 ), the peak voltage (V 2 ) of the waveform as shown in FIG. 3 (c) is detected and the reverse diode (D 2 ), capacitor Through C 3 and the current source I 2 , the lowest voltage V 3 of the waveform as shown in FIG. 3D is detected.

이때, 신호검파부(10)의 출력(V2)(V3)이 신호 홀드부(20)에서 홀딩되어 제3도 (b)(c)에 도시한 바와같은 파형의 신호(V4)(V5)가 출력되면 연산증폭기(OP2)가 차동증폭함에 따라 소정레벨로 증폭된 제3도 (e)에 도시한 바와같은 전압(V6)을 평활부(30)와 신호 비교부(40)에 출력하게 된다.At this time, the output V 2 (V 3 ) of the signal detector 10 is held by the signal holding unit 20 so that the signal V 4 having the waveform as shown in FIG. 3 (b) (c) ( When the V 5 ) is outputted, the voltage V 6 as shown in FIG. 3E, which is amplified to a predetermined level as the operational amplifier OP 2 is differentially amplified, the smoothing unit 30 and the signal comparing unit 40. Will print).

이에따라, 평활부(30)는 연산증폭기(OP2)의 출력(V6)을 저항(R1)(R2)을 통해 분압하고 이 분압된 전압을 연산증폭기(OP3)에서 소정레벨 비반전증폭하여 순방향 다이오드(D3)와 콘덴서(C4)에서 저역필터링함에 따라 제3도 (e)에 도시된 바와같은 일정레벨의 직류전압(V7)으로 변환한 후 상기 직류전압(V7)을 상기 연산증폭기(OP3)의 반전단자(-)에 궤환시킴과 아울러 신호 비교부(40)에 출력한다.Accordingly, the smoothing unit 30 divides the output V 6 of the operational amplifier OP 2 through the resistors R 1 and R 2 and non-inverts the divided voltage at a predetermined level in the operational amplifier OP 3 . amplified by a forward diode (D 3) and a capacitor (C 4) low-pass filtering the third degree (e) a constant level the DC voltage (V 7) and then converted into a DC voltage (V 7) for, as shown in, as in The feedback to the inverting terminal (-) of the operational amplifier (OP 3 ) and outputs to the signal comparator 40.

따라서, 신호 비교부(40)는 연산증폭기(OP2)의 출력(V6)과 평활부(30)의 출력(V7)을 연산증폭기(OP4)에서 소정레벨로 차동증폭하여 비교함으로써 제3도 (f)에 도시한 바와같은 펄스(V0)를 출력하게 되고 이 펄스(V0)를 계수하여 디스크의 이동 트랙수를 산출하게 된다.Therefore, by signal comparator 40 compares the output (V 7) of the operational amplifier (OP 2) the output (V 6) and the smooth portion 30 of a predetermined level from the operational amplifier (OP 4), the differential amplifier of claim The pulse V 0 as shown in FIG. 3 (f) is outputted, and this pulse V 0 is counted to calculate the number of moving tracks of the disc.

그러나, 이와같은 종래 회로는 디스크 상에 먼지가 있거나 디스크 제조시 결함이 있으면 제2도 (a)에 도시한 바와같이 기록 데이타 탐색시 급격히 저전위가 되어 신호 비교부(40)의 출력(V0)이 고전위로 출력됨으로 이동된 트랙의 계수값에 포함된다. 이에따라, 정확한 이동 트랙의 수를 계수하지 못하여 데이타 탐색 시간이 길어지게 됨으로 디스크의 저장 데이타를 고속으로 탐색하지 못하는 문제점이 있었다.However, if such a conventional circuit is dusty on the disc or if there is a defect in manufacturing the disc, as shown in FIG . ) Is included in the coefficient value of the track moved as it is output at high potential. Accordingly, there is a problem in that the stored data of the disk cannot be searched at high speed because the data search time is long because the number of accurate moving tracks cannot be counted.

본 발명은 이러한 종래의 문제점을 해결하기 위하여 디스크상에 먼지가 있거나 제조 결함이 있어 기록데이타 탐색시 에러를 검출하면 이전상태의 기록 신호 레벨을 유지함으로써 이동 트랙의 수를 정확히 계수하여 기록데이타 탐색을 고속으로 수행하는 씨디피의 미러(Mirror)회로를 창안한 것으로, 이를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.In order to solve this problem, the present invention is to detect the recording data level by accurately counting the number of moving tracks by maintaining the recording signal level of the previous state when there is dust or manufacturing defect on the disc and detecting errors in the recording data search. The invention of the mirror (Mirror) circuit of the CD to perform at high speed, which will be described in detail with reference to the accompanying drawings as follows.

제4도는 본 발명 씨디피의 미러(Mirror)회로도로서 이에 도시한 바와같이, 디스크에서 검출된 신호(Vi)가 커플링 콘덴서(C11)를 통해 직류성분이 제거됨에 따라 반전증폭하는 연산증폭기(OP11)와, 이 연산증폭기(OP11)의 출력(V1)을 최고치 전압(V2)과 최저치 전압(V3)으로 검파하도록 다이오드(D11)(D12), 콘덴서(C12)(C13) 및 전류원(I11)(C12)으로 구성한 신호검파부(11)와, 이 신호검파부(11)의 출력(V2)(V3)을 홀딩시키는 신호 홀드부(12)와, 상기 신호검파부(11)의 출력(V2)(V3)을 차동증폭하여 에러검출에 따른 신호(V8)를 출력하도록 트랜지스터(Q1-Q5), 전류원(I3)(I14), 배터리(Verf1) 및 저항(R11~R3)으로 구성한 에러검출부(13)와, 이 에러검출부(13)의 출력(V8)에 제어되어 상기 신호 홀드부(12)의 출력(V4)을 소정레벨 증폭하도록 연산증폭기(OP12), 트랜지스터(Q6), 배터리(Verf2) 및 콘덴서(C14)로 구성한 피크치 증폭부(14)와, 상기 신호 홀드부(12)의 출력(V4)(V5)을 입력받아 반전 증폭하여 입력신호를 평균한 일정레벨의 직류전압(V11)으로 변환하도록 연산증폭기(OP13)(OP14), 다이오드(D13), 저항(R15)(V16) 및 콘덴서(C15)로 구성한 평활부(15)와, 이 평활부(15)의 출력(V11)과 상기 피크치 증폭부(14)의 출력(V0)을 입력받아 차동증폭하여 비교함에 따라 펄스(V0)를 출력하도록 연산증폭기(OP15)로 구성한 신호 비교부(16)로 구성한 것으로, 도면의 미설명 부호VA는 양전압(+V,-V) 또는 단전압(+V,0V)의 중간 레벨인 전압이다.4 is a mirror circuit diagram of the CDP of the present invention, as shown therein, an operational amplifier OP that inverts and amplifies the signal Vi detected from the disk as the DC component is removed through the coupling capacitor C 11 . 11 ) and diode (D 11 ) (D 12 ) and capacitor (C 12 ) () to detect the output (V 1 ) of this operational amplifier (OP 11 ) with the highest voltage (V 2 ) and the lowest voltage (V 3 ). C 13 ) and a signal detector 11 composed of a current source I 11 (C 12 ), a signal hold portion 12 for holding the output V 2 (V 3 ) of the signal detector 11 and In order to differentially amplify the output (V 2 ) (V 3 ) of the signal detector 11 and output the signal (V 8 ) according to the error detection, the transistors (Q 1 -Q 5 ) and the current source (I 3 ) (I 14 ), an error detector 13 composed of a battery Verf 1 and resistors R 11 to R 3 , and an output V 8 of the error detector 13 are controlled to output the signal hold part 12. Operational amplifier OP 12 to amplify a predetermined level (V 4 ), Inverted and amplified by receiving a peak value amplifier 14 comprising a transistor Q 6 , a battery Verf 2 , and a capacitor C 14 , and an output V 4 (V 5 ) of the signal hold section 12. With an operational amplifier OP 13 (OP 14 ), diode (D 13 ), resistor (R 15 ) (V 16 ) and capacitor (C 15 ) to convert the input signal to a constant level DC voltage (V 11 ). A pulse V 0 is output as the smoothed part 15, the output V 11 of the smoothed part 15, and the output V 0 of the peak amplifier 14 are differentially amplified and compared. The signal comparator 16 constituted by the operational amplifier OP 15 so that the reference numeral V A in the drawing is a voltage at an intermediate level of the positive voltage (+ V, -V) or the short voltage (+ V, 0V). to be.

이와같이 구성한 본 발명 씨디피의 미러(Mirror)회로의 작용 및 효과를 제5도 각부의 파형도를 참조하여 상세히 설명하면 다음과 같다.The operation and effects of the mirror circuit of the present invention configured as described above will be described in detail with reference to the waveform diagram of FIG. 5.

비반전단자(+)에 전압(VA)이 접속된 연산증폭기(OP11)는 디스크에 기록된 데이타를 검출함에 따른 신호(C11)가 커플링 콘덴서(C11)를 통해 직류성분이 제거되어 반전단자(-)에 입력됨에 따라 차동증폭하여 반전된 신호(V1)를 출력하고 이 반전신호(V1)를 입력받은 신호검파부(11)는 순방향 다이오드(D11), 콘덴서(C12) 및 전류원(I11)을 통해 최고치 전압(V2)을 검출하고 역방향 다이오드(D12), 콘덴서(C13) 및 전류원(I12)을 통해 최저치 전압(V3)을 검출하게 되며 상기 전압(V2)(V3)는 신호 홀드부(12)에서 홀딩되어 제5도 (a)(b)와 같은 신호 (V4)(V5)를 출력하게 된다.A non-inverting terminal (+) of the voltage (V A) is connected to the operational amplifier (OP 11) is a signal (C 11) according to detecting the data recorded on the disc coupling capacitor DC component removed through a (C 11) the inversion terminal (-) as the input to, and outputs the differential amplifier to an inverted signal (V 1), the inverted signal the signal detection unit 11, the input to (V 1) is the forward diode (D 11), the condenser (C 12 ) and the highest voltage V 2 is detected through the current source I 11 and the lowest voltage V 3 is detected through the reverse diode D 12 , the capacitor C 13 and the current source I 12 . The voltage V 2 (V 3 ) is held by the signal holding unit 12 to output a signal V 4 (V 5 ) as shown in FIG. 5 (a) (b).

이때, 제5도의 구간(t1)과 같이 디스크에 먼지 또는 결함이 없을때 제5도 (a)( b)에 도시한 바와같은 신호검파부(11)의 출력(V2)(V3)을 검출한 에러검출부(13)는 트랜지스터(Q1)(Q2)에서 차동증폭하는데, 상기 트랜지스터(Q1)의 베이스 전위가 상기 트랜지스터(Q2)의 베이스 전위보다 높음으로 상기 트랜지스터(Q2)가 턴오프되어 베이스에 전압(Vcc)이 인가된 트랜지스터(Q3)가 턴오프되고 상기 트랜지스터(Q3)의 턴오프에 의해 베이스에 저전위가 인가된 트랜지스터(Q4)가 턴오프되어 전류원(I14)의 일정전류가 인가된 트랜지스터(Q5)의 베이스 전원(V8)는 제5도 (c)에 도시한 바와같이 일정하게 유지된다.At this time, when there is no dust or defect on the disk as in the section t 1 of FIG. 5, the output V 2 (V 3 ) of the signal detector 11 as shown in FIG. 5 (a) (b). the error detection unit 13 is a transistor (Q 1) (Q 2) differential, the transistor is high to the transistors (Q 2 is the base voltage of (Q 1) than the base potential of the transistor (Q 2) for amplifying the detection of Is turned off to turn off the transistor Q 3 to which the voltage Vcc is applied to the base, and to turn off the transistor Q 3 to turn off the transistor Q 4 to which the low potential is applied to the base. The base power supply V 8 of the transistor Q 5 to which the constant current of the current source I 14 is applied is kept constant as shown in FIG. 5C.

이에따라, 에러검출부(13)의 고전위출력(V8)이 입력된 피크치 증폭부(14)는 트랜지스터(Q5)가 턴온되어 반전단자(-)에 부전위(Verf2)가 인가된 연산증폭기(OP12)가 인에이블됨으로 비반전단자(+)로 입력된 신호 홀드부(12)의 출력(V4)을 소정레벨 증폭한 제5도 (d)와 같은 신호(V9)가 신호 비교부(16)에 출력된다.Accordingly, the peak amplifying unit 14 into which the high potential output V 8 of the error detector 13 is input, the operational amplifier in which the transistor Q 5 is turned on and the negative potential Verf 2 is applied to the inverting terminal (−). The signal V 9 as shown in FIG. 5 (d) in which the output V 4 of the signal holding unit 12 input to the non-inverting terminal (+) is amplified by (OP 12 ) is enabled. It is output to the unit 16.

한편, 디스크상에 먼지 또는 결함이 있어서 수광다이오드(도면 미표시)에 빛이 입사하지 못하면 검출신호(Vi)의 레벨이 급격히 저전위로 되어 신호검파부(11)는 제5도 (a)(b)의 구간(t2)에 도시한 바와같이 레벨이 거의 같은 신호(V2)(V3)를 출력하게 된다.On the other hand, if there is dust or defects on the disk and no light enters the light-emitting diode (not shown), the level of the detection signal Vi suddenly becomes low and the signal detection unit 11 is shown in FIG. 5 (a) (b). As shown in the section t 2 , the signals V 2 and V 3 having substantially the same level are output.

이때, 제5도 (a)(b)와 같은 신호검파부(11)의 출력(V2)(V3)을 검출한 에러검출부(13)는 베이스에 배터리(Verf1)를 통해 상기 전압(V3)이 입력된 트랜지스터(Q2)가 턴온되어 전압(Vcc)이 접지로 흐름으로 베이스에 저전위가 인가된 트랜지스터(Q3)가 턴온되고 이 트랜지스터(Q3)의 턴온으로 고전위가 베이스에 인가된 트랜지스터( Q4)가 턴온되어 전류원(I14)의 출력이 접지로 흐름으로 트랜지스터(Q5)의 베이스전위는 제5도 (c)에 도시한 바와같이 저전위가 된다.At this time, the error detection unit 13 that detects the output (V 2 ) (V 3 ) of the signal detection unit 11 as shown in FIG. 5 (a) (b) is the base voltage through the battery Verf 1 . Transistor Q 2 , into which V 3 ) is input, is turned on and the voltage Vcc flows to ground, thereby turning on transistor Q 3 , which has a low potential applied to the base, and turning on the transistor Q 3 . As the transistor Q 4 applied to the base is turned on so that the output of the current source I 14 flows to ground, the base potential of the transistor Q 5 becomes low potential as shown in FIG.

이에따라, 에러검출부(13)의 저전위 출력(V9)이 입력된 피크치 증폭부(14)는 트랜지스터(Q6)가 턴오프되어 연산증폭기(OP12)가 동작하지 않게 되고 상기 연산증폭기(OP12)의 출력이 하이 임피던스 상태가 되어 콘덴서(C14)에 의해 이전상태를 유지함으로 제5도 (d)에 도시한 바와같은 신호(V9)가 신호 비교부(16)에 출력된다.Accordingly, in the peak amplifier 14 in which the low potential output V 9 of the error detector 13 is input, the transistor Q 6 is turned off so that the operational amplifier OP 12 does not operate and the operational amplifier OP The output of 12 ) becomes a high impedance state and is maintained by the capacitor C 14 so that the signal V 9 as shown in FIG. 5 (d) is output to the signal comparing section 16.

그리고, 평활부(15)는 제5도 (a)(b)와 같은 신호 홀드부(12)의 출력(V4)(V5)을 연산증폭기(OP13)의 반전, 비반전단자(-)(+)에 각기 입력받아 반전증폭하고 이 반전증폭된 제5도 (e)에 도시한 바와같은 신호(V10)는 연산증폭기(OP14)에서 소정레벨 비반전 증폭되어 순방향 다이오드(D13)와 콘덴서(C15)에 저역필터링됨에 따라 제5도 (f)에 도시한 바와같이 직류전압(V11)으로 변환되어 상기 연산증폭기(OP14)의 반전단자(-)에 궤환됨과 아울러 신호 비교부(16)에 출력되어 진다.In addition, the smoothing unit 15 inverts the output V 4 (V 5 ) of the signal holding unit 12 as shown in FIG. 5 (a) (b) by inverting the operational amplifier OP 13 , and the non-inverting terminal (−). Inverted and amplified by input to (+), the signal V 10 as shown in FIG. 5 (e) inverted and amplified is non-inverted by a predetermined level in the operational amplifier OP 14 and forward diode D 13. ) And low-pass filtering on the condenser (C 15 ) is converted into a DC voltage (V 11 ) as shown in FIG. 5 (f) and fed back to the inverting terminal (-) of the operational amplifier (OP 14 ). It is output to the comparator 16.

따라서, 신호 비교부(16)는 피크치 증폭부(14)의 출력(V9)과 평활부(15)의 출력(V11)을 연산증폭기(OP15)의 반전, 비반전단자(-)(+)에 입력받아 차동증폭함에 따라 제5도 (g)에 도시한 바와같은 펄스(V0)를 출력하게 되고 이 펄스(V0)의 계수에 따라 디스크의 이동 트랙수가 산출되어진다.Thus, the signal comparison unit 16 outputs (V 9) and the inverted version of the output (V 11) of the smoothing unit 15 in the operational amplifier (OP 15), a non-inverting terminal of the peak amplifier section (14) (-) ( one is to output a pulse (V 0), the number of disk movement track according to coefficients of a pulse (0 V) as shown in FIG. 5 (g), as receiving a +) is a differential amplifier is calculated.

상기에서 상세히 설명한 바와같이 본 발명 씨디피의 미러(Mirror)회로는 디스크상의 먼지 또는 제조시 결함에 의해 기록데이타 탐색시 급격히 저전위가 감지되면 이를 검출하여 기록데이타에 따른 신호를 이전상태로 유지함으로써 에러에 따른 펄스를 제거하게 된다.As described in detail above, in the mirror circuit of the CDP of the present invention, if a low potential is suddenly detected during the search of the recording data due to a dust on the disk or a manufacturing defect, the CD circuit detects this error and maintains the signal according to the recording data to the previous state. To remove the pulse.

따라서, 본 발명은 기록데이타 탐색시 이동 트랙의 수를 정확히 산출함으로써 고속 탐색 동작을 수행할 수 있어 데이타 리드(Read) 시간을 단축시킬 수 있는 효과가 있다.Therefore, the present invention can perform a fast search operation by accurately calculating the number of moving tracks when searching recorded data, thereby reducing the data read time.

Claims (2)

입력신호(Vi)를 반전 증폭한 연산증폭기(OP11)의 출력(V1)을 최고치 및 최저치로 검파하는 신호검파부(11)와, 이 신호검파부(11)의 출력(V2)(V3)을 홀딩하는 신호 홀드부(12)와, 상기 신호검파부(11)의 출력(V2)(V3)을 차동증폭하여 에러를 검출하는 에러 검출부(13)와, 이 에러 검출부(13)의 출력(V6)에 제어되어 상기 신호 홀드부(12)의 출력(V4)을 증폭하거나 이전 상태를 유지하는 피크치 검출부(14)와, 상기 신호 홀드부(12)의 출력(V4)(V5)을 차동증폭한 후 입력 신호의 평균치를 산출하는 평활부(15)와, 이 평활부(15)의 출력(V11)과 상기 피크치 증폭부(14)의 출력(V9)을 비교함에 따라 이동 트랙 계수를 위한 펄스(V0)을 출력하는 신호 비교부(16)로 구성함을 특징으로 하는 씨디피의 미러(Mirror)회로.The signal detector 11 detects the output V1 of the operational amplifier OP11 in which the input signal Vi is inverted and amplified to the highest value and the lowest value, and the output V2 and V3 of the signal detector 11. An error detection unit 13 for differentially amplifying the signal holding unit 12 to be held, the outputs V2 and V3 of the signal detection unit 11, and detecting an error, and an output V6 of the error detection unit 13; The peak value detection section 14 which amplifies the output V4 of the signal holding section 12 or maintains the previous state, and differentially amplifies the outputs V4 and V5 of the signal holding section 12. The smoothing unit 15 for calculating the average value of the post-input signal and the output V11 of the smoothing unit 15 and the output V9 of the peak value amplifying unit 14 are compared with each other. Mirror circuit of the CD characterized in that it comprises a signal comparator (16) for outputting (V 0 ). 제1항에 있어서, 피크치검출부(14)는 에러검출부(13)의 출력(V8)에 따라 턴온, 턴오프되는 트랜지스터(Q5)와, 이 트랜지스터(Q5)의 턴온시 신호 홀드부(12)의 출력(V4)을 증폭하고 상기 트랜지스터(Q6)의 턴오프시 하이 임피던스 상태가 되는 연산증폭기(OP12)와, 이 연산증폭기(OP2)의 출력(V9) 레벨을 유지하는 콘덴서(C14)로 구성함을 특징으로 하는 씨디피의 미러(Mirror)회로.The method of claim 1, wherein the peak value detector 14 and the error detector 13 output (V 8) is turned on, the turn-off transistor (Q 5) which is in accordance with the signal during turn on of the transistor (Q 5), the hold section ( The operational amplifier OP 12 which amplifies the output V 4 of 12 ) and becomes high impedance when the transistor Q 6 is turned off, and maintains the output V 9 level of the operational amplifier OP 2 . Mirror circuit of the CD, characterized in that consisting of a capacitor (C 14 ).
KR1019930002020A 1993-02-13 1993-02-13 Mirror circuit of cdp KR950005251B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930002020A KR950005251B1 (en) 1993-02-13 1993-02-13 Mirror circuit of cdp

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930002020A KR950005251B1 (en) 1993-02-13 1993-02-13 Mirror circuit of cdp

Publications (2)

Publication Number Publication Date
KR940020329A KR940020329A (en) 1994-09-15
KR950005251B1 true KR950005251B1 (en) 1995-05-22

Family

ID=19350781

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930002020A KR950005251B1 (en) 1993-02-13 1993-02-13 Mirror circuit of cdp

Country Status (1)

Country Link
KR (1) KR950005251B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100249224B1 (en) * 1996-11-23 2000-03-15 구자홍 The method and apparatus for detecting mirror signal

Also Published As

Publication number Publication date
KR940020329A (en) 1994-09-15

Similar Documents

Publication Publication Date Title
JP2724996B2 (en) Relative position detection device
EP0612063A1 (en) Focus balance automatic adjusting device and method
KR100192197B1 (en) Amplifier with peak and bottom signal level shifting control
US4706236A (en) Slice level corrector
KR950005251B1 (en) Mirror circuit of cdp
CN1061457C (en) Pit/track discriminating circuit
US7142485B2 (en) Information storage apparatus
KR0129968B1 (en) Optical disc apparatus for track counting circuit
KR100249224B1 (en) The method and apparatus for detecting mirror signal
CN100342431C (en) Laser noise elimination circuit and optical disc device
US20020113639A1 (en) Signal processing circuit integrating pulse widths of an input pulse signal according to polarities
US6577572B2 (en) Apparatus for reproduction or recording data or information with a photodetector and digital error signal and evaluation signal processing
US6141308A (en) Zero crossing level matching apparatus and method
JP2615078B2 (en) Defect detection circuit
JP2506971B2 (en) Magnetic reproduction circuit
JP2571635B2 (en) Optical disk drive
KR900007673B1 (en) Apparatus for controlling the head position of magnetic disc driver
JP2563616Y2 (en) Write-once recording machine
EP0468472A1 (en) Recording/reproducing circuit for disk apparatus
KR910001211B1 (en) Control signal recording method and its apparatus for dat
KR910007285Y1 (en) Slide servo circuitry for cdp
JPH07105116B2 (en) Recording medium playback device
JPH0456365B2 (en)
KR980011231A (en) Digital VSSC's Capstan Servo Circuit
JPS5641538A (en) Tracking control circuit of optical disk memory unit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050422

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee