KR950004055Y1 - 마이크로 제어장치에 내장된 온 스크린 디스플레이용 발진기회로 - Google Patents

마이크로 제어장치에 내장된 온 스크린 디스플레이용 발진기회로 Download PDF

Info

Publication number
KR950004055Y1
KR950004055Y1 KR92013191U KR920013191U KR950004055Y1 KR 950004055 Y1 KR950004055 Y1 KR 950004055Y1 KR 92013191 U KR92013191 U KR 92013191U KR 920013191 U KR920013191 U KR 920013191U KR 950004055 Y1 KR950004055 Y1 KR 950004055Y1
Authority
KR
South Korea
Prior art keywords
oscillation
signal
register
screen display
counter
Prior art date
Application number
KR92013191U
Other languages
English (en)
Other versions
KR940004616U (ko
Inventor
홍상표
Original Assignee
문정환
금성일렉트론 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 금성일렉트론 주식회사 filed Critical 문정환
Priority to KR92013191U priority Critical patent/KR950004055Y1/ko
Publication of KR940004616U publication Critical patent/KR940004616U/ko
Application granted granted Critical
Publication of KR950004055Y1 publication Critical patent/KR950004055Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H2231/00Applications
    • H01H2231/036Radio; TV

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Graphics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음.

Description

마이크로 제어장치에 내장된 온 스크린 디스플레이용 발진기회로
제1도는 종래의 온 스크린 디스플레이에 사용된 발진기회로.
제2도는 본 고안에 따른 온 스크린 디스플레이에 사용되는 발진기회로.
* 도면의 주요부분에 대한 부호의 설명
1 : 낸드(NAND)게이트 2 : 레지스터 및 카운터
SW : 스위치 R, R1, R2, R3: 저항
X1: 메인 클럭 신호 입력단 Vsync : 수직 동기 신호 입력단
Hsync : 수평 동기 신호 입력단 OSC-OUT : 발진 신호 출력단
본 고안은 온 스크린 디스플레이(ON SCREEN DISPALY : OSD)에 사용되는 발진기 회로의 개선에 관한 것이다.
온 스크린 디스플레이(OSD의 기능은 텔레비젼 또는 비디오등의 화면상에, 예컨대 현재의 채널 번호, 현재의 시간, 또는 예약 녹화등을 표시하는 문자나 숫자등을 나타내는 역할을 한다.
이러한 기능을 갖는 OSD가 작동을 하기위해서는 외부로부터 OSD 발진 신호를 공급받아야 한다.
제1도는 OSD에 발진 신호를 공급하는 종래의 발진기 회로를 도시하고 있다.
제1도에 도시한 바와같이 낸드(NAND)게이트 (1)의 한 입력측은 발진 신호 입력단(OSC-IN)이, 다른 한 입력측은 수평 신호 입력단(Hsync)이 접속되어 있다.
이 회로의 동작은 외부에 인덕턴스와 캐패시터로 구성된 공진 발진기(도시하지 않음)로 부터의 펄스 발진신호가 입력단(OSC-IN)에 입력되고, 증폭단인 낸드 게이트(1)는 이 펄스 신호를 증폭하여 출력단(OSC-OUT)에 입력되고, 증폭단인 낸드 게이트(1)는 이 펄스 신호를 증폭하여 출력단(OSC-OUT)에 보낸다.
이 회로에서 발진 신호개시 여부는 수평동기 신호(Hsync)가 제어한다.
즉, 수평동기 신호가 로우(LOW)일 때에는 발진을 멈추고, 하이(HIGH)일 때는 발진을 개시한다.
제1도 회로의 단점은 발진을 중지했다가 다사 개시했을대에 발진 안정 시간을 단축하기 위해서는 낸드 게이트(1)를 크게하지 않으면 안되어서 전력 소모량이 많았다.
또다른 단점은 OSD의 수평 동기 신호(Hsync)에 따라 발진의 정지와 개시를 반복한다는 것이다.
본 고안은 이러한 단점, 즉 전력 소모량이 많고, 발진을 수평 동기신호가 제어하는 방식을 국복한 신규의 OSD용 발진 회로를 제공하는데 있다.
제2도를 참조하여 본 고안에 따른 OSD용 발진회로에 관하여 설명한다.
제2도의 회로는 도시된 바와같이, 수직 동기 신호(Vsync), 수평 동기 신호(Hsync)를 받고, 문자 표시가 완료되는 시점에 발진 동작이 정지되도록 제어하기위해 상기 수평동기 신호(Hsync)의 펄스 수를 계수하는 레지스터 및 카운터(2)와, 한 입력측이 스위치(SW)를 통해서 마이크로 제어장치의 메인 클럭 신호(X1) 및 발진신호(OSC-IN)를 수신하고, 다른 한 입력측은 레지스터 및 카운터(2)의 출력 신호를 받아서 논리 연산을 행하는 낸드 게이트91)를 구비하고 있다.
다음은 제2도 회로의 동작에 관하여 설명한다.
문자 또는 숫자를 스크린(도시하지 않음)상에 수직으로 M번째, 수평으로 N번째되는 지점에 표시를 시작할 경우, 레지스터 및 카운터(2)는 M, N값을 저장하고, 발진기는 문자 또는 숫자가 스크린 상에서 표시하기 직전부다 발진을 시작한다.
문자 또는숫자가 스크린 상에서 표시가 완료되는 시점과 동시에 발지 동작이 정지되도록 레지스터 및 카운터(2)는 수직 동기 신호(Vsync)가 입력된 후부터 수평 동기 신호(Hsync)의 펄스 수를 계수한다.
이 계수값에 따라 레지스터 및 카운터(2)는 두개의 출력선(하나는 스위치(SW)의 개폐 제어용으로 쓰이고, 나머지 하나는 낸드 게이트(1)의 입력측에 접속된다)를 제어한다.
상기 스위치(SW) 제어용으로 쓰이는 레지스터 및 카운터(2)의 출력은, 발진동작이 정지해 있다가 시작할 때에 스위치(SW)를 폐쇄(ON) 시켜서 발진 안정 시간을 단축한다.
스위치가 폐쇄되면 마이크로 제어장치(도시하지 않음)의 메인 클럭이 낸드 게이트(1)의 입력측으로 보내진다.
스위치는 일정시간이 경과된 후에 개방(OFF)되며, 따라서 발진은 발진신호 입력(OSC-IN), 발진 신호 출력(OSC-OUT) 및 낸드 게이트(1)에서 행해지게 된다.
제3도는 제2도에 도시한 발진회로에서 X1, HSync, Vsync 및 OSC-OUT의 발진에 관한 타이밍 챠트를 도시한 것으로서, 각 유니트의 동작으 명확히 알 수 있는 것이다.
이상 설명한 본 고안에 따라 발진 회로는 온 스크린 디스플레이 상에 문자 또는 숫자를 표시하려는 영역에만 발진이 일어나고, 나머지 구간에서는 발진이 일어나지 않으며, 따서 전력 소모량을 대폭 줄일 수 있고 또한 마이크로 제어 장치의 매인 클럭을 이용하기 때문에 발진 안정시간을 단축하는데 크게 기여할 수 있는 효과가 있다.

Claims (1)

  1. 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync)를 수신하며, 스크린상에 표시될 문자의 위치(M, N)값을 저장하고, 스크린 상에 문자 표시기 완료되는 시점에 정지되도록 제어하기 위해, 상기 수평 동기 신호(Hsync)의 펄스수를 계수하는 레지스터와 카운터(2)와, 한 입력측은 스위치(SW)를 통해서 마이로 제어 장치의 메인 클럭 신호(X1) 및 발진신호(OSC-IN)를 수신하고, 다른 한 입력측은 상기 레지스터 및 카운터(2)의 출력신호를 받아서 논리 연산을 행하는 낸드 게이트(1)를 구비하고, 상기 레지스터와 카운터(2)는 계수한 수평 동기 신호의 펄스 수에 따라, 상기 스위치(SW)의 개폐를 제어하는 것을 특징으로 하는 마이크로 제어 장치에 내장된 온 스크린 디스플레이용 발진기회로.
KR92013191U 1992-07-16 1992-07-16 마이크로 제어장치에 내장된 온 스크린 디스플레이용 발진기회로 KR950004055Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR92013191U KR950004055Y1 (ko) 1992-07-16 1992-07-16 마이크로 제어장치에 내장된 온 스크린 디스플레이용 발진기회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR92013191U KR950004055Y1 (ko) 1992-07-16 1992-07-16 마이크로 제어장치에 내장된 온 스크린 디스플레이용 발진기회로

Publications (2)

Publication Number Publication Date
KR940004616U KR940004616U (ko) 1994-02-24
KR950004055Y1 true KR950004055Y1 (ko) 1995-05-19

Family

ID=19336865

Family Applications (1)

Application Number Title Priority Date Filing Date
KR92013191U KR950004055Y1 (ko) 1992-07-16 1992-07-16 마이크로 제어장치에 내장된 온 스크린 디스플레이용 발진기회로

Country Status (1)

Country Link
KR (1) KR950004055Y1 (ko)

Also Published As

Publication number Publication date
KR940004616U (ko) 1994-02-24

Similar Documents

Publication Publication Date Title
KR930010703A (ko) 비디오 디스플레이 조정 및 온-스크린 메뉴 시스템
KR0150123B1 (ko) 모드 검출 및 자동 센터링 디스플레이 구동 장치
KR850004672A (ko) 표시 제어 장치
KR100574956B1 (ko) 시스템 클럭에 동기 되는 전압 기준 클럭을 발생하는 전압기준 클럭 발생 회로 및 방법
KR950004055Y1 (ko) 마이크로 제어장치에 내장된 온 스크린 디스플레이용 발진기회로
KR970007781A (ko) Lcd 구동용 타이밍 발생기
EP1081677A4 (en) DEVICE AND METHOD FOR DISPLAYING VIDEO
US6593918B2 (en) Matrix-type panel driving circuit and method and liquid crystal display device
US20080278465A1 (en) Dot clock generating circuit, semiconductor device, and dot clock generating method
KR910013877A (ko) 문자 발생기
KR0170621B1 (ko) 라스터 조절 회로
JPS63121365A (ja) 文字表示制御回路
JP3439020B2 (ja) 垂直同期回路及びタイミングコントローラ
KR950008715B1 (ko) 문자발생기의 구간삭제 제어회로
KR101036512B1 (ko) 반도체 장치의 타이밍 컨트롤러
RU1791811C (ru) Устройство дл отображени информации
JPS6486774A (en) Matrix driving display device
KR0152930B1 (ko) 동기신호 안정화 회로
KR970001402B1 (ko) 시퀀셜 스위쳐시스템의 데이타 세팅방법
KR20010010648A (ko) 디스플레이장치의 과도현상 방지장치 및 그 방법
KR940013171A (ko) 텔레비젼 화면에 방송프로그램 경과시간 표시방법 및 장치
KR100294265B1 (ko) 콤퍼지트 타입 동기 신호를 이용하여 화소 클럭을 발생하는 액정 디스플레이 장치
KR970068533A (ko) 텔레비전의 전원구동시 화면개폐제어장치(apparatus for controlling video screen open/close in case of power on/off in televisoin)
SU1075252A1 (ru) Устройство дл отображени информации
KR940005130A (ko) 티브이의 시청시간표시방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030417

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee