KR920005542A - 디지털 정보 전송시스템에 있어서 전송 효율을 향상시킨 인터페이스 방법 - Google Patents

디지털 정보 전송시스템에 있어서 전송 효율을 향상시킨 인터페이스 방법 Download PDF

Info

Publication number
KR920005542A
KR920005542A KR1019900012838A KR900012838A KR920005542A KR 920005542 A KR920005542 A KR 920005542A KR 1019900012838 A KR1019900012838 A KR 1019900012838A KR 900012838 A KR900012838 A KR 900012838A KR 920005542 A KR920005542 A KR 920005542A
Authority
KR
South Korea
Prior art keywords
input
dpm
output
busy
buffer
Prior art date
Application number
KR1019900012838A
Other languages
English (en)
Other versions
KR930001815B1 (ko
Inventor
권기백
Original Assignee
정용문
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정용문, 삼성전자 주식회사 filed Critical 정용문
Priority to KR1019900012838A priority Critical patent/KR930001815B1/ko
Publication of KR920005542A publication Critical patent/KR920005542A/ko
Application granted granted Critical
Publication of KR930001815B1 publication Critical patent/KR930001815B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

내용 없음

Description

제목 디지털 정보 전송시스템에 있어서 전송 효율을 향상시킨 인터페이스 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 수행하기 위한 하드웨어 블럭도,
제2도는 본 발명에 따른 제1도의 IOP입력 제어흐름도,
제3도는 본 발명에 따른 제1도의 OIM 제어 제어흐름도,
제4도는 본 발명에 따른 제1도의 IOP출력 제어흐름도.

Claims (4)

  1. DPM을 구비하여 디지털 정보 전송시스템과 운영자간의 메세지를 송수신하는 방법에 있어서, 상기 운영자의 터미널과 연결된 IOP가 터미널의 입력메세지를 처리하여 상기 디지털 정보 전송시스템으로 인터럽트를 발생시키는 제1과정과, 상기 제1과정으로 부터 상기 디지털 정보 전송 시스템내의 OS가 OIM을 제어하여 상기 DPM과 상기 OIM간의 메세지를 교환시키는 제2과정과, 상기 IOP가 상기 DPM의 출력메세지를 처리하여 상기 터미널로 메세지를 출력시키는 제3과정으로 이루어짐을 특징으로 하는 IOP와 OIM간의 인터페이스 방법.
  2. 제1항에 있어서, 상기 제1과정이 상기 DPM내의 입력비지/프리버퍼의 입력을 판단하여 비지이면 종료하고 입력이 프리이면 상기 터미널의 입력이 있는가를 판단하는 제1단계와, 상기 제1단계로 부터 입력이 없으면 종료하고 입력이 있으면 리드한 후 상기 DPM의 입력버퍼에 라이트하는 제2단계와, 상기 제2단계를 수행후 상기 DPM의 입력에코인에이블/디스에이블 버퍼의 상태를 판단하여 입력에 코인에이블이면 입력버퍼의 내용을 상기 터미널로 출력시킨후 캐리지리턴이 들어오는가를 판단하는 제3단계와, 상기 제3단계로 부터 캐리지 리턴이 들어오면 상기 DPM의 입력비지/프리버퍼를 비지로 세트 후 상기 OS로 인터럽트를 발생시키고 캐리지 리턴이 없으면 입력카운트를 증가시키는 제4단계로 이루어짐을 특징으로 하는 IOP와 OIM간의 인터페이스 방법.
  3. 제1항에 있어서, 상기 제2과정이 상기 제1과정에서 인터럽트가 발생하였는가를 체크하여 판단하는 제1단계와, 상기 제1단계로 부터 인터럽트가 발생하지 않았으면 종료하고 인터럽트가 발생하였으면 상기 OS가 상기 DPM의 입력버퍼에 저장된 데이터의 크기를 리드하고 OIM을 호출후 상기 OIM이 입력내용을 리드하였는가를 판단하는 제2단계와, 상기 제2단계로 부터 상기 OIM이 입력내용을 리드하였으면 내부프로그램을 수행시키고 상기 DPM의 출력버퍼에 출력데이터를 라이트 시킨후 출력비지로 세트시키며 입력내용을 리드하지 못하였으면 에러의 내용을 출력버퍼에 라이트 시킨후 출력비지를 세트시키는 제3단계로 이루어짐을 특징으로 하는 IOP와 OIM간의 인터페이스 방법.
  4. 제1항에 있어서, 상기 제3과정이 상기 DPM의 출력비지/프리버퍼를 체크하여 프리이면 종료하고 비지이면 출력버퍼의 데이터를 리드한후 엔드오프파일인가를 판단하는 제1단계와, 상기 제1단계로 부터 출력버퍼의 데이터가 엔드오프파일이면 입력비지/프리버퍼를 입력프리로 세트 후 출력비지/프리버퍼를 출력프리로 세트시키고 엔드오프파일이 아니면 상기 DPM의 출력버퍼에서 리드한 데이터를 상기 터미널로 출력시킨 후 상기 출력 카운트를 증가시키는 제2단계로 이루어짐을 특징으로 하는 IOP와 OIM간의 인터페이스 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임.
KR1019900012838A 1990-08-21 1990-08-21 디지털 정보 전송시스템의 인터페이스 방법 KR930001815B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900012838A KR930001815B1 (ko) 1990-08-21 1990-08-21 디지털 정보 전송시스템의 인터페이스 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900012838A KR930001815B1 (ko) 1990-08-21 1990-08-21 디지털 정보 전송시스템의 인터페이스 방법

Publications (2)

Publication Number Publication Date
KR920005542A true KR920005542A (ko) 1992-03-28
KR930001815B1 KR930001815B1 (ko) 1993-03-13

Family

ID=19302536

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900012838A KR930001815B1 (ko) 1990-08-21 1990-08-21 디지털 정보 전송시스템의 인터페이스 방법

Country Status (1)

Country Link
KR (1) KR930001815B1 (ko)

Also Published As

Publication number Publication date
KR930001815B1 (ko) 1993-03-13

Similar Documents

Publication Publication Date Title
CN110209768B (zh) 自动问答的问题处理方法和装置
KR920005542A (ko) 디지털 정보 전송시스템에 있어서 전송 효율을 향상시킨 인터페이스 방법
KR940027458A (ko) 범용컴퓨터의 정보를 전송하는 팩시밀리 구현 회로 및 제어방법
KR920006146B1 (ko) 교환기의 가입자 정보 분석시스템
KR930003639A (ko) 팩시밀리의 배치 자브 구현방법
KR920014089A (ko) 전용프로세서를 이용한 가입자 모듈 콘트롤 방법
KR970029105A (ko) 퍼스널컴퓨터(pc)와 프로그래머블 로직 콘트롤러 (plc) 의 통신성능을 향상시키기 위한 인터페이스 방법
KR940015853A (ko) 콘솔 구동기의 인터페이스 전송방법
KR940005031A (ko) 교환시스템의 사용중 소프트웨어 버젼 변경 방법
KR970004587A (ko) 음성전달사항을 문자전달사항으로 변환하여 출력하는 기능을 가지는 전화기 및 그 방법
KR900005767A (ko) 팩시밀리의 인터페이스를 위한 dma를 이용한 음성 서비스회로
JP2704135B2 (ja) 制御装置
KR900001181A (ko) 키폰시스템과 키폰가입자간의 인터페이싱 방법
KR910010321A (ko) CCITT No.7 공통선 신호 방식의 신호 접속 제어부 기능 구현 방법
KR920022751A (ko) 하위레벨 프로세서의 통화로계 버스 선택방법
KR950016191A (ko) 팩시밀리에 있어서 원고 전송방법 및 회로
KR960002030A (ko) 다중인터럽트통신회로
KR910015160A (ko) 팩시밀리의재송방식
KR910007326A (ko) 자동 다이얼링 방법
KR930014093A (ko) Rpu와 cip 간의 읽기 명령 수행방법
KR910013957A (ko) 공통선 신호장치의 신호링크 기능 스케듈러부 구현 방법
KR960016272A (ko) Atm통신방식의 상위계층 인터페이스 장치 및 방법
KR890007521A (ko) 퍼스널 콤퓨터 일체형 텔리텍스
KR920011135A (ko) 데이타 로스를 방지한 비동기 단말시스템
KR950022604A (ko) 메세지 큐와 화일을 이용한 유닉스 프로세스 간 통신방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070208

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee