KR910006092B1 - 리프트 오프공정을 이용한 반도체장치의 제조방법 - Google Patents

리프트 오프공정을 이용한 반도체장치의 제조방법 Download PDF

Info

Publication number
KR910006092B1
KR910006092B1 KR1019880006500A KR880006500A KR910006092B1 KR 910006092 B1 KR910006092 B1 KR 910006092B1 KR 1019880006500 A KR1019880006500 A KR 1019880006500A KR 880006500 A KR880006500 A KR 880006500A KR 910006092 B1 KR910006092 B1 KR 910006092B1
Authority
KR
South Korea
Prior art keywords
metal
forming
substrate
wiring
semiconductor device
Prior art date
Application number
KR1019880006500A
Other languages
English (en)
Other versions
KR890017774A (ko
Inventor
황창구
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR1019880006500A priority Critical patent/KR910006092B1/ko
Publication of KR890017774A publication Critical patent/KR890017774A/ko
Application granted granted Critical
Publication of KR910006092B1 publication Critical patent/KR910006092B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

내용 없음.

Description

리프트 오프공정을 이용한 반도체장치의 제조방법
제1a-f도는 본 발명에 따른 일실시예의 제조공정도.
본 발명은 반도체장치의 제조방법에 관한 것으로, 특히 접촉부위(Contact)에서 금속이 끊어짐을 방지하고 단차를 개선시키는 리프트 오프공정을 이용한 반도체장치의 제조방법에 관한 것이다.
반도체소자가 초집적화로 진행됨에 따라 접촉부위(Contact)의 크기는 줄어드는 반면 단차는 일정하게 유지되므로 단차부분에서 금속배선의 끊어짐이나 금속의 이주(electromigration)현상 또는 금속배선간의 단락으로 인한 소자의 신뢰성 저하등 여러문제가 야기되고 있다.
또한 다층 배선공정에서는 접촉부위에서의 단차 악화로 인하여 평탄화가 어렵게 되거나 접촉부위에서 구멍(Void)이 형성되는 등의 문제점이 발생했었다.
종래에 이런 문제점을 해결하기 위해서 접촉부위 메꿈(Contact Refill) 공정이 개발되어 사용되고 있는데 실리콘 물질상에만 선택적으로 텅스텐이 도포되는 선택적 텅스텐 도포공정, 특정부위에만 선택적으로 에피택셜층이 형성되는 선택적 에피택시공정 그리고 기판전면에 금속을 도포하고 전면적으로 금속을 리플로우(Reflow)시키는 전면 금속 플로우 공정들이 대표적방법이다. 그러나 위의 공정들은 공정이 난이하고 장비의존성이 심하여 다량으로 대규모의 반도체 소자를 제작하는데 있어서는 채택하기 어려운 점이 많았다.
따라서 본 발명의 목적은 다층배선 반도체장치에서 어떤 크기의 접촉부위에서도 신뢰성 높은 접촉부위를 형성하는 반도체장치의 제조방법을 제공함에 있다.
이하 본 발명을 첨부한 도면을 참조하여 상세히 설명한다.
제1a-f도는 본 발명에 따른 실시예의 제조공정 순서에 따른 수직단면도이다.
제1a-f도는 모오스 전계효과 트랜지스터에 드레인 및 소오스전극을 형성하는 것을 실시예로 도시하였으나 반도체 장치의 금속과의 접촉영역을 형성하는 어떤 부분에도 이용될 수 있음을 유의하여야 한다.
제1a도를 참조하면 반도체기판(10) 상부에 필드산화막(11)으로 둘러쌓인 액티브 영역(a)이 형성되고 상기 액티브 영역(a)의 기판 표면상에 게이트 산화막(12)이 형성되며 게이트 산화막(12)상에 다결정실리콘 게이트전극(13)이 형성되고 게이트 산화막(12)하부의 기판표면에 서로 이격하여 형성된 기판과 반대도전형인 고농도의 소오스 및 드레인영역(14)(15)이 형성되어 있으며 이들은 표준모오스 공정에 의해서 형성된 것이다.
그다음 기판상에 절연막(16)을 도포하고 절연막(16)상에 통상의 사진공정(Photolithography)으로 포토레지스트 패턴(17)을 형성한 후 포토레지스트 패턴(17)을 식각마스크로 하여 노출된 절연막(16)을 에칭하면 제1a도와 같이 소오스 및 드레인 접촉부위에 접속창(18)(19)이 형성된다.
그 다음 포토레지스트를 제거하지 않은 상기 기판상에 내화성 금속(RefractoryMetal)(21a)(21b)을 통상의 증착방법으로 증착하고 그 위에 제1배선용금속(23a)(23b)을 증착하면 제1b도와 같이 형성된다.
이 공정에서 접촉창 영역(18)(19)의 내화성금속(21b)는 이후 고온열처리시 배선금속(23b)의 정션(Junction)쪽으로 확산을 막아서 정션에서의 스파이크(Spike)현상을 방지하게 된다.
그다음 통상의 리프트 오프(Lift Off)방법과 마찬가지로 상기 포토레지스트 패턴(17)을 제거하면 포토레지스트(17)와 함께 포토레지스트상의 내화성금속(21a) 및 제1배선용금속(23a)가 제거되어 제1c도와 같이 접촉 부위내에만 금속(21b)(23b)이 남게된다.
그다음 상기 기판을 약 600℃의 온도로 열처리하면 상기 제1배선금속(23b)이 접촉부위내에서 유동되어 제1d도와 같이 접촉부위가 메꾸어 지게된다.
제1d도에 도시한 바와 같이 제1배선용금속(23b)이 유동되어 접촉부위를 메꾸어주어 이후 형성되는 배선층은 평탄한 기판면에 형성되므로 단차에 의한 모든 문제점이 해결이 가능해진다.
그다음 실제 배선을 형성하기 위한 제2배선용금속(25)을 증착하고 상기 제2배선용금속(25)상에 통상의 사진공정으로 소오소 및 드레인전극을 형성하기 위한 포토레지스트 패턴(27)을 형성하면 제1e도와 같다.
그다음 상기 포토레지스트 패턴(27)을 식각마스크로 노출된 제2배선용금속(25)을 식각한 후 포토레지스터 패턴(27)을 제거하여 소오소 및 드레인전극(28)(29)을 형성하면 제1f도와 같다.
상기에서 제1배선용금속(23b) 및 제2배선용금속(25)은 동일한 금속을 사용할수도 있음은 이 분야의 통상의 지식을 가진자는 쉽게 이해할 것이다.
상술한 바와 같이 본 발명은 반도체소자를 제작하고 접촉부위를 형성함에 있어서 리프트 오프공정 및 금속플로우를 사용하여 먼저 접촉부위에 금속물질을 채우고 평탄화된 기판상에 최종의 금속배선을 형성한다.
따라서 본 발명은 접촉부위에서의 구멍(Void)을 없애고 단차로 인한 도포된 금속의 금속이주 현상을 방지하며 미세한 접촉부위도 신뢰성 높은 금속배선을 할 수 있다.
또한 본 발명은 접촉부위를 금속으로 메꾸어주므로써 접촉저항의 증가를 방지하며 자기 정합된 접촉부위가 형성된다.
또한 본 발명은 마스크를 추가로 사용하지 않으므로 신뢰성 높은 소자를 복잡한 공정을 거치지 않고 제작할 수 있다.
또한 본 발명은 배선용금속과 소오스, 드레인 및 액티브 접합사이에 내화성금속을 증착시킴으로써 소오스, 드레인 및 액티브 영역의 스파이크를 방지하여 낮은 접합(Shallow Junction)트랜지스터에 사용할 수 있다.

Claims (2)

  1. 반도체 기판상에 형성된 반도체 소자부분과 금속전극간을 연결하는 접촉부위를 형성하는 공정이 하기공정을 구비하여 하기공정의 연속으로 이루어짐을 특징으로 하는 반도체장치의 제조방법. (a) 상기 기판상에 형성된 반도체 소자부분위에 포토레지스트를 도포하고 접속창 형성을 위한 마스크 패턴을 형성한 후 접속창을 형성하는 공정. (b) 상기 기판상부 전면에 내열성 금속과 제1배선용금속을 순차적으로 형성하는 공정. (c) 상기 포토레지스트 패턴을 제거하는 공정. (d) 상기 기판상에 제2배선용금속을 형성하고 제2배선용금속의 전극패턴을 형성하는 공정.
  2. 제1항에 있어서, 상기 제1 및 제2배선용금속이 동일한 금속으로 형성함을 특징으로 하는 반도체장치의 제조방법.
KR1019880006500A 1988-05-31 1988-05-31 리프트 오프공정을 이용한 반도체장치의 제조방법 KR910006092B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019880006500A KR910006092B1 (ko) 1988-05-31 1988-05-31 리프트 오프공정을 이용한 반도체장치의 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880006500A KR910006092B1 (ko) 1988-05-31 1988-05-31 리프트 오프공정을 이용한 반도체장치의 제조방법

Publications (2)

Publication Number Publication Date
KR890017774A KR890017774A (ko) 1989-12-18
KR910006092B1 true KR910006092B1 (ko) 1991-08-12

Family

ID=19274840

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880006500A KR910006092B1 (ko) 1988-05-31 1988-05-31 리프트 오프공정을 이용한 반도체장치의 제조방법

Country Status (1)

Country Link
KR (1) KR910006092B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030068733A (ko) * 2002-02-16 2003-08-25 광전자 주식회사 평탄화 구조를 갖는 반도체 소자 및 그 제조방법

Also Published As

Publication number Publication date
KR890017774A (ko) 1989-12-18

Similar Documents

Publication Publication Date Title
US5069749A (en) Method of fabricating interconnect layers on an integrated circuit chip using seed-grown conductors
US5466638A (en) Method of manufacturing a metal interconnect with high resistance to electromigration
JP2578193B2 (ja) 半導体素子の製造方法
US4514233A (en) Method of making improved aluminum metallization in self-aligned polysilicon gate technology
US4761677A (en) Semiconductor device having new conductive interconnection structure and method for manufacturing the same
US3849270A (en) Process of manufacturing semiconductor devices
US3404451A (en) Method of manufacturing semiconductor devices
EP0095654B1 (en) Method of manufacturing semiconductor device, including a step of patterning a conductor layer
KR910006092B1 (ko) 리프트 오프공정을 이용한 반도체장치의 제조방법
EP0256917B1 (en) Method of producing interconnection layers using cvd of metal
US6143644A (en) Method to prevent passivation from keyhole damage and resist extrusion
KR100191710B1 (ko) 반도체 소자의 금속 배선 방법
KR920001035B1 (ko) 반도체 장치의 제조방법
KR100548543B1 (ko) 반도체 소자의 금속배선 형성방법
KR920000629B1 (ko) 에치백 공정을 이용한 반도체 장치의 제조방법
KR100339026B1 (ko) 반도체소자의금속배선형성방법
KR950013791B1 (ko) 매립 형태의 콘택 위에 게이트전극 형성방법
KR100281101B1 (ko) 반도체장치 제조방법
KR100230734B1 (ko) 반도체 소자 및 그의 제조방법
KR0148326B1 (ko) 반도체 소자의 제조방법
JPH0254659B2 (ko)
JPH0445523A (ja) 半導体装置の製造方法
JPH0212942A (ja) 半導体装置の製造方法
JPH03276763A (ja) 半導体装置
JPS6017914A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010706

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee