KR900007233A - 텔레비젼 수신기 - Google Patents
텔레비젼 수신기 Download PDFInfo
- Publication number
- KR900007233A KR900007233A KR1019890013576A KR890013576A KR900007233A KR 900007233 A KR900007233 A KR 900007233A KR 1019890013576 A KR1019890013576 A KR 1019890013576A KR 890013576 A KR890013576 A KR 890013576A KR 900007233 A KR900007233 A KR 900007233A
- Authority
- KR
- South Korea
- Prior art keywords
- circuit
- signal
- synchronization
- output
- horizontal
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/21—Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
- H04N5/211—Ghost signal cancellation
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronizing For Television (AREA)
- Television Systems (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 1실시예의 텔레비젼 수신기를 도시한 블럭도,
제2도는 제1도에 도시된 텔레비젼 수신기의 가부에서의 신호파형을 도시한 타이밍도,
제3도는 본 발명의 다른 실시예의 텔레비젼 수신기를 도시한 블럭도,
제4도는 제1도에 도시된 텔레비젼 수신기에서의 시간차 검출회로의 1예를 도시한 블럭도.
Claims (42)
- 수신신호를 RF증폭회로, 채널선택 및 주파수 변환회로를 거쳐서 영상중간주파수신호로 하여 그것을 영상검파회로에서 검파하는 것에 의해 텔레비젼신호를 얻도록 한 텔레비젼 수신기에 있어서, 영상검파회로에서 검파된 상기 텔레비젼신호를 가변지연시켜서 다음단에 출력하는 가변지연회로, 상기 텔레비젼신호에 포함되는 동시신호를 분리하는 동기분리회로, 상기 동기분리회로의 출력동기신호와 동기한 기준동기신호를 발생하는 동기신호 발생회로, 상기 텔레비젼신호에서의 동기신호의 1주기내에 여러개의 동기신호가 포함될때 그중의 최대진폭을 갖는 동기신호와 상기 기준동기신호사이의 시간차를 검출하여 상기 시간차에 따라서 상기 가변지연회로에서의 지연량을 제어하는 시간차 검출회로를 포함하는 텔레비젼 수신기.
- 수신신호를 RF증폭회로, 채널선택 및 주파수 변환회로를 거쳐서 영상중간 주파수회로로 하여 그것을 영상검파회로에서 검파하는 것에 의해 텔레비젼신호를 얻도록 한 텔레비젼 수신기에 있어서, 영상검파회로에서 검파된 상기 텔레비젼신호를 가변지연시켜서 다음단에 출력하는 가변지연회로, 상기 텔레비젼신호에 포함되는 동기신호를 분리하는 동기분리회로, 상기 동기분리회로의 출력동기신호에 동기한 기준동기신호를 발생하는 동기신호 발생회로, 상기 가변지연회로의 출력측의 텔레비젼신호에서의 동기신호의 1주기내의 여러개의 동기신호가 포함될때 그중의 최대진폭을 갖는 동기신호와 상기 기준동기신호 사이의 시간차를 검출하여 상기 시간차에 따라서 상기 가변지연회로에서의 지연량을 제어하는 시간차 검출회로를 포함하는 텔레비젼 수신기.
- 수신신호를 RF증폭회로, 채널선택 및 주파수 변환회로를 거쳐서 영상중간주파수신호로 하여 그것을 영상검파회로에서 검파하는 것에 의해 텔레비젼 신호를 얻도록 한 텔레비젼 수신기에 있어서, 영상검파회로에서 검파된 상기 텔레비젼신호에 포함되는 동기신호의 1주기내에 여러개의 동기신호가 포함될때 그중의 최대진폭을 갖는 동기신호를 검출하는 최대값 검출회로, 상기 최대값 검출에서 검출되는 최대진폭의 동기신호와 동기해서 동기신호를 발생하는 동기발생회로를 포함하는 텔레비젼 수신기.
- 수신신호를 RF증폭회로, 채널선택 및 주파수 변환회로를 거쳐서 영상중간주파수신호로 하여 그것을 영상검파회로에서 검파하는 것에 의해 텔레비젼 신호를 얻도록 한 텔레비젼 수신기에 있어서, 영상검파회로에서 검파된 상기 텔레비젼신호를 가변지연시켜서 다음단에 출력하는 가변지연회로, 기준동기신호를 발생하는 동기신호 발생회로 및 상기 텔레비젼신호에서의 동기신호의 1주기내에 여러개의 동기신호가 포함될때 그중의 최대진폭을 갖는 동기신호와 상기 기준동기신호사이의 시간차를 검출하여 상기 시간차에 따라서 상기 가변지연회로에서의 지연량을 제어하는 시간차 검출회로를 포함하는 텔레비젼 수신기.
- 수신신호를 RF증폭회로, 채널선택 및 주파수 변환회로를 거쳐서 영상중간주파수신호로 하여 그것을 영상검파회로에서 검파하는 것에 의해 텔레비젼 신호를 얻도록 한 텔레비젼 수신기에 있어서, 영상검파회로에서 검파된 상기 텔레비젼신호를 가변지연시켜서 다음단에 출력하는 가변지연회로, 기준동기신호를 발생하는 동기신호 발생회로, 상기 가변지연회로의 출력측의 텔레비젼 신호에서의 동기신호의 1주기내에 여러개의 동기신호가 포함될때 그중의 최대진폭을 갖는 동기신호와 상기 기준동기신호사이의 시간차를 검출하여 상기 시간차에 다라서 상기 가변지연회로에서의 지연량을 제어하는 시간차 검출회로를 포함하는 텔레비젼 수신기.
- 수신신호를 RF증폭회로, 채널선택 및 주파수변환회로를 거쳐서 영상중간주파수신호로 하여 그것을 영상검파회로에서 검파하는 것에 의해 텔레비젼신호를 얻도록 한 텔레비젼 수신기에 있어서, 영상검파회로에서 검파된 상기 텔레비젼신호를 가변지연시켜서 다음단에 출력하는 가변지연회로, 상기 텔레비젼신호에 포함되는 동기신호를 분리하는 동기분리회로, 상기 동기분리회로의 출력동기신호에 동기한 기준동기 신호를 발생하는 동기신호 발생회로, 상기 텔레비젼신호에서의 동기신호의 1주기내에 여러개의 동기신호가 포함될때 그중의 최대진폭을 갖는 동기 신호와 상기 기준동기신호사이의 시간차를 검출하여 상기 시간차에 따라서 상기 가변지연회로에서의 지연량을 제어하는 시간차 검출회로, 상기 가변지연회로의 출력측의 텔레비젼신호의 페디스틀 레벨을 일정값으로 하는 클램프회로, 상기 클램프회로의 출력측의 텔레비젼신호중 페디스틀 레벨이하의 휘도신호를 클리핑하는 클리핑회로, 상기 클리핑회로의 출력측의 텔레비젼신호와 상기 기준동기신호를 합성하는 동기가산회로를 포함하는 텔레비젼 수신기.
- 수신신호를 RF증폭회로, 채널선택 및 주파수 변환회로를 거쳐서 영상중간주파수신호로 하여 그것을 영상 검파회로에서 검파하는 것에 의해 텔레비젼 신호를 얻도록 한 텔레비젼 수신기에 있어서, 영상검파회로에서 검파된 상기 텔레비젼신호를 가변지연시켜서 다음단에 출력하는 가변지연회로, 상기 텔레비젼신호에 포함되는 동기신호를 분리하는 동기분리회로, 상기 동기분리회로의 출력동기신호에 동기한 기준동기신호를 발생하는 동기신호 발생회로, 상기 가변지연회로의 출력측의 텔레비젼신호에서의 동기신호의 1주기내에 여러개의 동기신호가 포함될때 그중의 최대진폭을 갖는 동기신호와 상기 기준동기신호사이의 시간차를 검출하여 상기 시간차에 따라서 상기 가변지연회로에서의 지연량을 제어하는 시간차 검출회로, 상기 가변지연회로의 출력측의 텔레비젼신호의 페디스틀 레벨을 일정값으로 하는 클램프회로, 상기 클램프회로의 출력측의 텔레비젼신호중 페디스틀 레벨이하의 휘도신호를 클리핑하는 클리핑회로, 상기 클리핑회로의 출력측의 텔레비젼신호와 상기 기준동기신호를 합성하는 동기가산회로를 포함하는 텔레비젼 수신기.
- 수신신호를 RF증폭회로, 채널선택 및 주파수 변환회로를 거쳐서 영상중간 주파수신호로 하여 그것을 영상검파회로에서 검파하는 것에 의해 텔레비젼신호를 얻도록 한 텔레비젼 수신기에 있어서, 영상검파회로에서 검파된 상기 텔레비젼신호에 포함되는 동기신호의 1주기내에 여러개의 동기신호가 포함될때 그중의 최대진폭을 갖는 동기신호를 검출하는 최대값 검출회로, 상기 최대값 검출회로에서 검출되는 상기 최대진폭의 동기신호와 동기해서 동기신호를 발생하는 동기신호 발생회로, 상기 텔레비젼신호의 페디스틀 레벨을 일정값으로 하는 클램프회로, 상기 클램프회로의 출력측의 텔레비젼 신호중 페디스틀 레벨이하의 휘도신호를 클리핑하는 클리핑회로, 상기 클램프회로의 출력측의 텔레비젼신호와 상기 기준동기신호를 합성하는 동기가산 회로를 포함하는 텔레비젼 수신기.
- 수신신호를 RF증폭회로, 채널선택 및 주파수 변환회로를 거쳐서 영상중간주파수신호로 하여 그것을 영상검파회로에서 검파하는 것에 의해 텔레비젼 신호를 얻도록 한 텔레비젼 수신기에 있어서, 영상검파회로에서 검파된 상기 텔레비젼신호를 가변지연시켜서 다음단에 출력하는 가변지연회로, 상기 동기신호를 발생하는 동기신호 발생회로, 상기 영상신호에서의 동기신호의 1주기내에 여러개의 동기신호가 포함될때 그중의 최대진폭을 갖는 동기 신호와 상기 기준동기신호사이의 시간차를 검출하여 상기 시간차에 따라서 상기 가변지연회로에서의 지연량을 제어하는 시간차 검출회로, 상기 가변지연회로의 출력측의 텔레비젼신호의 페디스틀 레벨을 일정값으로 하는 클램프회로, 상기 클램프회로의 출력측의 텔레비젼신호중 페디스틀 레벨 이하의 휘도신호를 클리핑하는 클리핑회로, 상기 클리핑회로의 출력측의 텔레비젼신호와 상기 기준동기신호를 합성하는 동기가산회로를 포함하는 텔레비젼 수신기.
- 수신신호를 RF증폭회로, 채널선택 및 주파수 변환회로를 거쳐서 영상중간주파수신호로 하여 그것을 영상검파회로에서 검파하는 것에 의해 텔레비젼 신호를 얻도록 한 텔레비젼 수신기에 있어서, 영상검파회로에서 검파된 상기 텔레비젼신호를 가변지연시켜서 다음단에 출력하는 가변지연회로, 기준동기신호를 발생하는 동기신호 발생회로, 상기 가변지연회로의 출력측의 텔레비젼신호에서의 동기신호의 1주기내에 여러개의 동기신호가 포함될때 그중의 최대진폭을 갖는 동기신호와 상기 기준동기신호사이의 시간차를 검출하여 상기 시간차에 따라서 상기 가변지연회로에서의 지연량을 제어하는 시간차 검출회로, 상기 가변지연회로의 출력측의 텔레비젼신호의 페디스틀 레벨을 일정값으로 하는 클램프회로, 상기 클램프회로의 출력측의 텔레비젼신호중 페디스틀 레벨 이하의 휘도신호를 클리핑하는 클리핑회로, 상기 클리핑회로의 출력측의 텔레비젼신호와 상기 기준동기신호를 합성하는 동기가산회로를 포함하는 텔레비젼 수신기.
- 특허청구의 범위 제1항에 있어서, 상기 동기신호 발생회로는 동기신호 N배의 주파수의 기준클럭신호를 발생하는 기준클럭신호 발생회로, 상기 동기분리회로의 출력신호가 입력할때마다 그 입력에지를 상기 기준클럭신호의 타이밍에서 검출하는 동기에지 검출회로, 상기 동기에지 검출회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주하는 제1의 분주회로, 상기 제1의 분주회로의 출력신호와 상기 동기에지 검출회로의 출력신호와의 주파수가 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 상관판정회로, 상기 상관판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주하는 제2의 분주회로로 구성되는 텔레비젼수신기.
- 특허청구의 범위 제2항에 있어서, 상기 동기신호 발생회로는 동기신호 N배의 주파수의 기준클럭신호를 발생하는 기준클럭신호 발생회로, 상기 동기분리회로의 출력신호가 입력할때마다 그 입력에지를 상기 기준클럭신호의 타이밍에서 검출하는 동기에지 검출회로, 상기 동기에지 검출회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주하는 제1의 분주회로, 상기 제1의 분주회로의 출력신호와 상기 동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 상관판정회로, 상기 상관판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주하는 제2의 분주회로로 구성되는 텔레비젼수신기.
- 특허청구의 범위 제6항에 있어서, 상기 동기신호 발생회로는 동기신호 N배의 주파수의 기준클럭신호를 발생하는 기준클럭신호 발생회로, 상기 동기분리회로의 출력신호가 입력할때마다 그 입력에지를 상기 기준클럭신호의 타이밍에서 검출하는 동기에지 검출회로, 상기 동기에지 검출회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주하는 제1의 분주회로, 상기 제1의 분주회로의 출력신호와 상기 동기에지 검출회로의 출력신호와의 주파수가 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 상관판정회로, 상기 상관판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주하는 제2의 분주회로로 구성되는 텔레비젼수신기.
- 특허청구의 범위 제7항에 있어서, 상기 동기신호 발생회로는 동기신호 N배의 주파수의 기준클럭신호를 발생하는 기준클럭신호 발생회로, 상기 동기분리회로의 출력신호가 입력할때마다 그 입력에지를 상기 기준클럭신호의 타이밍에서 검출하는 동기에지 검출회로, 상기 동기에지 검출회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주하는 제1의 분주회로, 상기 제1의 분주회로의 출력신호와 상기 동기에지 검출회로의 출력신호와의 주파수가 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 상관판정회로, 상기 상관판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주하는 제2의 분주회로로 구성되는 텔레비젼수신기.
- 수신신호를 RF증폭회로, 채널선택 및 주파수변환회로를 거쳐서 영상중간주파수신호로 하여 그것을 영상검파회로에서 검파하는 것에 의해 텔레비젼신호를 얻도록 한 텔레비젼 수신기에 있어서, 상기 텔레비젼 신호에 포함되는 동기신호를 분리하는 동기분리회로, 상기 동기분리회로의 출력동기신호에 동기한 동기신호를 발생하는 동기신호발생회로를 포함하고, 상기 동기신호 발생회로는 동기신호의 N배의 주파수의 기준클럭신호를 발생하는 기준클럭신호 발생회로, 상기 동기분리회로의 출력신호가 입력될때마다 그 입력에너지를 상기 기준클럭신호의 타이밍에서 검출하는 동기에지검출회로, 상기 동기에지 검출회로의 출력신호에 의해 리세트되어 상기 기준틀럭신호를 N분주하는 제1의 분주회로, 상기 제1의 분주회로의 출력신호와 상기 동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 상관판정회로 및 상기 상관판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주하는 제2의 분주회로로 구성되는 텔레비젼 수신기.
- 특허청구의 범위 제15항에 있어서, 상기 상관판정회로는 상기 동기에지 검출회로의 출력신호를 한쪽방향으로 입력하고 있는 제1의 논리곱 게이트, 상기 동기에지 검출회로의 출력신호를 한쪽방향으로 입력하여 출력은 상기 제1의 분주회로를 리세트하는 제2의 논리게이트, 상기 제1의 논리게이트가 열려 있을때는 제2의 논리게이트가 닫혀있도록, 또 제1의 논리게이트가 닫혀 있을때는 제2의 논리게이트가 열려 있도록 제어하는 게이트 제어회로, 상기 제1의 분주회로의 출력신호를 한쪽으로 입력하고 상기 제1의 논리곱 게이트의 출력신호를 다른쪽으로 입력하고 있는 제3의 논리곱 게이트, 상기 제3의 논리곱 게이트의 출력신호와 상기 제1의 분주회로의 출력신호와의 위상비교를 행하여 불일치의 경우에 상기 제1의 논리곱 게이트가 닫히도록 상기 게이트 제어회로로 신호를 출력하는 비교회로로 구성되는 텔레비젼 수신기.
- 특허청구의 범위 제15항에 있어서, 상기 상관판정회로는 상기 동기에지 검출회로의 출력신호를 한쪽방향으로 입력하고 있는 제1의 논리곱 게이트, 상기 동기에지 검출회로의 출력신호를 한쪽방향으로 입력하여 출력하는 상기 제1의 분주회로를 리세트하는 제2의 논리게이트, 상기 제1의 논리게이트가 열려 있을때는 제2의 논리게이트가 닫혀있도록, 또 제1의 논리게이트가 닫혀 있을때는 제2의 논리게이트가 열려 있도록 제어하는 게이트 제어회로, 상기 제1의 분주회로의 출력신호를 한쪽으로 입력하고 상기 제1의 논리곱 게이트의 출력신호를 다른쪽으로 입력하고 있는 제3의 논리곱 게이트, 상기 제3의 논리곱 게이트의 출력신호와 상기 제1의 분주회로의 출력신호와의 위상비교를 행하여 불일치의 경우에 상기 제1의 논리곱 게이트가 닫히도록 상기 게이트 제어회로로 신호를 출력하는 비교회로, 상기 비교회로의 불일치신호에 의해 리세트되어 상기 제3의 논리곱게이트의 출력신호를 계수하는 카운터회로, 상기 카운터회로가 일정값으로 계수한 후의 출력신호를 한쪽방향으로 입력하고, 상기 제3의 논리곱 게이트의 출력신호를 다른쪽방향으로 입력하고 있는 제4의 논리곱 게이트로 구성되는 텔레비젼 수신기.
- 특허청구의 범위 제17항에 있어서, 상기 상관판정회로에서 상기 제4의 논리곱 게이트가 열리도록 상기 카운터회로가 신호를 출력할때의 계수값을 수신기의 AGC 전압의 크기에 따라서 가변으로 하는 텔레비젼 수신기.
- 특허청구의 범위 제17항에 있어서, 상기 상관판정회로에서 상기 제4의 논리곱 게이트가 열리도록 상기 카운터회로가 신호를 출력할때의 계수값을 수신채널의 전환정보에 의해 가변하는 텔레비젼 수신기.
- 특허청구의 범위 제1항에 있어서, 상기 동기신호 발생회로는 수평동기신호의 910배의 주파수의 기준클럭신호를 발생하는 기준클럭신호 발생회로, 상기 동기분리회로의 수평동기분리 출력신호를 입력할때마다 그 입력에지를 상기 기준클럭신호의 타이밍에서 검출하는 수평동기에지 검출회로, 상기 수평동기에지 검출회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주하는 제1의 분주회로, 상기 제1의 분주회로의 출력신호와 상기 수평동기에지검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 수평상관 판정회로, 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주해서 수평동기신호 및 수평동기의 2배의 주파수 2fH신호를 출력하는 제2의 분주회로, 상기 동기 분주회로의 수직동기분리 출력신호를 입력할때마다 그 입력에너지를 상기 2fH신호의 타이밍에서 출력하는 수직동기에지검출회로, 상기 수직동기에지 검출회로의 출력신호에 의해 리세트되어 상기 2fH신호를 525분주하는 제3의 분주회로, 상기 제3의 분주회로의 출력신호와 상기 수직동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우만 이것을 출력하는 수직상관판정회로, 상기 수직상관 판정회로의 출력신호에 의해 리세트되어 상기 2fH신호를 525분주해서 수직동기신호를 출력하는 제4의 분주회로로 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제2항에 있어서, 상기 동기신호 발생회로는 수평동기신호의 910배의 주파수의 기준으로 클럭신호를 발생하는 기준클럭신호 발생회로, 상기 동기분리회로의 수평동기분리 출력신호를 입력할때마다 그 입력에지를 상기 기준클럭신호의 타이밍에서 검출하는 수평동기에서 검출회로, 상기 수평동기에지 검출회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주하는 제1의 분주회로, 상기 제1의 분주회로의 출력신호와 상기 수평동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 수평상관 판정회로, 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주해서 수평동기신호 및 수평동기의 2배의 주파수 2fH신호를 출력하는 제2의 분주회로, 상기 동기분리회로의 수직동기분리 출력신호를 입력할때마다 그 입력에지를 상기 2fH신호의 타이밍에서 출력하는 수직동기에지 검출회로,상기 수직동기에지 검출회로의 출력신호에 의해 리세트되어 상기 2fH신호를 525분주하는 제3의 분주회로, 상기 제3의 분주회로의 출력신호와 상기 수직동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우만 이것을 출력하는 수직상관판정회로, 상기 수직상관 판정회로의 출력신호에 의해서 리세트되어 상기2fH신호를 525분주해서 수직동기신호를 출력하는 제4의 분주회로로 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제6항에 있어서, 상기 동기신호 발생회로는 수평동기신호의 910배의 주파수의 기준으로 클럭신호를 발생하는 기준클럭신호 발생회로, 상기 동기분리회로의 분리 출력신호를 입력할때마다 그 입력에지를 상기 기준클럭신호의 타이밍에서 검출하는 수평동기에지 검출회로, 상기 수평동기에지 검출회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주하는 제1의 분주회로, 상기 제1의 분주회로의 출력신호와 상기 수평동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 수평상관 판정회로, 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주해서 수평동기신호 및 수평동기의 2배의 주파수 2fH신호를 출력하는 제2의 분주회로, 상기 동기분리회로의 수평동기분리 출력신호를 입력할때마다 그 입력에지를 상기 2fH신호의 출력하는 제2의 분주회로, 상기 동기분리회로의 수평동기분리출력신호를 입력할때마다 그 입력에지를 상기 2fH신호의 타이밍에서 출력하는 수직동기에지 검출회로,상기 수직동기에지 검출회로의 출력신호에 의해 리세트되어 상기 2fH신호를 525분주하는 제3의 분주회로, 상기 제3의 분주회로의 출력신호와 상기 수직동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우만 이것을 출력하는 수직상관판정회로, 상기 수직상관 판정회로의 출력신호에 의해 리세트되어 상기2fH신호를 525분주해서 수직동기신호를 출력하는 제4의 분주회로로 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제7항에 있어서, 상기 동기신호 발생회로는 수평동기신호의 910배의 주파수의 기준클럭신호를 발생하는 기준클럭신호 발생회로, 상기 동기분리회로의 수평동기분리 출력신호를 입력할때마다 그 입력에지를 상기 기준클럭신호의 타이밍에서 검출하는 수평동기에지 검출회로, 상기 수평동기에지 검출회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주하는 제1의 분주회로, 상기 제1의 분주회로의 출력신호와 상기 수평동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 수평상관 판정회로, 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주해서 수평동기신호 및 수평동기의 2배의 주파수 2fH신호를 출력하는 제2의 분주회로, 상기 동기분리회로의 수직동기분리 출력신호를 입력할때마다 그 입력에지를 상기 2fH신호의 타이밍에서 출력하는 수직동기에지 검출회로,상기 수직동기에지 검출회로의 출력신호에 의해 리세트되어 상기 2fH신호를 525분주하는 제3의 분주회로, 상기 제3의 분주회로의 출력신호와 상기 수직동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우만 이것을 출력하는 수직상관판정회로, 상기 수직상관 판정회로의 출력신호에 의해서 리세트되어 상기2fH신호를 525분주해서 수직동기를 출력하는 제4의 분주회로로 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제20항에 있어서, 상기 동기신호 발생회로에서 상기 수평상관 판정회로와 상기 제2의 분주회로사이에 수평 리세트 제어회로를 마련하여 상기 제2의 분주회로가 필드내의 임의의 라인에서만 리세트가 걸리도록 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제21항에 있어서, 상기 동기신호 발생회로에서 상기 수평상관 판정회로와 상기 제2의 분주회로사이에 수평 리세트 제어회로를 마련하여 상기 제2의 분주회로가 필드내의 임의의 라인에서만 리세트가 걸리도록 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제22항에 있어서, 상기 동기신호 발생회로의 상기 수평상관 판정회로와 상기 제2의 분주회로사이에 수평 리세트 제어회로를 마련하여 상기 제2의 분주회로가 필드내의 임의의 라인에서만 리세트가 걸리도록 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제23항에 있어서, 상기 동기신호 발생회로에서 상기 수평상관 판정회로와 상기 제2의 분주회로사이에 수평 리세트 제어회로를 마련하여 상기 제2의 분주회로가 필드내의 임의의 라인에서만 리세트가 걸리도록 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제20항에 있어서, 상기 동기신호 발생회로에서 상기 수평상관 판정회로와 상기 제2의 분주회로사이에 수평 리세트 제어회로를 마련하여 상기 제2의 분주회로가 수직귀선기간내에서만 리세트가 걸리도록 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제21항에 있어서, 상기 동기신호 발생회로에서 상기 수평상관 판정회로와 상기 제2의 분주회로사이에 수평 리세트 제어회로를 마련하여 상기 제2의 분주회로가 수직귀선기간내에서만 리세트가 걸리도록 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제22항에 있어서, 상기 동기신호 발생회로에서 상기 수평상관 판정회로와 상기 제2의 분주회로사이에 수평 리세트 제어회로를 마련하여 상기 제2의 분주회로가 수직귀선기간내에서만 리세트가 걸리도록 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제23항에 있어서, 상기 동기신호 발생회로에서 상기 수평상관 판정회로와 상기 제2의 분주회로사이에 수평 리세트 제어회로를 마련하여 상기 제2의 분주회로가 수직귀선기간내에서만 리세트가 걸리도록 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제24항에 있어서, 상기 동기신호 발생회로에서 상기 수평리세트 제어회로가 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주하는 제5의 분주회로와 상기 제5의 분주회로의 출력신호가 한쪽방향으로 입력하고 다른쪽 방향으로 필드내의 임의의 라인 또는 수직귀선기간내에서만 게이트가 열려지도록 제어신호가 입력되는 논리곱 게이트로 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제25항에 있어서, 상기 동기신호 발생회로에서 상기 수평리세트 제어회로가 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주하는 제5의 분주회로와 상기 제5의 분주회로의 출력신호가 한쪽방향으로 입력하고 다른쪽 방향으로 필드내의 임의의 라인 또는 수직귀선기간내에서만 게이트가 열려지도록 제어신호가 입력되는 논리곱 게이트로 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제26항에 있어서, 상기 동기신호 발생회로에서 상기 수평리세트 제어회로가 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주하는 제5의 분주회로와 상기 제5의 분주회로의 출력신호가 한쪽방향으로 입력하고 다른쪽 방향으로 필드내의 임의의 라인 또는 수직귀선기간내에서만 게이트가 열려지도록 제어신호가 입력되는 논리곱 게이트로 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제27항에 있어서, 상기 동기신호 발생회로에서 상기 수평리세트 제어회로가 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주하는 제5의 분주회로와 상기 제5의 분주회로의 출력신호가 한쪽방향으로 입력하고 다른쪽 방향으로 필드내의 임의의 라인 또는 수직귀선기간내에서만 게이트가 열려지도록 제어신호가 입력되는 논리곱 게이트로 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제28항에 있어서, 상기 동기신호 발생회로에서 상기 수평리세트 제어회로가 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주하는 제5의 분주회로와 상기 제5의 분주회로의 출력신호가 한쪽방향으로 입력하고 다른쪽 방향으로 필드내의 임의의 라인 또는 수직귀선기간내에서만 게이트가 열려지도록 제어신호가 입력되는 논리곱 게이트로 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제29항에 있어서, 상기 동기신호 발생회로에서 상기 수평리세트 제어회로가 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주하는 제5의 분주회로와 상기 제5의 분주회로의 출력신호가 한쪽방향으로 입력하고 다른쪽 방향으로 필드내의 임의의 라인 또는 수직귀선기간내에서만 게이트가 열려지도록 제어신호가 입력되는 논리곱 게이트로 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제30항에 있어서, 상기 동기신호 발생회로에서 상기 수평리세트 제어회로가 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주하는 제5의 분주회로와 상기 제5의 분주회로의 출력신호가 한쪽방향으로 입력하고 다른쪽 방향으로 필드내의 임의의 라인 또는 수직귀선기간내에서만 게이트가 열려지도록 제어신호가 입력되는 논리곱 게이트로 구성하는 텔레비젼 수신기.
- 특허청구의 범위 제31항에 있어서, 상기 동기신호 발생회로에서 상기 수평리세트 제어회로가 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 910분주하는 제5의 분주회로와 상기 제5의 분주회로의 출력신호가 한쪽방향으로 입력하고 다른쪽 방향으로 필드내의 임의의 라인 또는 수직귀선기간내에서만 게이트가 열려지도록 제어신호가 입력되는 논리곱 게이트로 구성하는 텔레비젼 수신기.
- 수평 동기신호의 N배의 주파수의 기준클럭신호를 발생하는 기준클럭신호 발생회로, 동기분리회로의 수평동기 분리 출력신호를 입력할때마다 그 입력에지를 상기 기준클럭신호의 타이밍에서 검출하는 수평동기에지 검출회로, 상기 수평동기에지 검출회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주하는 제1의 분주회로, 상기 제1의 분주회로의 출력신호와 상기 수평동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 수평상관 판정회로, 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주해서 수평동기신호를 출력하는 제2의 분주회로, 상기 제2의 분주회로가 수직귀선기간내에서만 리세트가 걸리도록 하는 수평리세트 제어회로로 구성하는 수평동기발생회로.
- 수평 동기신호의 N배의 주파수의 기준클럭신호를 발생하는 기준클럭신호 발생회로, 동기분리회로의 수평동기 분리 출력신호를 입력할때마다 그 입력에지를 상기 기준클럭신호의 타이밍에서 검출하는 수평동기에지 검출회로, 상기 수평동기에지 검출회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주하는 제1의 분주회로, 상기 제1의 분주회로의 출력신호와 상기 수평동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 수평상관 판정회로, 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주해서 수평동기신호를 출력하는 제2의 분주회로, 동기분리회로의 수직동기분리 출력신호를 입력할때마다 그 입력에지를 상기 제2의 분주회로의 출력신호의 타이밍에서 검출하는 수직동기에지 검출회로, 상기 수직에지 검출회로의 출력신호에 의해 리세트되어 상기 제2의 분주회로의 출력신호를 수직동기신호의 주파수까지 분주하는 제3의 분주회로, 상기 제3의 분주회로의 출력신호와 상기 수직동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 수직상관 판정회로, 상기 수직상관 판정회로의 출력신호에 의해 리세트되어 상기 제2의 분주회로의 출력신호를 분주해서 수직동기 신호를 출력하는 제4의 분주회로로 구성하는 동기신호 발생회로.
- 수평 동기신호의 N배의 주파수의 기준클럭신호를 발생하는 기준클럭신호 발생회로, 동기분리회로의 수평동기 분리 출력신호를 입력할때마다 그 입력에지를 상기 기준클럭신호의 타이밍에서 검출하는 수평동기에지 검출회로, 상기 수평동기에지 검출회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주하는 제1의 분주회로, 상기 제1의 분주회로의 출력신호와 상기 수평동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 수평상관 판정회로, 상기 수평상관 판정회로의 출력신호에 의해 리세트되어 상기 기준클럭신호를 N분주해서 수평동기신호를 출력하는 제2의 분주회로, 상기 제2의 분주회로가 수직귀선기간내에서만 리세트가 걸리도록 하는 수평리세트 제어회로, 동기분히회로의 수직동기분리의 출력신호를 입력할때마다 그 입력에지를 상기 제2의 불주회로의 출력신호의 타이밍에서 검출하는 수직동기에지 검출회로, 상기 수직동기에지 검출회로의 출력신호에 의해 리세트되어 상기 제2의 분주회로의 출력신호를 수직동기신호의 주파수까지 분주하는 제3의 분주회로, 상기 제3의 분주회로의 출력신호와 상기 수직동기에지 검출회로의 출력신호와의 주파수와 위상의 비교를 행하여 일치한 경우에만 이것을 출력하는 수직상관 판정회로, 상기 수직상관 판정회로의 출력신호에 의해 리세트되어 상기 제2의 분주회로의 출력신호를 분주해서 수직동기신호를 출력하는 제4의 분주회로로 구성하는 동기신호 발생회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP63-254966 | 1988-10-12 | ||
JP63254966A JPH02104070A (ja) | 1988-10-12 | 1988-10-12 | テレビジョン受信機 |
JP1-29836 | 1989-02-10 | ||
JP1029836A JP2993676B2 (ja) | 1989-02-10 | 1989-02-10 | テレビジョン受信機 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900007233A true KR900007233A (ko) | 1990-05-09 |
KR920007605B1 KR920007605B1 (ko) | 1992-09-08 |
Family
ID=26368092
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019890013576A KR920007605B1 (ko) | 1988-10-12 | 1989-09-21 | 텔레비젼 수신기 |
Country Status (2)
Country | Link |
---|---|
US (1) | US5138451A (ko) |
KR (1) | KR920007605B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990018064A (ko) * | 1997-08-26 | 1999-03-15 | 윤종용 | 영상 디스플레이 시스템에서의 수평 동기신호 펄스폭 변조장치 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5436668A (en) * | 1991-07-02 | 1995-07-25 | Thomson Consumer Electronics, Inc. | Horizontal line counter stabilization in a video receiver |
JPH09294219A (ja) * | 1996-04-25 | 1997-11-11 | Nec Ic Microcomput Syst Ltd | 水平同期信号周波数の測定装置 |
US6473134B1 (en) | 1996-06-19 | 2002-10-29 | Matsushita Electric Industrial Co., Ltd. | Television receiver that detects electric field information from a received television signal and stabilizes a detected synchronizing signal according to the electric field information |
DE19801732A1 (de) * | 1998-01-19 | 1999-07-22 | Thomson Brandt Gmbh | Schaltung zur Aufbereitung von Synchronsignalen |
WO1999050932A1 (fr) | 1998-03-31 | 1999-10-07 | Matsushita Electric Industrial Co., Ltd. | Antenne et televiseur numerique |
CN1176546C (zh) * | 1999-07-09 | 2004-11-17 | 松下电器产业株式会社 | 图像质量修正装置 |
JP2003530028A (ja) * | 2000-03-31 | 2003-10-07 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | テキスト検出 |
US7199834B2 (en) * | 2001-06-29 | 2007-04-03 | Matsushita Electric Industrial Co., Ltd. | Vertical synchronizing signal generation apparatus and video signal processing apparatus |
JP4175641B2 (ja) * | 2004-01-27 | 2008-11-05 | 松下電器産業株式会社 | データスライス制御装置及び制御方法 |
JP4445799B2 (ja) * | 2004-05-24 | 2010-04-07 | オリンパス株式会社 | 被検体内導入装置および医療装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5321517A (en) * | 1976-08-12 | 1978-02-28 | Nippon Television Ind Corp | Synchronizing signal selection circuit |
JPS5610780A (en) * | 1979-07-06 | 1981-02-03 | Matsushita Electric Ind Co Ltd | Television receiving antenna unit for traveling-body mounting |
-
1989
- 1989-08-10 US US07/393,696 patent/US5138451A/en not_active Expired - Fee Related
- 1989-09-21 KR KR1019890013576A patent/KR920007605B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990018064A (ko) * | 1997-08-26 | 1999-03-15 | 윤종용 | 영상 디스플레이 시스템에서의 수평 동기신호 펄스폭 변조장치 |
Also Published As
Publication number | Publication date |
---|---|
US5138451A (en) | 1992-08-11 |
KR920007605B1 (ko) | 1992-09-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR890004576A (ko) | 클럭신호 발생시스템 | |
KR900007233A (ko) | 텔레비젼 수신기 | |
GB2229592A (en) | Phase detectors | |
KR860003734A (ko) | 문자 발생기를 구비한 텔레비젼 수상기 | |
KR890006087A (ko) | 컬러텔레비젼 수상기에 있어서의 복합신호 분리회로 | |
KR840002193A (ko) | 도래비데오 신호에 포함된 동기신호를 인출하여 처리하기 위한 동기회로 구성 | |
JP2974301B2 (ja) | トリガ生成回路及び波形表示装置 | |
US4198659A (en) | Vertical synchronizing signal detector for television video signal reception | |
KR960016455A (ko) | 광폭 티브이의 화면 자동 확장표시장치 | |
KR960035417A (ko) | 동기 분리 회로 및 모니터 | |
JPH0628382B2 (ja) | 垂直同期信号作成回路 | |
JP2963915B2 (ja) | 同期分離回路 | |
US7092831B2 (en) | System and method for determining signal consistency | |
US7321397B2 (en) | Composite color frame identifier system and method | |
KR100425687B1 (ko) | 평판표시장치의 합성동기신호 분리회로 | |
KR100197380B1 (ko) | 피디피 티브이에서의 채널전환시 데이타생성 지시장치 | |
KR910013933A (ko) | 디지탈 텔레비젼 수상기의 메인클럭 발생방법 및 회로 | |
KR950004106B1 (ko) | 화상조절회로 | |
KR960004128B1 (ko) | 영상합성 동기신호 판별에 의한 클램프 신호 자동절환회로 | |
KR970001901Y1 (ko) | 휘도신호와 색신호의 딜레이타임 자동 조절회로 | |
KR970057414A (ko) | 텔레비젼 광고채널의 비광고채널로의 자동절환 장치 및 방법 | |
KR970072967A (ko) | 노이즈 레벨 적응형 수직 고역량 변환회로 | |
KR200245562Y1 (ko) | 중첩된영상신호의수평동기보정장치 | |
KR930009182B1 (ko) | 합성영상신호로부터 합성동기신호 및 디지탈데이타 분리시스템 | |
KR930011634A (ko) | 피일드 인식 신호 발생회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030902 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |