KR880009300A - Arithmetic processing unit - Google Patents

Arithmetic processing unit Download PDF

Info

Publication number
KR880009300A
KR880009300A KR1019880000203A KR880000203A KR880009300A KR 880009300 A KR880009300 A KR 880009300A KR 1019880000203 A KR1019880000203 A KR 1019880000203A KR 880000203 A KR880000203 A KR 880000203A KR 880009300 A KR880009300 A KR 880009300A
Authority
KR
South Korea
Prior art keywords
data
memory
command
data storage
control
Prior art date
Application number
KR1019880000203A
Other languages
Korean (ko)
Other versions
KR910003014B1 (en
Inventor
도시히고 오구라
가즈미 구보다
히로미지 에노모도
요시히고 후지가미
Original Assignee
미다 가쓰시게
가부시기가이샤 히다찌세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미다 가쓰시게, 가부시기가이샤 히다찌세이사꾸쇼 filed Critical 미다 가쓰시게
Publication of KR880009300A publication Critical patent/KR880009300A/en
Application granted granted Critical
Publication of KR910003014B1 publication Critical patent/KR910003014B1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled

Abstract

내용 없음.No content.

Description

연산 처리 장치Arithmetic processing unit

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음As this is a public information case, the full text was not included.

제1도는 본 발명의 제1의 실시예를 나타내는 연산 처리 장치의 블럭도.1 is a block diagram of an arithmetic processing unit showing a first embodiment of the present invention.

제5도는 본 발명의 제2의 실시예를 나타내는 연산 처리 장치의 블럭도.5 is a block diagram of an arithmetic processing device showing a second embodiment of the present invention.

Claims (5)

데이타 연산수단, 오퍼랜드 데이타 저장 수단, 상기 데이타 연산 수단과 데이타 메모리사이에 삽입된 데이타 인터페이스 수단, 명령을 일시적으로 저장하는 명령 인터페이스 수단, 저장된 명령에 따라서 상기 오퍼랜드 데이타 저장 수단과 상기 데이타 연산 수단을 제어하는 상기 명령 인터페이스 수단에 접속된 제어수단을 포함하는 것에 있어서, 상기 데이타 인터페이스 수단에서 상기 오퍼랜드 데이타 저장 수단으로 데이타 전송이 상기 명령의 일부의 필드에 의해 실행되는 데이타 메모리에서 데이타를 연산하는 연산 처리 장치.Control of the operand data storage means and the data operation means in accordance with a stored instruction; a data operation means, an operand data storage means, a data interface means inserted between the data operation means and the data memory, a command interface means for temporarily storing instructions, and stored instructions And control means connected to said command interface means for computing data in a data memory in which data transfer from said data interface means to said operand data storage means is executed by a field of a portion of said command. . 특허 청구의 범위 제1항에 있어서, 상기 데이타 인터페이스 수단은 상기 데이타 메모리의 리드 데이타를 저장하기 위한 메모리 데이타 레지스터 수단으로 구성하는 연산 처리 장치.The arithmetic processing apparatus according to claim 1, wherein said data interface means comprises memory data register means for storing read data of said data memory. 특허 청구 범위 제1항에 있어서, 상기 오퍼랜드 데이타 수단은 적어도 하나의 입력 데이타 저장 레지스터 수단으로 구성하고, 상기 메모리 리드 명령은 적어도 상기 하나의 입력 데이타 저장 레지스터 수단의 하나에 지정된 신호를 갖는 필드를 포함하는 연산 처리 장치.The method of claim 1, wherein the operand data means comprises at least one input data storage register means, and the memory read command includes a field having a signal assigned to at least one of the one input data storage register means. Operation processing unit. 호스트 컴퓨터에서 명령을 유지하는 명령 유지 수단, 상기 명령 유지 수단에서 명령에 따라 다양한 제어 신호를 발생하는 제어 수단, 데이타 메모리, 상기 제어 수단에서의 제어 신호에 따라 상기 데이타 메모리로 부터 리드 데이타를 유지하는 메모리 데이타 저장수단, 상기 제어 수단에서의 제어 신호에 따라 리드 데이타를 연산하는 연산 수단, 상기 리드 데이타를 유지하도록 상기 메모리 데이타 저장 수단과 상기 연산 수단사이에 삽입된 적어도 하나의 입력 데이타 저장 수단을 포함하는 것에 있어서, 상기 명령은 상기 메모리 데이타 저장 수단에시 상기 입력 데이타 저장 수단으로 상기 리드 데이타의 전송을 지시하는 필드를 갖는 연산 처리 장치.Command holding means for holding a command in a host computer, control means for generating various control signals in accordance with a command in said command holding means, data memory, and holding read data from said data memory in accordance with control signals in said control means. Memory data storage means, arithmetic means for computing read data in accordance with a control signal from said control means, and at least one input data storage means inserted between said memory data storage means and said computing means to hold said read data; Wherein said instruction has a field for instructing said read data transfer means to said input data storage means in said memory data storage means. 특허 청구의 범위 제4항에 있어서, 상기 명령은 상기 입력 데이타 저장 수단의 하나의 선택적으로 지시하는 필드를 갖는 연산 처리 장치.5. An operation processing apparatus according to claim 4, wherein said command has a field for selectively indicating one of said input data storing means. ※ 참고사항 : 최초출된 내용에 의하여 공개하는 것임.※ Note: It is to be disclosed based on the original contents.
KR1019880000203A 1987-01-16 1988-01-14 Arithmetic logic unit processing apparatus KR910003014B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP62005941A JPH0782452B2 (en) 1987-01-16 1987-01-16 Processor
JP62-5941 1987-01-16

Publications (2)

Publication Number Publication Date
KR880009300A true KR880009300A (en) 1988-09-14
KR910003014B1 KR910003014B1 (en) 1991-05-15

Family

ID=11624926

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880000203A KR910003014B1 (en) 1987-01-16 1988-01-14 Arithmetic logic unit processing apparatus

Country Status (3)

Country Link
JP (1) JPH0782452B2 (en)
KR (1) KR910003014B1 (en)
CN (1) CN1026633C (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19747275A1 (en) * 1997-10-25 1999-04-29 Philips Patentverwaltung Mobile radio device with a control signal generator

Also Published As

Publication number Publication date
JPS63175952A (en) 1988-07-20
KR910003014B1 (en) 1991-05-15
JPH0782452B2 (en) 1995-09-06
CN88100357A (en) 1988-09-14
CN1026633C (en) 1994-11-16

Similar Documents

Publication Publication Date Title
KR910010301A (en) Command designation method and execution device
KR860006743A (en) Data processing systems
KR900016866A (en) Data processing systems
KR860007589A (en) Data processing device
KR910012962A (en) DMA controller
KR860002049A (en) Cache memory control circuit
KR860000595A (en) Memory access control method for information processing device
KR960001991A (en) Information processing device
KR920022090A (en) Data processing unit
KR860700300A (en) Input memory circuit means and its distribution method
KR880014471A (en) Guest Machine Execution Control System for Virtual Machine Systems
KR880009300A (en) Arithmetic processing unit
KR890015119A (en) Data processor
KR840007195A (en) How to Generate Character Patterns
KR850006742A (en) Data processing device
KR860007590A (en) Buffer Memory Control System
KR900005306A (en) Computer system and method for setting recovery time
KR930004861A (en) Information processing system
KR960018958A (en) Main Memory Access Device Using Data Buffer When Performing Atomic Instruction in Multiprocessor System
KR950015104A (en) How to support indivisible cycle using bus monitor
JPS6478361A (en) Data processing system
KR920001331A (en) Processor
KR930010775A (en) Image processing device
KR890015172A (en) Display and Drawing Control System
JPS57200985A (en) Buffer memory device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050502

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee