KR880001130A - 디지탈 블럭 멀티플렉서와 디멀티플렉서 및 디지탈 전송 시스템 - Google Patents

디지탈 블럭 멀티플렉서와 디멀티플렉서 및 디지탈 전송 시스템 Download PDF

Info

Publication number
KR880001130A
KR880001130A KR1019870006153A KR870006153A KR880001130A KR 880001130 A KR880001130 A KR 880001130A KR 1019870006153 A KR1019870006153 A KR 1019870006153A KR 870006153 A KR870006153 A KR 870006153A KR 880001130 A KR880001130 A KR 880001130A
Authority
KR
South Korea
Prior art keywords
digital
block
end station
bit
bits
Prior art date
Application number
KR1019870006153A
Other languages
English (en)
Other versions
KR910001744B1 (ko
Inventor
아이반 씨크 죠 아네스 버질
죠셉 페라진 프랭크
화이트 로웰딘
Original Assignee
엘리 와이스
아메리칸 텔리폰 앤드 텔레그라프 캄파니
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘리 와이스, 아메리칸 텔리폰 앤드 텔레그라프 캄파니 filed Critical 엘리 와이스
Publication of KR880001130A publication Critical patent/KR880001130A/ko
Application granted granted Critical
Publication of KR910001744B1 publication Critical patent/KR910001744B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/04Distributors combined with modulators or demodulators
    • H04J3/047Distributors with transistors or integrated circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/062Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers
    • H04J3/0626Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers plesiochronous multiplexing systems, e.g. plesiochronous digital hierarchy [PDH], jitter attenuators
    • H04J3/0629Synchronisation of signals having the same nominal but fluctuating bit rates, e.g. using buffers plesiochronous multiplexing systems, e.g. plesiochronous digital hierarchy [PDH], jitter attenuators in a network, e.g. in combination with switching or multiplexing, slip buffers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/12Arrangements providing for calling or supervisory signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/14Monitoring arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/04Speed or phase control by synchronisation signals
    • H04L7/048Speed or phase control by synchronisation signals using the properties of error detecting or error correcting codes, e.g. parity as synchronisation signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

내용 없음

Description

디지탈 블럭 멀티플렉서와 디멀티플렉서 및 디지탈 전송 시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 블럭 멀티플렉싱을 위해 배열된 디지탈 전송 시스템의 블럭도. 제7도는 패피티 블럭 멀티플렉서의 상세한 블럭도. 제8도는 패리티 블럭 디멀티플렉서의 상세한 블럭도.

Claims (6)

  1. 다수의 입력 단국 라인 각각으로부터의 비트의 블럭을 삽입하기 위한 디지탈 블럭 멀티플렉서에 있어서, 상기 디지탈 블럭 멀티플렉서는 각각의 제1 및 제2 단국 라인으로부터의 프레임내에 디지탈 비트 스트림의 블럭열을 수용하기 위한 수단과, 상기 제1 및 제2 단국 라인 수단으로부터의 디지탈 비트 스트림의 블럭을 멀미플렉스된 비트 스트림에 삽입하기 위한 수단을 수비하며, 각각의 프레임은 단국 라인 식별 정보와 디지탈 비트의 복수 블럭을 포함하고, 각각의 디지탈 비트 블럭은 복수 데이타 비트와 하나의 패리티 비트를 포함하고, 상기 제2 단국 라인 수단으로 부터의 블럭열은 상기 패리티 비트 자리의 주기적인 자리에 제어 정보를 포함한 한 비트를 포함하는 것을 특징으로 하는 디지탈 블럭 멀티플렉서.
  2. 제1항에 있어서, 멀티플렉스된 비트 스트림에 대해 위상 변조를 행하기 위하여 상기 제1 단국 라인으로부터의 위상 변조된 라인 신호에 응답하는 수단을 더 구비하는 것을 특징으로 하는 디지탈 블럭 멀티플렉서.
  3. 제1항에 있어서, 멀티플렉스된 비트 스트림에 대해 위상 변조를 행하기 위하여 상기 제2 단국 라인으로부터의 위상 변조된 라인 신호에 응답하는 수단을 더 구비하는 것을 특징으로 하는 디지탈 블럭 멀티플렉서.
  4. 다수의 입력 단국 라인 각각으로부터의 비트의 블럭을 삽입하기 위한 디지탈 전송 시스템에 있어서, 상기 디지탈 전송 시스템은 프레임에 디지탈 비트 스트림이 블럭열을 발생시키기 위한 각각의 제1 및 제2 송신 단국 라인 수단과, 상기 제1 및 제2 단국 라인으로부터의 디지탈 비트 스트림의 블럭을 멀티플렉스된 비트 스트림에 삽입하기 위한 수단과, 상기 디지탈 비트 스트림의 블럭을 제1 및 제2 수신 단국 라인에 대한 프레임에서의 디지탈 비트 스트림의 식별로 블럭열로 디멀티플렉싱하기 위하여, 멀티플렉스된 비트 스트림에 있는 상기 단국 라인 식별 정보와 상기 패리티 비트에 응답하는 수단을 구비하고, 상기 각각의 프레임은 단국 라인 식별 정보와 복수의 디지탈 비트 블럭을 포함하고, 상기 디지탈 비트 블럭은 복수 데이타 비트와 하나의 패리티 비트를 포함하고, 상기 제2 단국 라인 수단으로 부터의 디지탈 비트 스트림의 블럭열은제어 정보를 포함한 상기 패리티 비트 중 주기적인 하나의 비트를 포함하는 것을 특징으로 하는 디지탈 전송 시스템.
  5. 멀티플렉스된 비트 스트림으로부터 비트의 블럭을 분리하기 위한 디지탈 블럭 디멀티플렉서에 있어서, 상기 디지탈 블럭 디멀티플렉서는 상기 제1 및 제2 단국 라인으로부터 프레임에 삽입된 디지탈 비트 스트림의 블럭을 포함하는 멀티플렉스된 비트 스트림을 수시하기 위한 수단과, 상기 제1 및 제2 단국 라인 수단으로부터의 디지탈 비트 스트림의 블럭을 패리티 비트와 제어 정보를 포함하는 분리 단국 라인 신호로 분리하기 위한 수단을 구비하고, 상기 각각의 프레임은 단국 라인 식별 정보와 복수의 디지탈 비트 블럭을 포함하고, 디지탈 비트의 각각의 블럭은 복수 데이타 비트와 하나의 패리티 비트를 포함하고, 상기 제2 단국 라인으로부터의 블럭 열이 상기 패리티 비트 자리중 주기적인 한 자리에 제어 정보를 포함한 비트를 포함하는 것을 특징으로 하는 디지탈 블럭 디멀티플렉서.
  6. 제5항에 있어서, 상기 제1 및 제2 수신 단국 라인에 대한 프레임에서의 디지탈 비트 스트림의 블럭 열에 대해 위상 변조를 행하기 위하여, 멀티플렉스된 비트 스트림에 대해 위상 변조된 신호에 응답하는 수단을 구비하는 것을 특징으로 하는 디지탈 블럭 디멀티플렉서.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870006153A 1986-06-20 1987-06-18 디지탈 전송 시스템용 멀티 플렉싱 장치 KR910001744B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US876720 1986-06-20
US06/876,720 US4914655A (en) 1986-06-20 1986-06-20 Multiplexing arrangement for a digital transmission system
US876,720 1986-06-20

Publications (2)

Publication Number Publication Date
KR880001130A true KR880001130A (ko) 1988-03-31
KR910001744B1 KR910001744B1 (ko) 1991-03-22

Family

ID=25368426

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870006153A KR910001744B1 (ko) 1986-06-20 1987-06-18 디지탈 전송 시스템용 멀티 플렉싱 장치

Country Status (6)

Country Link
US (1) US4914655A (ko)
JP (1) JP2559411B2 (ko)
KR (1) KR910001744B1 (ko)
CA (1) CA1273133A (ko)
FR (1) FR2600473B1 (ko)
GB (1) GB2191913B (ko)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02105730A (ja) * 1988-10-14 1990-04-18 Sony Corp データ記録方法
US5177742A (en) * 1989-03-04 1993-01-05 U.S. Philips Corporation Demultiplexer for a serial and isochronous multiplex signal
GB8905533D0 (en) * 1989-03-10 1989-04-19 Plessey Telecomm Pcm communication system
US5271006A (en) * 1989-07-19 1993-12-14 Hitachi, Ltd. Frame aligner and method and system for control thereof
CA1323456C (en) * 1989-09-11 1993-10-19 Douglas James Millar Transmission error protection for tdma digital channels
WO1991019369A1 (en) * 1990-06-01 1991-12-12 Codex Corporation Data multiplexer with simultaneous multiple channel capability
FR2667463B1 (fr) * 1990-09-28 1993-04-30 Alcatel Telspace Systeme d'emission-reception de trames numeriques a un debit autorisant une insertion d'elements binaires additionnels pouvant constituer soit un code correcteur d'erreur, soit des elements binaires d'information supplementaires.
USRE42643E1 (en) 1991-03-27 2011-08-23 Panasonic Corporation Communication system
USRE39890E1 (en) 1991-03-27 2007-10-23 Matsushita Electric Industrial Co., Ltd. Communication system
US5600672A (en) 1991-03-27 1997-02-04 Matsushita Electric Industrial Co., Ltd. Communication system
USRE40241E1 (en) 1991-03-27 2008-04-15 Matsushita Electric Industrial Co., Ltd. Communication system
JP3158215B2 (ja) * 1991-10-04 2001-04-23 富士通株式会社 パリティ反転試験方式
US6724976B2 (en) 1992-03-26 2004-04-20 Matsushita Electric Industrial Co., Ltd. Communication system
US7302007B1 (en) 1992-03-26 2007-11-27 Matsushita Electric Industrial Co., Ltd. Communication system
CA2092495C (en) * 1992-03-26 1998-07-28 Mitsuaki Oshima Communication system
USRE38513E1 (en) 1992-03-26 2004-05-11 Matsushita Electric Industrial Co., Ltd. Communication system
US7894541B2 (en) * 1992-03-26 2011-02-22 Panasonic Corporation Communication system
US6728467B2 (en) * 1992-03-26 2004-04-27 Matsushita Electric Industrial Co., Ltd. Communication system
US5802241A (en) 1992-03-26 1998-09-01 Matsushita Electric Industrial Co., Ltd. Communication system
US5315596A (en) * 1992-04-17 1994-05-24 Canadian Institute For Broadband & Information Network Technologies, Inc. (Cibint) Digital multiplexer with logically allocatable channels and bit rates
DE4238899A1 (de) * 1992-11-19 1994-05-26 Philips Patentverwaltung Übertragungssystem der synchronen digitalen Hierarchie
US5452306A (en) * 1993-09-07 1995-09-19 Southwestern Bell Technology Resources, Inc. Out-of-band embedded overhead architecture for a transmission network
DE19653260A1 (de) * 1996-12-20 1998-06-25 Alsthom Cge Alcatel Verfahren zur In-Betrieb-Überwachung eines Digitalübertragungssystems
US6144325A (en) * 1996-12-20 2000-11-07 International Business Machines Corporation Register file array having a two-bit to four-bit encoder
JPH10233745A (ja) * 1997-02-18 1998-09-02 Nec Corp 多重伝送方法およびシステム
US6597706B1 (en) * 1999-01-09 2003-07-22 Lucent Technologies Inc. Parity bit extraction and insertion arrangement for a data system
US6473875B1 (en) 1999-03-03 2002-10-29 Intel Corporation Error correction for network delivery of video streams using packet resequencing
JP3862884B2 (ja) * 1999-03-04 2006-12-27 三菱電機株式会社 トリビュタリ信号の多重送信システムおよび多重送信方法
US6904062B1 (en) * 1999-04-23 2005-06-07 Waytech Investment Co. Ltd. Method and apparatus for efficient and flexible routing between multiple high bit-width endpoints
US7505458B2 (en) * 2001-11-27 2009-03-17 Tellabs San Jose, Inc. Apparatus and method for a fault-tolerant scalable switch fabric with quality-of-service (QOS) support
US7308004B1 (en) * 2002-03-06 2007-12-11 Redback Networks, Inc. Method and apparatus of multiplexing and demultiplexing communication signals
TWI271649B (en) * 2005-06-28 2007-01-21 Amic Technology Corp Data processing method capable of reconstructing lost data
JP2007164892A (ja) 2005-12-13 2007-06-28 Toshiba Corp 不揮発性半導体記憶装置のしきい値読み出し方法及び不揮発性半導体記憶装置

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3995119A (en) * 1975-05-30 1976-11-30 Gte Automatic Electric Laboratories Incorporated Digital time-division multiplexing system
US4160877A (en) * 1976-07-06 1979-07-10 Codex Corporation Multiplexing of bytes of non-uniform length with end of time slot indicator
DE2832855C3 (de) * 1978-07-26 1981-01-15 Siemens Ag, 1000 Berlin Und 8000 Muenchen Verfahren zum Übertragen von Daten
JPS5547754A (en) * 1978-10-03 1980-04-04 Nec Corp Modulation and demodulation system of digital multi- value and multi-phase
JPS55135450A (en) * 1979-04-10 1980-10-22 Mitsubishi Electric Corp Synchronous signal formation for digital transmission signal
JPS56119550A (en) * 1980-02-25 1981-09-19 Sony Corp Transmission method of pcm signal
JPS5753806A (en) * 1980-09-16 1982-03-31 Toshiba Corp Processor of digital signal
JPS5792411A (en) * 1980-11-28 1982-06-09 Sony Corp Pcm signal processor
GB2116403B (en) * 1982-03-01 1985-10-23 British Broadcasting Corp Improvements relating to digital data transmission
JPS58198935A (ja) * 1982-05-15 1983-11-19 Sony Corp デ−タ伝送方法
US4633464A (en) * 1983-08-08 1986-12-30 At&T Bell Laboratories Control signalling arrangement for a digital transmission system
US4586186A (en) * 1983-08-08 1986-04-29 At&T Bell Laboratories Maintenance response signalling arrangement for a digital transmission system
US4545052A (en) * 1984-01-26 1985-10-01 Northern Telecom Limited Data format converter
JPS6113660A (ja) * 1984-06-29 1986-01-21 Hitachi Ltd 半導体装置
DE3433819C1 (de) * 1984-09-14 1986-04-30 Siemens AG, 1000 Berlin und 8000 München Verfahren zur Fehlerverdeckung
JPS61135243A (ja) * 1984-12-06 1986-06-23 Fujitsu Ltd 多重伝送方法
FR2582175A1 (fr) * 1985-05-20 1986-11-21 Alcatel Espace Procede et dispositif de telecommunications par satellite en acces multiple a repartition dans le temps
ATA300485A (de) * 1985-10-17 1991-05-15 Siemens Ag Oesterreich Einrichtung zur ueberwachung einer schaltstelle fuer die zeitmultiplexe zusammenfuegung mehrerer nachrichtenkanaele fuer digitalsignale, insbesondere fuer pulscodemodulierte signale
JPS6295050A (ja) * 1985-10-22 1987-05-01 Kokusai Denshin Denwa Co Ltd <Kdd> デイジタル中継器監視用符号の伝送方式

Also Published As

Publication number Publication date
KR910001744B1 (ko) 1991-03-22
FR2600473A1 (fr) 1987-12-24
CA1273133A (en) 1990-08-21
JPS6326045A (ja) 1988-02-03
US4914655A (en) 1990-04-03
GB2191913B (en) 1990-08-22
FR2600473B1 (fr) 1992-08-07
GB8713937D0 (en) 1987-07-22
GB2191913A (en) 1987-12-23
JP2559411B2 (ja) 1996-12-04

Similar Documents

Publication Publication Date Title
KR880001130A (ko) 디지탈 블럭 멀티플렉서와 디멀티플렉서 및 디지탈 전송 시스템
KR870011798A (ko) 디지탈 신호 전송 시스템
GB1407891A (en) Asynchronous time division multiplexer and demultiplexer
KR870010731A (ko) 동기 시스템
KR870003628A (ko) 회로망 멀티플렉스 구조물
EP0353737A3 (en) Complex multiplexer/demultiplexer apparatus
KR850700207A (ko) 비데오 및 오디오 신호 전송용 송신기
DE3784949D1 (de) Datenrahmensynchronisierungssystem fuer zeitmultiplex-uebertragung.
DE3688673D1 (de) Multiplexverfahren fuer digitale signale.
SU839454A3 (ru) Промежуточна станци многоканальнойСиСТЕМы пЕРЕдАчи цифРОВыХ СигНАлОВ
US5917627A (en) Optical TDM transmission system
DE3852900D1 (de) Schaltungsanordnung zum Hinzufügen eines Dienstkanals für ein Nachrichtenübertragungssystem.
ATE26514T1 (de) System zur digitalen uebertragung von videobzw. bildfernsprechsignalen.
EP0279503A3 (en) Time division multiplexed signalling
EP0198425A3 (en) Large bandwidth service-integrated information transmission system
BR8603618A (pt) Processo para o agrupamento de um sinal digital de imagem e de tres sinais digitais de faixa estreita para a formacao de um sinal de 139 264 kbit/s,equipamentos de multiplexacao e de demultiplexacao para a realizacao do processo
JPS59161948A (ja) 時分割多重装置
CA2296396A1 (en) Method and apparatus for transmitting data in a high speed, multiplexed data communication system
EP0915581A3 (en) Method and apparatus for time-division multiplexing and demultiplexing
ES2094127T3 (es) Traductor de señalizacion de transmision para la red optica sincrona (sonet).
KR850000841A (ko) 시분할 멀티플렉스 시스템 및 동기 설정 방법
NO973890L (no) Fremgangsmåte og anordning ved tale- og datamultipleksering
KR920013975A (ko) 데이타 다중장치
DE3564646D1 (en) Method and circuit for the transmission of at least two binary data streams over a multiplex transmission section
SE9704740D0 (sv) Method and apparatus for switching data between bitstreams of a circuit switched time division multiplexed network

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20000108

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee