KR810000765Y1 - Push button-type dial - Google Patents

Push button-type dial Download PDF

Info

Publication number
KR810000765Y1
KR810000765Y1 KR2019800000060U KR800000060U KR810000765Y1 KR 810000765 Y1 KR810000765 Y1 KR 810000765Y1 KR 2019800000060 U KR2019800000060 U KR 2019800000060U KR 800000060 U KR800000060 U KR 800000060U KR 810000765 Y1 KR810000765 Y1 KR 810000765Y1
Authority
KR
South Korea
Prior art keywords
circuit
processing unit
central processing
transistor
capacitor
Prior art date
Application number
KR2019800000060U
Other languages
Korean (ko)
Inventor
이준석
Original Assignee
금성통신주식회사
구두회
하인츠 디터 케루트
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성통신주식회사, 구두회, 하인츠 디터 케루트 filed Critical 금성통신주식회사
Priority to KR2019800000060U priority Critical patent/KR810000765Y1/en
Application granted granted Critical
Publication of KR810000765Y1 publication Critical patent/KR810000765Y1/en

Links

Landscapes

  • Devices For Supply Of Signal Current (AREA)

Abstract

내용 없음.No content.

Description

전화기의 푸시버튼식 다이얼 장치Pushbutton Dial Units on Your Phone

제1도는 본 고안에 의한 다이얼장치와 전화기가 서로 연결되어 있는 상태를 보여주는 접속도,1 is a connection diagram showing a state in which the dial device and the telephone are connected to each other according to the present invention,

제2도는 본 고안에 의한 다이얼장치 회로도,2 is a circuit diagram of the dial device according to the present invention,

제3도는 본 고안에 의한 다이얼장치의 동작순서에 따른 파형도.3 is a waveform diagram according to the operation sequence of the dial apparatus according to the present invention.

본 고안은 푸시버튼(PUSH BUTTON)식 다이얼장치에 관한 것이며, 특히 기존 전화기에 설치하여 푸시버튼 다이얼 및 마지막번호 재다이얼 기능을 주고 PABX사용시 액세스 프즈(access pause) 기능을 갖도록 한 다이얼장치에 관한 것이다.The present invention relates to a push button type dialing device, and more particularly, to a dialing device installed in an existing telephone to provide a push button dial and last number redial function and to have an access pause function when using a PABX. .

종래의 다이얼 방식에 있어서, 상대편 전화가 통화중일 경우에나 또는 계속해서 상대편에게 다시 전화를 걸어야할 필요성이 생길 때 다시 다이얼을 돌려야 하는 불편한 점이 있었다. PABX 사용시에는, 종래의 전화기에서 국선을 호출시키려면 먼저 국선 호출번호를 돌리고 국선 토운(tone)이 들린 다음에 국선 전화번호를 돌려야함으로 다이얼을 이중으로 행해야하는 결점이 있었다.In the conventional dialing system, there is an inconvenience of having to dial again when the other party is busy or when there is a need to continue to call the other party again. When using a PABX, there was a drawback in that a conventional telephone must be dialed twice by dialing a CO line number and then dialing a CO line number after hearing a CO line tone.

본 고안은 이러한 제 결점들을 감안하여 안출한 것으로, 상대편 전화가 통화중이거나 연달아서 전화를 걸 때 푸시버튼 1개만을 눌러서 마지막번호를 다시 다이얼할 수 있게 구성하였다. 또한 본 고안에 의한 다이얼장치에 있어서, 한번에 국선호출번호, 액세스 포즈버튼, 일반국선 번호를 연속해서 누르면, 다이얼러 내부 논리회로가 국선호출번호만 다이얼링하고 다이얼이 정지하게 구성하였다. 이후 설명에서 알 수 있듯이, 액세스 포즈 기능은 재다이얼 기능과 같이 사용될 수 있다.The present invention has been devised in view of these shortcomings, and it is possible to redial the last number by pressing only one pushbutton when the other party is busy or in sequence. In addition, in the dialing apparatus according to the present invention, when a CO line call number, an access pause button, and a general CO line number are sequentially pressed, the internal logic circuit of the dialer dials only the CO line number and stops the dialing. As will be seen later in the description, the access pose function may be used together with the redial function.

이제 첨부된 도면과 함께 본 고안을 상세히 설명하면 다음과 같다.Referring now to the present invention in detail with the accompanying drawings as follows.

제1도는 본 고안에 의한 다이얼장치회로 1이 선로 L1, L2 및 전화기 회로 3사이에 구성됨을 보여주는 회로도이다.1 is a circuit diagram showing that the dial device circuit 1 according to the present invention is constituted between the lines L1, L2 and the telephone circuit 3.

제2도는 본 고안에 따른 재다이얼 기능을 지닌 다이얼장치의 회로에 관한 것으로, CMOS 논리회로 IC1, 다이오드회로 D1, 정전류회로 4 및 IC1에서 발생되어지는 라인 펄스 결합 회로 6으로 구성된 회로에서, 결합회로 6의 트랜지스터 TR8의 콜렉터와 접지 사이에 분압 저항기 R16 및 R17을 설치하고, 펄스송출시 전류를 충전시키기 위한 콘덴서 C6의 +단자를 저항기 R15 및 다이오드 D6를 통해 정전류 회로 4의 TR5의 콜렉터에 결합시키고 콘덴서 C6의 다른 단자는 접지에 연결하였으며, 또한 콘덴서 C6와 상보적으로 동작하는 콘덴서 C5를 콘덴서 C6, 저항기 R15와 병렬로 연결시켜 구성하였다. 또한 저항기 R15와 콘덴서 C6 사이와 분압저항기 R16 및 R17 사이에 연결되는 다이오드 D7은 콘덴서 C6의 충전 전류가 역으로 흐르지 않게 배치하여 본 고안의 CMOS RAM용 전원공급회로를 구성하였다.2 is a circuit of a dial device having a redial function according to the present invention. In a circuit composed of a CMOS logic circuit IC1, a diode circuit D1, a constant current circuit 4, and a line pulse combining circuit 6 generated from IC1, a coupling circuit Install the voltage divider resistors R16 and R17 between the collector of transistor TR8 of 6 and ground, and couple the + terminal of the capacitor C6 to charge the current at the time of pulse delivery to the collector of TR5 of the constant current circuit 4 through the resistor R15 and diode D6. The other terminal of the capacitor C6 was connected to the ground, and the capacitor C5, which is complementary to the capacitor C6, was connected in parallel with the capacitor C6 and the resistor R15. In addition, the diode D7 connected between the resistor R15 and the capacitor C6 and the voltage divider R16 and R17 is disposed so that the charging current of the capacitor C6 does not flow in reverse to constitute a power supply circuit for the CMOS RAM of the present invention.

상기와 같이 구성되어진 본 고안의 모든 기능 처리는 CMOS LSI로 구성된 중앙 처리 장치 IC1을 통해서 행해진다. 중앙처리장치 IC1의 클록 펄스는 그 안에 내장된 2개의 인버터 구성의 클록 펄스 발생기에서 공급되는데, 이 클록 펄스 발생기는 R, C구성의 외부 회로 5로 조정된다. 이 발진기의 발진 주파수에 따라 다이얼속도 및 PDP(post digit pause), IDP(interdigit pause)기간이 정해지는데, 제3도에 표시된 바와같은 PDP 및 IDP기간은 제2도에 표시한 중앙처리장치의 외부단자 A,E,B,D,F를 적절하게 결선시킴으로서 정해진다. 본 고안에 의한 다이얼장치의 회로는 제1도에 표시된 바와같이 선로 L1, L2와 전화기회로망 3사이에 연결되어져 있어서, 사용자가 핸드셋을 들면 신호 L1, L2 단자에 다이얼회로 1이 연결되어 전원이 공급된다(핸드셋과 연동된 스위치는 표시하지 않았음). 다이얼 회로 1에 전원이 공급되면 트랜지스터 TR4, TR5 구성의 정전류 회로 4에서 나온 전류가 저항기 R6을 통해 저항기 R7에서 걸려 전압을 형성하고, 형성된 전압만큼 트랜지스터 TR6의 베이스에 걸림과 동시에 트랜지스터 TR6는 “온”, 중앙처리장치 IC1의 핸드셋 단자(15번 단자)의 논리수준은 “0”레벨을 유지하게 되어, IC1내부의 리세트 회로가 동작하고 이에 따라 내부 레지스터(register)가 리세트, 외부단자 A,E,B,D,F의 결선 상태에 따라 IDP입력인 B/M(Break/Make) 입력(제3도 참조)을 받아들여 중앙처리장치 IC1내부의 레지스터에 저장한다. 즉, 키이 패드 2로부터의 푸시버튼 입력을 받아들일 수 있는 상태가 된다. 이때, 사용자가 푸시 버튼을 누르면 중앙처리장치 IC1은 즉시 내부의 RAM에 당해 전화번호를 저장시킴과 동시에, 중앙처리장치 IC1내부의 계수기 및 논리 회로가 동작하여 중앙처리장치 IC1의 16번단자에 마스크신호가 발생한다(제3도 참조). 중앙처리장치 IC1의 16번 단자에서 출력되는 마스크 신호에 의해 트랜지스터TR3이 “온”, 그에 따라 트랜지스터 TR1, TR2가 “오프”, 선로 L1, L2에서 제1도에 표시한 전화기 선로(3)를 분리시킨다. 또한 중앙처리장치 IC1의 마스크 단자 16번의 마스크 전류가 저항기 R5를 거쳐 트랜지스터 TR7의 베이스로 흘러서, 트랜지스터 TR7이 “온”된다. 트랜지스터 TR7이 “온”되면 트랜지스터 TR8의 베이스 전위가 낮아지므로 트랜지스터 TR8도 통전하게 된다. 트랜지스터 TR8이 “온”되면, 선로 L1, 트랜지스터 TR8의 에미터, 콜렉터, 다이오드 D4, 제너다이오드 D5, 선로 L2로 이어지는 루우프가 형성되어 루우프 전류가 흐르게 된다. 제3도에 표시한 바와같이 PDP기간이 지나면 첫번째 누른 푸시버튼에 해당하는 일정한 펄스신호가 중앙처리장치 IC1의 라인 단자 12에서 송출하게되고 트랜지스터 TR7, TR8은 “온”,“오프”동작을 되풀이하게 되어, 정보 펄스가 선로 L1, L2로 송출된다. 또 2번째 누른 푸시 버튼에 해당하는 펄스는 제3도에 도시한 IDP기간이 지난 다음, 상술한 트랜지스터 TR7, TR8의 “온”,“오프”동작에 의해 송출하게 된다. 이와같이 펄스 송출이 끝나면, 제3도에 표시한 바와같이 마스크 단자(IC1의 16번 단자)의 전압이 낮아져서, 마스크 단자 16가 높은 전압일 때 저항기 R4를 거쳐 트랜지스터 TR3의 베이스로 흐르던 전류가 중단, 트랜지스터 TR3이 “오프”된다. 트랜지스터 TR3이 “오프”되면, 저항기 R3을 통해서 트랜지스터 TR3의 콜렉터로 흐르던 전류가 트랜지스터 TR2의 베이스로 흘러서 트랜지스터 TR1, TR2가 동시에 “온”된다. 트랜지스터 TR1, TR2가 “온”됨과 동시에, 제1도의 선로 L1, 단자 E1, 정류회로 D1, 단자 E2, 전화기 회로 3, 단자 E4, 저항기 R2 및 다이오드 D2, 트랜지스터 TR1, 정류회로 D1, 단자 E3, 선로 L2로 이어지는 루우프가 형성되어, 선로 L1, L2와 전화기 회로 3이 연결된다. 그 후 전화기 사용자가 핸드 셋을 내려놓으면, 선로 L1, L2에서 전류가 더 이상 E1, E3단자에 공급되지 않는다(핸드셋과 연동되는 스위치는 표시하지 않았음). 다이얼 회로 1에 전류가 공급되지 않으면, 트랜지스터 TR6는 “오프”되고, 콘덴서 C4에 충전된 전압이 중앙처리장치 IC1의 리셋 단자 15번에 순간적으로 걸리게 되어 “하이”레벨의 상태가 순간적으로 유지됨에 따라 중앙처리장치 IC1에는 핸드셋을 내려 놓았다는 신호가 전달되는 결과를 가져온다. 중앙처리장치 IC1에 핸드셋을 내려 놓았다는 신호가 전달되면, 즉시 펄스 송출을 정지하고(펄스 송출 도중이라고 하면)키이 패드 2에서 더 이상 푸시버튼 입력을 받아들이지 않는다.All of the functional processing of the present invention constructed as described above is performed through the central processing unit IC1 composed of CMOS LSI. The clock pulses of the central processing unit IC1 are supplied by a clock pulse generator in two inverter configurations, which are regulated by an external circuit 5 of R and C configurations. The oscillation frequency of this oscillator determines the dial speed, post digit pause (PDP), and interdigit pause (IDP) periods.The PDP and IDP periods as shown in FIG. 3 are external to the central processing unit shown in FIG. This is determined by properly connecting terminals A, E, B, D, and F. The circuit of the dial device according to the present invention is connected between the lines L1 and L2 and the telephone network 3 as shown in FIG. 1, so that when the user lifts the handset, the dial circuit 1 is connected to the signals L1 and L2 terminals to supply power. (The switch associated with the handset is not shown). When dial circuit 1 is powered, the current from constant current circuit 4 of transistors TR4, TR5 is hung from resistor R7 through resistor R6 to form a voltage, and the transistor TR6 is turned on at the same time as the voltage applied to the base of transistor TR6. ”, The logic level of the handset terminal (terminal 15) of the central processing unit IC1 is maintained at the“ 0 ”level, so that the reset circuit inside the IC1 operates and the internal register resets and the external terminal A Depending on the wiring status of E, B, D, and F, the B / M (Break / Make) input (see Fig. 3), which is an IDP input, is received and stored in a register inside the central processing unit IC1. That is, it enters a state in which the pushbutton input from the keypad 2 can be accepted. At this time, when the user presses the push button, the central processing unit IC1 immediately stores the phone number in the internal RAM, and at the same time, the counter and logic circuit inside the central processing unit IC1 operate to mask the 16th terminal of the central processing unit IC1. A signal is generated (see Figure 3). Transistor TR3 is turned "on" by the mask signal output from terminal 16 of the central processing unit IC1, thus transistors TR1 and TR2 are turned "off", and the telephone line 3 shown in FIG. Isolate. The mask current at mask terminal 16 of the central processing unit IC1 flows through the resistor R5 to the base of the transistor TR7, so that the transistor TR7 is "on". When transistor TR7 is "on", transistor TR8 is energized because the base potential of transistor TR8 is lowered. When transistor TR8 is "on", a loop is formed that leads to line L1, emitter, collector, diode D4, zener diode D5, and line L2 of transistor TR8, and the loop current flows. As shown in FIG. 3, after the PDP period, a constant pulse signal corresponding to the first push button is sent out from the line terminal 12 of the central processing unit IC1, and the transistors TR7 and TR8 repeat the "on" and "off" operations. Information pulses are sent to the lines L1 and L2. The pulse corresponding to the second push button is sent out by the " on " and " off " operations of the transistors TR7 and TR8 described above after the IDP period shown in FIG. When the pulse transmission is completed in this manner, as shown in FIG. 3, the voltage at the mask terminal (terminal 16 of IC1) is lowered, and when the mask terminal 16 is at a high voltage, the current flowing through the resistor R4 to the base of the transistor TR3 is stopped. Transistor TR3 is "off". When transistor TR3 is "off", current flowing through resistor R3 to the collector of transistor TR3 flows to the base of transistor TR2 so that transistors TR1 and TR2 are "on" simultaneously. At the same time as transistors TR1 and TR2 are turned "on", line L1, terminal E1, rectifier circuit D1, terminal E2, telephone circuit 3, terminal E4, resistor R2 and diode D2, transistor TR1, rectifier circuit D1, terminal E3, A loop leading to the line L2 is formed so that the lines L1 and L2 and the telephone circuit 3 are connected. If the telephone user then puts down the handset, the current is no longer supplied to terminals E1 and E3 on the lines L1 and L2 (the switch associated with the handset is not shown). If no current is supplied to the dial circuit 1, the transistor TR6 is "off", and the voltage charged to the capacitor C4 is momentarily applied to the reset terminal 15 of the central processing unit IC1 so that the state of the "high" level is maintained momentarily. This results in a signal that the central processing unit IC1 puts the handset down. When signal is sent to central processing unit IC1 that the handset has been put down, it immediately stops sending pulses (if it is in the middle of sending pulses) and no longer accepts pushbutton input from key pad 2.

다이얼 회로 1에 공급되는 전원 전압의 상태는 송수화 상태, 펄스 송출상태, 정지 상태로 구분할 수 있다. 송수화 상태(선로 L1, L2와 전화기 회로 3이 서로 연결된 상태)에서는 트랜지스터 TR4, TR5로 구성된 정전류 회로 4를 거쳐서 중앙처리장치 IC1과 트랜지스터 TR6에 전원이 공급된다. 중앙처리장치 IC1 내부의 CMOS RAM은 그 전류가 다이오드 D6, IC1의 단자 3을 통하여 공급되며, IC1내부의 논리회로와 계수회로, 트랜지스터 TR6의 전류는 다이오드 D3를 거쳐서 공급된다(단자 6은 IC1의 제2양의 전압 공급단자). 펄스 송출 장치는 선로 L1, L2가 트랜지스터 TR8, 다이오드 D4, D5로 연결된 상태와 트랜지스터 TR8이 “오프”된 상태로 구분된다. 트랜지스터 TR8이 “온”되어 선로 L1, L2가 트랜지스터 TR8 및 다이오드 D4, D5로 연결된 상태에서는 다이오드 D5 양단에 생기는 강하 전압에 따라 다이오드 D3를 통해 트랜지스터 TR6의 콜렉터, IC1의 6번단자(이 단자를 통해 IC1내에 구성된 제어 논리 회로 및 클록발생기에 양의 전압이 공급됨)에 전류가 공급된다. 마찬가지로 다이오드 D5의 강하 전압에 따라 전류가 다이오드 D6를 통해 중앙처리장치 IC1의 3번 단자(이 단자를 통해서 IC1에 내장된 디지트 저장용 RAM에 양의 전압이 공급됨)에 공급된다. 여기서 본 고안의 재다이얼 기능은 핸드셋을 내려놓은 상태하에서 중앙처리장치 IC1내에 구성된 RAM의 기능이 유지됨으로서 즉 푸시버튼 다이얼의 번호가 저장되게 함으로서 가능한데, 펄스 송출시 다이오드 D5 양단에 걸리는 전압은 저항기 R16, R17에 의해 분압된 후, 다이오드 D7을 거쳐 콘덴서 C6에 충전된다. 콘덴서 C6의 충전은 2-3회의 펄스 송출로 완전히 충전된다. 이때, 선로 L1, L2에서 전화기 회로 3이 분리되어 다이얼 회로 1에 전원 공급이 중단되면, 중앙처리장치 IC1의 논리 회로, 계수 회로 및 트랜지스터 TR6의 전원공급은 콘덴서 C4의 방전과 함께 서서히 중단되어 다이얼 회로 1의 동작이 정지된다. 그러나 중앙처리장치 IC1 내부의 CMOS RAM전원(전원 공급 단자는 3번)은 펄스 송출시 충전된 콘덴서 C6, C5에 의하여 계속 유지된다. 본 고안에서는 중앙처리장치 IC1 내부의 CMOS RAM전원을, 다이얼 회로 1에 전원 공급이 중단되었을때에도, 계속 유지하여 이전에 다이얼한 번호를 유지, 이후 재다이얼할 때 사용할 수 있게하여 재다이얼 기능이 가능케 된다. 즉, 피 호출자가 통화중일 때 본 고안에 의하여 전원 공급회로에 의해 중앙처리장치 IC1내의 RAM에 가입자번호가 저장되고, 그후 피호출자의 통화가 끝났을 때 호출자가 키이 패드 2에 구성된 다이얼번호 이외의 버튼, 예를들어 #나 *가 표시된 버튼을 누름으로서, IC1의 16번 단자에서 마스크 신호가 발생되고 앞서 상술한 과정을 통해 RAM에 기억된 피호출자 번호에 해당하는 펄스가 중앙처리장치 IC1의 라인 단자 12를 경유, 선로 L1, L2에 송출되는 것이다.The state of the power supply voltage supplied to the dial circuit 1 can be classified into a handset state, a pulse sending state, and a stop state. In the handset state (the lines L1, L2 and the telephone circuit 3 are connected to each other), the power is supplied to the central processing unit IC1 and the transistor TR6 via the constant current circuit 4 composed of the transistors TR4, TR5. The CMOS RAM inside the central processing unit IC1 is supplied with current through the diode D6 and terminal 3 of the IC1, and the logic and counting circuits inside the IC1 and the transistor TR6 are supplied via the diode D3 (terminal 6 is Second positive voltage supply terminal). The pulse transmitting device is classified into a state in which lines L1 and L2 are connected to transistors TR8, diodes D4 and D5, and a state in which transistor TR8 is “off”. When transistor TR8 is "on" and lines L1 and L2 are connected to transistor TR8 and diodes D4 and D5, the collector of transistor TR6 and terminal 6 of IC1 are connected via diode D3 according to the falling voltage across diode D5. Current is supplied to the control logic circuit and clock generator configured in IC1. Similarly, depending on the drop voltage of diode D5, current is supplied via diode D6 to terminal 3 of central processing unit IC1, through which the positive voltage is supplied to the digit storage RAM built into IC1. Here, the redial function of the present invention is possible by keeping the function of the RAM configured in the central processing unit IC1 while the handset is put down, that is, by storing the number of the pushbutton dial, and the voltage across the diode D5 during the pulse transmission is the resistor R16. After the voltage is divided by R17, the capacitor C6 is charged via the diode D7. The charging of the capacitor C6 is fully charged in 2-3 pulses. At this time, when the telephone circuit 3 is disconnected from the lines L1 and L2 and the power supply to the dial circuit 1 is stopped, the power supply to the logic circuit, the counter circuit and the transistor TR6 of the central processing unit IC1 is gradually stopped with the discharge of the capacitor C4 and the dial The operation of circuit 1 is stopped. However, the CMOS RAM power supply (No. 3 power supply terminal) inside the central processing unit IC1 is maintained by the capacitors C6 and C5 charged during pulse transmission. In the present invention, the CMOS RAM power inside the central processing unit IC1 is maintained even when the power supply to the dial circuit 1 is interrupted to maintain the previously dialed number and to use it for redialing later. do. That is, the subscriber number is stored in the RAM in the central processing unit IC1 by the power supply circuit according to the present invention when the called party is in a call, and then when the called party ends, the caller has a button other than the dial number configured in the keypad 2. For example, by pressing a button marked with # or *, a mask signal is generated at terminal 16 of IC1, and the pulse corresponding to the called party number stored in RAM through the above-described process is transmitted to the line terminal of central processing unit IC1. 12 will be sent to the tracks L1 and L2.

본 고안에 따른 IC1내의 RAM에 기억된 정보를 유지하는데 필요한 전원을 공급하는 회로에 있어서, 콘덴서 C4는 송수화 상태, 펄스 송출 상태때 IC1내의 RAM회로 전원에 연결되어 인가전원의 잡음 등을 제거시킬 뿐만 아니라 콘덴서 C4에 충전에 전압과 같은 수준의 전압을 유지케하는 이점도 있다(콘덴서 C4, C5의 전압은 다이오드 D5에 걸리는 전압에 해당하는 전류가 다이오드 D6, D3를 통해 인가되어 걸리는 것이다). 이때 저항기 R15의 저항치는 충분히 큰 것을 사용함에 따라 콘덴서 C6의 전압이 콘덴서 C4, C5에는 큰 영향을 미치지 않는다. 즉 중앙처리장치 IC1이 동작시에는 많은 전류가 다이오드 D6, D3를 통하여 중앙처리장치 IC1전원으로 공급되는 연유로, 저항기 R15를 통해서 콘덴서 C6에서 나올 수 있는 전류는 중앙처리장치 IC1의 동작시 전류에 비해 충분히 작다. 정지 상태 즉 전화기 사용자가 핸드셋을 내려 놓은 상태하에서 콘덴서 C4, C5가 방전을 시작한다. 선로 L1, L2를 통한 다이얼 회로 1에의 전원 공급이 중단되어 다이오드 D5에 전류가 흐르지 않게 되면 콘덴서 C4의 전압은 IC1에 공급되기 때문에, 계속 방전되어 0볼트까지 내려간다.In the circuit for supplying the power required to maintain the information stored in the RAM in the IC1 according to the present invention, the capacitor C4 is connected to the RAM circuit power supply in the IC1 to remove the noise of the applied power, etc. in the handing state and pulse sending state. In addition, the capacitor C4 has the advantage of maintaining a voltage equivalent to the voltage for charging (the voltage of the capacitors C4 and C5 is applied through the diodes D6 and D3 corresponding to the voltage applied to the diodes D5). At this time, since the resistance of the resistor R15 is sufficiently large, the voltage of the capacitor C6 does not significantly affect the capacitors C4 and C5. That is, when the central processing unit IC1 operates, a large amount of current is supplied to the central processing unit IC1 power supply through the diodes D6 and D3, and the current that can come out of the capacitor C6 through the resistor R15 is dependent on the current during the operation of the central processing unit IC1. Small enough for comparison. Capacitors C4 and C5 start to discharge while in a stationary state, with the phone user putting down the handset. When the power supply to the dial circuit 1 through the lines L1 and L2 is interrupted and no current flows in the diode D5, the voltage of the capacitor C4 is supplied to the IC1, so that the voltage is continuously discharged to 0 volts.

콘덴서 C4의 충전 전압이 전부 방전하게 될 경우, 중앙처리장치 IC1내의 클록 발진 회로가 정지되어 IC1내의 RAM회로에서의 소비 전류가 매우 적어진다. 이때는 콘덴서 C6의 전압이 저항기 R15를 통해 중앙처리장치 IC1내의 RAM회로에 공급되어 RAM의 저장 정보를 유지하게 되는 것이다. 위에서 설명한 바와같이, 콘덴서 C5를 직렬 구성의 저항기 R15, 콘덴서 C6와 병렬로 연결한 연유로, 중앙처리장치 IC1회로 전원 공급을 안정하게 하고, 정지 상태로 될 때 과도 현상을 평활하게 하는 이점이 있다.When the charge voltage of the capacitor C4 is completely discharged, the clock oscillation circuit in the central processing unit IC1 is stopped, and the current consumption in the RAM circuit in the IC1 becomes very small. At this time, the voltage of the capacitor C6 is supplied to the RAM circuit in the central processing unit IC1 through the resistor R15 to maintain the storage information of the RAM. As described above, the condenser C5 is connected in series with the resistors R15 and C6 in series, which has the advantage of stabilizing the power supply of the central processing unit IC1 circuit and smoothing the transient phenomenon when it is stopped. .

상술한 바에서 알 수 있듯이, 본 고안의 푸시버튼식 다이얼 장치에 있어서는, 상대편 전화기가 통화중일 경우에나 또는 연속적으로 상대편에게 전화를 걸어야 할 필요성이 있을 때 두번씩 다이얼을 행해야 되는 결점이 제거되고, 상대편이 통화중일 때는 이미 누른 전화번호가 즉시 소멸되지 않고 데이터 저장장치에 비교적 오랫동안 기억되는 연유로 단 한번의 전화번호 이외의 푸시버튼을 누름으로서 다이얼을 행할 수 있는 우수한 성능이 얻어지는 것이다.As can be seen from the above, in the pushbutton dial device of the present invention, the drawback of having to dial twice when the other party's phone is busy or when it is necessary to call the other party continuously is eliminated, When the other party is busy, the phone number already pressed does not disappear immediately, and the superior performance of dialing is obtained by pressing a pushbutton other than a single phone number because it is stored in the data storage device for a relatively long time.

Claims (1)

중앙처리장치(IC1), 정전류 회로(4), 다이오드회로(D1), 라인 펄스 결합 회로(6) 등으로 구성되는 다이얼 장치의 회로에 있어서, 상기 라인 펄스 결합 회로(6)의 제1트랜지스터(TR8)의 콜렉터와 기준점 사이에 분압 저항기(R16, R17)를 연결하고, 정전류 회로(4)의 제2트랜지스터(TR5)의 콜렉터와 기준점 사이에 순차적으로 다이오드(D6), 저항기(R15), 제1콘덴서(C6)를 직렬로 연결시켜, 중앙처리장치(IC1)내의 기억회로의 전원 공급이 상기 다이오드(D6)의 캐소우드와 상기 저항기(R15)사이를 경유해서 공급되게 하고, 제1콘덴서(C6)와 병렬로 제2콘덴서(C5)를 연결시켜 구성한 것을 특징으로 하는 푸시버튼 다이얼장치.In a circuit of a dial device composed of a central processing unit (IC1), a constant current circuit (4), a diode circuit (D1), a line pulse combining circuit (6), and the like, a first transistor of the line pulse combining circuit (6) ( The voltage divider (R16, R17) is connected between the collector of TR8 and the reference point, and the diode (D6), resistor (R15), and the resistor are sequentially disposed between the reference point and the collector of the second transistor (TR5) of the constant current circuit (4). One capacitor C6 is connected in series so that the power supply of the memory circuit in the central processing unit IC1 is supplied between the cathode of the diode D6 and the resistor R15, and the first capacitor C6 is connected. C6) and pushbutton dial device, characterized in that configured by connecting the second capacitor (C5) in parallel.
KR2019800000060U 1980-01-08 1980-01-08 Push button-type dial KR810000765Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019800000060U KR810000765Y1 (en) 1980-01-08 1980-01-08 Push button-type dial

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019800000060U KR810000765Y1 (en) 1980-01-08 1980-01-08 Push button-type dial

Publications (1)

Publication Number Publication Date
KR810000765Y1 true KR810000765Y1 (en) 1981-06-29

Family

ID=19215151

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019800000060U KR810000765Y1 (en) 1980-01-08 1980-01-08 Push button-type dial

Country Status (1)

Country Link
KR (1) KR810000765Y1 (en)

Similar Documents

Publication Publication Date Title
US3856982A (en) Telephone dialing arrangement
US4870679A (en) Repertory telephone dialer with remote billing capability
US3969592A (en) Pushbutton-controlled call-number selector for dial-equipped telephone
JPS61224548A (en) Telephone set
US4167655A (en) Push button to rotary dial converter systems
KR810000765Y1 (en) Push button-type dial
US6252957B1 (en) Low power line selection circuit for a telephone
US4196318A (en) Electronically-switched multifrequency generator for providing tone signaling
US3488451A (en) Call transmitter
US3780228A (en) Automatic disconnect circuit for reducing dial pulse distortion caused by subscriber carrier equipment
US4550226A (en) Subscriber's telephone circuit arranged to present constant impedance to a telephone line
KR930010278B1 (en) Dial digit storable & back-up method
US3617646A (en) Multifrequency oscillator employing solid-state device switching for frequency selection
US4145572A (en) Power supply control circuit for subscriber carrier telephone system
US2908762A (en) Party line identification system
US3777069A (en) Telephone silencing apparatus
US4357496A (en) Keypad logic interface circuit
US4442322A (en) Electronic common switch having an improved receiver mating arrangement
JPH01245639A (en) Telephone set with last number redial memory erasing function
US4374307A (en) Ringer system for a telephone
US4352958A (en) Electronically-switched multifrequency generator with transducer control
US5317634A (en) Telephone subset arrangement
US5442695A (en) Ringer circuit
KR860002227Y1 (en) Home keyphone
JPH0450787B2 (en)

Legal Events

Date Code Title Description
FPAY Annual fee payment

Payment date: 19900117

Year of fee payment: 10

EXPY Expiration of term