JPH01245639A - Telephone set with last number redial memory erasing function - Google Patents

Telephone set with last number redial memory erasing function

Info

Publication number
JPH01245639A
JPH01245639A JP7232588A JP7232588A JPH01245639A JP H01245639 A JPH01245639 A JP H01245639A JP 7232588 A JP7232588 A JP 7232588A JP 7232588 A JP7232588 A JP 7232588A JP H01245639 A JPH01245639 A JP H01245639A
Authority
JP
Japan
Prior art keywords
circuit
dial
hook
output
oscillation control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7232588A
Other languages
Japanese (ja)
Inventor
Ryuichi Shibata
柴田 隆一
Ikuo Sakaguchi
坂口 郁雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP7232588A priority Critical patent/JPH01245639A/en
Publication of JPH01245639A publication Critical patent/JPH01245639A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To erase the contents of a memory after a fixed time after an on-hook by providing a transistor switch to stop a current supplying circuit after the fixed time after the condition of a hook switch changes from on to off. CONSTITUTION:The title telephone set is provided with a gate circuit 7 to take out on/off-hook switch information connected to the contact of a hook switch 5, and a current supplying circuit 12 to supply current to an integrating circuit 10 to discharge for the fixed time constant time by the output signal of the gate circuit and dial oscillation control circuit 4 after the condition of the hook switch changes from on to off. Further, the title telephone set is provided with a transistor switch 11 to stop the current supplying circuit after the fixed time after the condition of the hook switch 5 changes from on to off by the output of the integrating circuit 10. Thus, the contents of the last number redial memory in the dial oscillation control circuit 4 is erased after the fixed time after a call is terminated and inconvenience that the contents of a telephone number which one dials is stored for a long period and an another person knows it can be dissolved.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はラストナンバリダイヤルメモリ消去機能付電話
機に関し、特にラストナンバリダイヤルメモリを内蔵す
るダイヤル発振制御ICを使用した電話機に関する。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a telephone with a last number dial memory erasing function, and more particularly to a telephone using a dial oscillation control IC having a built-in last number dial memory.

〔従来の技術〕[Conventional technology]

従来、この種の電話機においては、ダイヤル送出後のラ
ストナンバリダイヤル情報は、ダイヤル発振制御ICへ
の電流が供給されている限り、■C内に保存されていた
Conventionally, in this type of telephone, the last number dial information after the dial is sent out is stored in the C as long as current is supplied to the dial oscillation control IC.

第3図は従来の電話機の一例を示すブロック図、第4図
は第3図の回路のダイヤル時の動作例を示すタイムチャ
ートである。
FIG. 3 is a block diagram showing an example of a conventional telephone, and FIG. 4 is a time chart showing an example of the operation of the circuit shown in FIG. 3 during dialing.

第3図の従来の電話機においては、2個の回線端子a、
bから入力される回線電流の極性を一方向に統一する整
流回路1と、整流回路1の出方端Cからの電流を入力し
て分配する電流供給回路2と、電流供給回路2から個別
に電流の供給を受けて整流回路1の入力端dでループを
閉じる通話回路3及びオープンドレイン出力のダイヤル
制御出力を有するダイヤル発振制御IC4と、ダイヤル
送出回路の制御入力と整流回路1の入力端dの間に挿入
されたフックスイッチ(以下、H8と記す)5と、ダイ
ヤル発振制御IC4のダイヤル信号出力端子(以下、D
P端子と記す)及びフックスイッチ5とから信号を受け
て電流供給回路2のg端子にH85のメーク時にダイヤ
ル信号を送るダイヤル送出回路6Aとを備えている。
The conventional telephone shown in Fig. 3 has two line terminals a,
A rectifier circuit 1 that unifies the polarity of the line current input from b to one direction, a current supply circuit 2 that inputs and distributes the current from the output end C of the rectifier circuit 1, and A telephone call circuit 3 that receives current supply and closes the loop at the input terminal d of the rectifier circuit 1; a dial oscillation control IC 4 having a dial control output of an open drain output; a control input of the dial sending circuit and an input terminal d of the rectifier circuit 1; The hook switch (hereinafter referred to as H8) 5 inserted between the dial signal output terminal (hereinafter referred to as D) of the dial oscillation control IC 4
A dial sending circuit 6A is provided which receives signals from the P terminal) and the hook switch 5 and sends a dial signal to the G terminal of the current supply circuit 2 when making the H85.

電流供給回路2は、エミッタが整流回路1の出力端Cに
接続しコレクタが通話回路3に接続しベースが抵抗(以
下、几と記す)26を介してg端子と接続するトランジ
スタ(以下、TRと記す)25と、TR25のエミッタ
とダイヤル発振制御IC4の電流入力端間に直列に接続
されたR21及びダイオード(以下、Dと記す)22と
、同じ(TR25のコレクタとダイヤル発振制御IC4
の電流入力端間に直列に接続されたR23及びD24と
を有している。
The current supply circuit 2 includes a transistor (hereinafter referred to as TR) whose emitter is connected to the output terminal C of the rectifier circuit 1, whose collector is connected to the communication circuit 3, and whose base is connected to the g terminal via a resistor (hereinafter referred to as 几) 26. ) 25, R21 and a diode (hereinafter referred to as D) 22 connected in series between the emitter of TR25 and the current input terminal of dial oscillation control IC4, the same (collector of TR25 and dial oscillation control IC4)
It has R23 and D24 connected in series between the current input terminals of.

ダイヤル送出回路6Aは、2入力端子のそれぞれがダイ
ヤル発振制御IC4のDP端子とフックスイッチに接続
する2人力論理和否定回路(以下、NORと記す)63
Aと、コレクタが電流供給回路2のg端子と接続しエミ
ッタが整流回路1の入力端dと接続しベースがR62A
を介してN0R63Aの出力端と接続するTR61Aと
を有している。尚、N0R63Aの2入力端子のそれぞ
れにはプルアップのR8,9が電流供給回路2のD24
間に接続されている。
The dial sending circuit 6A has two input terminals each connected to the DP terminal of the dial oscillation control IC 4 and the hook switch.
A, the collector is connected to the g terminal of the current supply circuit 2, the emitter is connected to the input terminal d of the rectifier circuit 1, and the base is R62A
It has a TR61A connected to the output end of N0R63A via. In addition, pull-up R8 and R9 are connected to D24 of current supply circuit 2 for each of the two input terminals of N0R63A.
connected between.

次に、第3図の従来のダイヤル信号発生装置のオフフッ
ク時の動作について第4図を用いて説明する。
Next, the off-hook operation of the conventional dial signal generator shown in FIG. 3 will be explained using FIG. 4.

ハンドセット(図示省略)がオフフックすると、H85
はメークしN0R63Aの入力端の電位はロー(以下、
Lと記す)となり、ダイヤル発振制御回路4内に有する
ダイヤル制御IC4のオープンドレイン出力と接続され
たDP端子からダイヤルパルスが1個出力するたびに、
N0R63Aの出力の電位はLとなるため、TR61A
はオフとなってf端子の電位がハイ(以下、Hと記す)
となることによってTR25もオフとなシ、回線端子a
When the handset (not shown) goes off-hook, H85
is made, and the potential of the input terminal of N0R63A is low (hereinafter,
Each time one dial pulse is output from the DP terminal connected to the open drain output of the dial control IC 4 included in the dial oscillation control circuit 4,
Since the output potential of N0R63A is L, TR61A
is off and the potential of the f terminal is high (hereinafter referred to as H).
As a result, TR25 is also turned off, and line terminal a
.

bから整流回路1を経由して入力される回線の電流は断
した状態になる。
The line current input from b via the rectifier circuit 1 is cut off.

以下同様にしてDP端子から出力されるダイヤルパルス
信号の数に応じて、回線端子a、bから入力される回線
電流は、それと同数だけ電流が断続され、回線にパルス
状のダイヤル信号が送出される。
Thereafter, in the same manner, according to the number of dial pulse signals output from the DP terminal, the line current input from line terminals a and b is interrupted by the same number of times, and a pulse-shaped dial signal is sent to the line. Ru.

尚、オンフック時にDP端子の電位はLであるタメ、回
線端子a、出力端c、R21,D22及びR8を介して
DP端子に回線の電流が流れる。
Note that when on-hook, the potential of the DP terminal is L, and a line current flows to the DP terminal via line terminal a, output terminal c, R21, D22, and R8.

ラストナンバリダイヤルに関しては、ダイヤル終了後、
ダイヤル発振制御IC4内のラストナンバリダイヤルメ
モリにダイヤル情報が記憶され、該ICへの電流供給が
続く限り保持される。
Regarding last number dialing, after dialing is completed,
Dial information is stored in the last number dial memory within the dial oscillation control IC 4 and is retained as long as current is supplied to the IC.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

上述した従来のラストナンバリダイヤル機能付電話機に
おいては、ラストナンバリダイヤルメモリは、ダイヤル
発振制御ICへの電流供給が続く限シ保持されるので、
ある使用者がダイヤル後、事実上、自分がダイヤルした
ことすら忘れてしまうほど長時間たっても保持している
為、次に、自分以外の使用者が使用する場合に、自分が
かけた場所に故意又は誤ってかけてしまうという不都合
が生ずる。
In the above-mentioned conventional telephone with last number dial function, the last number dial memory is retained as long as the current supply to the dial oscillation control IC continues.
After a user dials a dial, he or she retains it for a long time, effectively forgetting that he or she dialed. This may cause the inconvenience of being intentionally or accidentally applied.

〔課題を解決するだめの手段〕[Failure to solve the problem]

本発明のラストナンバリダイヤル機能付電話機は、フッ
クスイッチの接点に接続され、ON−OFFフック情報
を取り出すゲート回路及びフックスイッチの状態がOF
FからONに変化した後、該ゲ−ト回路出力の信号によ
り一定時定数の時間だけ放電する積分回路及び前記ダイ
ヤル発振制御ICに電流を供給する電流供給回路及び前
記積分回路の出力によりフツクスイッチの状態がOFF
からONに変化した後、一定時間後に該電流供給回路を
停止させるトランジスタスイッチを有している。
A telephone with a last number dialing function according to the present invention is connected to a contact point of a hook switch, and a gate circuit for extracting ON-OFF hook information and a gate circuit that is connected to a contact point of a hook switch and a state of the hook switch are set to OFF.
After changing from F to ON, a hook switch is activated by the integration circuit which discharges for a fixed time constant time by the signal of the output of the gate circuit, the current supply circuit which supplies current to the dial oscillation control IC, and the output of the integration circuit. state is OFF
The current supply circuit includes a transistor switch that stops the current supply circuit after a certain period of time after the current supply circuit changes from ON to ON.

〔実施例〕〔Example〕

次に、本発明について図面を参照して説明する。 Next, the present invention will be explained with reference to the drawings.

第1図は本発明の一実施例を示す回路図である。FIG. 1 is a circuit diagram showing an embodiment of the present invention.

第1図において、本実施例の回路は、従来の回路とは次
の点で異っている。即ち、本実施例においては、従来の
回路のH85の出力を入力としてONフックオフフック
の情報出力を送出するゲート回路7を有し、その出力に
101Dのダイオード、102Rの抵抗器、103Cの
コンデンサよシ構成される積分回路10が接続されてい
る。積分回路10の出力は、従来回路では、直結されて
いた電源供給回路2とダイヤル発振制御ICの電源端子
Jとの間に設けた第2の電流供給回路12を制御するト
ランジスタスイッチ11をON10FFする。電流供給
回路12は、トランジスタ121TRと抵抗器122几
よシ構成される。
In FIG. 1, the circuit of this embodiment differs from the conventional circuit in the following points. That is, this embodiment has a gate circuit 7 that receives the output of H85 of the conventional circuit and sends out the ON hook-off hook information output, and its output is connected to a 101D diode, a 102R resistor, a 103C capacitor, etc. An integrator circuit 10 having a configuration of two is connected. In the conventional circuit, the output of the integrating circuit 10 turns ON10FF the transistor switch 11 that controls the second current supply circuit 12 provided between the directly connected power supply circuit 2 and the power supply terminal J of the dial oscillation control IC. . The current supply circuit 12 includes a transistor 121TR and a resistor 122.

第2図は第1図の回路の動作を示すタイミングチャート
である。
FIG. 2 is a timing chart showing the operation of the circuit of FIG. 1.

第2図により第1図の回路の動作を説明する。The operation of the circuit shown in FIG. 1 will be explained with reference to FIG.

OFFフックからONフックまでのダイヤル制御に関し
ては、第3図に示す従来回路の動作と全く同一なので省
略し、回路の付加部分の動作のみを図示しである。
Regarding the dial control from the OFF hook to the ON hook, since the operation is exactly the same as that of the conventional circuit shown in FIG. 3, it is omitted, and only the operation of the additional part of the circuit is shown.

第2図によれば、オフフック時は、ゲート回路70入力
りは整流回路1のd端子を基準とすると、常時、dと同
電位のL状態を保持しているが、オンフック時、H85
がオープン状態となるので、電流供給回路2を経由して
整流回路1のC端子の電圧が抵抗9Rを通して現われ、
H状態となる。
According to FIG. 2, when off-hook, the input to the gate circuit 70 always maintains an L state with the same potential as d when the d terminal of the rectifier circuit 1 is referenced, but when on-hook, the H85
is in an open state, so the voltage at the C terminal of the rectifier circuit 1 appears through the resistor 9R via the current supply circuit 2,
It becomes H state.

ゲート回路7の出力は反転出力であるので、オフフック
状態でH,オンフック状態でLとなる。
Since the output of the gate circuit 7 is an inverted output, it becomes H in the off-hook state and L in the on-hook state.

積分回路10の動作においては、オンからオフフック時
にダイオード101Dとコンデンサ103Cの時定数で
急速に充電され、0オフからオンフックに切シかわった
時、コンデンサ103Cに充電された電荷が102Rを
経由して放電され始まる。
In the operation of the integrating circuit 10, when it changes from on to off-hook, it is rapidly charged by the time constant of diode 101D and capacitor 103C, and when it changes from 0-off to on-hook, the electric charge charged in capacitor 103C passes through 102R. It begins to be discharged.

オンフックから一定時間経過後、積分回路10の出力部
iの電圧がトランジスタ11TRのスレッショルド電圧
VTRを越えて低下すると、それまでオン状態であった
トランジスタ11TRがオフ状態となる。
After a certain period of time has elapsed since on-hook, when the voltage at the output part i of the integrating circuit 10 drops beyond the threshold voltage VTR of the transistor 11TR, the transistor 11TR, which had been in the on state until then, becomes in the off state.

電源供給回路12はTJlがオンで、ダイヤル発振制御
回路4のJ端子への給電をオンにし、オフでオフにする
ことになるのに、ダイヤル発振制御回路4への給電は、
オフフック状態及びオンフック後一定時間Tの間だけ行
われることになシ、オフフック状態で記憶されるラスト
ナンバリダイヤルメモリは、オンフック後、時間Tだけ
経過し、内容の保持に必要な電流の供給を断たれるので
、そのメモリ内容は消滅する。
The power supply circuit 12 turns on the power supply to the J terminal of the dial oscillation control circuit 4 when TJl is on, and turns it off when it is off, but the power supply to the dial oscillation control circuit 4 is as follows.
The last number re-dial memory that is stored in the off-hook state is only operated for a certain period of time T after the off-hook state and on-hook. The memory contents are erased.

〔発明の効果〕〔Effect of the invention〕

以上説明したように本発明は、従来回路にフックスイッ
チの接点に接続されオン/オンフックスイッチ情報を取
り出すゲート回路及びフックスイッチの状態がオフから
オンに変化した後、該ゲート回路の出力信号により一定
時定数時間だけ放電する積分回路及びダイヤル発振制御
用ICに電流を供給する電流供給回路及び前記積分回路
の出力によりフツクスイッチの状態がオフからオンに変
化した後、一定時間後に該電流供給回路を停止させるト
ランジスタスイッチを付加することにより、電話終了後
、一定時間後にラストナンバリダイヤルメモリの内容を
消去して、電話終了後に自分のかけた電話番号の内容が
いつまでも記憶され他人に知られてしまうという不都合
を解消できるという効果がある。
As explained above, the present invention provides a gate circuit that is connected to a contact point of a hook switch in a conventional circuit and extracts on/on hook switch information, and a gate circuit that is connected to a contact point of a hook switch in a conventional circuit and that is operated by an output signal of the gate circuit after the state of the hook switch changes from off to on. An integrator circuit that discharges for a fixed time constant time, a current supply circuit that supplies current to the dial oscillation control IC, and a current supply circuit that turns off the current supply circuit after a certain period of time after the state of the hook switch changes from off to on due to the output of the integrator circuit. By adding a transistor switch to stop the call, the contents of the last number dial memory will be erased after a certain period of time after the call ends, and the contents of the phone number you dialed will be stored forever after the call ends and will be known to others. It has the effect of resolving inconveniences.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例を示すブロック図、第2図は
第1図に示す実施例の中の主要回路素子の動作の一例を
示すタイムチャート図、第3図は従来の電話機回路の一
例を示すブロック図、第4図は第3図の動作を示すタイ
ムチャートである。
FIG. 1 is a block diagram showing an embodiment of the present invention, FIG. 2 is a time chart showing an example of the operation of main circuit elements in the embodiment shown in FIG. 1, and FIG. 3 is a conventional telephone circuit. FIG. 4 is a block diagram showing an example of the above, and FIG. 4 is a time chart showing the operation of FIG.

Claims (1)

【特許請求の範囲】[Claims] 回線から入力される回線電流の極性を一方向に統一する
整流回路と、この整流回路の出力電流を入力して分配す
る電流供給回路と、この電流供給回路から個別に電流の
供給を受けて前記整流回路の入力側のループを閉じる通
話回路と、オープンドレイン出力のダイヤル出力回路付
ダイヤル発振制御機能及びラストナンバリダイヤルメモ
リを内蔵するダイヤル発振制御ICと、フックスイッチ
及びダイヤル送出回路よりなるラストナンバリダイヤル
機能付電話機において、該フックスイッチの接点に接続
され、ON−OFFフック情報を取り出すゲート回路及
び前記フックスイッチの状態がOFFからONに変化し
た後、該ゲート回路出力の信号により一定時定数の時間
だけ放電する積分回路及び前記ダイヤル発振制御回路に
電流を供給する第2の電流供給回路及び前記積分回路の
出力により前記フックスイッチの状態がOFFからON
に変化した後、一定時間後に該第2の電流供給回路を制
御して前記ダイヤル発振制御回路への電流供給を停止さ
せるトランジスタスイッチとを含んで構成される事を特
徴とするラストナンバリダイヤルメモリ消去機能付電話
機。
A rectifier circuit that unifies the polarity of the line current input from the line to one direction, a current supply circuit that inputs and distributes the output current of this rectifier circuit, and a current supply circuit that receives current from the current supply circuit individually and The last number dial consists of a call circuit that closes the loop on the input side of the rectifier circuit, a dial oscillation control IC with a dial oscillation control function with an open drain output dial output circuit, and a built-in last number dial memory, a hook switch, and a dial sending circuit. In a functional telephone, a gate circuit is connected to a contact point of the hook switch and extracts ON-OFF hook information, and after the state of the hook switch changes from OFF to ON, a signal from the output of the gate circuit is used for a certain time constant. The state of the hook switch is changed from OFF to ON by the output of the integration circuit and the second current supply circuit that supplies current to the dial oscillation control circuit.
and a transistor switch that controls the second current supply circuit to stop the current supply to the dial oscillation control circuit after a certain period of time after the change to the dial oscillation control circuit. Functional telephone.
JP7232588A 1988-03-25 1988-03-25 Telephone set with last number redial memory erasing function Pending JPH01245639A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7232588A JPH01245639A (en) 1988-03-25 1988-03-25 Telephone set with last number redial memory erasing function

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7232588A JPH01245639A (en) 1988-03-25 1988-03-25 Telephone set with last number redial memory erasing function

Publications (1)

Publication Number Publication Date
JPH01245639A true JPH01245639A (en) 1989-09-29

Family

ID=13486017

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7232588A Pending JPH01245639A (en) 1988-03-25 1988-03-25 Telephone set with last number redial memory erasing function

Country Status (1)

Country Link
JP (1) JPH01245639A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6223038B1 (en) 1998-02-18 2001-04-24 Fujitsu Limited Location registration method for mobile radio communication system
KR100566232B1 (en) * 1998-10-22 2006-05-25 삼성전자주식회사 Redial method with security
US7855795B2 (en) 2006-02-21 2010-12-21 Sharp Kabushiki Kaisha Transmission apparatus and transmission method

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6223038B1 (en) 1998-02-18 2001-04-24 Fujitsu Limited Location registration method for mobile radio communication system
KR100566232B1 (en) * 1998-10-22 2006-05-25 삼성전자주식회사 Redial method with security
US7855795B2 (en) 2006-02-21 2010-12-21 Sharp Kabushiki Kaisha Transmission apparatus and transmission method

Similar Documents

Publication Publication Date Title
JPS6113523A (en) Latching relay drive circuit in telephone set
JPS61224548A (en) Telephone set
JPH01245639A (en) Telephone set with last number redial memory erasing function
US6252957B1 (en) Low power line selection circuit for a telephone
KR930010278B1 (en) Dial digit storable & back-up method
JPS6376547A (en) Telephone set
KR810000765Y1 (en) Push button-type dial
US4607143A (en) Apparatus for effecting a redialling interruption of any optional duration
JPS6366109B2 (en)
JPH0141258Y2 (en)
JP2980777B2 (en) Terminal network controller
JPS639170Y2 (en)
JPH0450787B2 (en)
KR950002107Y1 (en) Parasitic pulse elimination circuits
JPH0221812Y2 (en)
JPS6318205Y2 (en)
KR920011067B1 (en) Telephone flashing circuit
JP2001197222A (en) Device for generating toll charging pulse
JPH0638526Y2 (en) Telephone power circuit
JPH0350469B2 (en)
RU2014743C1 (en) Ringing device
JPS6312603Y2 (en)
JPH071878Y2 (en) Dial sending power circuit
KR860002227Y1 (en) Home keyphone
JPS5918777Y2 (en) Call time display device