KR20230096565A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20230096565A
KR20230096565A KR1020210186162A KR20210186162A KR20230096565A KR 20230096565 A KR20230096565 A KR 20230096565A KR 1020210186162 A KR1020210186162 A KR 1020210186162A KR 20210186162 A KR20210186162 A KR 20210186162A KR 20230096565 A KR20230096565 A KR 20230096565A
Authority
KR
South Korea
Prior art keywords
frame
node
light emitting
refresh
driver
Prior art date
Application number
KR1020210186162A
Other languages
English (en)
Inventor
김재형
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020210186162A priority Critical patent/KR20230096565A/ko
Priority to US17/994,674 priority patent/US11972735B2/en
Priority to CN202211616700.4A priority patent/CN116343681A/zh
Publication of KR20230096565A publication Critical patent/KR20230096565A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 명세서의 실시예에 따른 표시 장치는 복수의 화소들이 배치되는 표시 영역과 표시 영역을 둘러싸는 비표시 영역을 포함하는 표시 패널, 한 프레임의 샘플링 기간 동안 화소들로 데이터 전압을 인가하는 데이터 구동부, 복수의 게이트 라인들을 통해 화소들로 스캔 신호들을 인가하는 게이트 구동부, 발광 라인을 통해 화소들로 발광 신호를 인가하는 발광 신호 생성부, 전원 공급 라인을 통해 화소들로 바이어스 전압을 인가하는 바이어스 구동부 및 하나의 프레임을 데이터 전압을 기입하는 리프레쉬 프레임으로 동작하거나, 리프레쉬 프레임과 리프레쉬 프레임에서 기입된 데이터 전압을 유지하는 리셋 프레임으로 구분하여 동작하고, 리프레쉬 프레임과 리셋 프레임은 적어도 서로 다른 두개의 구동 타이밍으로 구동하는 컨트롤러를 포함할 수 있다.

Description

표시 장치{DISPLAY APPARATUS}
본 명세서는 표시 장치에 관한 것으로서, 보다 상세하게는 화소 회로에 서로 다른 구동 타이밍을 적용하여 화면 이상 불량을 개선한 표시 장치에 관한 것이다.
다양한 정보를 화면으로 구현해 주는 영상 표시 장치는 정보 통신시대의 핵심 기술로 더 얇고 더 가볍고 휴대가 가능하면서도 고성능의 방향으로 발전하고 있다. 이에 경량 박형으로 제조 가능한 표시 장치가 각광받고 있다. 이 표시 장치는 자발광 소자로서, 저전압 구동에 따라 소비 전력 측면에서 유리할 뿐만 아니라, 고속의 응답 속도, 높은 발광 효율, 시야각 및 명암 대비비(contrast ratio)도 우수하여, 차세대 디스플레이로서 연구되고 있다. 이 표시 장치는 매트릭스 형태로 배열된 복수의 부화소들을 통해 영상을 구현한다. 복수의 부화소들 각각은 발광 소자와, 그 발광 소자를 독립적으로 구동하는 복수의 트랜지스터 등의 화소 회로를 포함한다.
이 같은 평판 표시장치의 구체적인 예로는 액정 표시 장치(Liquid Crystal Display appratus: LCD), 퀀텀 닷 표시장치(Quantum Dot Display Appratus: QD), 전계방출 표시 장치(Field Emission Display apparatus: FED), 유기 발광 표시 장치(Organic Light Emitting Diode: OLED) 등을 들 수 있다. 이중, 별도의 광원을 요구하지 않으며 장치의 컴팩트화 및 선명한 컬러 표시를 위한 수단으로 각광받고 있는 유기 발광 표시 장치는 스스로 발광 하는 유기 발광 다이오드(OLED: Organic Light Emitting Diode)를 이용함으로써 응답 속도가 빠르고, 명암비(Contrast Ration), 발광효율, 휘도 및 시야각 등이 크다는 장점이 있다.
이와 같은 표시 장치 중 유기 발광 다이오드를 포함하는 유기 발광 표시 장치의 경우, 화소 내의 발광소자로부터 생성된 빛을 기반으로 영상을 표시하므로 다양한 장점을 지니고 있으나, 구동 시 화소 내부 신호 라인 신호 라인 간에 단락이 생길 경우에는 화면 이상 불량이 발생할 수 있다.
이에, 화상 이상 현상을 해결하기 위한 다양한 구동 기법이 개발되고 있으며, 영상의 질을 향상시키기 위해서는 화소의 구동 조건을 제어함으로써 동작 성능을 향상시킬 수 있다.
본 명세서는 상기 언급된 문제를 해결 하기 위해, 화소 회로에 서로 다른 구동 타이밍을 적용함으로써, 신호 라인 간의 전위차로 인해 발생하는 단락 등의 불량을 개선한 표시 장치에 관한 것이다.
본 명세서의 실시예에 따른 표시 장치는 복수의 화소들이 배치되는 표시 영역과 표시 영역을 둘러싸는 비표시 영역을 포함하는 표시 패널, 한 프레임의 샘플링 기간 동안 화소들로 데이터 전압을 인가하는 데이터 구동부, 복수의 게이트 라인들을 통해 화소들로 스캔 신호들을 인가하는 게이트 구동부, 발광 라인을 통해 화소들로 발광 신호를 인가하는 발광 신호 생성부, 전원 공급 라인을 통해 화소들로 바이어스 전압을 인가하는 바이어스 구동부, 및 하나의 프레임이 리프레쉬 프레임을 포함하도록 제어하거나, 하나의 프레임이 리프레쉬 프레임과 리셋 프레임을 포함하도록 제어하고, 리프레쉬 프레임과 리셋 프레임 동안 적어도 서로 다른 두개의 구동 타이밍에 따라 구동되도록 제어하는 컨트롤러를 포함할 수 있다. 여기서, 리프레쉬 프레임은 데이터 전압을 기입하는 기간일 수 있고, 리셋 프레임은 리프레쉬 프레임에서 기입된 데이터 전압을 유지하는 기간일 수 있다.
위에서 언급된 본 명세서의 기술적 과제 외에도, 본 명세서의 다른 특징 및 이점들이 이하에서 기술되거나, 그러한 기술 및 설명으로부터 본 명세서가 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
본 명세서의 실시예에 의하면, 이에 따라, 두 신호 라인의 단락을 방지함으로써 화면 이상 불량을 개선할 수 있다.
본 명세서에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 명세서의 실시예에 따른 표시 장치의 블록도이다.
도 2는 본 명세서의 실시예에 따른 표시 장치에서 화소 회로의 예시적인 회로도이다.
도 3a 및 도 3b는 도 2에 도시된 표시 장치에서 화소 회로의 구동을 설명하는 도면이다.
도 4a 및 도 4b는 본 명세서의 실시예에 따른 표시 장치에서 표시 패널의 개략적인 평면도이다.
도 5a 및 도 5b는 본 명세서의 실시예에 따른 표시 장치에서 화소 회로의 구동을 설명하는 도면이다.
도 6은 본 명세서의 실시예에 따른 표시 장치에서 하나의 프레임이 리프레쉬 레이트에 따라 리프레쉬 프레임과 리셋 프레임으로 구성된 것을 나타낸 도면이다.
본 명세서의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 일 예들을 참조하면 명확해질 것이다. 그러나 본 명세서는 이하에서 개시되는 일 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 명세서의 일 예들은 본 명세서의 개시가 완전하도록 하며, 본 명세서의 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 명세서의 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 명세서의 일 예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 명세서에 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 명세서의 예를 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 명세서의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다.
본 명세서에서 언급된 “포함한다,” “갖는다,” “이루어진다” 등이 사용되는 경우 “만”이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, “상에,” “상부에,” “하부에,” “옆에” 등으로 두 부분의 위치 관계가 설명되는 경우, “바로” 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
시간 관계에 대한 설명일 경우, 예를 들어, “후에,” “에 이어서,” “다음에,” “전에” 등으로 시간적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
제 1, 제 2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제 1 구성요소는 본 명세서의 기술적 사상 내에서 제 2 구성요소일 수도 있다.
“적어도 하나”의 용어는 하나 이상의 관련 항목으로부터 제시 가능한 모든 조합을 포함하는 것으로 이해되어야 한다. 예를 들어, “제 1 항목, 제 2 항목 및 제 3 항목 중에서 적어도 하나”의 의미는 제 1 항목, 제 2 항목 또는 제 3 항목 각각 뿐만 아니라 제 1 항목, 제 2 항목 및 제 3 항목 중에서 2개 이상으로부터 제시될 수 있는 모든 항목의 조합을 의미할 수 있다.
본 명세서의 여러 예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하에서는 본 명세서의 실시예에 따른 디스플레이 장치의 예를 첨부된 도면을 참조하여 상세히 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 그리고, 첨부된 도면에 도시된 구성요소들의 스케일은 설명의 편의를 위해 실제와 다른 스케일을 가지므로, 도면에 도시된 스케일에 한정되지 않는다.
이하, 첨부된 도면을 참조하여 본 명세서의 다양한 실시예들을 상세히 설명한다.
도 1은 본 명세서의 실시예에 따른 표시 장치를 개략적으로 나타내는 블록도이다.
도 1을 참조하면, 표시 장치(10)는 복수의 화소를 포함하는 표시 패널(100), 컨트롤러(200), 복수의 화소 각각에 게이트 신호를 공급하는 게이트 구동부(300), 복수의 화소 각각에 데이터 신호를 공급하는 데이터 구동부(400), 복수의 화소 각각에 발광 신호를 공급하는 발광 신호 생성부(500) 및 바이어스 구동부(600)를 포함한다.
컨트롤러(200)는 외부로부터 입력되는 영상 데이터(RGB)를 표시 패널(100)의 크기 및 해상도에 적합하게 처리하여 데이터 구동부(400)에 공급한다. 컨트롤러(200)는 외부로부터 입력되는 동기 신호(SYNC)들, 예를 들어, 도트 클럭신호(CLK), 데이터 인에이블 신호(DE), 수평 동기신호(Hsync), 수직 동기신호(Vsync)를 이용해 다수의 게이트, 데이터, 발광 제어신호(GCS, DCS, ECS)를 생성한다. 생성된 다수의 게이트, 데이터, 발광 제어신호(GCS, DCS, ECS)를 게이트 구동부(300), 데이터 구동부(400), 발광 신호 생성부(500)에 각각 공급함으로써, 게이트 구동부(300), 데이터 구동부(400) 및 발광 신호 생성부(500)를 제어한다.
컨트롤러(200)는 실장되는 디바이스에 따라 다양한 프로세서, 예를 들어, 마이크로 프로세서, 모바일 프로세서, 어플리케이션 프로세서 등과 결합되어 구성될 수도 있다.
컨트롤러(200)는 화소가 다양한 리프레쉬 레이트로 구동될 수 있도록 신호를 생성한다. 즉, 컨트롤러(200)는 가변 리프레쉬 레이트(VRR : Variable Refresh Rate) 모드로 또는 제1 리프레쉬 레이트와 제2 리프레쉬 레이트 사이에서 전환 가능하게 화소가 구동되도록 구동과 연관된 신호들을 생성한다. 예를 들어, 컨트롤러(200)는 단순히 클럭 신호의 속도를 변경하거나, 수평 블랭크(Horizontal Blank) 또는 수직 블랭크(Vertical Blank)가 생기도록 동기신호를 생성하거나, 또는 게이트 구동부(300)를 마스크 방식으로 구동시킴으로써 다양한 리프레쉬 레이트로 화소를 구동시킬 수 있다.
복수의 화소(P) 각각은 1프레임 내에서 리프레쉬 레이트에 따라 리프레쉬(Refresh) 프레임 및 리셋(Reset) 프레임의 조합을 통해 구동될 수 있다.
예를 들어, 리프레쉬 레이트를 120Hz로 구동하는 경우 리프레쉬 프레임만으로 구동될 수 있고, 리프레쉬 레이트를 10Hz로 구동하는 경우 리프레쉬 프레임과 리셋 프레임이 교번하여 구동될 수 있다. 즉, 1프레임 내에서 하나의 리프레쉬 프레임과 복수의 리셋 프레임이 하나의 1Set으로 구성되어 반복하도록 구동될 수 있다.
또한, 컨트롤러(200)는 화소를 제1 리프레쉬 레이트로 구동시키기 위한 다양한 신호들을 생성하고, 특히 제1 리프레쉬 레이트로 구동될 때에는 발광 신호 생성부(500)가 제1 듀티비를 가지는 발광 신호(EM(N))를 생성하도록 발광 제어 신호(ECS)를 생성한다. 이후, 컨트롤러(200)는 화소를 제2 리프레쉬 레이트로 구동시키도록 동작하고, 이를 위해 제2 리프레쉬 레이트로 구동시키기 위한 다양한 신호들을 생성하고, 특히 제2 리프레쉬 레이트로 구동될 때에는 발광 신호 생성부(500)가 제1 듀티비와는 상이한 제2 듀티비를 가지는 발광 신호(EM(N))를 생성하도록 발광 제어 신호(ECS)를 생성한다.
게이트 구동부(300)는 컨트롤러(200)로부터 공급된 게이트 제어 신호(GCS)에 따라 게이트 라인(GL)에 스캔 신호(SC(n))를 공급한다. 도 1에서는 게이트 구동부(300)가 표시 패널(100)의 일 측에 이격되어 배치된 것으로 도시되었으나, 게이트 구동부(300)의 수와 배치 위치는 이에 제한되지 않는다. 즉, 게이트 구동부(300)는 GIP(Gate In Panel) 방식으로 표시 패널(100)의 일측 또는 양측에 배치될 수도 있다.
데이터 구동부(400)는 컨트롤러(200)로부터 공급된 데이터 제어 신호(DCS)에 따라 영상 데이터(RGB)를 데이터 전압(Vdata)으로 변환하고, 변환된 데이터 전압(Vdata)을 데이터 라인(DL)을 통해 화소에 공급한다.
표시 패널(100)에서 복수의 게이트 라인(GL)과 복수의 발광 라인(EL) 및 복수의 데이터 라인(DL)이 서로 교차되고, 복수의 화소 각각은 게이트 라인(GL), 발광 라인(EL) 및 데이터 라인(DL)에 연결된다. 구체적으로, 하나의 화소는 게이트 라인(GL)을 통해 게이트 구동부(300)로부터 게이트 신호를 공급받고, 데이터 라인(DL)을 통해 데이터 구동부(400)로부터 데이터 신호를 공급받으며, 발광 라인(EL)을 통해 발광 신호(EM(N))를 공급받으며, 전원 공급 라인을 통해 다양한 전원을 공급받는다. 여기서, 게이트 라인(GL)은 스캔 신호(SC(n))를 공급하고, 발광 라인(EL)은 발광 신호(EM(N))를 공급하고, 데이터 라인(DL)은 데이터 전압 (Vdata)을 공급한다. 그러나, 다양한 실시예에 따라 게이트 라인(GL)은 복수의 스캔 신호 라인을 포함할 수 있으며, 데이터 라인(DL) 또는 게이트 라인(GL)은 복수의 전원 공급 라인(VL)을 추가로 포함할 수 있다. 또한, 발광 라인(EL)도 복수의 발광 신호 라인을 포함할 수도 있다. 또한, 하나의 화소는 고전위 전압(ELVDD)과 저전위 전압(ELVSS)을 수신한다. 또한, 복수의 전원 공급 라인(VL)을 통하여 제1 바이어스 전압(V1)과 제2 바이서스 전압(V2)을 공급받을 수 있다. 제1 바이어스 전압(V1)은 바이어스 구동부(600)에서 공급될 수 있다.
또한, 화소 각각은 발광 소자(ELD) 및 발광 소자(ELD)의 구동을 제어하는 화소 회로를 포함한다. 여기서, 발광 소자(ELD)는 애노드, 캐소드, 및 애노드와 캐소드 사이의 유기 발광층으로 이루어진다. 화소 회로는 복수의 스위칭 소자, 구동 스위칭 소자 및 커패시터를 포함한다. 여기서, 스위칭 소자는 TFT로 구성될 수 있으며, 화소 회로에서 구동 TFT는 커패시터에 충전된 데이터 전압 및 기준 전압의 차이에 따라 발광 소자(ELD)에 공급되는 전류량을 제어하여 발광 소자(ELD)의 발광량을 조절한다. 또한, 복수의 스위칭 TFT는 게이트 라인(GL)을 통해 공급되는 스캔 신호(SC(n)) 및 발광 라인(EL)을 통해 공급되는 발광 신호(EM(N))를 수신하여 데이터 전압(Vdata)을 커패시터에 충전한다.
도 2는 본 명세서의 실시예에 따른 표시 장치에서 화소 회로의 예시적인 회로도이다.
도 2는 설명을 위해 화소 회로를 예시적으로 나타낼 뿐이고, 발광 신호(EM(N))가 인가되어 발광 소자(ELD)의 발광을 제어할 수 있는 구조라면 제한되지 않는다. 예를 들어, 화소 회로는 추가적인 스캔 신호 및 이에 연결된 스위칭 TFT, 추가적인 초기화 전압이 인가되는 스위칭 TFT를 포함할 수 있으며, 스위칭 소자의 연결 관계나 커패시터의 연결위치도 다양하게 배치될 수 있다. 즉, 발광 신호(EM(N))의 듀티비 변경에 따라 발광 소자(ELD)의 발광이 제어되어, 리프레쉬 레이트에 따라 발광이 제어될 수 있는 설계이면 다양한 구조의 화소 회로가 사용될 수 있다. 예를 들어, 3T1C, 4T1C, 6T1C, 7T1C, 7T2C 등의 다양한 화소 회로가 사용될 수 있다. 이하에서는 설명의 편의를 위해 도 2의 7T1C의 화소 회로를 갖는 표시 장치를 설명한다.
도 2a를 참조하면, 복수의 화소(P) 각각은 구동 트랜지스터(DT)를 갖는 화소 회로, 및 화소 회로에 연결된 발광 소자(ELD)를 포함할 수 있다.
화소 회로는 발광 소자(ELD)에 흐르는 구동 전류(Id)를 제어하여 발광 소자(ELD)를 구동할 수 있다. 화소 회로는 구동 트랜지스터(DT), 제1 내지 제6 트랜지스터들(T1 내지 T6) 및 저장 커패시터(Cst)를 포함할 수 있다. 트랜지스터들(DT, T1 내지 T6) 각각은 제1 전극, 제2 전극 및 게이트 전극을 포함할 수 있다. 제1 전극 및 제2 전극 중 하나는 소스 전극이고, 제1 전극 및 제2 전극 중 다른 하나는 드레인 전극일 수 있다.
트랜지스터들(DT, T1 내지 T6) 각각은 PMOS 트랜지스터 또는 NMOS 트랜지스터일 수 있다. 도 2a 및 2b의 실시예에서는 제1 트랜지스터(T1)는 NMOS 트랜지스터이고, 그외 나머지 트랜지스터들(DT, T2 내지 T6)은 PMOS 트랜지스터인 것으로 구성되어 있다. 그리고 도 2c의 실시예에서는 제1 트랜지스터(T1) 또한 PMOS 트랜지스터로 구성되어 있다.
이하에서는, 제1 트랜지스터(T1)는 NMOS 트랜지스터이고, 그외 나머지 트랜지스터들(DT, T2 내지 T6)은 PMOS 트랜지스터인 것으로 예시하여 설명한다. 따라서 제1 트랜지스터(T1)는 로직 하이 전압이 인가되어 턴온 동작하고, 그외 나머지 트랜지스터들(DT, T2 내지 T6)은 로직 로우 전압이 인가되어 턴온 동작한다.
일 예에 따르면, 화소 회로를 구성하는 제1 트랜지스터(T1)는 보상 트랜지스터, 제2 트랜지스터(T2)는 데이터 공급 트랜지스터, 제3 및 제4 트랜지스터(T3, T4)는 발광 제어 트랜지스터, 제5, 6 트랜지스터(T5, T6)는 바이어스 트랜지스터로 기능할 수 있다.
발광 소자(ELD)는 화소 전극(혹은 애노드 전극) 및 캐소드 전극을 포함할 수 있다. 발광 소자(ELD)의 화소 전극은 제5 노드(N5)에 연결되고, 캐소드 전극은 제2 전원전압(ELVSS)에 연결될 수 있다.
구동 트랜지스터(DT)는 제2 노드(N2)에 연결되는 제1 전극, 제3 노드(N3)에 연결되는 제2 전극 및 제1 노드(N1)에 연결되는 게이트 전극을 포함할 수 있다. 구동 트랜지스터(DT)는 제1 노드(N1)의 전압(또는, 후술하는 커패시터(Cst)에 저장된 데이터 전압)에 기초하여 구동 전류(Id)를 발광 소자(ELD)에 제공할 수 있다.
제1 트랜지스터(T1)는 제1 노드(N1)에 연결되는 제1 전극, 제3 노드(N3)에 연결되는 제2 전극, 및 제1 스캔 신호(SC1)를 수신하는 게이트 전극을 포함할 수 있다. 제1 트랜지스터(T1)는 제1 스캔 신호(SC1)에 응답하여 턴온되고, 데이터 신호(Vdata)를 제1 노드(N1)로 전달할 수 있다. 제1 트랜지스터(T1)는 제1 노드(N1) 및 제3 노드(N3) 사이에 다이오드 연결됨으로써 구동 트랜지스터(DT)의 문턱 전압(Vth)을 샘플링 할 수 있다. 이러한 제1 트랜지스터(T1)는 보상 트랜지스터일 수 있다.
커패시터(Cst)는 제1 노드(N1)와 제4 노드(N4) 사이에 연결되거나 형성될 수 있다. 커패시터(Cst)는 제공되는 데이터 신호(Vdata)를 저장하거나 유지시킬 수 있다.
제2 트랜지스터(T2)는 데이터선(DL)에 연결되는(또는, 데이터 신호(Vdata)를 수신하는) 제1 전극, 제2 노드(N2)에 연결되는 제2 전극, 및 제3 스캔 신호(SC3)를 수신하는 게이트 전극을 포함할 수 있다. 제2 트랜지스터(T2)는 제3 스캔 신호(SC3)에 응답하여 턴온되고, 데이터 신호(Vdata)를 제2 노드(N2)에 전달할 수 있다. 이러한 제2 트랜지스터(T2)는 데이터 공급 트랜지스터일 수 있다.
제3 트랜지스터(T3) 및 제4 트랜지스터(T4)(또는, 제1 및 제2 발광 제어 트랜지스터들)는 제1 전원전압(ELVDD) 및 발광 소자(ELD) 사이에 연결되고, 구동 트랜지스터(DT)에 의해 생성되는 구동 전류(Id)가 이동하는 전류 이동 경로를 형성할 수 있다.
제3 트랜지스터(T3)는 제4 노드(N4)에 연결되어 제1 전원전압(ELVDD)를 수신하는 제1 전극, 제2 노드(N2)에 연결되는 제2 전극, 및 발광 신호(EM(N))를 수신하는 게이트 전극을 포함할 수 있다.
유사하게, 제4 트랜지스터(T4)는 제3 노드(N3)에 연결되는 제1 전극, 제4 노드(N5)(또는, 발광 소자(ELD)의 화소 전극)에 연결되는 제2 전극, 및 발광 신호(EM(N))를 수신하는 게이트 전극을 포함할 수 있다.
제3 및 제4 트랜지스터들(T3, T4)은 발광 신호(EM(N))에 응답하여 턴온되고, 이 경우, 구동 전류(Id)가 발광 소자(ELD)에 제공되며, 발광 소자(ELD)는 구동 전류(Id)에 대응하는 휘도를 가지고 발광할 수 있다.
제5 트랜지스터(T5)는 제3 노드(N3)에 연결되는 제1 전극, 제1 바이어스 전압(V1)을 수신하는 제2 전극, 및 제2 스캔 신호(SC2)를 수신하는 게이트 전극을 포함할 수 있다.
제6 트랜지스터(T6)는 제5 노드(N5)에 연결되는 제1 전극, 제2 바이어스 전압(V2)을 수신하는 제2 전극, 및 제2 스캔 신호(SC2)를 수신하는 게이트 전극을 포함할 수 있다. 도 2a에서 제5, 6 트랜지스터(T5, T6)의 게이트 전극은 제2 스캔 신호(SC2)를 공통으로 수신하는 것으로 구성되어 있다. 그러나 반드시 이에 한정되는 것은 아니고, 도 2b, 2c와 같이 제5, 제6 트랜지스터(T5, T6)의 게이트 전극은 별개의 스캔 신호를 수신하여 각각 독립적으로 제어되도록 구성될 수 있다.
제6 트랜지스터(T6)는 제5 노드(N5)에 연결되는 제1 전극, 제2 바이어스 전압(V2)에 연결되는 제2 전극, 및 제2 스캔 신호(SC2)를 수신하는 게이트 전극을 포함할 수 있다. 제6 트랜지스터(T6)는, 발광 소자(ELD)가 발광하기 전에(또는, 발광 소자(ELD)가 발광한 이후에), 제2 스캔 신호(SC2)에 응답하여 턴온되고, 제2 바이어스 전압(V2)을 이용하여 발광 소자(ELD)의 화소 전극(또는 애노드 전극)을 초기화시킬 수 있다. 발광 소자(ELD)는 화소 전극과 캐소드 전극 사이에 형성되는 기생 커패시터를 가질 수 있다. 그리고 발광 소자(ELD)가 발광하는 동안 기생 커패시터가 충전되어 발광 소자(ELD)의 화소 전극이 특정 전압을 가질 수 있다. 따라서, 제6 트랜지스터(T6)를 통해 제2 바이어스 전압(V2)을 발광 소자(ELD)의 화소 전극에 인가함으로써 발광 소자(ELD)에 축적된 전하량을 초기화시킬 수 있다.
도 3a 및 도 3b는 도 2에 도시된 표시 장치에서 화소 회로의 구동을 설명하는 도면이다.
도 3a 및 도 3b를 참조하면, 복수의 화소(P) 각각은 화소 회로 내에 충전되거나 잔존하는 전압을 초기화할 수 있다. 구체적으로, 이전 프레임에서 저장된 데이터 전압(Vdata) 및 구동 전압(VDD)의 영향을 제거할 수 있다. 따라서, 복수의 화소(P) 각각은 새로운 데이터 전압(Vdata)에 대응되는 영상을 표시할 수 있다.
화소 회로의 동작은 적어도 하나의 초기화 구간, 샘플링 구간, 발광 구간을 포함하여 동작할 수 있지만, 이는 하나의 실시예일뿐 반드시 이러한 순서에 구속되는 것은 아니다.
본 명세서의 실시예에 따른 표시 장치는 리프레쉬 프레임과 리셋 프레임으로 분리 구동될 수 있다. 리프레쉬 프레임에서는 각각의 화소(P)에 데이터 전압(Vdata)을 프로그래밍하고, 발광 소자(ELD)가 발광한다. 그리고, 리셋 프레임은 수직 블랭크 프레임일 수 있으며, 리셋 프레임 동안에 발광 소자(ELD)의 애노드를 리셋한다. 본 명세서에서 “프레임”, “리프레쉬 프레임”, “리셋 프레임”은 시간적인 기간(Period)의 개념일 수 있으며, 경우에 따라, 이미지 또는 구동 모드 등의 의미를 가질 수도 있다.
본 명세서의 실시예에 따른 표시 장치에서 리프레쉬 프레임은 온 바이어스 스트레스 기간(Tobs, 이하 “스트레스 기간”으로 명명함), 이니셜 기간(Ti), 샘플링 기간(Ts), 에미션 기간(Te) 및 애노드 리셋 기간(Tar, 이하 “리셋 기간”으로 명명함)으로 구분될 수 있다. 스트레스 기간(Tobs)는 구동 트랜지스터(DT)의 소스 전극인 제1 노드(N1)에 바이어스 스트레스를 주는 기간이다. 이니셜 기간(Ti)은 구동 트랜지스터(DT)의 드레인 전극인 제3 노드(N3)의 전압을 초기화하는 기간이다. 샘플링 기간(Ts)은 구동 트랜지스터(DT)의 문턱전압(Vth)을 샘플링하고, 데이터 전압(Vdata)을 프로그래밍하는 기간이다. 에미션 기간(Te)은 프로그래밍된 구동 트랜지스터(DT)의 소스-게이트 간 전압에 의한 구동 전류에 따라 발광 소자(ELD)를 발광시키는 기간이다.
구체적으로, 도 3a를 참조하면, 첫번째 스트레스 기간(Tobs) 동안, 제3 스캔 신호(SC3(n))는 턴온 레벨인 로우 레벨이다. 이에, 제5 트랜지스터(T5)는 턴온되어, 전원 공급 라인들(VL)으로부터 제3 노드(N3)에 제1 바이어스 전압(V1)을 인가한다. 제1 바이어스 전압(V1)은 스트레스 전압(Vobs) 또는 초기화 전압(Vini)일 수 있다. 스트레스 전압(Vobs)은 발광 소자(ELD)의 동작전압보다 충분히 높은 전압 범위 내에서 선택할 수 있으며, 제1 구동전원(VDDEL)과 같거나 낮은 전압으로 설정될 수 있다. 즉, 스트레스 기간(Tobs) 동안 구동 트랜지스터(DT)의 드레인 전극인 제3 노드(N3)에 바이어스 스트레스를 인가하여, 구동 트랜지스터(DT)의 게이트-소스 간 전압(Vgs)을 하강시킬 수 있다. 이에, 스트레스 기간(Tobs) 동안, 구동 트랜지스터(DT)의 소스 드레인 전류(Ids)를 흐르게 함으로써, 구동 트랜지스터(DT)의 히스테리시스를 완화할 수 있다.
그리고, 제6 트랜지스터(T6)는 턴온되어, 제5 노드(N5)에 리셋 전압(VAR)을 인가한다. 즉, 발광 소자(ELD)의 애노드 전극은 제2 바이어스 전압(V2)으로 리셋된다. 제2 바이어스 전압(V2)은 리셋 전압(VAR)일 수 있다.
그리고, 도 3a를 참조하면, 이니셜 기간(Ti) 동안, 제1 스캔 신호(SC1(n))는 턴온 레벨인 하이 레벨이고, 제3 스캔 신호(SC3(n))는 턴온 레벨인 로우 레벨이다. 이에, 제1 트랜지스터(T1) 및 제5 트랜지스터(T5)는 턴온되어, 전원 공급 라인들(VL)제2 노드(N2)에 초기화 전압(Vini)을 인가한다. 그 결과, 구동 트랜지스터(DT)의 게이트 전극은 초기화 전압(Vini)으로 초기화된다. 초기화 전압(Vini)은 발광 소자(ELD)의 동작전압보다 충분히 낮은 전압 범위 내에서 선택할 수 있으며, 제2 구동전원(VSSEL)과 같거나 낮은 전압으로 설정될 수 있다. 그리고, 이니셜 기간(Ti)에서, 제6 트랜지스터(T6)는 다시 턴온되어, 제5 노드(N5)에는 리셋 전압(VAR)을 인가한다.
그리고, 도 3a를 참조하면, 샘플링 기간(Ts) 동안, 제1 스캔 신호(SC1(n))는 턴온 레벨인 하이 레벨이고, 제2 스캔 신호(SC2(n))는 턴온 레벨인 로우 레벨이다. 그리고, 샘플링 기간(Ts) 동안, 제2 트랜지스터(T2)는 턴온되어, 데이터 전압(Vdata)은 제1 노드(N1)에 인가된다. 그리고 제1 트랜지스터(T1)도 턴온 됨으로써, 구동 트랜지스터(DT)는 다이오드 커넥션(diode connection)되어, 구동 트랜지스터(DT) 게이트 전극과 드레인 전극이 쇼트됨으로써, 구동 트랜지스터(DT)가 다이오드처럼 동작된다.
샘플링 기간(Ts)에서, 구동 트랜지스터(DT)의 소스-드레인 사이에는 전류(Ids)가 흐른다. 구동 트랜지스터(DT)의 게이트 전극과 드레인 전극은 다이오드 커넥션 된 상태이기 때문에, 소스 전극에서 드레인 전극으로 흐르는 전류에 의해서 제2 노드(N2)의 전압은 구동 트랜지스터(DT)의 게이트-소스 간 전압(Vgs)이 Vth일때까지 상승한다.
그리고, 도 3a를 참조하면, 두번째 스트레스 구간(Tobs) 동안, 제3 스캔 신호(SC3(n))는 턴온 레벨인 로우 레벨이다. 이에, 제6 트랜지스터(T6)는 턴온되어, 제5 노드(N5)에 리셋 전압(VAR)을 인가한다. 즉, 발광 소자(ELD)의 애노드 전극은 리셋 전압(VAR)으로 리셋된다. 그리고, 제5 트랜지스터(T5)는 턴온되어, 제3 노드(N3)에 스트레스 전압(Vobs)을 인가한다. 즉, 스트레스 구간(Tobs) 동안 구동 트랜지스터(DT)의 드레인 전극인 제3 노드(N3)에 바이어스 스트레스를 인가하여, 구동 트랜지스터(DT)의 히스테리시스 효과를 완화할 수 있다.
그리고, 도 3a를 참조하면, 에미션 기간(Te) 동안, 발광 신호(EM(n))는 턴온 레벨인 로우 레벨이다 이에, 제3 트랜지스터(T3)는 턴온되어, 제1 노드(N1)에 제1 구동전원(VDDEL)을 인가한다. 그리고, 제2 노드(N2)는 스토리지 커패시터(Cst)를 통해서 제1 구동전원(VDDEL)에 커플링되어 있으므로, 제2 노드(N2)에도 제1 구동전원(VDDEL)이 반영된다. 그리고, 제4 트랜지스터(T4)도 턴온되어, 제3 노드(N3) 및 제4 노드(N4)의 전류 패스를 형성한다. 결국, 구동 트랜지스터(DT)의 소스 전극과 드레인 전극을 경유하는 구동 전류(Ioled)는 발광 소자(ELD)에 인가된다.
그리고, 도 3b를 참조하면, 리셋 프레임 동안, 제1 스캔 신호(SC1(n))는 턴오프 레벨인 로우 레벨으로 유지되고, 제2 스캔 신호(SC2(n))도 턴오프 레벨인 하이 레벨로 유지된다. 이에, 리셋 프레임 동안 각각의 화소(P)에 데이터 전압(Vdata)을 프로그래밍하지 않는다.
그러나, 제3 스캔 신호(SC3(n))는 주기적으로 스윙할 수 있다. 즉, 제3 스캔 신호(SC3(n))가 주기적으로 스윙하게 되면, 리셋 프레임은 복수의 스트레스 기간(Tobs)을 포함할 수 있다. 다만, 이에 한정되지 않고, 도 8b에서와 같이 하나의 스트레스 기간(Tobs)을 포함할 수도 있다.
다시 말해, 리셋 프레임 동안 발광 소자(ELD)의 애노드 전극은 리셋 전압(VAR)으로 리셋될 뿐만 아니라, 구동 트랜지스터(DT)의 드레인 전극인 제3 노드(N3)에 바이어스 스트레스를 인가할 수 있다.
결국, 본 명세서의 실시예에 따른 표시 장치에서 리프레쉬 프레임 및 리셋 프레임에 걸쳐 발광 소자(ELD)의 애노드 전극은 주기적으로 리셋될 수 있다. 이에, 누설 전류에 기인한 발광 소자(ELD)의 애노드 전극의 전압의 지속적인 상승은 방지되므로, 발광 소자(ELD)의 애노드 전극은 일정한 전압 레벨을 유지할 수 있다. 따라서, 표시 장치의 휘도 변화는 최소화되어 영상 품질이 상승될 수 있다.
도 4a 및 도 4b는 본 명세서의 실시예에 따른 표시 장치에서 표시 패널의 개략적인 평면도이다.
도 4a를 참조하면, 표시 패널(100)은 표시 영역(AA)과 비표시 영역(NA)을 포함할 수 있다.
표시 영역(AA)은 화소(P)들이 배치되어 영상을 표시하는 영역이다.
비표시 영역(NA)은 표시 영역(AA)의 주변에 배치될 수 있다. 예를 들어, 비표시 영역(NA)은 표시 영역(AA)의 테두리를 따라 배치될 수 있다. 비표시 영역(NA)은 표시 영역(AA)을 제외한 나머지 영역을 포괄적으로 의미할 수 있으며, 베젤 영역일 수 있다.
비표시 영역(NA)에는 화소(P)를 구동하기 위한 구동부들이 마련될 수 있다. 구동부들은 예를 들어 게이트 구동부(300), 발광 신호 생성부(500) 및 바이어스 구동부(600)를 포함할 수 있다.
화소(P)들은 도 2a 내지 도 2c에 도시된 화소 회로의 구조를 가질 수 있다. 그에 따라, 게이트 구동부(300), 발광 신호 생성부(500) 및 바이어스 구동부(600)는 화소(P)들로 제1 내지 제3 스캔 신호들(SC1(n)~SC3(n)) 및 발광 신호(EM(n))를 공급할 수 있다.
이를 위해, 게이트 구동부(300)는 복수의 제1 스캔 라인들(SL1)에 제1 스캔 신호(SC1(n))을 출력하는 제1 스캔 구동부(310), 복수의 제2 스캔 라인들(SL2)로 제2 스캔 신호(SC2(n))을 출력하는 제2 스캔 구동부(320) 및 복수의 제3 스캔 라인들(SL3)로 제3 스캔 신호(SC3(n))을 출력하는 제3 스캔 구동부(330)를 포함할 수 있다. 발광 신호 생성부(500)는 복수의 발광 라인들(EL)로 발광 신호들(EM(n))을 출력할 수 있다. 또한, 바이어스 구동부(600)는 복수의 전원 공급 라인들(VL)로 제1 바이어스 전압(V1)을 출력할 수 있다.
본 명세서의 실시예에 따른 표시 장치에서, 제1 내지 제3 스캔 구동부들(310, 320, 330) 중 적어도 하나는 기수 스캔 신호를 출력하는 제1 구동부 및 우수 스캔 신호를 출력하는 제2 구동부를 포함하도록 구성될 수 있다. 예를 들어, 제2 스캔 구동부(320)는 제2 스캔 라인들(SL2)의 제1 그룹으로 제2 기수 스캔 신호들(SC2_O)을 출력하는 제2-1 구동부(321) 및 제2 스캔 라인들(SL2)의 제2 그룹으로 제2 우수 스캔 신호들(SC2_E)을 출력하는 제2-2 구동부(322)를 포함할 수 있다. 이 때, 제2 기수 스캔 신호들(SC2_O)을 출력하는 제1 그룹의 스캔 라인들은 제2 기수 스캔 라인(SL2_O)이고, 제2 우수 스캔 신호들(SC2_E)을 출력하는 제2 그룹의 스캔 라인들은 제2 우수 스캔 라인(SL2_E)일 수 있다.
제1 내지 제3 스캔 구동부들(310, 320, 330), 발광 신호 생성부(500) 및 바이어스 구동부(600)는 게이트 인 패널(GIP) 방식에 따라 표시 패널(100)의 비표시 영역(NA)에 일체로 형성될 수 있다. 예를 들어, 제1 내지 제 게이트 구동부들(310, 320, 330), 발광 신호 생성부(500) 및 바이어스 구동부(600)는 표시 영역(AA)의 좌측(또는 상측) 및 우측(또는 하측)에 배치될 수 있다.
일 실시예에서, 제1 스캔 구동부(310)와 제3 스캔 구동부(330)는 표시 영역(AA)의 좌측 베젤 영역, 즉 좌측 비표시 영역(NA)에 배치되고, 발광 신호 생성부(500)와 및 바이어스 구동부(600)는 표시 영역(AA)의 우측 베젤 영역, 즉 우측 비표시 영역(NA)에 배치될 수 있다. 제1 스캔 구동부(310)와 제3 스캔 구동부(330)는 좌측 베젤 영역에서 행 방향으로 인접하게 배치될 수 있다. 발광 신호 생성부(500)와 및 바이어스 구동부(600)는 우측 베젤 영역에서 행 방향으로 인접하게 배치될 수 있다.
이러한 실시예에서, 제1 스캔 구동부(310)와 제3 스캔 구동부(330)는 좌측 또는 우측의 일측에서, 각각의 제1 및 제3 스캔 라인(SL1, SL3)에 동일한 파형의 신호를 두개의 행씩 동시에 인가할 수 있다. 또한, 발광 신호 생성부(500) 및 바이어스 구동부(600)도 좌측 또는 우측의 일측에서, 각각의 발광 라인(EL) 및 전원 공급 라인(VL)에 동일한 파형의 신호를 두개의 행씩 동시에 인가할 수 있다.
일 실시예에서, 제2 스캔 구동부(320)는 좌측 및 우측 베젤 영역에 복수 개가 구비된다. 각각의 제2 스캔 구동부(320)는 제2 기수 스캔 라인(SL2_O) 및 제2 우수 스캔 라인(SL2_E)으로 제2 스캔 신호(SC2(n))를 공급할 수 있다. 제2 스캔 구동부(320)의 제2-1 구동부(321)와 제2-2 구동부(322)는 베젤 영역에서 열 방향으로 인접하게 배치될 수 있다.
이러한 실시 예에서, 제2 스캔 구동부(320)들은 하나의 제2 스캔 라인(SL2)에 대해 동일한 파형의 제2 스캔 신호(SC2(n))를 양측에서 동시에 인가하도록 구성될 수 있다.
도 4b를 참조하면, 제2 기수 스캔 라인(SL2_O)과 전원 공급 라인(VL)은 서로 인접하여 배치될 수 있다.
일 실시예에서, 데이터 구동부(400)가 구동 칩으로 제작되는 경우, 데이터 구동부(400)는 COF(Chip On Film) 방식으로 연성 필름에 실장될 수 있다. COF 방식의 연성 필름은 표시 패널(100)에 부착되는데, 연성 필름과 표시 패널(100)이 접하는 영역을 FOP(Film on Panel)부라고 한다.
고온고습한 환경에서 구동 시에 화면 이상의 불량이 발생할 수 있다. 다시 말해, 고전위 전압 레벨을 갖는 제2 기수 스캔 라인(SL2_O)와 저전위의 낮은 전압 레벨을 갖는 전원 공급 라인(VL)은 서로 인접하여 배치되므로, 제2 기수 스캔 라인(SL2_O)과 전원 공급 라인(VL) 사이의 큰 전위 차로 인해 불량이 발생할 수 있다. 즉, FOP(Film on Panel)부의 저전위인 전원 공급 라인(VL)에서 고전위인 제2 기수 스캔 라인(SL2_O)으로 덴드라이트(Dendrite) 현상이 발생할 수 있다. 이 경우, 전원 공급 라인(VL)과 제2 기수 스캔 라인(SL2_O)은 단락이 될 수 있다. 저전위 전원 공급 라인(VL)와 고전위 제2 기수 스캔 라인(SL2_O)이 단락됨에 따라 과전류가 흐르게 되고, 이로 인한 손상을 방지하기 위해 전원 공급 회로(미도시) 내부 피드백 신호에 따라 전원 공급 회로를 셧 다운(Shut down)하게 된다. 따라서, 표시 패널(100)은 화면을 표시하지 않을 수 있다.
도 5a 및 도 5b는 본 명세서의 실시예에 따른 표시 장치에서 화소 회로의 구동을 설명하는 도면이다.
도 5a 및 도 5b를 참조하면, 저전위 (VL)와 고전위 제2 기수 스캔 라인(SL2_O)의 단락을 방지하도록, 제1 바이어스 전압(V1)에 따라 제1 리프레쉬 프레임(RF1)과, 제1 리프레쉬 프레임(RF1)과 서로 다른 구동 타이밍의 제2 리프레쉬 프레임(RF2)으로 구성될 수 있다. 또한, 리프레쉬 프레임과 마찬가지로 리셋 프레임도 서로 다른 구동 타이밍을 갖는 제1 리셋 프레임(AR1) 및 제2 리셋 프레임(AR2)으로 구성될 수 있다.
도 5a를 참조하면, 제1 리프레쉬 프레임(RF1)은 스트레스 기간(Tobs) 동안 제1 바이어스 전압(V1)이 스트레스 전압(Vobs)으로 인가되도록 하이 레벨로 구동할 수 있고, 이니셜 기간(Ti) 동안 제1 바이어스 전압(V1)이 초기화 전압(Vini)으로 인가되도록 로우 레벨로 구동할 수 있다. 또한, 스트레스 기간(Tobs) 동안 하이 레벨로 인가되는 제1 바이어스 전압(V1)은 스트레스 기간(Tobs)이 종료된 후에는 다시 로우 레벨로 전환될 수 있다.
제1 바이어스 전압(V1)이 첫번째 스트레스 전압(Vobs)으로 구동 시에 적어도 8수평기간 동안 하이 레벨을 유지하고, 두번째 스트레스 전압(Vobs)으로 구동 시에는 적어도 16수평기간 동안 하이 레벨을 유지할 수 있다. 또한, 제1 바이어스 전압(V1)이 초기화 전압(Vini)로 구동 시에는 적어도 20수평기간 동안 로우 레벨일 수 있다.
이와 달리, 제2 리프레쉬 프레임(RF2)은 스트레스 기간(Tobs) 동안 하이 레벨로 인가되는 제1 바이어스 전압(V1)은 다시 로우 레벨로 변환되지 않고 하이 레벨을 유지할 수 있다. 다시 말해, 제1 바이어스 전압(V1)은 첫번째 스트레스 전압(Vobs)과 두번?? 스트레스 전압(Vobs)으로 구동되는 스트레스 기간(Tobs) 사이에서 적어도 20수평기간 동안의 로우 레벨을 제외하고 나머지 기간은 모두 하이 레벨일 수 있다.
도 5b를 참조하면,, 제1 리셋 프레임(AR1)은 스트레스 기간(Tobs) 동안 제1 바이어스 전압(V1)이 스트레스 전압(Vobs)으로 인가되도록 하이 레벨로 구동하고, 스트레스 기간(Tobs)이 종료된 후에는 다시 로우 레벨로 전환될 수 있다. 제1 리셋 프레임(AR1)에서 제1 바이어스 전압(V1)이 세번째 스트레스 전압(Vobs)으로 구동 시에는 적어도 44수평기간 동안 하이 레벨을 유지할 수 있다.
제2 리셋 프레임(AR2)에서는 제1 바이어스 전압(V1)이 로우 레벨로 변환되지 않고, 제2 리셋 프레임(AR2) 동안 계속하여 하이 레벨을 유지할 수 있다.
도 6은 본 명세서의 실시예에 따른 표시 장치에서 하나의 프레임이 리프레쉬 레이트에 따라 리프레쉬 프레임과 리셋 프레임으로 구성된 것을 나타낸 도면이다.
도 6을 참조하면, 리프레쉬 레이트를 120Hz로 구동하는 경우 리프레쉬 프레임만으로 구동될 수 있고, 리프레쉬 레이트를 60Hz로 구동하는 경우 리프레쉬 프레임과 리셋 프레임이 교번하여 구동될 수 있다. 즉, 1프레임 내에서 하나의 리프레쉬 프레임과 복수의 리셋 프레임이 하나의 1Set으로 구성되어 반복하도록 구동될 수 있다.
120Hz의 리프레쉬 레이트에서, 제1 리프레쉬 프레임(RF1)의 구동 타이밍으로만 구동되는 경우에는, 인접한 고전위의 제2 기수 스캔 라인(SL2_O)과 저전위의 전원 공급 라인(VL) 사이에서 하나의 프레임(1Frame)마다 약 99%의 전위차에 의한 스트레스가 발생할 수 있다.
이에 반해, 제1 리프레쉬 프레임(RF1)과 제2 리프레쉬 프레임(RF2)을 교번하여 적용할 경우에는, 인접한 고전위의 제2 기수 스캔 라인(SL2_O)과 저전위의 전원 공급 라인(VL) 사이의 전위차에 의한 스트레스를 절반으로 저감할 수 있다. 60Hz의 리프레쉬 레이트에서는 하나의 제1 리프레쉬 프레임(RF1)과 하나의 제1 리셋 프레임(AR1)이 하나의 프레임(1Frame)을 구성하며, 하나의 제2 리프레쉬 프레임(RF2)과 하나의 제2 리셋 프레임(AR2)으로 구성된 다른 프레임과 교번하여 동작할 수 있다.
마찬가지로, 1Hz의 리프레쉬 레이트에서는 하나의 제1 리프레쉬 프레임(RF1)과 119개의 제1 리셋 프레임(AR1)이 하나의 프레임(1Frame)을 구성하며, 동일한 방식으로 제2 리프레쉬 프레임(RF2)과 제2 리셋 프레임(AR2)으로 구성된 프레임과 교번하여 동작할 수 있다.
이를 통해, 제2 기수 스캔 라인(SL2_O)과 전원 공급 라인(VL) 사이의 전위차에 의한 덴드라이트(Dendrite) 현상을 저감하여 두 신호 라인 사이의 단락을 방지함으로써 화면 이상 불량을 개선할 수 있다.
본 명세서의 실시예에 따른 표시 장치는 아래와 같이 설명될 수 있다.
본 명세서의 실시예에 따른 표시 장치는, 복수의 화소들이 배치되는 표시 영역과 표시 영역을 둘러싸는 비표시 영역을 포함하는 표시 패널, 한 프레임의 샘플링 기간 동안 화소들로 데이터 전압을 인가하는 데이터 구동부, 복수의 게이트 라인들을 통해 화소들로 스캔 신호들을 인가하는 게이트 구동부, 발광 라인을 통해 화소들로 발광 신호를 인가하는 발광 신호 생성부, 전원 공급 라인을 통해 화소들로 바이어스 전압을 인가하는 바이어스 구동부, 및 하나의 프레임이 리프레쉬 프레임을 포함하도록 제어하거나, 하나의 프레임이 리프레쉬 프레임과 리셋 프레임을 포함하도록 제어하고, 리프레쉬 프레임과 리셋 프레임 동안 적어도 서로 다른 두개의 구동 타이밍에 따라 구동되도록 제어하는 컨트롤러를 포함할 수 있다. 여기서, 리프레쉬 프레임은 데이터 전압을 기입하는 기간일 수 있고, 리셋 프레임은 리프레쉬 프레임에서 기입된 데이터 전압을 유지하는 기간일 수 있다.
본 명세서의 실시예에 따른 표시 장치에서 게이트 구동부는, 표시 영역의 일측 비표시 영역에 배치되는 제1 스캔 구동부 및 제3 스캔 구동부와 표시 영역의 양측 비표시 영역에 배치되는 제2 스캔 구동부를 포함할 수 있다.
본 명세서의 실시예에 따른 표시 장치에서 제1 스캔 구동부 및 제3 스캔 구동부는 표시 영역의 일측 비표시 영역에 배치되고, 발광 신호 생성부 및 바이어스 구동부는 표시 영역의 타측 비표시 영역에 배치될 수 있다.
본 명세서의 실시예에 따른 표시 장치에서 제2 스캔 구동부는, 샘플링 기간 동안 제2 기수 스캔 라인으로 제2 기수 스캔 신호를 인가하는 제2-1 구동부 및 샘플링 기간 동안 제2 우수 스캔 라인으로 제2 우수 스캔 신호를 인가하는 제2-2 구동부를 포함할 수 있다.
본 명세서의 실시예에 따른 표시 장치에서 제2-1 구동부와 제2-2 구동부는 열 방향으로 인접할 수 있다.
본 명세서의 실시예에 따른 표시 장치에서 제2 우수 스캔 라인과 전원 공급 라인은 서로 인접하게 배치될 수 있다.
본 명세서의 실시예에 따른 표시 장치에서, 리프레쉬 프레임은 제1 리프레쉬 프레임과 제1 리프레쉬 프레임과 서로 다른 구동 타이밍을 갖는 제2 리프레쉬 프레임을 포함하고, 리셋 프레임은 제1 리셋 프레임과 제1 리셋 프레임과 서로 다른이 구동 타이밍을 갖는 제2 리셋 프레임을 포함할 수 있다.
본 명세서의 실시예에 따른 표시 장치에서, 리프레쉬 레이트에 따라 제1 리프레쉬 프레임과 제2 리프레쉬 프레임이 교번하여 진행되거나, 제1 리프레쉬 프레임과 제1 리셋 프레임을 포함하는 하나의 프레임과 제2 리프레쉬 프레임과 제2 리셋 프레임을 포함하는 다른 프레임이 교번하여 진행될 수 있다.
본 명세서의 실시예에 따른 표시 장치에서 제1 리프레쉬 프레임 및 제1 리셋 프레임과 제2 리프레쉬 프레임및 제2 리셋 프레임 동안, 동작 기간에 따라 바이어스 전압의 전압 레벨이 상이할 수 있다.
본 명세서의 실시예에 따른 표시 장치에서, 제2 리프레쉬 프레임 중 초기화 기간 동안, 바이어스 전압은 초기화 전압이며 로우 레벨이고, 제2 리프레쉬 프레임 중 초기화 기간을 제외한 나머지 기간 동안 바이어스 전압은 하이 레벨을 유지할 수 있다. 예를 들어, 초기화 기간은 적어도 20 수평기간(수평시간)의 시간적인 길이를 가질 수 있다.
본 명세서의 실시예에 따른 표시 장치에서 제2 리셋 프레임 동안, 바이어스 전압이 하이 레벨을 유지할 수 있다.
본 명세서의 실시예에 따른 표시 장치에서 복수의 화소 각각은, 구동 전류에 의해 발광하는 발광 소자, 구동 전류를 제어하고, 제1 노드인 게이트 전극, 제2 노드인 소스 전극 및 제3 노드인 드레인 전극을 포함하는 구동 트랜지스터, 제1 노드 및 제3 노드를 다이오드 커넥팅시키는 제1 트랜지스터, 제2 노드에 데이터 전압을 인가하는 제2 트랜지스터, 제4 노드로부터 제2 노드에 고전위 전압을 인가하는 제3 트랜지스터, 구동 트랜지스터와 발광 소자 간의 전류 패스를 형성하는 제4 트랜지스터, 제3 노드에 제1 바이어스 전압을 인가하는 제5 트랜지스터, 발광 소자의 애노드 전극인 제5 노드에 제2 바이어스 전압을 인가하는 제6 트랜지스터 및 제2 노드에 일 전극이 연결되고, 제4 노드에 타 전극이 연결되는 스토리지 커패시터를 포함할 수 있다.
본 명세서의 실시예에 따른 표시 장치에서 리프레쉬 프레임은 스트레스 기간, 이니셜 기간, 샘플링 기간, 및 에미션 기간을 포함할 수 있고, 스트레스 기간 동안, 구동 트랜지스터에 바이어스 스트레스가 인가되고, 이니셜 기간 동안, 제2 노드 또는 제3 노드는 초기화 전압으로 초기화되고, 샘플링 기간 동안, 제2 노드는 데이터 전압이 인가되고, 에미션 기간 동안, 발광 소자에 구동 전류가 인가되어, 발광 소자는 발광할 수 있다.
상술한 본 명세서의 예에 설명된 특징, 구조, 효과 등은 본 명세서의 적어도 하나의 예에 포함되며, 반드시 하나의 예에만 한정되는 것은 아니다. 나아가, 본 명세서의 적어도 하나의 예에서 예시된 특징, 구조, 효과 등은 본 명세서가 속하는 분야의 통상의 지식을 가지는 자에 의하여 다른 예들에 대해서도 조합 또는 변형되어 실시 가능하다. 따라서 이러한 조합과 변형에 관계된 내용들은 본 명세서의 범위에 포함되는 것으로 해석되어야 할 것이다.
이상에서 설명한 본 명세서는 전술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 명세서의 기술적 사항을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 명세서가 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다. 그러므로, 본 명세서의 범위는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 명세서의 범위에 포함되는 것으로 해석되어야 한다.
100: 표시 패널
200: 컨트롤러
300: 게이트 구동부
400: 데이터 구동부
500: 발광 신호 생성부
600: 바이어스 구동부

Claims (13)

  1. 복수의 화소들이 배치되는 표시 영역과 상기 표시 영역을 둘러싸는 비표시 영역을 포함하는 표시 패널;
    한 프레임의 샘플링 기간 동안 상기 화소들로 데이터 전압을 인가하는 데이터 구동부;
    복수의 게이트 라인들을 통해 상기 화소들로 스캔 신호들을 인가하는 게이트 구동부;
    발광 라인을 통해 상기 화소들로 발광 신호를 인가하는 발광 신호 생성부;
    전원 공급 라인을 통해 상기 화소들로 바이어스 전압을 인가하는 바이어스 구동부; 및
    하나의 프레임이 데이터 전압을 기입하는 리프레쉬 프레임을 포함하도록 제어하거나, 상기 하나의 프레임이 상기 리프레쉬 프레임과 상기 리프레쉬 프레임에서 기입된 데이터 전압을 유지하는 리셋 프레임을 포함하도록 제어하고, 상기 리프레쉬 프레임과 상기 리셋 프레임 동안 적어도 서로 다른 두개의 구동 타이밍에 따라 구동되도록 제어하는 컨트롤러; 를 포함하는 표시 장치.
  2. 제 1 항에 있어서,
    상기 게이트 구동부는,
    상기 표시 영역의 일측 비표시 영역에 배치되는 제1 스캔 구동부 및 제3 스캔 구동부와 상기 표시 영역의 양측 비표시 영역에 배치되는 제2 스캔 구동부를 포함하는, 표시 장치.
  3. 제 2 항에 있어서,
    상기 제1 스캔 구동부 및 제3 스캔 구동부는 상기 표시 영역의 일측 비표시 영역에 배치되고,
    상기 발광 신호 생성부 및 상기 바이어스 구동부는 상기 표시 영역의 타측 비표시 영역에 배치되는, 표시 장치.
  4. 제 2 항에 있어서,
    상기 제2 스캔 구동부는,
    상기 샘플링 기간 동안 제2 기수 스캔 라인으로 제2 기수 스캔 신호를 인가하는 제2-1 구동부; 및
    상기 샘플링 기간 동안 제2 우수 스캔 라인으로 제2 우수 스캔 신호를 인가하는 제2-2 구동부를 포함하는, 표시 장치.
  5. 제 4 항에 있어서,
    상기 제2-1 구동부와 상기 제2-2 구동부는 열 방향으로 인접한, 표시 장치.
  6. 제 4 항에 있어서,
    상기 제2 우수 스캔 라인과 상기 전원 공급 라인은 서로 인접하게 배치된, 표시 장치.
  7. 제 1 항에 있어서,
    상기 리프레쉬 프레임은 제1 리프레쉬 프레임과 상기 제1 리프레쉬 프레임과 서로 다른 구동 타이밍을 갖는 제2 리프레쉬 프레임을 포함하고,
    상기 리셋 프레임은 제1 리셋 프레임과 상기 제1 리셋 프레임과 서로 다른이 구동 타이밍을 갖는 제2 리셋 프레임을 포함하고,
    리프레쉬 레이트에 따라 제1 리프레쉬 프레임과 제2 리프레쉬 프레임이 교번하여 진행되거나, 제1 리프레쉬 프레임과 제1 리셋 프레임을 포함하는 하나의 프레임과 제2 리프레쉬 프레임과 제2 리셋 프레임을 포함하는 다른 프레임이 교번하여진행되는, 표시 장치.
  8. 제 7 항에 있어서,
    상기 제1 리프레쉬 프레임 및 제1 리셋 프레임과 상기 제2 리프레쉬 프레임및 제2 리셋 프레임 동안, 동작 기간에 따라 상기 바이어스 전압의 전압 레벨이 상이한, 표시 장치.
  9. 제 8 항에 있어서,
    상기 제2 리프레쉬 프레임 중 초기화 기간 동안, 상기 바이어스 전압은 초기화 전압이며 로우 레벨이고,
    상기 제2 리프레쉬 프레임 중 상기 초기화 기간을 제외한 나머지 기간 동안 상기 바이어스 전압은 하이 레벨을 유지하는, 표시 장치.
  10. 제 9 항에 있어서,
    상기 초기화 기간은 적어도 20수평기간의 시간적인 길이를 갖는, 표시 장치.
  11. 제 9 항에 있어서,
    상기 제2 리셋 프레임 동안, 상기 바이어스 전압이 하이 레벨을 유지하는, 표시 장치.
  12. 제 1 항에 있어서,
    상기 복수의 화소 각각은,
    구동 전류에 의해 발광하는 발광 소자;
    상기 구동 전류를 제어하고, 제1 노드인 게이트 전극, 제2 노드인 소스 전극 및 제3 노드인 드레인 전극을 포함하는 구동 트랜지스터;
    상기 제1 노드 및 상기 제3 노드를 다이오드 커넥팅시키는 제1 트랜지스터;
    상기 제2 노드에 데이터 전압을 인가하는 제2 트랜지스터;
    제4 노드로부터 상기 제2 노드에 고전위 전압을 인가하는 제3 트랜지스터;
    상기 구동 트랜지스터와 발광 소자 간의 전류 패스를 형성하는 제4 트랜지스터;
    상기 제3 노드에 제1 바이어스 전압을 인가하는 제5 트랜지스터;
    상기 발광 소자의 애노드 전극인 제5 노드에 제2 바이어스 전압을 인가하는 제6 트랜지스터; 및
    상기 제2 노드에 일 전극이 연결되고, 상기 제4 노드에 타 전극이 연결되는 스토리지 커패시터를 포함하는, 표시 장치.
  13. 제 12 항에 있어서,
    상기 리프레쉬 프레임은 스트레스 기간, 이니셜 기간, 샘플링 기간, 및 에미션 기간을 포함하고,
    상기 스트레스 기간 동안, 상기 구동 트랜지스터에 바이어스 스트레스가 인가되고,
    상기 이니셜 기간 동안, 상기 제2 노드 또는 제3 노드는 초기화 전압으로 초기화되고,
    상기 샘플링 기간 동안, 상기 제2 노드는 상기 데이터 전압이 인가되고,
    상기 에미션 기간 동안, 상기 발광 소자에 상기 구동 전류가 인가되어, 상기 발광 소자는 발광하는, 표시 장치.
KR1020210186162A 2021-12-23 2021-12-23 표시 장치 KR20230096565A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020210186162A KR20230096565A (ko) 2021-12-23 2021-12-23 표시 장치
US17/994,674 US11972735B2 (en) 2021-12-23 2022-11-28 Display device
CN202211616700.4A CN116343681A (zh) 2021-12-23 2022-12-15 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210186162A KR20230096565A (ko) 2021-12-23 2021-12-23 표시 장치

Publications (1)

Publication Number Publication Date
KR20230096565A true KR20230096565A (ko) 2023-06-30

Family

ID=86875324

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210186162A KR20230096565A (ko) 2021-12-23 2021-12-23 표시 장치

Country Status (3)

Country Link
US (1) US11972735B2 (ko)
KR (1) KR20230096565A (ko)
CN (1) CN116343681A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115312004A (zh) * 2022-08-24 2022-11-08 厦门天马显示科技有限公司 一种显示面板及显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107358918B (zh) * 2017-08-25 2023-11-21 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
US10916198B2 (en) * 2019-01-11 2021-02-09 Apple Inc. Electronic display with hybrid in-pixel and external compensation
KR20210083644A (ko) * 2019-12-27 2021-07-07 엘지디스플레이 주식회사 유기발광 표시장치 및 그 구동방법
KR102662925B1 (ko) * 2020-05-20 2024-05-08 삼성디스플레이 주식회사 화소 회로 및 이를 포함하는 표시 장치
KR20220022335A (ko) * 2020-08-18 2022-02-25 엘지디스플레이 주식회사 구동 회로와 이를 이용한 표시장치

Also Published As

Publication number Publication date
CN116343681A (zh) 2023-06-27
US20230206854A1 (en) 2023-06-29
US11972735B2 (en) 2024-04-30

Similar Documents

Publication Publication Date Title
KR102369624B1 (ko) 표시패널과 이를 이용한 전계 발광 표시장치
US10032412B2 (en) Organic light emitting diode pixel driving circuit, display panel and display device
US9443466B2 (en) Organic light emitting diode display device having repair circuit coupled to pixels of the display device
US9495913B2 (en) Organic light emitting diode (OLED) pixel, display device including the same and driving method thereof
US10043447B2 (en) Organic light emitting diode display and driving method thereof
KR100686335B1 (ko) 표시장치 및 그의 구동방법
US9159265B2 (en) Pixel, display device including the same, and driving method thereof
KR101135534B1 (ko) 화소, 이를 이용한 표시 장치, 및 그들의 구동 방법
KR102380303B1 (ko) 유기 발광 표시 장치 및 이의 구동 방법
US9275581B2 (en) Pixel, display device comprising the same and driving method thereof
KR102626519B1 (ko) 유기발광소자표시장치
JP2013117725A (ja) 有機発光ダイオード表示装置及びその駆動方法
US9183784B2 (en) Display device and driving method thereof for compensating a threshold voltage deviation characteristic of the display
KR20050046467A (ko) 표시장치 및 그의 구동방법
KR20210073188A (ko) 화소 구동 회로를 포함한 전계발광 표시장치
KR102218315B1 (ko) 표시장치 및 그 구동 방법
KR102431625B1 (ko) 유기 발광 표시 장치 및 이의 구동 방법
KR20230103342A (ko) 표시 장치
KR101950848B1 (ko) 유기 발광 다이오드 표시장치와 그 구동방법
CN114694577A (zh) 栅极驱动电路以及使用栅极驱动电路的电致发光显示装置
US11972735B2 (en) Display device
KR20220090924A (ko) 게이트 구동 회로 및 이를 이용한 전계 발광 표시 장치
KR102351337B1 (ko) Oled 표시 장치
KR102582157B1 (ko) 유기 발광 표시 장치 및 이의 구동 방법
KR20210080960A (ko) 게이트 구동 회로 및 이를 포함하는 발광 표시 장치