KR20220092726A - 전자 장치 - Google Patents

전자 장치 Download PDF

Info

Publication number
KR20220092726A
KR20220092726A KR1020200183627A KR20200183627A KR20220092726A KR 20220092726 A KR20220092726 A KR 20220092726A KR 1020200183627 A KR1020200183627 A KR 1020200183627A KR 20200183627 A KR20200183627 A KR 20200183627A KR 20220092726 A KR20220092726 A KR 20220092726A
Authority
KR
South Korea
Prior art keywords
data
fan
wires
display area
disposed
Prior art date
Application number
KR1020200183627A
Other languages
English (en)
Inventor
김선호
김건희
양태훈
이선희
홍성진
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020200183627A priority Critical patent/KR20220092726A/ko
Priority to US17/499,820 priority patent/US11551618B2/en
Priority to CN202111565598.5A priority patent/CN114664258A/zh
Publication of KR20220092726A publication Critical patent/KR20220092726A/ko
Priority to US18/094,384 priority patent/US20230162687A1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/301Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements flexible foldable or roll-able electronic displays, e.g. thin LCD, OLED
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/03Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays
    • G09G3/035Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes specially adapted for displays having non-planar surfaces, e.g. curved displays for flexible display surfaces
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • H01L27/3244
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2380/00Specific applications
    • G09G2380/02Flexible displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

전자 장치는 복수의 스캔 배선들, 복수의 데이터 배선들, 및 복수의 화소들을 포함하는 표시 패널, 상기 복수의 스캔 배선들로 스캔 신호를 제공하는 스캔 구동 회로, 및 상기 복수의 데이터 배선들로 데이터 신호를 제공하는 데이터 구동 회로를 포함하고, 상기 복수의 스캔 배선들 각각은 제1 방향을 따라 연장하고, 상기 스캔 구동 회로 및 상기 데이터 구동 회로는 상기 제1 방향을 따라 배열될 수 있다.

Description

전자 장치{ELECTRONEC DEVICE}
본 발명은 표시 품질이 향상된 전자 장치에 관한 것이다.
전자 장치는 표시화면에 다양한 이미지를 표시하여 사용자에게 정보를 제공한다. 일반적으로 전자 장치는 할당된 화면 내에서 정보를 표시한다. 최근 폴딩이 가능한 플렉서블 표시 패널을 포함하는 플렉서블 전자 장치들이 개발되고 있다. 플렉서블 전자 장치는 리지드 전자 장치와 달리, 접거나 말거나 휠 수 있다. 형상이 다양하게 변경될 수 있는 플렉서블 전자 장치는 기존의 화면 크기에 구애 받지 않고 휴대할 수 있어, 사용자 편의성이 향상될 수 있다.
본 발명의 표시 품질이 향상된 전자 장치를 제공하는 것을 목적으로 한다.
본 발명의 일 실시예에 따른 전자 장치는 복수의 스캔 배선들, 복수의 데이터 배선들, 및 복수의 화소들을 포함하는 표시 패널, 상기 복수의 스캔 배선들로 스캔 신호를 제공하는 스캔 구동 회로, 및 상기 복수의 데이터 배선들로 데이터 신호를 제공하는 데이터 구동 회로를 포함하고, 상기 복수의 스캔 배선들 각각은 제1 방향을 따라 연장하고, 상기 스캔 구동 회로 및 상기 데이터 구동 회로는 상기 제1 방향을 따라 배열될 수 있다.
상기 표시 패널에는 상기 제1 방향을 따라 제1 패널 영역, 벤딩 영역, 제2 패널 영역이 정의되고, 상기 스캔 구동 회로는 상기 제1 패널 영역에 배치되고, 상기 데이터 구동 회로는 구동 칩 형태로 제공되어, 상기 제2 패널 영역을 통해 상기 표시 패널과 전기적으로 연결될 수 있다.
상기 표시 패널은 상기 복수의 데이터 배선들과 상기 데이터 구동 회로를 전기적으로 연결하는 복수의 팬아웃 배선들을 더 포함하고, 상기 복수의 팬아웃 배선들 각각의 일부분은 상기 스캔 구동 회로와 중첩할 수 있다.
상기 복수의 데이터 배선들은 복수의 제1 데이터 배선들 및 복수의 제2 데이터 배선들을 포함하고, 상기 복수의 제1 데이터 배선들은 상기 복수의 제2 데이터 배선들과 각각 전기적으로 연결되고, 상기 복수의 제1 데이터 배선들은 상기 제1 방향을 따라 연장하고, 상기 복수의 제2 데이터 배선들은 상기 제1 방향과 교차하는 제2 방향을 따라 연장할 수 있다.
상기 복수의 제1 데이터 배선들은 상기 복수의 팬아웃 배선들과 각각 전기적으로 연결되며, 상기 복수의 제1 데이터 배선들은 상기 복수의 팬아웃 배선들로부터 각각 연장될 수 있다.
상기 복수의 제1 데이터 배선들은 상기 복수의 팬아웃 배선들과 각각 전기적으로 연결되며, 상기 복수의 제1 데이터 배선들과 상기 복수의 팬아웃 배선들은 서로 다른 층상에 배치될 수 있다.
상기 복수의 제1 데이터 배선들 중 하나의 제1 데이터 배선의 길이는 다른 하나의 제1 데이터 배선의 길이보다 길고, 상기 복수의 팬아웃 배선들 중 상기 하나의 제1 데이터 배선에 연결된 하나의 팬아웃 배선의 길이는 상기 다른 하나의 제1 데이터 배선에 연결된 다른 하나의 팬아웃 배선의 길이보다 짧을 수 있다.
상기 표시 패널은 복수의 더미 배선들을 더 포함하고, 상기 복수의 더미 배선들은 상기 복수의 제1 데이터 배선들과 각각 마주하고, 상기 복수의 더미 배선들 각각은 상기 제1 방향을 따라 연장될 수 있다.
상기 표시 패널은 복수의 차폐 배선들을 더 포함하고, 상기 복수의 차폐 배선들 각각은 상기 복수의 더미 배선들 중 하나의 더미 배선과 상기 복수의 제1 데이터 배선들 중 하나의 제1 데이터 배선과 중첩할 수 있다.
상기 복수의 화소들 각각은 화소 회로 및 발광 소자를 포함하고, 상기 발광 소자는 제1 전극, 상기 제1 전극 위에 배치된 발광층, 및 상기 발광층 위에 배치되며 공통 전압을 제공받는 제2 전극을 포함하고, 상기 표시 패널에는 상기 발광 소자가 배치된 표시 영역, 상기 표시 영역과 인접한 비표시 영역이 정의될 수 있다.
상기 표시 패널은 상기 공통 전압을 제공받는 보조 패턴을 더 포함하고, 상기 보조 패턴은 상기 복수의 팬아웃 배선들과 동일한 층 상에 배치며, 상기 보조 패턴은 상기 표시 영역에 제공될 수 있다.
상기 보조 패턴은 메쉬 구조를 가질 수 있다.
상기 표시 영역은 제1 표시 영역, 제2 표시 영역, 및 제3 표시 영역으로 정의되고, 상기 복수의 화소들은 복수의 제1 화소들, 복수의 제2 화소들, 및 복수의 제3 화소들을 포함하고, 상기 복수의 제1 화소들 각각은 제1 화소 회로 및 제1 발광 소자를 포함하고, 상기 복수의 제2 화소들 각각은 제2 화소 회로 및 제2 발광 소자를 포함하고, 상기 복수의 제3 화소들 각각은 제3 화소 회로 및 제3 발광 소자를 포함하고, 상기 제1 화소 회로 및 상기 제1 발광 소자는 상기 제1 표시 영역에 배치되고, 상기 제2 화소 회로, 상기 제2 발광 소자, 및 상기 제3 화소 회로는 상기 제2 표시 영역에 배치되고, 상기 제3 발광 소자는 상기 제3 표시 영역에 배치될 수 있다.
상기 스캔 구동 회로는 상기 제3 표시 영역과 중첩할 수 있다.
상기 표시 패널은 상기 제1 방향과 교차하는 제2 방향을 따라 연장하는 폴딩축을 기준으로 폴딩 및 언폴딩될 수 있다.
본 발명의 일 실시예에 따른 전자 장치는 복수의 스캔 배선들, 복수의 데이터 배선들, 복수의 팬아웃 배선들, 및 복수의 화소들을 포함하는 표시 패널, 상기 복수의 스캔 배선들로 스캔 신호를 제공하는 스캔 구동 회로, 및 상기 복수의 팬아웃 배선들을 통해 상기 복수의 데이터 배선들로 데이터 신호를 제공하는 데이터 구동 회로를 포함하고, 상기 복수의 팬아웃 배선들은 상기 스캔 구동 회로와 중첩할 수 있다.
상기 복수의 데이터 배선들은 복수의 제1 데이터 배선들 및 복수의 제2 데이터 배선들을 포함하고, 상기 복수의 제1 데이터 배선들은 상기 복수의 제2 데이터 배선들과 각각 전기적으로 연결되고, 상기 복수의 제1 데이터 배선들은 제1 방향을 따라 연장하고, 상기 복수의 제2 데이터 배선들은 상기 제1 방향과 교차하는 제2 방향을 따라 연장하고, 상기 복수의 제1 데이터 배선들 중 하나의 제1 데이터 배선의 길이는 다른 하나의 제1 데이터 배선의 길이보다 길고, 상기 복수의 팬아웃 배선들 중 상기 하나의 제1 데이터 배선에 연결된 하나의 팬아웃 배선의 길이는 상기 다른 하나의 제1 데이터 배선에 연결된 다른 하나의 팬아웃 배선의 길이보다 짧을 수 있다.
상기 복수의 제1 데이터 배선들은 상기 복수의 팬아웃 배선들과 각각 전기적으로 연결되며, 상기 복수의 제1 데이터 배선들은 상기 복수의 팬아웃 배선들로부터 각각 연장될 수 있다.
상기 복수의 제1 데이터 배선들은 상기 복수의 팬아웃 배선들과 각각 전기적으로 연결되며, 상기 복수의 제1 데이터 배선들과 상기 복수의 팬아웃 배선들은 서로 다른 층상에 배치될 수 있다.
상기 표시 패널은 복수의 더미 배선들을 더 포함하고, 상기 복수의 더미 배선들은 상기 복수의 제1 데이터 배선들과 각각 마주하고, 상기 복수의 더미 배선들 각각은 상기 제1 방향을 따라 연장될 수 있다.
상기 표시 패널은 공통 전압을 제공받는 보조 패턴을 더 포함하고, 상기 보조 패턴은 상기 복수의 팬아웃 배선들과 동일한 층 상에 배치며, 상기 보조 패턴은 메쉬 구조를 가질 수 있다.
상기 표시 패널에는 영상을 표시하는 표시 영역 및 상기 표시 영과 인접한 비표시 영역이 정의되고, 상기 스캔 구동 회로는 상기 표시 영역과 중첩할 수 있다.
본 발명의 실시예에 따르면, 사용자의 스크롤 빈도가 높은 방향과 스캔 배선들의 배열 방향은 서로 동일할 수 있다. 이 경우, 사용자가 전자 장치를 스크롤하더라도 새로운 데이터와 이전 데이터가 겹침에 따라 발생하는 불량이 최소화될 수 있다. 따라서, 전자 장치의 표시 품질이 향상될 수 있다.
또한, 본 발명에 따르면 표시 영역은 스캔 구동 회로가 배치된 영역까지 확장될 수 있다. 따라서, 표시 패널의 전체 면적 대비 표시 영역의 면적 비율이 증가될 수 있다. 표시 영역이 확장되고, 베젤 영역이 축소된 전자 장치가 제공될 수 있다.
도 1a 및 도 1b는 본 발명의 일 실시예에 따른 전자 장치의 사시도들이다.
도 2는 본 발명의 일 실시예에 따른 전자 장치의 분해 사시도이다.
도 3은 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 4는 본 발명의 일 실시예에 따른 화소의 등가회로도이다.
도 5는 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 6은 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 7은 본 발명의 일 실시예에 따른 표시 패널의 단면도이다.
도 8은 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 9a는 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 9b는 도 9a의 AA' 영역을 확대하여 도시한 평면도이다.
도 10은 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 11은 본 발명의 일 실시예에 따른 표시 패널의 단면도이다.
도 12a는 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 12b는 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 13은 도 12a의 BB' 영역을 확대하여 도시한 평면도이다.
도 14는 본 발명의 일 실시예에 따른 표시 패널의 단면도이다.
본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 "상에 있다", "연결 된다", 또는 "결합된다"고 언급되는 경우에 그것은 다른 구성요소 상에 직접 배치/연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다.
"및/또는"은 연관된 구성들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, "아래에", "하측에", "위에", "상측에" 등의 용어는 도면에 도시된 구성들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
다르게 정의되지 않는 한, 본 명세서에서 사용된 모든 용어 (기술 용어 및 과학 용어 포함)는 본 발명이 속하는 기술 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 일반적으로 사용되는 사전에서 정의된 용어와 같은 용어는 관련 기술의 맥락에서 사전적 의미와 일치하는 의미를 갖는 것으로 해석되어야 하고, 이상적인 또는 지나치게 형식적인 의미로 해석되지 않는 한, 명시적으로 여기에서 정의될 수 있다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다.
도 1a 및 도 1b는 본 발명의 일 실시예에 따른 전자 장치의 사시도들이다.
도 1a는 전자 장치(ED)의 펼쳐진 상태(또는 언폴딩 상태)를, 도 1b는 전자 장치(ED)의 폴딩 상태를 도시하였다.
도 1a 및 도 1b를 참조하면, 본 발명의 실시예에 따른 전자 장치(ED)는 제1 방향(DR1) 및 제1 방향(DR1)과 교차하는 제2 방향(DR2)이 정의하는 표시면(DS)을 포함할 있다. 전자 장치(ED)는 표시면(DS)을 통해 이미지(IM)를 사용자에게 제공할 수 있다.
표시면(DS)은 표시 영역(DA) 및 표시 영역(DA) 주변의 비표시 영역(NDA)을 포함할 수 있다. 표시 영역(DA)은 이미지(IM)를 표시하고, 비표시 영역(NDA)은 이미지(IM)를 표시하지 않을 수 있다. 비표시 영역(NDA)은 표시 영역(DA)을 에워쌀 수 있다. 다만, 이에 제한되지 않고, 표시 영역(DA)의 형상과 비표시 영역(NDA)의 형상은 변형될 수 있다.
이하, 제1 방향(DR1) 및 제2 방향(DR2)에 의해 정의된 평면과 실질적으로 수직하게 교차하는 방향은 제3 방향(DR3)으로 정의된다. 또한, 본 명세서에서 "평면 상에서"는 제3 방향(DR3)에서 바라본 상태로 정의될 수 있다. 이하, 제1 내지 제3 방향들(DR1, DR2, DR3)은 제1 내지 제3 방향축들이 각각 지시하는 방향으로 동일한 도면 부호를 참조한다.
전자 장치(ED)는 폴딩 영역(FA) 및 복수 개의 비폴딩 영역들(NFA1, NFA2)을 포함할 수 있다. 비폴딩 영역들(NFA1, NFA2)은 제1 비폴딩 영역(NFA1) 및 제2 비폴딩 영역(NFA2)을 포함할 수 있다. 제2 방향(DR2) 내에서, 폴딩 영역(FA)은 제1 비폴딩 영역(NFA1) 및 제2 비폴딩 영역(NFA2) 사이에 배치될 수 있다.
도 1b에 도시된 것과 같이, 폴딩 영역(FA)은 제2 방향(DR2)에 평행한 폴딩축(FX)을 기준으로 폴딩될 수 있다. 폴딩 영역(FA)은 소정의 곡률 및 곡률반경을 갖는다. 제1 비폴딩 영역(NFA1) 및 제2 비폴딩 영역(NFA2)은 서로 마주보고, 전자 장치(ED)는 표시면(DS)이 외부에 노출되지 않도록 인-폴딩(inner-folding)될 수 있다.
본 발명의 일 실시예에서 전자 장치(ED)는 표시면(DS)이 외부에 노출되도록 아웃-폴딩(outer-folding)될 수 있다. 본 발명의 일 실시예에서 전자 장치(ED)는 펼침 동작으로부터 인-폴딩 또는 아웃-폴딩 동작이 상호 반복되도록 구성될 수 있으나 이에 제한되지 않는다. 본 발명의 일 실시예에서 전자 장치(ED)는 펼침 동작, 인-폴딩 동작, 및 아웃-폴딩 동작 중 어느 하나를 선택할 수 있도록 구성될 수 있다.
도 2는 본 발명의 일 실시예에 따른 전자 장치의 분해 사시도이다.
도 2를 참조하면, 전자 장치(ED)는 윈도우 모듈(WM), 표시 모듈(DM), 전자 모듈(EM), 전원 모듈(PSM) 및 케이스(EDC)을 포함할 수 있다. 별도로 도시하지 않았으나, 전자 장치(ED)는 전자 장치(ED)의 폴딩 동작을 제어하기 위한 기구 구조물을 더 포함할 수 있다.
윈도우 모듈(WM)은 전자 장치(ED)의 전면을 제공한다. 윈도우 모듈(WM)은 박막 유리 기판, 박막 유리 기판 상에 배치된 플라스틱 필름, 및 박막 유리 기판과 플라스틱 필름을 결합하는 접착층을 포함할 수 있다.
박막 유리 기판은 화학 강화 유리일 수 있다. 박막 유리 기판이 적용됨에 따라, 폴딩과 펼침이 반복되더라도 주름의 발생이 최소화될 수 있다. 본 발명의 일 실시예에서, 박막 유리 기판 대신 합성수지필름이 적용될 수도 있다. 플라스틱 필름은 폴리이미드(Polyimide), 폴리 카보네이트(Polycarbonate), 폴리아미드(Polyamide), 트리아세틸셀루로오스(Triacetylcellulose), 또는 폴리 메틸메타크릴레이트(Polymethylmethacrylate), 또는 폴리에틸렌 테레프탈레이트(polyethylene terephthalate)를 포함할 수 있다. 별도로 도시하지 않았으나, 플라스틱 필름의 상면 상에는 하드코팅층, 지문방지층, 및 반사방지층 중 적어도 하나가 배치될 수 있다.
표시 모듈(DM)은 표시 패널(DP), 구동칩(DIC), 및 연성회로필름(FCB)을 포함할 수 있다.
표시 패널(DP)은 전자 장치(ED)의 표시 영역(DA, 도 1a 참조) 및 비표시 영역(NDA, 도 1a 참조)에 대응하는 표시 영역(DP-DA) 및 비표시 영역(DP-NDA)을 포함한다. 본 명세서에서 "영역/부분과 영역/부분이 대응한다"는 것은 중첩한다는 것을 의미하며 동일한 면적으로 제한되지 않는다.
구동칩(DIC)은 표시 패널(DP)의 비표시 영역(DP-NDA)에 배치될 수 있다. 연성회로필름(FCB)은 표시 패널(DP)의 비표시 영역(DP-NDA)에 결합될 수 있다. 구동칩(DIC)은 표시 패널(DP)의 화소를 구동하기 위한 구동 소자들, 예를 들어, 데이터 구동회로를 포함할 수 있다. 도 2에서는 구동칩(DIC)이 표시 패널(DP) 상에 실장된 구조를 도시하였으나, 본 발명은 이에 한정되지 않는다. 예를 들어, 구동칩(DIC)은 연성회로필름(FCB) 상에 실장될 수도 있다.
전자 모듈(EM) 및 전원 모듈(PSM)은 표시 패널(DP) 아래에 배치될 수 있다. 전자 모듈(EM)은 적어도 메인 컨트롤러를 포함한다. 전자 모듈(EM)은 무선통신모듈, 카메라모듈, 근접센서모듈, 영상입력모듈, 음향입력모듈, 음향출력모듈, 메모리, 및 외부 인터페이스모듈 등을 포함할 수 있다. 전자 모듈(EM)은 전원 모듈(PSM)과 전기적으로 연결된다.
메인 컨트롤러는 전자 장치(ED)의 전반적인 동작을 제어한다. 예를 들어 메인 컨트롤러는 사용자 입력에 부합하게 표시 모듈(DM)을 활성화 시키거나, 비활성화 시킨다. 메인 컨트롤러는 표시 모듈(DM) 및 다른 모듈들의 동작을 제어할 수 있다. 메인 컨트롤러는 적어도 하나의 마이크로 프로세서를 포함할 수 있다.
케이스(EDC)는 표시 모듈(DM), 전자 모듈(EM), 및 전원 모듈(PSM)을 수용한다. 케이스(EDC)는 서로 분리된 2개의 케이스(EDC1, EDC2)를 포함할 수 있으나, 이에 제한되지 않는다. 미-도시하였으나, 전자 장치(ED)는 2개의 케이스(EDC1, EDC2)를 연결하기 위한 힌지구조물을 더 포함할 수 있다. 케이스(EDC1, EDC2)는 윈도우 모듈(WM)과 결합될 수 있다. 케이스(EDC1, EDC2)는 표시 모듈(DM), 전자 모듈(EM), 및 전원 모듈(PSM) 등 케이스(EDC1, EDC2)에 수용된 구성들을 보호한다.
도 3은 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 3을 참조하면, 표시 패널(DP)은 표시 영역(DP-DA) 및 표시 영역(DP-DA) 주변의 비표시 영역(DP-NDA)을 포함할 수 있다. 표시 영역(DP-DA)과 비표시 영역(DP-NDA)은 화소(PX)의 배치 유무에 의해 구분된다. 화소(PX)는 표시 영역(DP-DA)에 배치되고, 비표시 영역(DP-NDA)에 배치되지 않을 수 있다. 비표시 영역(DP-NDA)에 스캔 구동 회로(SCC), 데이터 구동 회로, 및 발광 구동 회로(ECC)가 배치될 수 있다. 데이터 구동 회로는 구동칩(DIC)에 구성된 일부 회로일 수 있다.
발광 구동 회로(ECC)와 스캔 구동 회로(SCC)는 표시 패널(DP) 내의 회로들과 동일한 공정을 통해 형성될 수 있다. 발광 구동 회로(ECC)와 스캔 구동 회로(SCC)는 표시 영역(DP-DA)을 사이에 두고 이격된 영역에 배치될 수 있다. 다만, 이에 특별히 제한되는 것은 아니다. 예를 들어, 발광 구동 회로(ECC)는 스캔 구동 회로(SCC)에 인접하여 배치될 수도 있다.
표시 패널(DP)은 제1 방향(DR1)을 따라 구분되는 제1 패널 영역(AA1), 제2 패널 영역(AA2), 및 벤딩 영역(BA)을 포함한다. 제2 패널 영역(AA2) 및 벤딩 영역(BA)은 비표시 영역(DP-NDA)의 일부 영역일 수 있다. 벤딩 영역(BA)은 제1 패널 영역(AA1)과 제2 패널 영역(AA2) 사이에 정의된다.
제1 패널 영역(AA1)은 도 1a의 표시면(DS)에 대응하는 영역이다. 제1 패널 영역(AA1)은 제1 비폴딩 영역(NFA1, 도 1a 참조), 제2 비폴딩 영역(NFA2, 도 1a 참조), 및 폴딩 영역(FA, 도 1a 참조)에 대응될 수 있다.
제2 방향(DR2) 내에서 벤딩 영역(BA) 및 제2 패널 영역(AA2)의 길이(또는 폭)는 제2 방향(DR2) 내에서 제1 패널 영역(AA1)의 길이(또는 폭)보다 작을 수 있다. 벤딩축 방향의 길이가 짧은 영역은 좀 더 쉽게 벤딩될 수 있다.
스캔 구동 회로(SCC)는 제1 패널 영역(AA1)에 배치되고, 구동칩(DIC)은 제2 패널 영역(AA2)에 실장될 수 있다. 즉, 구동칩(DIC) 내의 데이터 구동 회로는 제2 패널 영역(AA2)을 통해 표시 패널(DP)과 전기적으로 연결될 수 있다. 스캔 구동 회로(SCC)와 데이터 구동 회로는 제1 방향(DR1)을 따라 배열될 수 있다.
도 4는 본 발명의 일 실시예에 따른 화소의 등가회로도이다.
도 4를 참조하면, 화소(PX)는 발광 소자(LD) 및 화소 회로(CC)를 포함할 수 있다. 화소 회로(CC)는 복수의 트랜지스터들(T1, T2, T3, T4, T5, T6, T7) 및 커패시터(CP)를 포함할 수 있다. 화소 회로(CC)는 데이터 신호에 대응하여 발광 소자(LD)에 흐르는 전류량을 제어할 수 있다. 발광 소자(LD)는 화소 회로(CC)로부터 제공되는 전류량에 대응하여 소정의 휘도로 발광할 수 있다. 이를 위하여, 제1 전원(ELVDD)의 레벨은 제2 전원(ELVSS)의 레벨보다 높게 설정될 수 있다.
화소(PX)는 복수의 신호 배선들과 전기적으로 연결될 수 있다. 도 4에서는 신호 배선들 중 스캔 배선들(SLi, SLi-1, SLi+1), 데이터 배선(DL), 제1 전원 배선(PL1), 제2 전원 배선(PL2), 초기화 전원 배선(VIL), 및 발광 제어 배선(ECLi)을 예시적으로 도시하였다. 다만, 이는 예시적으로 도시한 것이고, 본 발명의 일 실시예에 따른 화소(PX)는 다양한 신호 배선들에 추가로 연결될 수도 있으며, 도시된 신호 배선들 중 일부가 생략될 수도 있다.
복수의 트랜지스터들(T1, T2, T3, T4, T5, T6, T7) 각각은 입력 전극(또는, 소스), 출력 전극(또는, 드레인), 및 제어 전극(또는, 게이트)을 포함할 수 있다. 본 명세서 내에서 편의상 입력 전극 및 출력 전극 중 어느 하나는 제1 전극으로 지칭되고, 다른 하나는 제2 전극으로 지칭될 수 있다.
제1 트랜지스터(T1)의 제1 전극은 제5 트랜지스터(T5)를 경유하여 제1 전원 배선(PL1)에 연결될 수 있다. 제1 전원 배선(PL1)은 제1 전원(ELVDD)이 제공되는 배선일 수 있다. 제1 트랜지스터(T1)의 제2 전극은 제6 트랜지스터(T6)를 경유하여 발광 소자(LD)의 제1 전극(또는, 애노드)에 접속된다. 제1 트랜지스터(T1)는 본 명세서 내에서 구동 트랜지스터로 명칭 될 수 있다.
제1 트랜지스터(T1)는 제1 트랜지스터(T1)의 제어 전극에 인가되는 전압에 대응하여 발광 소자(LD)에 흐르는 전류량을 제어할 수 있다.
제2 트랜지스터(T2)는 데이터 배선(DL)과 제1 트랜지스터(T1)의 제1 전극 사이에 접속된다. 그리고, 제2 트랜지스터(T2)의 제어 전극은 i번째 스캔 배선(SLi)에 접속된다. i번째 스캔 배선(SLi)으로 i번째 스캔 신호가 제공될 때 제2 트랜지스터(T2)는 턴-온되어 데이터 배선(DL)과 제1 트랜지스터(T1)의 제1 전극을 전기적으로 접속시킨다.
제3 트랜지스터(T3)는 제1 트랜지스터(T1)의 제2 전극과 제1 트랜지스터(T1)의 제어 전극 사이에 접속된다. 제3 트랜지스터(T3)의 제어 전극은 i번째 스캔 배선(SLi)에 접속된다. i번째 스캔 배선(SLi)으로 i번째 스캔 신호가 제공될 때 제3 트랜지스터(T3)는 턴-온되어 제1 트랜지스터(T1)의 제2 전극과 제1 트랜지스터(T1)의 제어 전극을 전기적으로 접속시킨다. 따라서, 제3 트랜지스터(T3)가 턴-온될 때 제1 트랜지스터(T1)는 다이오드 형태로 접속된다.
제4 트랜지스터(T4)는 노드(ND)와 초기화 전원 배선(VIL) 사이에 접속된다. 그리고, 제4 트랜지스터(T4)의 제어 전극은 i-1번째 스캔 배선(SLi-1)에 접속된다. 노드(ND)는 제4 트랜지스터(T4)와 제1 트랜지스터(T1)의 제어 전극이 접속되는 노드일 수 있다. i-1번째 스캔 배선(SLi-1)으로 i-1번째 스캔신호가 제공될 때 제4 트랜지스터(T4)는 턴-온되어 노드(ND)로 초기화 전압(Vint)을 제공한다.
제5 트랜지스터(T5)는 제1 전원 배선(PL1)과 제1 트랜지스터(T1)의 제1 전극 사이에 접속된다. 제6 트랜지스터(T6)는 제1 트랜지스터(T1)의 제2 전극과 발광 소자(LD)의 제1 전극 사이에 접속된다. 제5 트랜지스터(T5)의 제어 전극과 제6 트랜지스터(T6)의 제어 전극은 i번째 발광 제어 배선(ECLi)에 접속된다.
제7 트랜지스터(T7)는 초기화 전원 배선(VIL)과 발광 소자(LD)의 제1 전극 사이에 접속된다. 그리고, 제7 트랜지스터(T7)의 제어 전극은 i+1번째 스캔 배선(SLi+1)에 접속된다. i+1번째 스캔 배선(SLi+1)으로 i+1번째 스캔신호가 제공될 때 제7 트랜지스터(T7)는 턴-온되어 초기화 전압(Vint)을 발광 소자(LD)의 제1 전극으로 제공한다.
제7 트랜지스터(T7)는 화소(PX)의 블랙 표현 능력을 향상시킬 수 있다. 구체적으로, 제7 트랜지스터(T7)가 턴-온되면 발광 소자(LD)의 기생 커패시터(미도시)가 방전된다. 그러면, 블랙 휘도 구현 시 제1 트랜지스터(T1)로부터의 누설전류에 의하여 발광 소자(LD)가 발광하지 않게 되고, 이에 따라 블랙 표현 능력이 향상될 수 있다.
도 4에서는 제7 트랜지스터(T7)의 제어 전극이 i+1번째 스캔 배선(SLi+1)에 접속되는 것으로 도시되었지만, 본 발명이 이에 한정되지는 않는다. 본 발명의 다른 실시예에서, 제7 트랜지스터(T7)의 제어 전극은 i-1번째 스캔 배선(SLi-1) 또는 i번째 스캔 배선(SLi)에 접속될 수 있다.
도 4에서는 PMOS를 기준으로 도시하였으나, 이에 제한되지 않는다. 본 발명의 다른 실시예에서 화소 회로(CC)는 NMOS로 구성될 수 있다. 본 발명의 또 다른 실시예에서 화소 회로(CC)는 NMOS와 PMOS의 조합에 의해 구성될 수 있다.
커패시터(CP)는 제1 전원 배선(PL1)과 노드(ND) 사이에 연결된다. 커패시터(CP)는 데이터 신호에 대응되는 전압을 저장한다. 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)가 턴-온 될 때, 커패시터(CP)에 저장된 전압에 따라 제1 트랜지스터(T1)에 흐르는 전류량이 결정될 수 있다.
발광 소자(LD)는 제6 트랜지스터(T6)와 제2 전원 배선(PL2)에 전기적으로 연결될 수 있다. 발광 소자(LD)는 제2 전원 배선(PL2)을 통해 제2 전원(ELVSS)을 수신할 수 있다.
발광 소자(LD)는 제6 트랜지스터(T6)를 통해 전달된 신호와 제2 전원 배선(PL2)을 통해 수신된 제2 전원(ELVSS) 사이의 차이에 대응하는 전압으로 발광할 수 있다.
화소 회로(CC)의 등가 회로는 도 4에 도시된 예로 한정되지 않는다. 본 발명의 일 실시예에서, 화소 회로(CC)는 발광 소자(LD)를 발광시키기 위한 다양한 형태로 변형될 수 있다.
도 5는 본 발명의 일 실시예에 따른 표시 패널의 평면도이다. 도 6은 본 발명의 일 실시예에 따른 표시 패널의 평면도이다. 도 5 및 도 6 각각에는 표시 모듈(DM)의 구성들 중 일부에 대해서만 도시하였다.
도 5 및 도 6을 참조하면, 표시 패널(DP)의 표시 영역(DP-DA)에는 복수의 스캔 배선들(SL1-SLn), 복수의 데이터 배선들(DL11-DL1m, DL21-DL2m), 및 제1 전원 배선(PL1)의 일부분이 배치될 수 있다. 표시 패널(DP)의 비표시 영역(DP-NDA)에는 스캔 구동 회로(SCC), 발광 구동 회로(ECC), 구동칩(DIC), 복수의 팬아웃 배선들(FL11-FL1m, FL21-FL2m), 제1 전원 배선(PL1)의 다른 일부분, 및 제2 전원 배선(PL2)이 배치될 수 있다.
스캔 배선들(SL1-SLn) 각각은 제1 방향(DR1)을 따라 연장하며, 제2 방향(DR2)으로 배열될 수 있다. 스캔 배선들(SL1-SLn)은 스캔 구동 회로(SCC)에 전기적으로 연결되어, 스캔 구동 회로(SCC)로부터 스캔 신호를 제공받을 수 있다.
사용자는 전자 장치(ED, 도 1a 참조)를 사용하며 화면을 스크롤할 수 있다. 예를 들어, 도 1a에 도시된 스크롤 방향(DR-SC, 도 1a 참조)으로 스크롤하는 빈도가 가장 높을 수 있다. 본 발명의 실시예에 따르면, 스캔 배선들(SL1-SLn)의 배열 방향은 사용 빈도가 높은 스크롤 방향(DR-SC)과 일치할 수 있다. 이 경우, 사용자가 전자 장치(ED, 도 1a 참조)를 스크롤하더라도 새로운 데이터와 이전 데이터가 겹침에 따라 발생하는 불량이 최소화될 수 있다. 따라서, 전자 장치(ED, 도 1a 참조)의 표시 품질이 향상될 수 있다. 또는, 폴딩축(FX, 도 1b 참조)의 연장 방향과 스캔 배선들(SL1-SLn)의 배열 방향은 서로 동일할 수 있다.
복수의 데이터 배선들(DL11-DL1m, DL21-DL2m)은 데이터 구동 회로로부터 데이터 신호를 수신할 수 있다. 데이터 구동 회로는 구동칩(DIC) 내에 제공될 수 있다. 복수의 데이터 배선들(DL11-DL1m, DL21-DL2m)은 복수의 제1 데이터 배선들(DL11-DL1m) 및 복수의 제2 데이터 배선들(DL21-DL2m)을 포함할 수 있다. 복수의 제1 데이터 배선들(DL11-DL1m) 각각은 복수의 제2 데이터 배선들(DL21-DL2m) 중 대응하는 제2 데이터 배선에 일대일 대응하여 전기적으로 연결될 수 있다.
제1 데이터 배선들(DL11-DL1m) 각각은 제1 방향(DR1)을 따라 연장하고, 제2 방향(DR2)을 따라 배열될 수 있다. 제2 데이터 배선들(DL21-DL2m) 각각은 제2 방향(DR2)을 따라 연장하고, 제1 방향(DR1)을 따라 배열할 수 있다.
제1 데이터 배선들(DL11-DL1m)의 길이들은 서로 동일하지 않을 수 있다. 제2 데이터 배선들(DL21-DL2m) 각각의 길이들은 실질적으로 동일할 수 있다. 제1 데이터 배선들(DL11-DL1m)의 길이는 제1 데이터 배선들(DL11-DL1m)과 구동칩(DIC)을 연결하는 복수의 팬아웃 배선들(FL11-FL1m, FL21-FL2m)의 길이에 의해 결정될 수 있다. 예를 들어, 제1 데이터 배선들(DL11-DL1m) 중 길이가 가장 짧은 제1 데이터 배선(DL11)은 복수의 팬아웃 배선들(FL11-FL1m, FL21-FL2m) 중 가장 길이가 긴 팬아웃 배선들(FL11, FL21)에 전기적으로 연결될 수 있다.
복수의 팬아웃 배선들(FL11-FL1m, FL21-FL2m)은 제1 팬아웃 배선들(FL11-FL1m) 및 제2 팬아웃 배선들(FL21-FL2m)을 포함할 수 있다. 제1 팬아웃 배선들(FL11-FL1m)은 제2 팬아웃 배선들(FL21-FL2m)과 일대일 대응하여 전기적으로 연결될 수 있다. 제1 팬아웃 배선들(FL11-FL1m)은 스캔 구동 회로(SCC)와 중첩할 수 있다. 제2 팬아웃 배선들(FL21-FL2m)은 스캔 구동 회로(SCC)와 비중첩하고, 벤딩 영역(BA)에 배치될 수 있다.
제1 데이터 배선들(DL11-DL1m) 각각은 제1 팬아웃 배선들(FL11-FL1m)과 각각 전기적으로 연결될 수 있다. 제1 데이터 배선(DL11)의 길이는 다른 하나의 제1 데이터 배선(DL1k)의 길이보다 짧은 수 있다. 제1 데이터 배선(DL11)에 전기적으로 연결된 제1 팬아웃 배선(FL11)의 길이는 다른 하나의 제1 데이터 배선(DL1x)에 연결된 다른 하나의 제1 팬아웃 배선(FL1k)의 길이보다 길 수 있다. 즉, 상대적으로 긴 길이의 팬아웃 배선에는 상대적으로 짧은 길이의 데이터 배선이 전기적으로 연결됨에 따라, 배선 길이에 따른 배선 저항 편차를 감소시킬 수 있다.
도 7은 본 발명의 일 실시예에 따른 표시 패널의 단면도이다.
도 7을 참조하면, 표시 패널(DP)은 영상을 실질적으로 생성하는 구성일 수 있다. 표시 패널(DP)은 발광형 표시패널일 수 있으며, 예를 들어, 표시 패널(DP)은 유기발광 표시 패널, 퀀텀닷 표시 패널, 마이크로 엘이디 표시 패널, 또는 나노 엘이디 표시 패널일 수 있다. 이하에서는 표시 패널(DP)이 유기발광 표시 패널인 경우를 예로 들어 설명한다.
표시 패널(DP)은 베이스층(111), 회로층(112), 발광 소자층(113), 및 봉지층(114)을 포함할 수 있다.
베이스층(111)은 회로층(112)이 배치되는 베이스 면을 제공하는 부재일 수 있다. 베이스층(111)은 유리 기판, 금속 기판, 또는 고분자 기판 등일 수 있다. 하지만, 실시예가 이에 한정되는 것은 아니며, 베이스층(111)은 무기층, 유기층 또는 복합재료층일 수 있다.
베이스층(111)은 다층 구조를 가질 수 있다. 예를 들어, 베이스층(111)은 제1 합성 수지층, 상기 제1 합성 수지층 위에 배치된 실리콘 옥사이드(SiOx)층, 상기 실리콘 옥사이드층 위에 배치된 아몰퍼스 실리콘(a-Si)층, 및 상기 아몰퍼스 실리콘층 위에 배치된 제2 합성 수지층을 포함할 수 있다. 상기 실리콘 옥사이드층 및 상기 아몰퍼스 실리콘층은 베이스 배리어층이라 지칭될 수 있다.
상기 제1 및 제2 합성 수지층들 각각은 폴리이미드(polyimide)계 수지를 포함하는 것일 수 있다. 또한, 상기 제1 및 제2 합성 수지층들 각각은 아크릴(acrylate)계 수지, 메타크릴(methacrylate)계 수지, 폴리아이소프렌(polyisoprene)계 수지, 비닐(vinyl)계 수지, 에폭시(epoxy)계 수지, 우레탄(urethane)계 수지, 셀룰로오스(cellulose)계 수지, 실록산(siloxane)계 수지, 폴리아미드(polyamide)계 수지 및 페릴렌(perylene)계 수지 중 적어도 하나를 포함하는 것일 수 있다. 한편, 본 명세서에서 "~~" 계 수지는 "~~" 의 작용기를 포함하는 것을 의미한다.
회로층(112)은 베이스층(111) 위에 배치될 수 있다. 회로층(112)은 절연층, 반도체 패턴, 도전 패턴, 및 신호 라인 등을 포함할 수 있다. 코팅, 증착 등의 방식으로 절연층, 반도체층, 및 도전층이 베이스층(111) 위에 형성되고, 이후, 복수 회의 포토리소그래피 공정을 통해 절연층, 반도체층, 및 도전층이 선택적으로 패터닝될 수 있다. 이 후, 회로층(112)에 포함된 반도체 패턴, 도전 패턴, 및 신호 라인 이 형성될 수 있다.
베이스층(111)의 상면에 적어도 하나의 무기층(112b)이 배치된다. 무기층(112b)은 알루미늄옥사이드, 티타늄옥사이드, 실리콘옥사이드, 실리콘나이트라이드, 실리콘옥시나이트라이드, 지르코늄옥사이드, 및 하프늄옥사이드 중 적어도 하나를 포함할 수 있다. 무기층은 다층으로 형성될 수 있다. 다층의 무기층들은 배리어층 및/또는 버퍼층을 구성할 수 있다.
반도체 패턴은 무기층(112b) 위에 배치될 수 있다. 반도체 패턴은 폴리실리콘을 포함할 수 있다. 그러나 이에 제한되지 않고, 반도체 패턴은 비정질실리콘 또는 산화물 반도체를 포함할 수도 있다.
도 7은 일부의 반도체 패턴을 도시한 것일 뿐이고, 다른 영역에 반도체 패턴이 더 배치될 수 있다. 반도체 패턴은 화소들에 걸쳐 특정한 규칙으로 배열될 수 있다. 반도체 패턴은 도핑 여부에 따라 전기적 성질이 다를 수 있다. 반도체 패턴은 전도율이 높은 제1 영역과 전도율이 낮은 제2 영역을 포함할 수 있다. 제1 영역은 N형 도판트 또는 P형 도판트로 도핑될 수 있다. P타입의 트랜지스터는 P형 도판트로 도핑된 도핑영역을 포함하고, N타입의 트랜지스터는 N형 도판트로 도핑된 도핑영역을 포함할 수 있다. 제2 영역은 비-도핑 영역이거나, 제1 영역 대비 낮은 농도로 도핑된 영역일 수 있다.
제1 영역의 전도성은 제2 영역의 전도성보다 크고, 실질적으로 전극 또는 신호 라인의 역할을 할 수 있다. 제2 영역은 실질적으로 트랜지스터의 액티브(또는 채널)에 해당할 수 있다. 다시 말해, 반도체 패턴의 일부분은 트랜지스터의 액티브일수 있고, 다른 일부분은 트랜지스터의 소스 또는 드레인일 수 있고, 또 다른 일부분은 연결 전극 또는 연결 신호라인일 수 있다.
도 7에서는 화소에 포함되는 제6 트랜지스터(T6) 및 발광 소자(LD)를 예시적으로 도시하였다. 제6 트랜지스터(T6)의 소스(SE), 액티브(AC), 및 드레인(DE)은 반도체 패턴으로부터 형성될 수 있다. 소스(SE) 및 드레인(DE)은 단면 상에서 액티브(AC)로부터 서로 반대 방향으로 연장될 수 있다.
제1 절연층(10)은 무기층(112b) 위에 배치될 수 있다. 제1 절연층(10)은 복수 개의 화소들에 공통으로 중첩하며, 반도체 패턴을 커버할 수 있다. 제1 절연층(10)은 무기층 및/또는 유기층일 수 있으며, 단층 또는 다층 구조를 가질 수 있다. 제1 절연층(10)은 알루미늄옥사이드, 티타늄옥사이드, 실리콘옥사이드, 실리콘나이트라이드, 실리콘옥시나이트라이드, 지르코늄옥사이드, 및 하프늄옥사이드 중 적어도 하나를 포함할 수 있다. 본 실시예에서 제1 절연층(10)은 단층의 실리콘옥사이드층일 수 있다. 제1 절연층(10)뿐만 아니라 후술하는 회로층(112)의 절연층은 무기층 및/또는 유기층일 있으며, 단층 또는 다층 구조를 가질 수 있다. 무기층은 상술한 물질 중 적어도 하나를 포함할 수 있으나, 이에 제한되는 것은 아니다.
제6 트랜지스터(T6)의 게이트(GT)는 제1 절연층(10) 위에 배치된다. 게이트(GT)는 금속 패턴의 일부분일 수 있다. 게이트(GT)는 액티브(AC)에 중첩한다. 반도체 패턴을 도핑하는 공정에서 게이트(GT)는 마스크로 기능할 수 있다.
제2 절연층(20)은 제1 절연층(10) 위에 배치되며, 게이트(GT)를 커버할 수 있다. 제2 절연층(20)은 무기층 및/또는 유기층일 수 있으며, 단층 또는 다층 구조를 가질 수 있다. 제2 절연층(20)은 실리콘옥사이드, 실리콘나이트라이드, 및 실리콘옥시나이트라이드 중 적어도 하나를 포함할 수 있다. 본 실시예에서, 제2 절연층(20)은 실리콘옥사이드층 및 실리콘나이트라이드층을 포함하는 다층 구조를 가질 수 있다.
제1 연결 전극(CNE1)은 제2 절연층(20) 위에 배치될 수 있다. 제1 연결 전극(CNE1)은 제1 및 제2 절연층들(10, 20)을 관통하는 컨택홀을 통해 제6 트랜지스터(T6)의 드레인(DE)에 접속될 수 있다.
제3 절연층(30)은 제2 절연층(20) 위에 배치될 수 있다. 제3 절연층(30)은 유기층일 수 있다.
제2 연결 전극(CNE2)은 제3 절연층(30) 위에 배치될 수 있다. 제2 연결 전극(CNE2)은 제3 절연층(30)을 관통하는 컨택홀을 통해 제1 연결 전극(CNE1)에 접속될 수 있다.
제4 절연층(40)은 제3 절연층(30) 위에 배치되며, 제2 연결 전극(CNE2)을 커버할 수 있다. 제4 절연층(40)은 유기층일 수 있다.
스캔 구동 회로(SCC)는 복수의 트랜지스터들(TRS1, TRS2)를 포함할 수 있다. 스캔 구동 회로(SCC)는 제1 패널 영역(AA1)에 배치될 수 있다. 복수의 트랜지스터들(TRS1, TRS2)은 제6 트랜지스터(T6)와 동일한 공정을 통해 형성될 수 있다.
제2 데이터 배선(DL2)은 제1 데이터 배선(DL1), 제1 팬아웃 배선(FL1), 제2 팬아웃 배선(FL2)을 통해 구동칩(DIC, 도 6 참조)에 전기적으로 연결될 수 있다. 제2 데이터 배선(DL2)은 제2 데이터 배선들(DL21-DL2m, 도 6 참조) 중 하나일 수 있고, 제1 데이터 배선(DL1)은 제1 데이터 배선들(DL11-DL1m, 도 6 참조) 중 제2 데이터 배선(DL2)에 연결된 배선일 수 있다. 제1 팬아웃 배선(FL1)은 제1 팬아웃 배선들(FL11-FL1m) 중 제1 데이터 배선(DL1)에 전기적으로 연결된 배선일 수 있고, 제2 팬아웃 배선(FL2)은 제2 팬아웃 배선들(FL21-FL2m) 중 제1 팬아웃 배선(FL1)에 연결된 배선일 수 있다.
제2 데이터 배선(DL2)은 제3 절연층(30) 위에 배치되며, 제4 절연층(40)에 의해 커버될 수 있다. 제2 데이터 배선(DL2)은 제2 연결 전극(CNE2)과 동일한 층 상에 배치될 수 있다. 제1 데이터 배선(DL1)은 제2 데이터 배선(DL2)과 다른 층 상에 배치될 수 있다. 예를 들어, 제1 데이터 배선(DL1)은 제2 절연층(20) 위에 배치되며, 제3 절연층(30)에 의해 커버될 수 있다.
제3 절연층(30) 위에는 커버 절연층(CIL)이 더 배치될 수 있다. 예를 들어, 커버 절연층(CIL)은 스캔 구동 회로(SCC)가 배치된 영역에 중첩하여 제공될 수 있다. 커버 절연층(CIL)은 제3 절연층(30)과 제4 절연층(40) 사이에 배치될 수 있다.
제1 팬아웃 배선(FL1)은 제1 팬아웃 부분(FL1x) 및 제2 팬아웃 부분(FL1y)을 포함할 수 있다. 제1 팬아웃 부분(FL1x)은 스캔 구동 회로(SCC)와 중첩하는 부분일 수 있다. 제2 팬아웃 부분(FL1y)은 제1 전원 배선(PL1) 및 제2 전원 배선(PL2)과 중첩할 수 있다. 제1 팬아웃 부분(FL1x)과 제2 팬아웃 부분(FL1y)은 서로 다른 층 상에 배치될 수 있다. 제1 팬아웃 부분(FL1x)은 커버 절연층(CIL) 위에 배치될 수 있다. 제1 팬아웃 부분(FL1x)은 금속, 금속 합금 또는 투명한 전도성산화물을 포함할 수 있다. 예를 들어, 제1 팬아웃 부분(FL1x)은 몰리브덴, Ti/Al/Ti, 인듐주석산화물(indium tin oxide, ITO), 인듐아연산화물(indium zinc oxide, IZO), 산화아연(zinc oxide, ZnO), 또는 인듐아연주석산화물(indium zinc tin oxide, IZTO)을 포함할 수 있다.
제1 팬아웃 부분(FL1x)은 제1 연결 전극(CNE1D)을 경유하여, 제1 데이터 배선(DL1)에 전기적으로 연결될 수 있다. 제1 연결 전극(CNE1D)은 제2 연결 전극(CNE2)과 동일한 층 상에 배치될 수 있다.
제2 팬아웃 부분(FL1y)은 제2 연결 전극(CNE2D) 및 제3 연결 전극(CNE3D)을 경유하여 제1 팬아웃 부분(FL1x)과 전기적으로 연결될 수 있다. 제2 연결 전극(CNE2D)은 제2 연결 전극(CNE2)과 동일한 층 상에 배치되고, 제3 연결 전극(CNE3D)은 제1 연결 전극(CNE1D)과 동일한 층 상에 배치될 수 있다.
제2 팬아웃 부분(FL1y)과 제2 팬아웃 배선(FL2)은 제4 연결 전극(CNE4D)을 통해 전기적으로 연결될 수 있다. 제4 연결 전극(CNE4D)은 제3 연결 전극(CNE3D)과 동일한 층 상에 배치될 수 있다. 제1 팬아웃 부분(FL1x) 및 제2 팬아웃 부분(FL1y)은 제1 패널 영역(AA1)에 배치되고, 제2 팬아웃 배선(FL2)은 벤딩 영역(BA)에 배치될 수 있다.
제1 팬아웃 부분(FL1x)과 스캔 구동 회로(SCC) 사이에는 차폐층(SCSL)이 더 배치될 수 있다. 차폐층(SCSL)은 제1 팬아웃 부분(FL1x)을 통해 제공되는 신호 또는 데이터에 의해 스캔 구동 회로(SCC)가 영향을 받는 것을 차단할 수 있다. 차폐층(SCSL)은 제3 절연층(30) 위에 배치되며, 제2 데이터 배선(DL2)과 동일한 층 상에 배치될 수 있다. 차폐층(SCSL)에는 제2 전원(ELVSS, 도 4 참조)이 제공될 수 있다.
제1 전원 배선(PL1), 제2 전원 배선(PL2), 및 초기화 전원 배선(VIL) 각각은 적어도 2 개의 층으로 구성될 수 있다. 예를 들어, 제1 전원 배선(PL1)은 제1 배선층(PL1x), 제1 배선층(PL1x)과 전기적으로 연결된 제2 배선층(PL1y)을 포함할 수 있고, 제2 전원 배선(PL2)은 제1 배선층(PL2x), 제1 배선층(PL2x)과 전기적으로 연결된 제2 배선층(PL2y)을 포함할 수 있다. 초기화 전원 배선(VIL)은 제1 초기화 배선층(VILx), 및 제1 초기화 배선층(VILx)과 전기적으로 연결된 제2 초기화 배선층(VILy)을 포함할 수 있다.
제1 배선층(PL1x), 제1 배선층(PL2x), 및 제1 초기화 배선층(VILx)은 서로 동일한 층 상에 배치될 수 있으며, 예를 들어, 제2 절연층(20) 위에 배치될 수 있다. 제1 배선층(PL1x), 제1 배선층(PL2x), 및 제1 초기화 배선층(VILx)은 제1 데이터 배선(DL1)과 동일한 층 상에 배치될 수 있다.
제2 배선층(PL1y), 제2 배선층(PL2y), 및 제2 초기화 배선층(VILy)은 서로 동일한 층 상에 배치될 수 있으며, 예를 들어, 제3 절연층(30) 위에 배치될 수 있다. 제2 배선층(PL1y), 제2 배선층(PL2y), 및 제2 초기화 배선층(VILy)은 제2 데이터 배선(DL2)과 동일한 층 상에 배치될 수 있다.
발광 소자(LD)를 포함하는 발광 소자층(113)은 회로층(112) 위에 배치될 수 있다. 발광 소자(LD)는 제1 전극(AE), 발광층(EL), 및 제2 전극(CE)을 포함할 수 있다.
제1 전극(AE)은 제4 절연층(40) 위에 배치될 수 있다. 제1 전극(AE)은 제4 절연층(40)을 관통하는 컨택홀을 통해 제2 연결 전극(CNE2)에 접속될 수 있다.
화소 정의막(50)은 제4 절연층(40) 위에 배치되며, 제1 전극(AE)의 일부분을 커버할 수 있다. 화소 정의막(50)에는 개구부(50op)가 정의된다. 화소 정의막(50)의 개구부(50op)는 제1 전극(AE)의 적어도 일부분을 노출시킨다.
발광층(EL)은 제1 전극(AE) 위에 배치될 수 있다. 발광층(EL)은 개구부(50op)에 대응하는 영역에 배치될 수 있다. 즉, 발광층(EL)은 화소들 각각에 분리되어 형성될 수 있다. 발광층(EL)이 화소들 각각에 분리되어 형성된 경우, 발광층들(EL) 각각은 청색, 적색, 및 녹색 중 적어도 하나의 색의 광을 발광할 수 있다. 다만, 이에 제한되는 것은 아니며, 발광층(EL)은 화소들에 연결되어 공통으로 제공될 수도 있다. 이 경우, 발광층(EL)은 청색 광을 제공하거나, 백색 광을 제공할 수도 있다.
제2 전극(CE)은 발광층(EL) 위에 배치될 수 있다. 제2 전극(CE)은 일체의 형상을 갖고, 복수 개의 화소들에 공통적으로 배치될 수 있다.
도시되지 않았으나, 제1 전극(AE)과 발광층(EL) 사이에는 정공 제어층이 배치될 수 있다. 정공 제어층은 정공 수송층을 포함하고, 정공 주입층을 더 포함할 수 있다. 발광층(EL)과 제2 전극(CE) 사이에는 전자 제어층이 배치될 수 있다. 전자 제어층은 전자 수송층을 포함하고, 전자 주입층을 더 포함할 수 있다. 정공 제어층과 전자 제어층은 오픈 마스크를 이용하여 복수 개의 화소들에 공통으로 형성될 수 있다.
제2 전극(CE)은 연결 전극(CCNE)에 접촉될 수 있다. 연결 전극(CCNE)은 제4 절연층(40) 위에 배치될 수 있다. 연결 전극(CCNE)은 제1 전극(AE)과 동일한 층 상에 배치될 수 있다. 연결 전극(CCNE)은 제2 전원 배선(PL2)과 전기적으로 연결되어, 제2 전원(ELVSS, 도 4 참조)을 수신할 수 있다. 제2 전극(CE)은 공통 전극으로 지칭될 수 있고, 제2 전원(ELVSS, 도 4 참조)은 공통 전압이라 지칭될 수 있다.
봉지층(114)은 발광 소자층(113) 위에 배치될 수 있다. 봉지층(114)은 순차적으로 적층된 무기층(114a), 유기층(114b), 및 무기층(114c)을 포함할 수 있으나, 봉지층(114)을 구성하는 층들이 이에 제한되는 것은 아니다.
무기층들(114a, 114c)은 수분 및 산소로부터 발광 소자층(113)을 보호하고, 유기층(114b)은 먼지 입자와 같은 이물질로부터 발광 소자층(113)을 보호할 수 있다. 무기층들(114a, 114c)은 실리콘나이트라이드층, 실리콘옥시나이트라이드층, 실리콘옥사이드층, 티타늄옥사이드층, 또는 알루미늄옥사이드층 등을 포함할 수 있다. 유기층(114b)은 아크릴 계열 유기층을 포함할 수 있고, 이에 제한되지 않는다.
도 8은 본 발명의 일 실시예에 따른 표시 패널의 평면도이다. 도 8을 설명함에 있어서, 도 6과 차이가 있는 부분에 대해서만 설명하고, 도 6에서 설명된 구성 요소에 대해서는 동일한 도면 부호를 병기하고 이에 대한 설명은 생략된다.
도 8을 참조하면, 표시 패널(DPa)은 복수의 더미 배선들(DML1-DMLm)을 더 포함할 수 있다. 복수의 더미 배선들(DML1-DMLm) 각각은 제1 방향(DR1)을 따라 연장하며, 제2 방향(DR2)으로 이격되어 배열될 수 있다. 복수의 더미 배선들(DML1-DMLm)은 표시 영역(DP-DA)에 배치될 수 있다. 복수의 더미 배선들(DML1-DMLm)은 복수의 제1 데이터 배선들(DL11-DL1m)과 각각 마주할 수 있다. 복수의 더미 배선들(DML1-DMLm)은 데이터 배선들(DL11-DL1m)이 외부에서 시인되지 않도록 제공될 수 있다.
하나의 더미 배선(DML1)은 하나의 제1 데이터 배선(DL11)과 서로 마주할 수 있다. 제1 데이터 배선들(DL11-DL1m)의 길이는 서로 동일하지 않기 때문에, 복수의 더미 배선들(DML1-DMLm)의 길이들도 서로 동일하지 않을 수 있다. 복수의 더미 배선들(DML1-DMLm)은 전기적으로 플로팅되어 있을 수 있다. 다만, 이에 제한되는 것은 아니며, 복수의 더미 배선들(DML1-DMLm)에는 정전압이 제공될 수도 있다.
복수의 더미 배선들(DML1-DMLm)은 제1 데이터 배선(DL1)과 동일한 층 상에 배치될 수 있다. 예를 들어, 복수의 더미 배선들(DML1-DMLm)은 도 7에 도시된 제2 절연층(20) 위에 배치될 수 있으나, 이에 특별히 제한되는 것은 아니다.
도 9a는 본 발명의 일 실시예에 따른 표시 패널의 평면도이다. 도 9b는 도 9a의 AA' 영역을 확대하여 도시한 평면도이다. 도 9a 및 도 9b를 설명함에 있어서, 도 6 및 8과 차이가 있는 부분에 대해서만 설명하고, 도 6 및 도 8에서 설명된 구성 요소에 대해서는 동일한 도면 부호를 병기하고 이에 대한 설명은 생략된다.
도 9a 및 도 9b를 참조하면, 표시 패널(DPb)은 복수의 차폐 배선들(SDL1-SDLm)을 더 포함할 수 있다. 복수의 차폐 배선들(SDL1-SDLm) 각각은 제1 방향(DR1)을 따라 연장하며, 제2 방향(DR2)으로 이격되어 배열될 수 있다. 복수의 차폐 배선들(SDL1-SDLm)은 표시 영역(DP-DA)에 배치될 수 있다. 하나의 차폐 배선(SDL1)은 하나의 더미 배선(DML1)과 하나의 제1 데이터 배선(DL11)과 중첩할 수 있다.
복수의 차폐 배선들(SDL1-SDLm)에는 정전압이 제공될 수 있다. 예를 들어, 복수의 차폐 배선들(SDL1-SDLm)에는 초기화 전압(Vint, 도 4 참조)이 제공될 수 있다. 복수의 차폐 배선들(SDL1-SDLm)에 의해 제1 데이터 배선들(DL1-DLm)에 제공되는 신호가 다른 신호와 커플링되는 것이 방지될 수 있다.
복수의 차폐 배선들(SDL1-SDLm)은 제1 데이터 배선들(DL1-DLm) 아래에 배치될 수 있다. 예를 들어, 도 7을 참조하면, 복수의 차폐 배선들(SDL1-SDLm)은 제1 절연층(10)과 제2 절연층(20)에 배치되거나, 무기층(112b)과 제1 절연층(10) 사이에 배치될 수 있다. 예를 들어, 복수의 차폐 배선들(SDL1-SDLm)이 제1 절연층(10)과 제2 절연층(20) 사이에 배치된 경우, 복수의 차폐 배선들(SDL1-SDLm)은 게이트(GT)와 동일한 층 상에 배치되며, 게이트(GT)와 동일한 물질을 포함할 수 있다. 복수의 차폐 배선들(SDL1-SDLm)이 무기층(112b)과 제1 절연층(10) 사이에 배치된 경우, 복수의 차폐 배선들(SDL1-SDLm)은 소스(SE), 액티브(AC), 및 드레인(DE)을 포함하는 반도체 패턴과 동일한 층 상에 배치될 수 있다. 이 경우, 복수의 차폐 배선들(SDL1-SDLm)은 소스(SE) 및 드레인(DE)과 같이 도판트로 도핑된 도핑영역으로 구성될 수 있다.
도 10은 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 7 및 도 10을 참조하면, 표시 패널(DPc)은 보조 패턴(ALP)을 더 포함할 수 있다. 보조 패턴(ALP)은 제2 전원 배선(PL2)과 전기적으로 연결되어 제2 전원(ELVSS, 도 4 참조)을 수신할 수 있다. 보조 패턴(ALP)에 의해 제2 전원(ELVSS, 도 4 참조)의 전압 강하가 감소될 수 있다. 따라서, 제2 전극(CE, 도 7 참조)에 균일한 제2 전원(ELVSS, 도 4 참조)이 제공될 수 있다.
보조 패턴(ALP)은 표시 영역(DP-DA)에 배치될 수 있다. 보조 패턴(ALP)은 메쉬 구조를 가질 수 있다. 보조 패턴(ALP)에는 복수의 개구가 정의될 수 있고, 복수의 개구는 발광 영역과 중첩할 수 있다. 발광 영역은 화소 정의막(50) 정의된 개구부(50op)에 대응될 수 있다.
보조 패턴(ALP)은 복수의 팬아웃 배선들과 동일한 층 상에 배치될 수 있다. 보조 패턴(ALP)은 제1 팬아웃 부분(FL1x)과 동일한 층 상에 배치되며, 제1 팬아웃 부분(FL1x)과 동일한 물질을 포함할 수 있다.
보조 패턴(ALP)의 일부분은 표시 영역(DP-DA)과 중첩하고, 보조 패턴(ALP)의 다른 일부분은 비표시 영역(DP-NDA)과 중첩할 수 있다. 보조 패턴(ALP)은 제1 팬아웃 부분(FL1x)과 동일한 층 상에 배치되며 전기적으로 분리될 수 있다. 따라서, 보조 패턴(ALP)은 제1 팬아웃 부분(FL1x)과 이격될 수 있다.
도 11은 본 발명의 일 실시예에 따른 표시 패널의 단면도이다. 도 11을 설명함에 있어서, 도 7과 차이가 있는 부분에 대해서만 설명하고, 도 7에서 설명된 구성 요소에 대해서는 동일한 도면 부호를 병기하고 이에 대한 설명은 생략된다.
도 7과 비교하였을 때, 제1 데이터 배선(DL1a)의 위치에 차이가 있다. 예를 들어, 제1 데이터 배선(DL1a)은 제1 팬아웃 배선(FL1)의 제1 팬아웃 부분(FL1x)과 동일한 층 상에 배치될 수 있다.
제1 데이터 배선(DL1a)과 제1 팬아웃 부분(FL1x)은 서로 일체의 형상을 가질 수 있다. 즉, 제1 데이터 배선(DL1a)은 표시 영역(DP-DA)을 향해 연장된 제1 팬아웃 부분(FL1x)의 일부분에 대응될 수 있다. 제1 데이터 배선(DL1a)은 커버 절연층(CIL)을 관통하여 제2 데이터 배선(DL2)에 전기적으로 연결될 수 있다.
도 12a는 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 12a를 참조하면, 표시 패널(DPx)은 표시 영역(DP-DAx) 및 표시 영역(DP-DAx) 주변의 비표시 영역(DP-NDAx)을 포함할 수 있다. 표시 영역(DP-DAx)과 비표시 영역(DP-NDAx)은 화소(PX)의 배치 유무에 의해 구분된다. 데이터 구동 회로, 및 발광 구동 회로(ECC)는 비표시 영역(DP-NDAx)에 배치될 수 있다. 데이터 구동부는 구동칩(DIC)에 구성된 일부 회로일 수 있다. 스캔 구동 회로(SCC)는 표시 영역(DP-DAx)의 일부분과 중첩할 수 있다. 즉, 표시 영역(DP-DAx)이 스캔 구동 회로(SCC)가 배치된 영역까지 확장되어 표시 패널(DPx)의 전체 면적 대비 표시 영역(DP-DAx)의 면적 비율이 증가할 수 있다.
도 12b는 본 발명의 일 실시예에 따른 표시 패널의 평면도이다.
도 12b를 참조하면, 표시 패널(DPy)은 표시 영역(DP-DAy) 및 표시 영역(DP-DAy) 주변의 비표시 영역(DP-NDAy)을 포함할 수 있다. 표시 영역(DP-DAy)과 비표시 영역(DP-NDAy)은 화소(PX)의 배치 유무에 의해 구분된다.
데이터 구동 회로는 비표시 영역(DP-NDAy)에 배치될 수 있따. 데이터 구동부는 구동칩(DIC)에 구성된 일부 회로일 수 있다. 스캔 구동 회로(SCC) 및 발광 구동 회로(ECC)는 표시 영역(DP-DAy)의 일부분과 중첩할 수 있다. 즉, 표시 영역(DP-DAy)이 스캔 구동 회로(SCC) 및 발광 구동 회로(ECC)가 배치된 영역까지 확장되어 표시 패널(DPy)의 전체 면적 대비 표시 영역(DP-DAy)의 면적 비율이 증가할 수 있다.
도 13은 도 12a의 BB' 영역을 확대하여 도시한 평면도이다. 도 14는 본 발명의 일 실시예에 따른 표시 패널의 단면도이다.
도 12a, 도 13, 및 도 14를 참조하면, 표시 영역(DP-DAx)은 제1 표시 영역(DA1), 제2 표시 영역(DA2), 및 제3 표시 영역(DA3)으로 정의될 수 있다. 제3 표시 영역(DA3)은 스캔 구동 회로(SCC)와 중첩하는 영역일 수 있고, 제2 표시 영역(DA2)은 제3 표시 영역(DA3)과 인접한 영역일 수 있고, 제1 표시 영역(DA1)은 제2 표시 영역(DA2)과 인접한 영역일 수 있다.
복수의 화소들(PX)은 복수의 제1 화소들(PX1), 복수의 제2 화소들(PX2), 및 복수의 제3 화소들(PX3)을 포함할 수 있다. 제1 화소들(PX1) 각각은 제1 화소 회로(CC1) 및 제1 화소 회로(CC1)와 접속된 제1 발광 소자(LD1)를 포함할 수 있다. 제1 화소들(PX1)은 제1 표시 영역(DA1)에 배치될 수 있다. 제2 화소들(PX2) 각각은 제2 화소 회로(CC2) 및 제1 화소 회로(CC2)와 접속된 제2 발광 소자(LD2)를 포함할 수 있다. 제3 화소들(PX3) 각각은 제3 화소 회로(CC3) 및 제3 화소 회로(CC3)와 접속된 제3 발광 소자(LD3)를 포함할 수 있다.
도 13에 도시된 제1 내지 제3 발광 소자들(LD1, LD2, LD3) 각각은 발광 영역을 도시한 것으로 화소 정의막(50, 도 7 참조)에 정의된 개구부(50op, 도 7 참조)에 대응될 수 있다. 도 13에 도시된 제1 내지 제3 화소 회로들(CC1, CC2, CC3) 각각은 화소 회로(CC, 도 4 참조)가 배치된 영역을 개략적으로 도시한 것이다.
제1 화소 회로(CC1) 및 제1 발광 소자(LD1)는 제1 표시 영역(DA1)에 배치되고, 제2 화소 회로(CC2), 제2 발광 소자(LD2), 및 제3 화소 회로(CC3)는 제2 표시 영역(DA2)에 배치되고, 제3 발광 소자(LD3)는 제3 표시 영역(DA3)에 배치될 수 있다.
제1 표시 영역(DA1)의 해상도는 제2 표시 영역(DA2)의 해상도 및 제3 표시 영역(DA3)의 해상도보다 높을 수 있다. 제2 표시 영역(DA2)에는 제2 표시 영역(DA2)에 배치된 제2 발광 소자(LD2)의 제2 화소 회로(CC2)뿐만 아니라, 제3 표시 영역(DA3)에 배치된 제3 발광 소자(LD3)의 제3 화소 회로(CC3)도 배치될 수 있다.
제1 발광 소자(LD1)는 제1 화소 회로(CC1)와 중첩할 수 있다. 제2 발광 소자(LD2)는 제2 화소 회로(CC2)와 이격될 수 있고, 제3 발광 소자(LD3)는 제3 화소 회로(CC3)와 이격될 수 있다. 제2 발광 소자(LD2)는 제2 발광 소자(LD2)와 전기적으로 접속되지 않은 다른 제2 화소 회로와 중첩되거나, 제2 발광 소자(LD2)는 제3 화소 회로(CC3)와 중첩되거나, 제2 발광 소자(LD2)는 다른 화소 회로들과 비중첩할 수 있다. 제3 발광 소자(LD3)는 스캔 구동 회로(SCC)와 중첩할 수 있다.
도 14에는 제3 화소 회로(CC3)의 제6 트랜지스터(T63)를 도시하였다. 제3 발광 소자(LD3)는 연결 배선(DCL)을 통해 제6 트랜지스터(T63)와 전기적으로 연결될 수 있다. 연결 배선(DCL)은 제3 발광 소자(LD3)의 제1 전극(AE)과 동일한 층 상에 배치되며, 제1 전극(AE)으로부터 연장될 수 있다. 연결 배선(DCL)은 제2 연결 전극(CNE2), 제1 연결 전극(CNE1)을 통해 제6 트랜지스터(T63)와 전기적으로 연결될 수 있다.
본 발명의 실시예에 따르면, 스캔 구동 회로(SCC) 위에도 발광 소자(LD3)가 배치될 수 있다. 따라서, 스캔 구동 회로(SCC)와 중첩하는 영역에서도 영상을 구현할 수 있다. 따라서, 표시 영역이 확장되고, 베젤 영역(또는 비표시 영역)이 축소된 전자 장치(ED, 도 1a 참조)가 제공될 수 있다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
ED: 전자 장치 DP: 표시 패널
SCC: 스캔 구동 회로 DIC: 구동칩
SL1-SLn: 스캔 배선들
DL11-DL1m: 제1 데이터 배선들
DL21-DL2m: 제2 데이터 배선들
DML1-DMLm: 더미 배선들
SDL1-SDLm: 차폐 배선들

Claims (22)

  1. 복수의 스캔 배선들, 복수의 데이터 배선들, 및 복수의 화소들을 포함하는 표시 패널;
    상기 복수의 스캔 배선들로 스캔 신호를 제공하는 스캔 구동 회로; 및
    상기 복수의 데이터 배선들로 데이터 신호를 제공하는 데이터 구동 회로를 포함하고,
    상기 복수의 스캔 배선들 각각은 제1 방향을 따라 연장하고, 상기 스캔 구동 회로 및 상기 데이터 구동 회로는 상기 제1 방향을 따라 배열된 전자 장치.
  2. 제1 항에 있어서,
    상기 표시 패널에는 상기 제1 방향을 따라 제1 패널 영역, 벤딩 영역, 제2 패널 영역이 정의되고,
    상기 스캔 구동 회로는 상기 제1 패널 영역에 배치되고, 상기 데이터 구동 회로는 구동 칩 형태로 제공되어, 상기 제2 패널 영역을 통해 상기 표시 패널과 전기적으로 연결된 전자 장치.
  3. 제1 항에 있어서,
    상기 표시 패널은 상기 복수의 데이터 배선들과 상기 데이터 구동 회로를 전기적으로 연결하는 복수의 팬아웃 배선들을 더 포함하고, 상기 복수의 팬아웃 배선들 각각의 일부분은 상기 스캔 구동 회로와 중첩하는 전자 장치.
  4. 제3 항에 있어서,
    상기 복수의 데이터 배선들은 복수의 제1 데이터 배선들 및 복수의 제2 데이터 배선들을 포함하고,
    상기 복수의 제1 데이터 배선들은 상기 복수의 제2 데이터 배선들과 각각 전기적으로 연결되고,
    상기 복수의 제1 데이터 배선들은 상기 제1 방향을 따라 연장하고, 상기 복수의 제2 데이터 배선들은 상기 제1 방향과 교차하는 제2 방향을 따라 연장하는 전자 장치.
  5. 제4 항에 있어서,
    상기 복수의 제1 데이터 배선들은 상기 복수의 팬아웃 배선들과 각각 전기적으로 연결되며, 상기 복수의 제1 데이터 배선들은 상기 복수의 팬아웃 배선들로부터 각각 연장된 전자 장치.
  6. 제4 항에 있어서,
    상기 복수의 제1 데이터 배선들은 상기 복수의 팬아웃 배선들과 각각 전기적으로 연결되며, 상기 복수의 제1 데이터 배선들과 상기 복수의 팬아웃 배선들은 서로 다른 층상에 배치된 전자 장치.
  7. 제4 항에 있어서,
    상기 복수의 제1 데이터 배선들 중 하나의 제1 데이터 배선의 길이는 다른 하나의 제1 데이터 배선의 길이보다 길고, 상기 복수의 팬아웃 배선들 중 상기 하나의 제1 데이터 배선에 연결된 하나의 팬아웃 배선의 길이는 상기 다른 하나의 제1 데이터 배선에 연결된 다른 하나의 팬아웃 배선의 길이보다 짧은 전자 장치.
  8. 제4 항에 있어서,
    상기 표시 패널은 복수의 더미 배선들을 더 포함하고,
    상기 복수의 더미 배선들은 상기 복수의 제1 데이터 배선들과 각각 마주하고,
    상기 복수의 더미 배선들 각각은 상기 제1 방향을 따라 연장된 전자 장치.
  9. 제8 항에 있어서,
    상기 표시 패널은 복수의 차폐 배선들을 더 포함하고,
    상기 복수의 차폐 배선들 각각은 상기 복수의 더미 배선들 중 하나의 더미 배선과 상기 복수의 제1 데이터 배선들 중 하나의 제1 데이터 배선과 중첩하는 전자 장치.
  10. 제3 항에 있어서,
    상기 복수의 화소들 각각은 화소 회로 및 발광 소자를 포함하고, 상기 발광 소자는 제1 전극, 상기 제1 전극 위에 배치된 발광층, 및 상기 발광층 위에 배치되며 공통 전압을 제공받는 제2 전극을 포함하고,
    상기 표시 패널에는 상기 발광 소자가 배치된 표시 영역, 상기 표시 영역과 인접한 비표시 영역이 정의된 전자 장치.
  11. 제10 항에 있어서,
    상기 표시 패널은 상기 공통 전압을 제공받는 보조 패턴을 더 포함하고, 상기 보조 패턴은 상기 복수의 팬아웃 배선들과 동일한 층 상에 배치며, 상기 보조 패턴은 상기 표시 영역에 제공되는 전자 장치.
  12. 제11 항에 있어서,
    상기 보조 패턴은 메쉬 구조를 갖는 전자 장치.
  13. 제10 항에 있어서,
    상기 표시 영역은 제1 표시 영역, 제2 표시 영역, 및 제3 표시 영역으로 정의되고, 상기 복수의 화소들은 복수의 제1 화소들, 복수의 제2 화소들, 및 복수의 제3 화소들을 포함하고,
    상기 복수의 제1 화소들 각각은 제1 화소 회로 및 제1 발광 소자를 포함하고, 상기 복수의 제2 화소들 각각은 제2 화소 회로 및 제2 발광 소자를 포함하고, 상기 복수의 제3 화소들 각각은 제3 화소 회로 및 제3 발광 소자를 포함하고,
    상기 제1 화소 회로 및 상기 제1 발광 소자는 상기 제1 표시 영역에 배치되고, 상기 제2 화소 회로, 상기 제2 발광 소자, 및 상기 제3 화소 회로는 상기 제2 표시 영역에 배치되고, 상기 제3 발광 소자는 상기 제3 표시 영역에 배치된 전자 장치.
  14. 제13 항에 있어서,
    상기 스캔 구동 회로는 상기 제3 표시 영역과 중첩하는 전자 장치.
  15. 제1 항에 있어서,
    상기 표시 패널은 상기 제1 방향과 교차하는 제2 방향을 따라 연장하는 폴딩축을 기준으로 폴딩 및 언폴딩되는 전자 장치.
  16. 복수의 스캔 배선들, 복수의 데이터 배선들, 복수의 팬아웃 배선들, 및 복수의 화소들을 포함하는 표시 패널;
    상기 복수의 스캔 배선들로 스캔 신호를 제공하는 스캔 구동 회로; 및
    상기 복수의 팬아웃 배선들을 통해 상기 복수의 데이터 배선들로 데이터 신호를 제공하는 데이터 구동 회로를 포함하고,
    상기 복수의 팬아웃 배선들은 상기 스캔 구동 회로와 중첩하는 전자 장치.
  17. 제16 항에 있어서,
    상기 복수의 데이터 배선들은 복수의 제1 데이터 배선들 및 복수의 제2 데이터 배선들을 포함하고,
    상기 복수의 제1 데이터 배선들은 상기 복수의 제2 데이터 배선들과 각각 전기적으로 연결되고,
    상기 복수의 제1 데이터 배선들은 제1 방향을 따라 연장하고, 상기 복수의 제2 데이터 배선들은 상기 제1 방향과 교차하는 제2 방향을 따라 연장하고,
    상기 복수의 제1 데이터 배선들 중 하나의 제1 데이터 배선의 길이는 다른 하나의 제1 데이터 배선의 길이보다 길고, 상기 복수의 팬아웃 배선들 중 상기 하나의 제1 데이터 배선에 연결된 하나의 팬아웃 배선의 길이는 상기 다른 하나의 제1 데이터 배선에 연결된 다른 하나의 팬아웃 배선의 길이보다 짧은 전자 장치.
  18. 제17 항에 있어서,
    상기 복수의 제1 데이터 배선들은 상기 복수의 팬아웃 배선들과 각각 전기적으로 연결되며, 상기 복수의 제1 데이터 배선들은 상기 복수의 팬아웃 배선들로부터 각각 연장된 전자 장치.
  19. 제17 항에 있어서,
    상기 복수의 제1 데이터 배선들은 상기 복수의 팬아웃 배선들과 각각 전기적으로 연결되며, 상기 복수의 제1 데이터 배선들과 상기 복수의 팬아웃 배선들은 서로 다른 층상에 배치된 전자 장치.
  20. 제17 항에 있어서,
    상기 표시 패널은 복수의 더미 배선들을 더 포함하고,
    상기 복수의 더미 배선들은 상기 복수의 제1 데이터 배선들과 각각 마주하고,
    상기 복수의 더미 배선들 각각은 상기 제1 방향을 따라 연장된 전자 장치.
  21. 제16 항에 있어서,
    상기 표시 패널은 공통 전압을 제공받는 보조 패턴을 더 포함하고, 상기 보조 패턴은 상기 복수의 팬아웃 배선들과 동일한 층 상에 배치며, 상기 보조 패턴은 메쉬 구조를 갖는 전자 장치.
  22. 제16 항에 있어서,
    상기 표시 패널에는 영상을 표시하는 표시 영역 및 상기 표시 영과 인접한 비표시 영역이 정의되고, 상기 스캔 구동 회로는 상기 표시 영역과 중첩하는 전자 장치.
KR1020200183627A 2020-12-24 2020-12-24 전자 장치 KR20220092726A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020200183627A KR20220092726A (ko) 2020-12-24 2020-12-24 전자 장치
US17/499,820 US11551618B2 (en) 2020-12-24 2021-10-12 Electronic device
CN202111565598.5A CN114664258A (zh) 2020-12-24 2021-12-20 电子装置
US18/094,384 US20230162687A1 (en) 2020-12-24 2023-01-08 Electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200183627A KR20220092726A (ko) 2020-12-24 2020-12-24 전자 장치

Publications (1)

Publication Number Publication Date
KR20220092726A true KR20220092726A (ko) 2022-07-04

Family

ID=82026237

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200183627A KR20220092726A (ko) 2020-12-24 2020-12-24 전자 장치

Country Status (3)

Country Link
US (2) US11551618B2 (ko)
KR (1) KR20220092726A (ko)
CN (1) CN114664258A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230041119A (ko) * 2021-09-16 2023-03-24 삼성디스플레이 주식회사 표시 장치 및 이를 포함하는 타일형 표시 장치

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI393946B (zh) * 2009-05-21 2013-04-21 Au Optronics Corp 顯示裝置
KR102005484B1 (ko) * 2012-12-05 2019-07-31 삼성디스플레이 주식회사 입체형 표시 장치 및 이의 제조 방법
KR102284754B1 (ko) * 2014-10-27 2021-08-03 삼성디스플레이 주식회사 박막 트랜지스터 어레이 기판, 및 이를 포함하는 유기 발광 표시 장치
CN104952883B (zh) * 2015-05-11 2019-04-19 京东方科技集团股份有限公司 柔性阵列基板、显示面板、键盘组件和电子设备
KR102552583B1 (ko) * 2015-07-22 2023-07-06 삼성디스플레이 주식회사 표시 장치
KR102472608B1 (ko) 2016-03-10 2022-11-30 삼성디스플레이 주식회사 표시 장치
KR102525205B1 (ko) * 2016-06-08 2023-04-25 삼성디스플레이 주식회사 표시 장치
US10663822B2 (en) * 2016-10-14 2020-05-26 Hannstar Display Corporation Display panel and manufacturing method thereof
US10971107B2 (en) * 2016-11-02 2021-04-06 Innolux Corporation Display device
KR102460555B1 (ko) * 2018-01-03 2022-10-31 삼성디스플레이 주식회사 표시 장치
CN109541865A (zh) 2018-12-26 2019-03-29 厦门天马微电子有限公司 阵列基板、显示面板和显示装置
CN109754753B (zh) * 2019-01-25 2020-09-22 上海天马有机发光显示技术有限公司 一种显示面板及显示装置
KR20210053381A (ko) 2019-11-01 2021-05-12 삼성디스플레이 주식회사 표시 장치
KR20220031289A (ko) * 2020-09-04 2022-03-11 엘지디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
US20220208103A1 (en) 2022-06-30
US11551618B2 (en) 2023-01-10
US20230162687A1 (en) 2023-05-25
CN114664258A (zh) 2022-06-24

Similar Documents

Publication Publication Date Title
KR20200015868A (ko) 표시 패널
EP3716338A2 (en) Display module
KR20200039859A (ko) 표시 장치 및 이의 제조 방법
KR20210080671A (ko) 표시장치
US11631729B2 (en) Display device
CN112838105A (zh) 显示装置
KR20200097850A (ko) 표시 장치
US11914824B2 (en) Input sensing unit and display device having the same
KR20220092726A (ko) 전자 장치
CN111538433B (zh) 输入感测电路
US20220384544A1 (en) Display module, and electronic device including the same
EP3869308B1 (en) Input sensing unit and electronic device including the same
US11637154B2 (en) Display device and method for manufacturing the same
CN115666176A (zh) 显示装置
CN113257117A (zh) 显示装置
KR20210005368A (ko) 표시장치
KR20200097868A (ko) 입력 감지 패널 및 이를 포함하는 표시 장치
US20240188342A1 (en) Display panel and electronic apparatus including the same
EP4300273A1 (en) Display device
CN217306509U (zh) 显示面板
EP4376081A1 (en) Display device
US20240099077A1 (en) Display apparatus
US20240231546A1 (en) Input sensing unit and display device having the same
US20230389397A1 (en) Display apparatus and electronic apparatus including the same
US20240122038A1 (en) Display panel and method of manufacturing the same

Legal Events

Date Code Title Description
A201 Request for examination