KR20220034971A - 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치 - Google Patents

유기 발광 표시 장치의 화소 및 유기 발광 표시 장치 Download PDF

Info

Publication number
KR20220034971A
KR20220034971A KR1020200116816A KR20200116816A KR20220034971A KR 20220034971 A KR20220034971 A KR 20220034971A KR 1020200116816 A KR1020200116816 A KR 1020200116816A KR 20200116816 A KR20200116816 A KR 20200116816A KR 20220034971 A KR20220034971 A KR 20220034971A
Authority
KR
South Korea
Prior art keywords
transistor
light emitting
initialization
voltage
pixel
Prior art date
Application number
KR1020200116816A
Other languages
English (en)
Inventor
김지혜
진자경
김유철
양진욱
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020200116816A priority Critical patent/KR20220034971A/ko
Priority to CN202110775373.6A priority patent/CN114170958A/zh
Priority to EP21188255.0A priority patent/EP3968315B1/en
Priority to US17/471,217 priority patent/US11508320B2/en
Publication of KR20220034971A publication Critical patent/KR20220034971A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • G09G3/325Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror the data current flowing through the driving transistor during a setting phase, e.g. by using a switch for connecting the driving transistor to the data driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

유기 발광 표시 장치의 화소는 제1 커패시터, 제2 커패시터, 구동 전류를 생성하는 제1 트랜지스터, 제1 노드에 데이터 전압을 전달하는 제2 트랜지스터, 제1 트랜지스터를 다이오드-연결시키는 제3 트랜지스터, 제2 노드에 제1 초기화 전압을 전달하는 제4 트랜지스터, 제1 노드에 기준 전압을 전달하는 제5 트랜지스터, 제1 트랜지스터의 드레인과 유기 발광 다이오드의 애노드를 연결하는 제6 트랜지스터, 유기 발광 다이오드의 애노드에 제2 초기화 전압을 전달하는 제7 트랜지스터, 제1 트랜지스터의 드레인에 제3 초기화 전압을 전달하는 제8 트랜지스터, 및 유기 발광 다이오드를 포함한다. 이에 따라, 화소는 일반 모드뿐만 아니라 가변 주파수 모드에 적합할 수 있다.

Description

유기 발광 표시 장치의 화소 및 유기 발광 표시 장치{PIXEL OF AN ORGANIC LIGHT EMITTING DIODE DISPLAY DEVICE AND ORGANIC LIGHT EMITTING DIODE DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것으로서, 더욱 상세하게는 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치에 관한 것이다.
일반적으로, 유기 발광 표시 장치는 약 60Hz, 약 120HZ 또는 약 240Hz 등의 고정 프레임 주파수(또는 일정한 리프레쉬 레이트)로 영상을 표시한다. 그러나, 유기 발광 표시 장치에 프레임 데이터를 제공하는 호스트 프로세서(예를 들어, GPU(Graphic Processing Unit) 또는 그래픽 카드)에 의한 렌더링의 프레임 주파수가 상기 유기 발광 표시 장치의 프레임 주파수와 일치하지 않을 수 있다. 특히, 호스트 프로세서가 복잡한 렌더링을 수행하는 게임 영상에 대한 프레임 데이터를 유기 발광 표시 장치에 제공할 때 이러한 프레임 주파수 불일치가 심화될 수 있고, 프레임 주파수 불일치에 의해 유기 발광 표시 장치에서 표시되는 영상에 경계선이 발생되는 티어링(Tearing) 현상 등이 발생될 수 있다.
이러한 티어링 현상을 방지하도록, 호스트 프로세서가 매 프레임 구간마다 블랭크 구간을 변경하여 가변 프레임 주파수로 프레임 데이터를 유기 발광 표시 장치에 제공하는 가변 주파수 모드(예를 들어, 프리-싱크(Free-Sync) 모드, 쥐-싱크(G-Sync) 모드 등)가 개발되었다. 상기 가변 주파수 모드를 지원하는 유기 발광 표시 장치는 상기 가변 프레임 주파수에 동기시켜 영상을 표시함으로써, 즉 표시 패널을 상기 가변 프레임 주파수 또는 가변 구동 주파수로 구동함으로써, 상기 티어링 현상을 방지할 수 있다.
그러나, 상기 가변 주파수 모드로 동작하는 상기 유기 발광 표시 장치에서, 제1 구동 주파수로 구동되는 상기 표시 패널의 휘도와 상기 제1 구동 주파수와 다른 제2 구동 주파수로 구동되는 상기 표시 패널의 휘도가 서로 다를 수 있고, 이에 따라 상기 표시 패널의 구동 주파수가 변경될 때 플리커가 발생될 수 있다.
본 발명의 일 목적은 일반 모드뿐만 아니라 가변 주파수 모드에 적합한 유기 발광 표시 장치의 화소를 제공하는 것이다.
본 발명의 다른 목적은 일반 모드뿐만 아니라 가변 주파수 모드에 적합한 화소를 포함하는 유기 발광 표시 장치를 제공하는 것이다.
다만, 본 발명의 해결하고자 하는 과제는 상기 언급된 과제에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 유기 발광 표시 장치의 화소는 제1 전원 전압의 라인과 제1 노드 사이에 연결된 제1 커패시터, 상기 제1 노드와 제2 노드 사이에 연결된 제2 커패시터, 상기 제2 노드의 전압에 기초하여 구동 전류를 생성하는 제1 트랜지스터, 제1 스캔 신호에 응답하여 상기 제1 노드에 데이터 전압을 전달하는 제2 트랜지스터, 제2 스캔 신호에 응답하여 상기 제1 트랜지스터를 다이오드-연결시키는 제3 트랜지스터, 제3 스캔 신호에 응답하여 상기 제2 노드에 제1 초기화 전압을 전달하는 제4 트랜지스터, 상기 제2 스캔 신호에 응답하여 상기 제1 노드에 기준 전압을 전달하는 제5 트랜지스터, 발광 신호에 응답하여 상기 제1 트랜지스터의 드레인과 유기 발광 다이오드의 애노드를 연결하는 제6 트랜지스터, 제4 스캔 신호에 응답하여 상기 유기 발광 다이오드의 상기 애노드에 제2 초기화 전압을 전달하는 제7 트랜지스터, 제5 스캔 신호에 응답하여 상기 제1 트랜지스터의 상기 드레인에 제3 초기화 전압을 전달하는 제8 트랜지스터, 및 상기 애노드, 및 제2 전원 전압의 라인에 연결된 캐소드를 포함하는 상기 유기 발광 다이오드를 포함한다.
일 실시예에서, 상기 제8 트랜지스터는, 상기 제5 스캔 신호를 수신하는 게이트, 상기 제1 트랜지스터의 상기 드레인에 연결된 소스, 및 상기 제3 초기화 전압의 라인에 연결된 드레인을 포함할 수 있다.
일 실시예에서, 표시 패널이 고정 프레임 주파수로 구동되는 일반 모드에서 상기 제7 트랜지스터는 상기 유기 발광 다이오드를 초기화하도록 턴-온되고, 상기 표시 패널이 가변 프레임 주파수로 구동되는 가변 주파수 모드에서 상기 제7 트랜지스터는 턴-온되지 않을 수 있다.
일 실시예에서, 표시 패널이 고정 프레임 주파수로 구동되는 일반 모드에서 상기 제8 트랜지스터는 턴-온되지 않고, 상기 표시 패널이 가변 프레임 주파수로 구동되는 가변 주파수 모드에서 상기 제8 트랜지스터는 상기 제1 트랜지스터의 상기 드레인을 초기화하도록 턴-온될 수 있다.
일 실시예에서, 표시 패널이 고정 프레임 주파수로 구동되는 일반 모드에서의 각 프레임 구간은 상기 제1 트랜지스터의 게이트가 초기화되는 게이트 초기화 구간, 상기 제1 구동 트랜지스터의 문턱 전압이 보상되는 문턱 전압 보상 구간, 상기 유기 발광 다이오드가 초기화되는 다이오드 초기화 구간, 상기 제1 노드에 상기 데이터 전압이 인가되는 데이터 기입 구간, 및 상기 유기 발광 다이오드가 발광하는 발광 구간을 포함하고, 상기 표시 패널이 가변 프레임 주파수로 구동되는 가변 주파수 모드에서의 각 프레임 구간은 상기 게이트 초기화 구간, 상기 문턱 전압 보상 구간, 상기 제1 트랜지스터의 상기 드레인이 초기화되는 드레인 초기화 구간, 상기 데이터 기입 구간 및 상기 발광 구간을 포함할 수 있다.
일 실시예에서, 상기 드레인 초기화 구간에서, 상기 발광 신호는 오프 레벨을 가지고, 상기 제5 스캔 신호는 온 레벨을 가지며, 상기 제1, 제2, 제3 및 제4 스캔 신호들은 상기 오프 레벨을 가지고, 상기 제8 트랜지스터가 턴-온되고, 상기 제8 트랜지스터는 상기 제1 트랜지스터의 상기 드레인에 상기 제3 초기화 전압을 인가할 수 있다.
일 실시예에서, 상기 문턱 전압 보상 구간의 시간 길이는 상기 데이터 기입 구간의 시간 길이보다 길 수 있다.
일 실시예에서, 상기 다이오드 초기화 구간은 상기 게이트 초기화 구간 또는 상기 문턱 전압 보상 구간과 중첩될 수 있다.
일 실시예에서, 상기 드레인 초기화 구간은 상기 데이터 기입 구간과 상기 발광 구간 사이에 위치할 수 있다.
일 실시예에서, 상기 제2, 제3, 제4 및 제5 트랜지스터들은 듀얼 트랜지스터들일 수 있다.
일 실시예에서, 상기 제1 내지 제8 트랜지스터들 중 제1 일부는 PMOS 트랜지스터로 구현되고, 상기 제1 내지 제8 트랜지스터들 중 제2 일부는 NMOS 트랜지스터로 구현될 수 있다.
일 실시예에서, 상기 제1 초기화 전압, 상기 제2 초기화 전압 및 상기 제3 초기화 전압은 동일한 라인을 통하여 상기 화소에 제공되는 동일한 전압일 수 있다.
일 실시예에서, 상기 제2 초기화 전압 및 상기 제3 초기화 전압은 서로 다른 라인들을 통하여 상기 화소에 제공되는 서로 다른 전압들일 수 있다.
일 실시예에서, 상기 제1 초기화 전압은 상기 제2 초기화 전압 또는 상기 제3 초기화 전압과 동일한 전압일 수 있다.
일 실시예에서, 상기 제1 초기화 전압, 상기 제2 초기화 전압 및 상기 제3 초기화 전압은 서로 다른 라인들을 통하여 상기 화소에 제공되는 서로 다른 전압들일 수 있다.
일 실시예에서, 상기 제4 스캔 신호 및 상기 제5 스캔 신호는 동일한 라인을 통하여 상기 화소에 제공되는 동일한 신호일 수 있다.
일 실시예에서, 각 프레임 구간은 상기 제1 트랜지스터의 게이트가 초기화되는 게이트 초기화 구간, 상기 제1 구동 트랜지스터의 문턱 전압이 보상되는 문턱 전압 보상 구간, 상기 유기 발광 다이오드 및 상기 제1 트랜지스터의 상기 드레인이 초기화되는 다이오드 및 드레인 초기화 구간, 상기 제1 노드에 상기 데이터 전압이 인가되는 데이터 기입 구간, 및 상기 유기 발광 다이오드가 발광하는 발광 구간을 포함할 수 있다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 유기 발광 표시 장치의 화소는 제1 전원 전압의 라인과 제1 노드 사이에 연결된 제1 커패시터, 상기 제1 노드와 제2 노드 사이에 연결된 제2 커패시터, 상기 제2 노드의 전압에 기초하여 구동 전류를 생성하는 제1 트랜지스터, 제1 스캔 신호에 응답하여 상기 제1 노드에 데이터 전압을 전달하는 제2 트랜지스터, 제3 스캔 신호에 응답하여 상기 제2 노드에 제1 초기화 전압을 전달하는 제4 트랜지스터, 발광 신호에 응답하여 상기 제1 트랜지스터의 드레인과 유기 발광 다이오드의 애노드를 연결하는 제6 트랜지스터, 제5 스캔 신호에 응답하여 상기 제1 트랜지스터의 상기 드레인에 제3 초기화 전압을 전달하는 제8 트랜지스터, 및 상기 애노드, 및 제2 전원 전압의 라인에 연결된 캐소드를 포함한다.
일 실시예에서, 상기 화소는 제2 스캔 신호에 응답하여 상기 제1 트랜지스터를 다이오드-연결시키는 제3 트랜지스터, 상기 제2 스캔 신호에 응답하여 상기 제1 노드에 기준 전압을 전달하는 제5 트랜지스터, 및 제4 스캔 신호에 응답하여 상기 유기 발광 다이오드의 상기 애노드에 제2 초기화 전압을 전달하는 제7 트랜지스터를 더 포함할 수 있다.
본 발명의 다른 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 유기 발광 표시 장치는 복수의 화소들을 포함하는 표시 패널, 상기 복수의 화소들 각각에 데이터 전압을 제공하는 데이터 드라이버, 상기 복수의 화소들 각각에 게이트 기입 신호, 게이트 초기화 신호 및 게이트 드레인 신호를 제공하는 스캔 드라이버, 상기 복수의 화소들 각각에 발광 신호를 제공하는 발광 드라이버, 및 상기 데이터 드라이버, 상기 스캔 드라이버 및 상기 발광 드라이버를 제어하는 컨트롤러를 포함한다. 상기 복수의 화소들 각각은, 제1 전원 전압의 라인과 제1 노드 사이에 연결된 제1 커패시터, 상기 제1 노드와 제2 노드 사이에 연결된 제2 커패시터, 상기 제2 노드의 전압에 기초하여 구동 전류를 생성하는 구동 트랜지스터, 상기 게이트 기입 신호에 응답하여 상기 제1 노드에 상기 데이터 전압을 전달하는 스위칭 트랜지스터, 상기 게이트 초기화 신호에 응답하여 상기 제2 노드에 게이트 초기화 전압을 전달하는 게이트 초기화 트랜지스터, 상기 발광 신호에 응답하여 상기 제1 트랜지스터의 드레인과 유기 발광 다이오드의 애노드를 연결하는 발광 트랜지스터, 상기 게이트 드레인 신호에 응답하여 상기 제1 트랜지스터의 상기 드레인에 드레인 초기화 전압을 전달하는 드레인 초기화 트랜지스터, 및 상기 애노드, 및 제2 전원 전압의 라인에 연결된 캐소드를 포함하는 상기 유기 발광 다이오드를 포함한다.
본 발명의 실시예들에 따른 유기 발광 표시 장치의 화소는 제1 전원 전압의 라인과 제1 노드 사이에 연결된 제1 커패시터, 상기 제1 노드와 제2 노드 사이에 연결된 제2 커패시터, 상기 제2 노드의 전압에 기초하여 구동 전류를 생성하는 제1 트랜지스터, 제1 스캔 신호에 응답하여 상기 제1 노드에 데이터 전압을 전달하는 제2 트랜지스터, 제2 스캔 신호에 응답하여 상기 제1 트랜지스터를 다이오드-연결시키는 제3 트랜지스터, 제3 스캔 신호에 응답하여 상기 제2 노드에 제1 초기화 전압을 전달하는 제4 트랜지스터, 상기 제2 스캔 신호에 응답하여 상기 제1 노드에 기준 전압을 전달하는 제5 트랜지스터, 발광 신호에 응답하여 상기 제1 트랜지스터의 드레인과 유기 발광 다이오드의 애노드를 연결하는 제6 트랜지스터, 제4 스캔 신호에 응답하여 상기 유기 발광 다이오드의 상기 애노드에 제2 초기화 전압을 전달하는 제7 트랜지스터, 제5 스캔 신호에 응답하여 상기 제1 트랜지스터의 상기 드레인에 제3 초기화 전압을 전달하는 제8 트랜지스터, 및 상기 애노드, 및 제2 전원 전압의 라인에 연결된 캐소드를 포함하는 상기 유기 발광 다이오드를 포함한다. 따라서, 상기 화소는 일반 모드에서 뿐만 아니라 가변 주파수 모드에서 실질적으로 일정한 휘도로 발광할 수 있고, 이에 따라 상기 일반 모드뿐만 아니라 상기 가변 주파수 모드에 적합할 수 있다.
다만, 본 발명의 효과는 상기 언급한 효과에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 일 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 2는 각 화소가 매 프레임 구간마다 유기 발광 다이오드를 초기화하는 일반적인 표시 패널의 G-값의 일 예를 나타내는 도면이다.
도 3은 약 120Hz의 프레임 주파수로 구동되는 일반적인 표시 패널의 휘도의 일 예 및 약 60Hz의 프레임 주파수로 구동되는 상기 일반적인 표시 패널의 휘도의 일 예를 나타내는 도면이다.
도 4는 일반 모드에서의 일반적인 표시 패널의 휘도의 일 예, 가변 주파수 모드에서의 일반적인 표시 패널의 휘도의 일 예, 상기 일반 모드에서의 본 발명의 일 실시예에 따른 화소를 포함하는 표시 패널의 휘도의 일 예, 및 상기 가변 주파수 모드에서의 본 발명의 일 실시예에 따른 화소를 포함하는 표시 패널의 휘도의 일 예를 설명하기 위한 도면이다.
도 5는 본 발명의 일 실시예에 따른 일반 모드에서의 화소의 동작을 설명하기 위한 타이밍도이다.
도 6은 게이트 초기화 구간에서의 화소의 동작의 일 예를 설명하기 위한 회로도이다.
도 7은 문턱 전압 보상 구간에서의 화소의 동작의 일 예를 설명하기 위한 회로도이다.
도 8은 다이오드 초기화 구간에서의 화소의 동작의 일 예를 설명하기 위한 회로도이다.
도 9는 데이터 기입 구간에서의 화소의 동작의 일 예를 설명하기 위한 회로도이다.
도 10은 발광 구간에서의 화소의 동작의 일 예를 설명하기 위한 회로도이다.
도 11은 본 발명의 일 실시예에 따른 가변 주파수 모드에서의 화소의 동작을 설명하기 위한 타이밍도이다.
도 12는 드레인 초기화 구간에서의 화소의 동작의 일 예를 설명하기 위한 회로도이다.
도 13은 본 발명의 다른 실시예에 따른 일반 모드에서의 화소의 동작을 설명하기 위한 타이밍도이다.
도 14는 본 발명의 또 다른 실시예에 따른 일반 모드에서의 화소의 동작을 설명하기 위한 타이밍도이다.
도 15는 본 발명의 다른 실시예에 따른 가변 주파수 모드에서의 화소의 동작을 설명하기 위한 타이밍도이다.
도 16은 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 17은 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 18은 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 19는 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 20은 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 21은 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 22는 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소의 동작을 설명하기 위한 타이밍도이다.
도 23은 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 24는 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 25는 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 26은 본 발명의 실시예들에 따른 유기 발광 표시 장치를 나타내는 블록도이다.
도 27은 본 발명의 실시예들에 따른 가변 주파수 모드에서의 유기 발광 표시 장치의 동작의 일 예를 설명하기 위한 도면이다.
도 28은 본 발명의 실시예들에 따른 유기 발광 표시 장치를 포함하는 전자 기기를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 일 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이고, 도 2는 각 화소가 매 프레임 구간마다 유기 발광 다이오드를 초기화하는 일반적인 표시 패널의 G-값의 일 예를 나타내는 도면이며, 도 3은 약 120Hz의 프레임 주파수로 구동되는 일반적인 표시 패널의 휘도의 일 예 및 약 60Hz의 프레임 주파수로 구동되는 상기 일반적인 표시 패널의 휘도의 일 예를 나타내는 도면이고, 도 4는 일반 모드에서의 일반적인 표시 패널의 휘도의 일 예, 가변 주파수 모드에서의 일반적인 표시 패널의 휘도의 일 예, 상기 일반 모드에서의 본 발명의 일 실시예에 따른 화소를 포함하는 표시 패널의 휘도의 일 예, 및 상기 가변 주파수 모드에서의 본 발명의 일 실시예에 따른 화소를 포함하는 표시 패널의 휘도의 일 예를 설명하기 위한 도면이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 화소(100)는 제1 커패시터(C1), 제2 커패시터(C2), 제1 트랜지스터(T1), 제2 트랜지스터(T2), 제3 트랜지스터(T3), 제4 트랜지스터(T4), 제5 트랜지스터(T5), 제6 트랜지스터(T6), 제7 트랜지스터(T7) 및 유기 발광 다이오드(EL)를 포함할 수 있다.
일 실시예에서, 도 1에 도시된 바와 같이, 제4 트랜지스터(T4)에 의해 제1 트랜지스터(T1)의 게이트에 인가되는 게이트 초기화를 위한 제1 초기화 전압(VINT1), 제7 트랜지스터(T7)에 의해 유기 발광 다이오드(EL)에 인가되는 다이오드 초기화(또는 애노드 초기화)를 위한 제2 초기화 전압(VINT2), 및 제8 트랜지스터(T8)에 의해 제1 트랜지스터(T1)의 드레인에 인가되는 드레인 초기화를 위한 제3 초기화 전압(VINT3)은 동일한 라인을 통하여 화소(100)에 제공되는 동일한 초기화 전압(VINT)일 수 있다. 또한, 일 실시예에서, 도 1에 도시된 바와 같이, 제1 내지 제8 트랜지스터들(T1 내지 T8)은 PMOS 트랜지스터들로 구현될 수 있으나, 이에 한정되지 않는다.
제1 커패시터(C1)는 제1 전원 전압(ELVDD)(예를 들어, 고 전원 전압)의 라인과 제1 노드(N1) 사이에 연결될 수 있다. 일 실시예에서, 제1 커패시터(C1)는 제1 전원 전압(ELVDD)의 상기 라인에 연결된 제1 전극, 및 제1 노드(N1)에 연결된 제2 전극을 포함할 수 있다.
제2 커패시터(C2)는 제1 노드(N1)와 제2 노드(N2) 사이에 연결될 수 있다. 일 실시예에서, 제2 커패시터(C2)는 제1 노드(N1)에 연결된 제1 전극, 및 제2 노드(N2)에 연결된 제2 전극을 포함할 수 있다.
제1 트랜지스터(T1)는 제2 노드(N2)의 전압, 즉 제2 커패시터(C2)의 상기 제2 전극의 전압에 기초하여 구동 전류를 생성할 수 있다. 일 실시예에서, 제1 트랜지스터(T1)는 제2 노드(N2)에 연결된 게이트, 제1 전원 전압(ELVDD)의 상기 라인에 연결된 소스, 및 제3, 제6 및 제8 트랜지스터들(T3, T6, T8)에 연결된 드레인을 포함할 수 있다.
제2 트랜지스터(T2)는 제1 스캔 신호(SCAN1)에 응답하여 제1 노드(N1)에 데이터 라인(DL)의 데이터 전압(VDAT)을 전달할 수 있다. 일 실시예에서, 제1 스캔 신호(SCAN1)는 게이트 기입 신호(GW)라 불릴 수 있다. 또한, 일 실시예에서, 제2 트랜지스터(T2)는 제1 스캔 신호(SCAN1)를 수신하는 게이트, 제1 노드(N1)에 연결된 소스, 및 데이터 라인(DL)에 연결된 드레인을 포함할 수 있다.
제3 트랜지스터(T3)는 제2 스캔 신호(SCAN2)에 응답하여 제1 트랜지스터(T1)를 다이오드-연결시킬 수 있다. 일 실시예에서, 제2 스캔 신호(SCAN2)는 게이트 보상 신호(GC)라 불릴 수 있다. 또한, 일 실시예에서, 제3 트랜지스터(T3)는 제2 스캔 신호(SCAN2)를 수신하는 게이트, 제1 트랜지스터(T1)의 상기 드레인에 연결된 소스, 및 제2 노드(N2)에 연결된 드레인을 포함할 수 있다.
제4 트랜지스터(T4)는 제3 스캔 신호(SCAN3)에 응답하여 제2 노드(N2)에 제1 초기화 전압(VINT1)을 전달할 수 있다. 일 실시예에서, 제3 스캔 신호(SCAN3)는 게이트 초기화 신호(GI)라 불릴 수 있다. 또한, 일 실시예에서, 제4 트랜지스터(T4)는 제3 스캔 신호(SCAN3)를 수신하는 게이트, 제2 노드(N2)에 연결된 소스, 및 제1 초기화 전압(VINT1)의 라인에 연결된 드레인을 포함할 수 있다.
제5 트랜지스터(T5)는 제2 스캔 신호(SCAN2)에 응답하여 제1 노드(N1)에 기준 전압(VREF)을 전달할 수 있다. 일 실시예에서, 제5 트랜지스터(T5)는 제2 스캔 신호(SCAN2)를 수신하는 게이트, 기준 전압(VREF)의 라인에 연결된 소스, 및 제1 노드(N1)에 연결된 드레인을 포함할 수 있다.
제6 트랜지스터(T6)는 발광 신호(EM)에 응답하여 제1 트랜지스터(T1)의 상기 드레인을 유기 발광 다이오드(EL)의 애노드에 연결할 수 있다. 이에 따라, 제1 트랜지스터(T1)에 의해 생성된 상기 구동 전류가 유기 발광 다이오드(EL)에 제공될 수 있다. 일 실시예에서, 제6 트랜지스터(T6)는 발광 신호(EM)를 수신하는 게이트, 제1 트랜지스터(T1)의 상기 드레인에 연결된 소스, 및 유기 발광 다이오드(EL)의 상기 애노드에 연결된 드레인을 포함할 수 있다.
제7 트랜지스터(T7)는 제4 스캔 신호(SCAN4)에 응답하여 유기 발광 다이오드(EL)의 상기 애노드에 제2 초기화 전압(VINT2)을 전달할 수 있다. 일 실시예에서, 제4 스캔 신호(SCAN4)는 게이트 바이패스 신호(GB)라 불릴 수 있다. 또한, 일 실시예에서, 제7 트랜지스터(T7)는 제4 스캔 신호(SCAN4)를 수신하는 게이트, 유기 발광 다이오드(EL)의 상기 애노드에 연결된 소스, 및 제2 초기화 전압(VINT2)의 라인에 연결된 드레인을 포함할 수 있다.
제8 트랜지스터(T8)는 제5 스캔 신호(SCAN5)에 응답하여 제1 트랜지스터(T1)의 상기 드레인에 제3 초기화 전압(VINT3)을 전달할 수 있다. 일 실시예에서, 제5 스캔 신호(SCAN5)는 게이트 드레인 신호(GD)라 불릴 수 있다. 또한, 일 실시예에서, 제8 트랜지스터(T8)는 제5 스캔 신호(SCAN5)를 수신하는 게이트, 제1 트랜지스터(T1)의 상기 드레인에 연결된 소스, 및 제3 초기화 전압(VINT3)의 라인에 연결된 드레인을 포함할 수 있다.
유기 발광 다이오드(EL)는, 제6 트랜지스터(T6)가 턴-온된 동안, 제1 트랜지스터(T1)에 의해 생성된 상기 구동 전류에 기초하여 발광할 수 있다. 일 실시예에서, 유기 발광 다이오드(EL)는 제6 트랜지스터(T6) 및 제7 트랜지스터(T7)에 연결된 상기 애노드, 및 제2 전원 전압(ELVSS)(예를 들어, 저 전원 전압)의 라인에 연결된 캐소드를 포함할 수 있다.
본 발명의 실시예들에 따른 유기 발광 표시 장치는 화소(100)를 포함하는 표시 패널이 고정 프레임 주파수(예를 들어, 약 60Hz, 약 120Hz 또는 약 240Hz 등)로 구동되는 일반 모드뿐만 아니라, 상기 표시 패널이 가변 프레임 주파수로 구동되는 가변 주파수 모드를 지원할 수 있다. 예를 들어, 상기 가변 프레임 주파수는 약 1Hz 내지 약 120Hz, 약 1Hz 내지 약 240Hz 등의 범위를 가질 수 있으나, 이에 한정되지 않는다.
한편, 상기 가변 주파수 모드에서, 동일한 계조의 영상을 표시하더라도, 각 화소(100)의 제4 트랜지스터(T4)가 매 프레임 구간마다 유기 발광 다이오드(EL)를 초기화하는 일반적인 표시 패널의 휘도는 상기 가변 프레임 주파수에 따라 변경될 수 있다. 도 2는 상기 가변 프레임 주파수의 최대 주파수가 약 120Hz인 일반적인 표시 패널의 G-값의 일 예를 나타내고, 여기서, 상기 G-값은 수학식 "G-VALUE = (LUM(MAXFREQ) - LUM(MAXFREQ/2)) / LUM(MAXFREQ)"으로 결정되고, G-VALUE는 상기 G-값이고, LUM(MAXFREQ)는 상기 가변 프레임 주파수의 상기 최대 주파수(예를 들어, 약 120Hz)로 구동되는 상기 일반적인 표시 패널의 휘도를 나타내고, LUM(MAXFREQ/2)는 상기 최대 주파수의 절반(예를 들어, 약 60Hz)으로 구동되는 상기 일반적인 표시 패널의 휘도를 나타낸다. 도 2의 예에서, 상기 일반적인 표시 패널의 G-값은 60-계조 초과에서 약 4% 이하의 절대 값을 가지나, 60-계조 이하에서 약 4% 초과의 절대 값을 가질 수 있다. 즉, 상기 가변 주파수 모드에서, (예를 들어, 60-계조 이하의) 저계조 영상을 표시할 때, 상기 일반적인 표시 패널은 서로 다른 구동 주파수들(또는 서로 다른 프레임 주파수들)에서 큰 휘도 차이를 가질 수 있고, 상기 일반적인 표시 패널의 상기 구동 주파수(또는 상기 프레임 주파수)가 변경될 때 플리커가 발생할 수 있다.
이러한 (예를 들어, 60-계조 이하의) 저계조에서의 서로 다른 구동 주파수들 사이의 상기 휘도 차이는, 도 3에 도시된 바와 같이, 상기 일반적인 표시 패널의 휘도 골(Valley)의 개수가 상기 서로 다른 구동 주파수들에서 변경되기 때문에 발생될 수 있다. 매 프레임 구간의 시작 시점에서 유기 발광 다이오드(EL)가 초기화 또는 방전되므로, 상기 프레임 구간의 상기 시작 시점으로부터 유기 발광 다이오드(EL)의 기생 커패시터가 충전될 때까지 유기 발광 다이오드(EL)가 발광하지 못하므로, 상기 일반적인 표시 패널은 매 프레임 구간마다 휘도 골(Valley)를 가질 수 있다. 한편, (예를 들어, 60-계조 초과의) 고계조 영상이 표시될 때, 제1 트랜지스터(T1)에 의한 상기 구동 전류가 상대적으로 큰 전류이므로 상기 프레임 구간의 상기 시작 시점으로부터 유기 발광 다이오드(EL)의 기생 커패시터가 충전될 때까지의 시간이 상대적으로 짧고, 상기 프레임 구간의 상기 시작 시점 이후의 후속 시간 동안의 휘도가 상대적으로 높으므로, 상기 프레임 구간의 상기 시작 시점에서의 상기 휘도 골이 상기 프레임 구간의 평균 휘도에 실질적으로 영향을 미치지 않을 수 있다. 그러나, (예를 들어, 60-계조 이하의) 저계조 영상이 표시될 때, 제1 트랜지스터(T1)에 의한 상기 구동 전류가 상대적으로 작은 전류이므로 상기 프레임 구간의 상기 시작 시점으로부터 유기 발광 다이오드(EL)의 기생 커패시터가 충전될 때까지의 시간이 상대적으로 길고, 상기 프레임 구간의 상기 시작 시점 이후의 후속 시간 동안의 휘도가 상대적으로 낮으므로, 상기 프레임 구간의 상기 시작 시점에서의 상기 휘도 골이 상기 프레임 구간의 평균 휘도에 영향을 미칠 수 있다. 이에 따라, 상기 저계조 영상이 표시될 때, 상기 일반적인 표시 패널이 서로 다른 구동 주파수들로 경우들에서, 동일한 시간 동안의 프레임 구간들의 개수가 서로 다르고, 상기 동일한 시간 동안의 유기 발광 다이오드(EL)가 초기화되는 횟수가 서로 다르며, 상기 동일한 시간 동안의 상기 휘도 골의 개수가 서로 다르고, 따라서 동일한 시간 동안의 평균 휘도가 서로 다를 수 있다.
예를 들어, 약 16-계조의 영상이 표시되는 도 3의 예에서, 동일한 시간 동안, 약 120Hz로 구동되는 상기 일반적인 표시 패널은 두 개의 프레임 구간들(FP1)를 가지고, 약 60Hz로 구동되는 상기 일반적인 표시 패널은 하나의 프레임 구간(FP2)을 가질 수 있다. 즉, 상기 일반적인 표시 패널에서는, 각 화소(100)가 매 프레임 구간(FP1, FP2)마다 유기 발광 다이오드(EL)를 초기화하고, 매 프레임 구간(FP1, FP2)마다 유기 발광 다이오드(EL)의 기생 커패시터가 방전되므로, 유기 발광 다이오드(EL)는 제1 트랜지스터(T1)에 의한 상기 구동 전류가 상기 기생 커패시터를 충전할 때까지 발광하지 못하고, 상기 일반적인 표시 패널은 매 프레임 구간(FP1, FP2)마다 휘도 골(Valley)를 가질 수 있다. 즉, 상기 저계조 영상(예를 들어, 도 3에서 16-계조 영상)이 표시될 때, 상기 동일한 시간 동안, 약 120Hz로 구동되는 상기 일반적인 표시 패널은 두 개의 휘도 골들을 가지고, 약 60Hz로 구동되는 상기 일반적인 표시 패널은 하나의 휘도 골을 가지므로, 약 60Hz로 구동되는 상기 일반적인 표시 패널의 휘도가 약 120Hz로 구동되는 상기 일반적인 표시 패널의 휘도보다 높을 수 있다.
한편, 이러한 서로 다른 구동 주파수들에서의 상기 휘도 차이는 상기 일반적인 표시 패널이 상기 고정 프레임 주파수로 구동되는 상기 일반 모드에서는 상기 플리커를 유발시키지 않으나, 상기 일반적인 표시 패널이 상기 가변 프레임 주파수로 구동되는 상기 가변 주파수 모드에서는 상기 플리커를 유발시킬 수 있다. 예를 들어, 도 4의 310에 도시된 바와 같이, 일반적인 유기 발광 표시 장치가 입력 영상 데이터(IDAT)로서 일정한 프레임 주파수(예를 들어, 약 120Hz)로 프레임 데이터(FDAT)를 수신하는 상기 일반 모드에서, 상기 일반적인 표시 패널의 각 화소는 매 프레임 구간(FP1, FP2, FP3, FP4)에서 제4 스캔 신호(SCAN4)(또는 게이트 바이패스 신호(GB))에 응답하여 유기 발광 다이오드(EL)를 초기화하고, 상기 일반적인 표시 패널은 일정한 시간을 가지는 매 프레임 구간(FP1, FP2, FP3, FP4)에서 하나의 휘도 골을 가질 수 있다. 이 경우, 상기 일반적인 표시 패널의 휘도는 상기 일정한 시간마다 균일한 휘도를 가지므로, 상기 플리커가 발생되지 않을 수 있다. 그러나, 도 4의 320에 도시된 바와 같이, 상기 일반적인 유기 발광 표시 장치가 입력 영상 데이터(IDAT)로서 상기 가변 프레임 주파수(예를 들어, 제1 및 제3 프레임 구간들(FP1, FP3)에서 약 120Hz, 및 제2 프레임 구간(FP2)에서 약 60Hz)로 프레임 데이터(FDAT)를 수신하는 상기 가변 주파수 모드에서, 상기 가변 프레임 주파수의 변경에 의해, 상기 일정한 시간 당 상기 휘도 골의 개수가 변경되고, 상기 일정한 시간 당 상기 일반적인 표시 패널의 휘도가 변경되므로, (예를 들어, 약 60Hz에 상응하는 제2 프레임 구간(FP2)과 약 120Hz에 상응하는 제3 프레임 구간(FP3) 사이에서) 상기 플리커가 발생될 수 있다.
그러나, 본 발명의 실시예들에 따른 상기 유기 발광 표시 장치에서는, 상기 플리커를 방지하도록, 제7 트랜지스터(T7)가 상기 일반 모드에서 매 프레임 구간마다 유기 발광 다이오드(EL)를 초기화하도록 턴-온되나, 상기 가변 주파수 모드에서 턴-온되지 않을 수 있다. 즉, 도 4의 330에 도시된 바와 같이, 본 발명의 실시예들에 따른 유기 발광 표시 장치가 입력 영상 데이터(IDAT)로서 일정한 프레임 주파수(예를 들어, 약 120Hz)로 프레임 데이터(FDAT)를 수신하는 상기 일반 모드에서, 본 발명의 실시예들에 따른 화소(100)는 상기 일정한 시간을 가지는 매 프레임 구간(FP1, FP2, FP3, FP4)에서 제4 스캔 신호(SCAN4)(또는 게이트 바이패스 신호(GB))에 응답하여 유기 발광 다이오드(EL)를 초기화할 수 있다. 그러나, 도 4의 340에 도시된 바와 같이, 본 발명의 실시예들에 따른 유기 발광 표시 장치가 입력 영상 데이터(IDAT)로서 상기 가변 프레임 주파수(예를 들어, 제1 및 제3 프레임 구간들(FP1, FP3)에서 약 120Hz, 및 제2 프레임 구간(FP2)에서 약 60Hz)로 프레임 데이터(FDAT)를 수신하는 상기 가변 주파수 모드에서, 본 발명의 실시예들에 따른 화소(100)는 제4 스캔 신호(SCAN4)를 수신하지 않고, 화소(100)의 제7 트랜지스터(T7)가 턴-온되지 않으며, 화소(100)의 유기 발광 다이오드(EL)가 초기화되지 않을 수 있다. 이에 따라, 상기 가변 주파수 모드에서, 본 발명의 실시예들에 따른 화소(100)를 포함하는 상기 표시 패널은 휘도 골(350)을 가지지 않을 수 있고, 상기 서로 다른 구동 주파수들에서의 상기 휘도 차이에 의한 상기 플리커가 방지될 수 있다.
다만, 화소(100)의 유기 발광 다이오드(EL)가 초기화되지 않는 경우, 즉, 유기 발광 다이오드(EL)의 상기 기생 커패시터가 방전되지 않는 경우, 제1 트랜지스터(T1)의 상기 드레인에 잔류하는 전하들에 의해, 각 프레임 구간(FP1, FP2, FP3)에서 유기 발광 다이오드(EL)가 순간적으로 발광할 수 있고, 화소(100)를 포함하는 상기 표시 패널이 순간적인 휘도 피크(360)를 가질 수 있다. 그러나, 본 발명의 실시예들에 따른 상기 유기 발광 표시 장치에서는, 제8 트랜지스터(T8)는 상기 일반 모드에서 턴-온되지 않으나, 상기 가변 주파수 모드에서 제1 트랜지스터(T1)의 상기 드레인을 초기화하도록 턴-온될 수 있다. 즉, 도 4의 330에 도시된 바와 같이, 상기 일반 모드에서, 본 발명의 실시예들에 따른 화소(100)는 제5 스캔 신호(SCAN5)를 수신하지 않고, 화소(100)의 제8 트랜지스터(T8)가 턴-온되지 않으며, 화소(100)의 제1 트랜지스터(T1)의 상기 드레인이 초기화되지 않을 수 있다. 그러나, 도 4의 340에 도시된 바와 같이, 상기 가변 주파수 모드에서, 본 발명의 실시예들에 따른 화소(100)는 각 프레임 구간(FP1, FP2, FP3)에서 제5 스캔 신호(SCAN5)(또는 게이트 드레인 신호(GD))에 응답하여 제1 트랜지스터(T1)의 상기 드레인을 초기화할 수 있다. 따라서, 제1 트랜지스터(T1)의 상기 드레인의 상기 잔류 전하들이 제거되고, 화소(100)를 포함하는 상기 표시 패널은 순간적인 휘도 피크(360)를 가지지 않을 수 있다. 이에 따라, 본 발명의 실시예들에 따른 화소(100)를 포함하는 상기 표시 패널은 일정한 휘도(370)를 가질 수 있다.
상술한 바와 같이, 본 발명의 실시예들에 따른 화소(100)는 상기 다이오드 초기화(또는 상기 애노드 초기화)를 위한 제7 트랜지스터(T7)뿐만 아니라, 상기 드레인 초기화를 위한 제8 트랜지스터(T8)를 포함할 수 있다. 또한, 상기 가변 주파수 모드에서, 제7 트랜지스터(T7)에 의한 상기 다이오드 초기화가 수행되지 않고, 제8 트랜지스터(T8)에 의한 상기 드레인 초기화가 수행됨으로써, 본 발명의 실시예들에 따른 화소(100)는 (특히, 상기 저계조에서) 실질적으로 일정한 휘도로 발광할 수 있다. 이에 따라, 본 발명의 실시예들에 따른 화소(100)는 상기 일반 모드뿐만 아니라 상기 가변 주파수 모드에 적합할 수 있다.
도 5는 본 발명의 일 실시예에 따른 일반 모드에서의 화소의 동작을 설명하기 위한 타이밍도이고, 도 6은 게이트 초기화 구간에서의 화소의 동작의 일 예를 설명하기 위한 회로도이며, 도 7은 문턱 전압 보상 구간에서의 화소의 동작의 일 예를 설명하기 위한 회로도이고, 도 8은 다이오드 초기화 구간에서의 화소의 동작의 일 예를 설명하기 위한 회로도이며, 도 9는 데이터 기입 구간에서의 화소의 동작의 일 예를 설명하기 위한 회로도이고, 도 10은 발광 구간에서의 화소의 동작의 일 예를 설명하기 위한 회로도이다.
도 1 및 도 5를 참조하면, 표시 패널이 고정 프레임 주파수로 구동되는 일반 모드에서의 각 프레임 구간(FP)은 제1 트랜지스터(T1)의 게이트가 초기화되는 게이트 초기화 구간(GIP), 제1 구동 트랜지스터(T1)의 문턱 전압이 보상되는 문턱 전압 보상 구간(VCP), 유기 발광 다이오드(EL)가 초기화되는 다이오드 초기화 구간(AIP), 제1 노드(N1)에 데이터 전압(VDAT)이 인가되는 데이터 기입 구간(DWP), 및 유기 발광 다이오드(EL)가 발광하는 발광 구간(EMP)을 포함할 수 있다. 일 실시예에서, 도 5에 도시된 바와 같이, 제1 내지 제5 스캔 신호들(SCAN1, SCAN2, SCAN3, SCAN4, SCAN5) 및 발광 신호(EM)는 온 레벨로서 로우 레벨을 가지고 오프 레벨로서 하이 레벨을 가지는 액티브 로우 신호들일 수 있으나, 이에 한정되지 않는다.
게이트 초기화 구간(GIP)에서, 발광 신호(EM)는 상기 오프 레벨을 가지고, 제3 스캔 신호(SCAN3)는 상기 온 레벨을 가지며, 제1, 제2, 제4 및 제5 스캔 신호들(SCAN1, SCAN2, SCAN4, SCAN5)은 상기 오프 레벨을 가질 수 있다. 게이트 초기화 구간(GIP)에서, 도 6에 도시된 바와 같이, 제4 트랜지스터(T4)는 상기 온 레벨을 가지는 제3 스캔 신호(SCAN3)에 응답하여 턴-온될 수 있다. 따라서, 제4 트랜지스터(T4)는 제2 노드(N2), 즉 제1 트랜지스터(T1)의 상기 게이트에 초기화 전압(VINT)을 인가하고, 이에 따라 제1 트랜지스터(T1)의 상기 게이트가 초기화될 수 있다. 일 실시예에서, 게이트 초기화 구간(GIP)의 시간 길이는 3 수평 시간(3H 시간)에 상응할 수 있으나, 이에 한정되지 않는다. 또한, 일 실시예에서, 유기 발광 표시 장치의 1 수평 시간(1H 시간)은 표시 패널의 상기 일반 모드에서의 상기 고정 프레임 주파수(또는 가변 주파수 모드의 가변 프레임 주파수의 최대 주파수), 및 상기 표시 패널의 화소 행의 개수에 따라 결정될 수 있다.
문턱 전압 보상 구간(VCP)에서, 발광 신호(EM)는 상기 오프 레벨을 가지고, 제2 스캔 신호(SCAN2)는 상기 온 레벨을 가지며, 제1, 제3, 제4 및 제5 스캔 신호들(SCAN1, SCAN3, SCAN4, SCAN5)은 상기 오프 레벨을 가질 수 있다. 문턱 전압 보상 구간(VCP)에서, 도 7에 도시된 바와 같이, 제3 및 제5 트랜지스터들(T3, T5)은 상기 온 레벨을 가지는 제2 스캔 신호(SCAN2)에 응답하여 턴-온될 수 있다. 따라서, 제5 트랜지스터(T5)는 제1 노드(N1), 즉 제2 커패시터(C2)의 제1 전극에 기준 전압(VREF)을 인가할 수 있다. 일 실시예에서, 기준 전압(VREF)은 제1 전원 전압(ELVDD)와 같은 전압 레벨을 가질 수 있으나, 이에 한정되지 않는다. 또한, 제3 트랜지스터(T3)는 제1 트랜지스터(T1)를 다이오드-연결시킬 수 있다. 이에 따라, 제1 전원 전압(ELVDD)으로부터 제1 트랜지스터(T1)의 문턱 전압(VTH)이 감산된 전압(ELVDD-VTH)이 다이오드-연결된 제1 트랜지스터(T1)를 통하여 제2 노드(N2), 즉 제2 커패시터(C2)의 제2 전극에 인가될 수 있다. 일 실시예에서, 문턱 전압 보상 구간(VCP)의 시간 길이는 3 수평 시간(3H 시간)에 상응할 수 있으나, 이에 한정되지 않는다. 또한, 일 실시예에서, 도 5에 도시된 바와 같이, 문턱 전압 보상 구간(VCP)과 데이터 기입 구간(DWP)이 분리되고, 문턱 전압 보상 구간(VCP)이 (예를 들어, 1H 시간의) 데이터 기입 구간(DWP)보다 긴 시간 길이, 예를 들어 3 수평 시간(3H 시간)을 가질 수 있다. 문턱 전압 보상 구간(VCP)이 데이터 기입 구간(DWP)보다 긴 시간 길이를 가지는 경우, 제1 구동 트랜지스터(T1)의 문턱 전압(VTH)이 충분히 보상될 수 있다.
다이오드 초기화 구간(AIP)(또는 애노드 초기화 구간)에서, 발광 신호(EM)는 상기 오프 레벨을 가지고, 제4 스캔 신호(SCAN4)는 상기 온 레벨을 가지며, 제1, 제2, 제3 및 제5 스캔 신호들(SCAN1, SCAN2, SCAN3, SCAN5)은 상기 오프 레벨을 가질 수 있다. 다이오드 초기화 구간(AIP)에서, 도 8에 도시된 바와 같이, 제7 트랜지스터(T7)는 상기 온 레벨을 가지는 제4 스캔 신호(SCAN4)에 응답하여 턴-온될 수 있다. 따라서, 제7 트랜지스터(T7)는 유기 발광 다이오드(EL)의 상기 애노드에 초기화 전압(VINT)을 인가하고, 이에 따라 유기 발광 다이오드(EL)가 초기화될 수 있다. 일 실시예에서, 다이오드 초기화 구간(AIP)의 시간 길이는 1 수평 시간(1H 시간)에 상응할 수 있으나, 이에 한정되지 않는다.
데이터 기입 구간(DWP)에서, 발광 신호(EM)는 상기 오프 레벨을 가지고, 제1 스캔 신호(SCAN1)는 상기 온 레벨을 가지며, 제2, 제3, 제4 및 제5 스캔 신호들(SCAN2, SCAN3, SCAN4, SCAN5)은 상기 오프 레벨을 가질 수 있다. 데이터 기입 구간(DWP)에서, 도 9에 도시된 바와 같이, 제2 트랜지스터(T2)는 상기 온 레벨을 가지는 제1 스캔 신호(SCAN1)에 응답하여 턴-온될 수 있다. 따라서, 제2 트랜지스터(T2)는 제1 노드(N1), 즉 제2 커패시터(C2)의 상기 제1 전극에 데이터 전압(VDAT)을 인가할 수 있다. 이에 따라, 제2 커패시터(C2)의 상기 제1 전극은 기준 전압(VREF)으로부터 데이터 전압(VDAT)으로 데이터 전압(VDAT)과 기준 전압(VREF)의 차(VDAT-VREF)만큼 변경될 수 있다. 제2 커패시터(C2)의 상기 제1 전극이 데이터 전압(VDAT)과 기준 전압(VREF)의 차(VDAT-VREF)만큼 변경되면, 플로팅 상태인 제2 커패시터(C2)의 상기 제2 전극 또한 데이터 전압(VDAT)과 기준 전압(VREF)의 차(VDAT-VREF)만큼 변경될 수 있다. 이에 따라, 데이터 기입 구간(DWP)에서, 제2 커패시터(C2)의 상기 제2 전극의 전압, 즉 제2 노드(N2)의 전압은 제1 전원 전압(ELVDD)으로부터 문턱 전압(VTH)이 감산된 전압(ELVDD-VTH)에 데이터 전압(VDAT)과 기준 전압(VREF)의 차(VDAT-VREF)가 가산된 전압(ELVDD-VTH+VDAT-VREF)이 될 수 있다. 일 실시예에서, 데이터 기입 구간(DWP)의 시간 길이는 1 수평 시간(1H 시간)에 상응할 수 있으나, 이에 한정되지 않는다.
발광 구간(EMP)에서, 발광 신호(EM)는 상기 온 레벨을 가지고, 제1 내지 제5 스캔 신호들(SCAN1, SCAN2, SCAN3, SCAN4, SCAN5)은 상기 오프 레벨을 가질 수 있다. 발광 구간(EMP)에서, 도 10에 도시된 바와 같이, 제6 트랜지스터(T6)는 상기 온 레벨을 가지는 발광 신호(EM1)에 응답하여 턴-온될 수 있다. 따라서, 제1 트랜지스터(T1)는 제2 노드(N2)의 전압(ELVDD-VTH+VDAT-VREF), 즉 제2 커패시터(C2)의 상기 제2 전극의 전압(ELVDD-VTH+VDAT-VREF)에 기초하여 구동 전류(IDR)를 생성하고, 제6 트랜지스터(T6)는 유기 발광 다이오드(EL)에 제1 트랜지스터(T1)에 의해 생성된 구동 전류(IDR)를 제공하며, 유기 발광 다이오드(EL)는 구동 전류(IDR)에 기초하여 발광할 수 있다. 한편, 제1 트랜지스터(T1)에 의해 생성되는 구동 전류(IDR)는 수학식 "β/2 * (VSG - VTH)^2"에 의해 결정될 수 있다. 여기서, β는 제1 트랜지스터(T1)의 이동도(mobility), 커패시턴스, 폭 및 길이에 의해 결정되는 트랜지스터 게인이고, VSG는 제1 트랜지스터(T1)의 소스-게이트 전압이며, VTH는 제1 트랜지스터(T1)의 상기 문턱 전압이다. 한편, 제1 트랜지스터(T1)의 소스 전압은 제1 전원 전압(ELVDD)이고, 제1 트랜지스터(T1)의 게이트 전압은 제2 노드(N2)의 전압, 즉 "ELVDD-VTH+VDAT-VREF"이므로, "VSG - VTH"는 "ELVDD - ELVDD + VTH - VDAT + VREF - VTH = VREF - VDAT"이다. 따라서, 구동 전류(IDR)는 제1 트랜지스터(T1)의 문턱 전압(VTH)과 무관하게 기준 전압(VREF) 및 데이터 전압(VDAT)에 기초하여 결정될 수 있다.
도 11은 본 발명의 일 실시예에 따른 가변 주파수 모드에서의 화소의 동작을 설명하기 위한 타이밍도이고, 도 12는 드레인 초기화 구간에서의 화소의 동작의 일 예를 설명하기 위한 회로도이다.
도 1 및 도 11을 참조하면, 표시 패널이 가변 프레임 주파수로 구동되는 가변 주파수 모드에서의 각 프레임 구간(FP)은 게이트 초기화 구간(GIP), 문턱 전압 보상 구간(VCP), 제1 트랜지스터(T1)의 드레인이 초기화되는 드레인 초기화 구간(DIP), 데이터 기입 구간(DWP) 및 발광 구간(EMP)을 포함할 수 있다. 상기 가변 주파수 모드에서의 게이트 초기화 구간(GIP), 문턱 전압 보상 구간(VCP), 데이터 기입 구간(DWP) 및 발광 구간(EMP)에서의 화소(100)의 동작은 도 6, 도 7, 도 9 및 도 10을 참조하여 상술한 상기 일반 모드에서의 화소(100)의 동작과 실질적으로 동일할 수 있다.
드레인 초기화 구간(DIP)에서, 발광 신호(EM)는 오프 레벨을 가지고, 제5 스캔 신호(SCAN5)는 온 레벨을 가지며, 제1, 제2, 제3 및 제4 스캔 신호들(SCAN1, SCAN2, SCAN3, SCAN4)은 상기 오프 레벨을 가질 수 있다. 드레인 초기화 구간(DIP)에서, 도 12에 도시된 바와 같이, 제8 트랜지스터(T8)는 상기 온 레벨을 가지는 제5 스캔 신호(SCAN5)에 응답하여 턴-온될 수 있다. 따라서, 제8 트랜지스터(T8)는 제1 트랜지스터(T1)의 상기 드레인에 초기화 전압(VINT)을 인가하고, 이에 따라 제1 트랜지스터(T1)의 상기 드레인이 초기화될 수 있다. 일 실시예에서, 드레인 초기화 구간(DIP)의 시간 길이는 1 수평 시간(1H 시간)에 상응할 수 있으나, 이에 한정되지 않는다.
도 13은 본 발명의 다른 실시예에 따른 일반 모드에서의 화소의 동작을 설명하기 위한 타이밍도이고, 도 14는 본 발명의 또 다른 실시예에 따른 일반 모드에서의 화소의 동작을 설명하기 위한 타이밍도이다.
도 13 및 도 14를 참조하면, 일 실시예에서, 일반 모드에서의 다이오드 초기화 구간(AIP)은 게이트 초기화 구간(GIP) 또는 문턱 전압 보상 구간(VCP)과 중첩될 수 있다. 일 예에서, 도 13에 도시된 바와 같이, 다이오드 초기화 구간(AIP)은 게이트 초기화 구간(GIP)과 중첩될 수 있다. 다른 예에서, 도 14에 도시된 바와 같이, 다이오드 초기화 구간(AIP)은 문턱 전압 보상 구간(VCP)과 중첩될 수 있다.
도 15는 본 발명의 다른 실시예에 따른 가변 주파수 모드에서의 화소의 동작을 설명하기 위한 타이밍도이다.
도 15를 참조하면, 일 실시예에서, 가변 주파수 모드에서의 드레인 초기화 구간(DIP)은 데이터 기입 구간(DWP)과 발광 구간(EMP) 사이에 위치할 수 있다. 예를 들어, 도 15에 도시된 바와 같이, 드레인 초기화 구간(DIP)은 데이터 기입 구간(DWP) 후에 및 발광 구간(EMP) 전에 발생할 수 있다.
도 16은 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 16을 참조하면, 본 발명의 다른 실시예에 따른 화소(400)는 제1 커패시터(C1), 제2 커패시터(C2), 제1 트랜지스터(T1), 제2 트랜지스터(T2D), 제3 트랜지스터(T3D), 제4 트랜지스터(T4D), 제5 트랜지스터(T5D), 제6 트랜지스터(T6), 제7 트랜지스터(T7) 및 유기 발광 다이오드(EL)를 포함할 수 있다. 도 16의 화소(400)는, 제1 내지 제8 트랜지스터들(T1 내지 T8) 중 적어도 하나가 듀얼 트랜지스터로 구현된 것을 제외하고, 도 1의 화소(100)와 유사한 구성 및 유사한 동작을 가질 수 있다.
일 실시예에서, 도 16에 도시된 바와 같이, 제2 트랜지스터(T2D), 제3 트랜지스터(T3D), 제4 트랜지스터(T4D) 및 제5 트랜지스터(T5D)는 각각이 직렬 연결된 서브-트랜지스터들을 포함하는 듀얼 트랜지스터들로 구현될 수 있다. 이와 같이, 제1 및 제2 커패시터들(C1, C2)에 직접 연결된 제2 내지 제5 트랜지스터들(T2D, T3D, T4D, T5D)이 상기 듀얼 트랜지스터들로 구현된 경우, 제1 및 제2 커패시터들(C1, C2)로부터/로의 제2 내지 제5 트랜지스터들(T2D, T3D, T4D, T5D)을 통한 누설 전류가 감소될 수 있다. 따라서, 가변 주파수 모드에서, 화소(400) 또는 표시 패널은 동일한 계조에서 더욱 일정한 휘도로 영상을 표시할 수 있다.
도 17은 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 17을 참조하면, 본 발명의 다른 실시예에 따른 화소(500)는 제1 커패시터(C1), 제2 커패시터(C2), 제1 트랜지스터(T1), 제2 트랜지스터(T2N), 제3 트랜지스터(T3N), 제4 트랜지스터(T4N), 제5 트랜지스터(T5N), 제6 트랜지스터(T6), 제7 트랜지스터(T7) 및 유기 발광 다이오드(EL)를 포함할 수 있다. 도 17의 화소(500)는, 제1 내지 제8 트랜지스터들(T1 내지 T8) 중 제1 일부는 PMOS 트랜지스터로 구현되고, 제1 내지 제8 트랜지스터들(T1 내지 T8) 중 제2 일부는 NMOS 트랜지스터로 구현된 것을 제외하고, 도 1의 화소(100)와 유사한 구성 및 유사한 동작을 가질 수 있다.
일 실시예에서, 도 17에 도시된 바와 같이, 제2 트랜지스터(T2N), 제3 트랜지스터(T3N), 제4 트랜지스터(T4N) 및 제5 트랜지스터(T5N)는 누설 전류가 상대적으로 작은 NMOS 트랜지스터들로 구현될 수 있다. 이 경우, 상기 NMOS 트랜지스터들로 구현된 제2 내지 제5 트랜지스터들(T2N, T3N, T4N, T5N)에 인가되는 제1, 제2 및 제3 스캔 트랜지스터들(SCAN1N, SCAN2N, SCAN3N)은, 제1, 제2 및 제3 스캔 트랜지스터들(SCAN1, SCAN2, SCAN3)이 온 레벨로서 로우 레벨을 가지고 오프 레벨로서 하이 레벨을 가지는 액티브 로우 신호들인 도 5, 도 11, 도 13, 도 14 및 도 15의 예들과 달리, 상기 온 레벨로서 상기 하이 레벨을 가지고 상기 오프 레벨로서 상기 하이 레벨을 가지는 액티브 하이 신호들일 수 있다. 이와 같이, 제1 및 제2 커패시터들(C1, C2)에 직접 연결된 제2 내지 제5 트랜지스터들(T2N, T3N, T4N, T5N)이 상기 NMOS 트랜지스터들로 구현된 경우, 제1 및 제2 커패시터들(C1, C2)로부터/로의 제2 내지 제5 트랜지스터들(T2N, T3N, T4N, T5N)을 통한 누설 전류가 감소될 수 있다. 따라서, 가변 주파수 모드에서, 화소(500) 또는 표시 패널은 동일한 계조에서 더욱 일정한 휘도로 영상을 표시할 수 있다.
한편, 도 17에는 제2 내지 제5 트랜지스터들(T2N, T3N, T4N, T5N)이 NMOS 트랜지스터들로 구현된 예가 도시되어 있으나, 실시예들에 따라, 제1 내지 제8 트랜지스터들(T1 내지 T8) 중 임의의 하나 이상의 트랜지스터들이 NMOS 트랜지스터들로 구현될 수 있다. 일 실시예에서, 제2 노드(N2)에 소스/드레인이 직접 연결된 제3 및 제4 트랜지스터들(T3N, T4N)이 상기 NMOS 트랜지스터들로 구현될 수 있고, 따라서 제2 노드(N2)로부터/로의 제3 및 제4 트랜지스터들(T3N, T4N)을 통한 누설 전류가 감소될 수 있다. 다른 실시예에서, 제1 노드(N1)에 소스/드레인이 직접 연결된 제2 및 제5 트랜지스터들(T2N, T5N)이 상기 NMOS 트랜지스터들로 구현될 수 있고, 따라서 제1 노드(N1)로부터/로의 제2 및 제5 트랜지스터들(T2N, T5N)을 통한 누설 전류가 감소될 수 있다.
도 18은 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이고, 도 19는 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이며, 도 20은 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 18, 도 19 및 도 20을 참조하면, 본 발명의 또 다른 실시예에 따른 화소(600, 700, 800)는 제1 커패시터(C1), 제2 커패시터(C2), 제1 트랜지스터(T1), 제2 트랜지스터(T2), 제3 트랜지스터(T3), 제4 트랜지스터(T4), 제5 트랜지스터(T5N), 제6 트랜지스터(T6), 제7 트랜지스터(T7) 및 유기 발광 다이오드(EL)를 포함할 수 있다. 도 18의 화소(600), 도 19의 화소(700) 및 도 20의 화소(800) 각각은, 제7 트랜지스터(T7)에 의한 다이오드 초기화를 위한 제2 초기화 전압(VINT2)과 제8 트랜지스터(T8)에 의한 드레인 초기화를 위한 제3 초기화 전압(VINT3)이 서로 다른 라인들을 통하여 화소(600, 700, 800)에 제공되는 서로 다른 전압들인 것을 제외하고, 도 1의 화소(100)와 유사한 구성 및 유사한 동작을 가질 수 있다.
일 실시예에서, 도 18에 도시된 바와 같이, 게이트 초기화를 위한 제1 초기화 전압(VINT1) 및 다이오드 초기화를 위한 제2 초기화 전압(VINT2)은 동일한 라인을 통하여 화소(600)에 제공되는 동일한 전압이나, 드레인 초기화를 위한 제3 초기화 전압(VINT3)은 제1/제2 초기화 전압(VINT1/VINT2)의 라인과 다른 라인을 통하여 화소(600)에 제공되고, 제1/제2 초기화 전압(VINT1/VINT2)과 다른 전압일 수 있다. 이와 같이, 상기 게이트/다이오드 초기화를 위한 제1/제2 초기화 전압(VINT1/VINT2) 및 상기 드레인 초기화를 위한 제3 초기화 전압(VINT3)이 서로 다른 라인들의 서로 다른 전압들이므로, 상기 게이트/다이오드 초기화 및 상기 드레인 초기화 각각이 보다 충분하고 보다 적합하게 수행될 수 있다.
다른 실시예에서, 도 19에 도시된 바와 같이, 게이트 초기화를 위한 제1 초기화 전압(VINT1) 및 드레인 초기화를 위한 제3 초기화 전압(VINT3)은 동일한 라인을 통하여 화소(700)에 제공되는 동일한 전압이나, 다이오드 초기화를 위한 제2 초기화 전압(VINT2)은 제1/제3 초기화 전압(VINT1/VINT3)의 라인과 다른 라인을 통하여 화소(700)에 제공되고, 제1/제3 초기화 전압(VINT1/VINT3)과 다른 전압일 수 있다. 이와 같이, 상기 게이트/드레인 초기화를 위한 제1/제3 초기화 전압(VINT1/VINT3) 및 상기 다이오드 초기화를 위한 제2 초기화 전압(VINT2)이 서로 다른 라인들의 서로 다른 전압들이므로, 상기 게이트/드레인 초기화 및 상기 다이오드 초기화 각각이 보다 충분하고 보다 적합하게 수행될 수 있다.
또 다른 실시예에서, 도 20에 도시된 바와 같이, 게이트 초기화를 위한 제1 초기화 전압(VINT1), 다이오드 초기화를 위한 제2 초기화 전압(VINT2) 및 드레인 초기화를 위한 제3 초기화 전압(VINT3)은 서로 다른 라인들을 통하여 화소(800)에 제공되는 서로 다른 전압들일 수 있다. 이와 같이, 상기 게이트 초기화를 위한 제1 초기화 전압(VINT1), 상기 다이오드 초기화를 위한 제2 초기화 전압(VINT2) 및 상기 드레인 초기화를 위한 제3 초기화 전압(VINT3)이 서로 다른 라인들의 서로 다른 전압들이므로, 상기 게이트 초기화, 상기 다이오드 초기화 및 상기 드레인 초기화 각각이 보다 충분하고 보다 적합하게 수행될 수 있다.
도 21은 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이고, 도 22는 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소의 동작을 설명하기 위한 타이밍도이다.
도 21을 참조하면, 본 발명의 또 다른 실시예에 따른 화소(1100)는 제1 커패시터(C1), 제2 커패시터(C2), 제1 트랜지스터(T1), 제2 트랜지스터(T2), 제3 트랜지스터(T3), 제4 트랜지스터(T4), 제5 트랜지스터(T5N), 제6 트랜지스터(T6), 제7 트랜지스터(T7) 및 유기 발광 다이오드(EL)를 포함할 수 있다. 도 21의 화소(1100)는, 제7 트랜지스터(T7) 및 제8 트랜지스터(T8)가 동일한 라인을 통하여 동일한 스캔 신호(SCAN4)를 수신하는 것을 제외하고, 도 1의 화소(100)와 유사한 구성 및 유사한 동작을 가질 수 있다.
도 21에 도시된 바와 같이, 제7 트랜지스터(T7) 및 제8 트랜지스터(T8)는 동일한 제4 스캔 신호(SCAN4), 예를 들어 게이트 바이패스 신호(GB)를 수신할 수 있다. 가변 주파수 모드에서의 화소(1100)의 동작은 일반 모드에서의 화소(1100)의 동작과 실질적으로 동일할 수 있다. 또한, 일 실시예에서, 가변 주파수 모드에서의 프레임 구간은 가변 시간 길이를 가지고, 일반 모드에서의 프레임 구간은 고정 시간 길이를 가지나, 상기 가변 주파수 모드에서의 상기 프레임 구간과 상기 일반 모드에서의 상기 프레임 구간은 동일한 구간들을 포함할 수 있다.
예를 들어, 도 22에 도시된 바와 같이, 상기 일반 모드 및 상기 가변 주파수 모드에서의 각 프레임 구간(FP)은 제1 트랜지스터(T1)의 게이트가 초기화되는 게이트 초기화 구간(GIP), 제1 구동 트랜지스터(T1)의 문턱 전압이 보상되는 문턱 전압 보상 구간(VCP), 유기 발광 다이오드(EL) 및 제1 트랜지스터(T1)의 드레인이 초기화되는 다이오드 및 드레인 초기화 구간(ADIP), 제1 노드(N1)에 데이터 전압(VDAT)이 인가되는 데이터 기입 구간(DWP), 및 유기 발광 다이오드(EL)가 발광하는 발광 구간(EMP)을 포함할 수 있다. 게이트 초기화 구간(GIP), 문턱 전압 보상 구간(VCP), 데이터 기입 구간(DWP) 및 발광 구간(EMP)에서의 화소(1100)의 동작은 도 6, 도 7, 도 9 및 도 10을 참조하여 상술한 화소(100)의 동작과 실질적으로 동일할 수 있다.
다이오드 및 드레인 초기화 구간(ADIP)에서, 제7 트랜지스터(T7) 및 제8 트랜지스터(T8)는 온 레벨을 가지는 제4 스캔 신호(SCAN4)에 응답하여 턴-온될 수 있다. 제7 트랜지스터(T7)는 유기 발광 다이오드(EL)의 애노드에 초기화 전압(VINT)을 인가하고, 이에 따라 유기 발광 다이오드(EL)가 초기화될 수 있다. 또한, 제8 트랜지스터(T8)는 제1 트랜지스터(T1)의 상기 드레인에 초기화 전압(VINT)을 인가하고, 이에 따라 제1 트랜지스터(T1)의 상기 드레인이 초기화될 수 있다. 일 실시예에서, 다이오드 및 드레인 초기화 구간(ADIP)의 시간 길이는 1 수평 시간(1H 시간)에 상응할 수 있으나, 이에 한정되지 않는다.
도 23은 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이고, 도 24는 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이며, 도 25는 본 발명의 또 다른 실시예에 따른 유기 발광 표시 장치의 화소를 나타내는 회로도이다.
도 23, 도 24 및 도 25를 참조하면, 본 발명의 또 다른 실시예에 따른 화소(1200, 1300, 1400)는 제1 커패시터(C1), 제2 커패시터(C2), 제1 트랜지스터(T1), 제2 트랜지스터(T2), 제3 트랜지스터(T3), 제4 트랜지스터(T4), 제5 트랜지스터(T5N), 제6 트랜지스터(T6), 제7 트랜지스터(T7) 및 유기 발광 다이오드(EL)를 포함할 수 있다. 도 23의 화소(1200), 도 24의 화소(1300) 및 도 25의 화소(1400) 각각은, 제7 트랜지스터(T7)에 의한 다이오드 초기화를 위한 제2 초기화 전압(VINT2)과 제8 트랜지스터(T8)에 의한 드레인 초기화를 위한 제3 초기화 전압(VINT3)이 서로 다른 라인들을 통하여 화소(1200, 1300, 1400)에 제공되는 서로 다른 전압들인 것을 제외하고, 도 21의 화소(1100)와 유사한 구성 및 유사한 동작을 가질 수 있다.
일 실시예에서, 도 23에 도시된 바와 같이, 게이트 초기화를 위한 제1 초기화 전압(VINT1) 및 다이오드 초기화를 위한 제2 초기화 전압(VINT2)은 동일한 라인을 통하여 화소(1200)에 제공되는 동일한 전압이나, 드레인 초기화를 위한 제3 초기화 전압(VINT3)은 제1/제2 초기화 전압(VINT1/VINT2)의 라인과 다른 라인을 통하여 화소(1200)에 제공되고, 제1/제2 초기화 전압(VINT1/VINT2)과 다른 전압일 수 있다.
다른 실시예에서, 도 24에 도시된 바와 같이, 게이트 초기화를 위한 제1 초기화 전압(VINT1) 및 드레인 초기화를 위한 제3 초기화 전압(VINT3)은 동일한 라인을 통하여 화소(1300)에 제공되는 동일한 전압이나, 다이오드 초기화를 위한 제2 초기화 전압(VINT2)은 제1/제3 초기화 전압(VINT1/VINT3)의 라인과 다른 라인을 통하여 화소(1300)에 제공되고, 제1/제3 초기화 전압(VINT1/VINT3)과 다른 전압일 수 있다.
또 다른 실시예에서, 도 25에 도시된 바와 같이, 게이트 초기화를 위한 제1 초기화 전압(VINT1), 다이오드 초기화를 위한 제2 초기화 전압(VINT2) 및 드레인 초기화를 위한 제3 초기화 전압(VINT3)은 서로 다른 라인들을 통하여 화소(1400)에 제공되는 서로 다른 전압들일 수 있다.
도 26은 본 발명의 실시예들에 따른 유기 발광 표시 장치를 나타내는 블록도이고, 도 27은 본 발명의 실시예들에 따른 가변 주파수 모드에서의 유기 발광 표시 장치의 동작의 일 예를 설명하기 위한 도면이다.
도 26을 참조하면, 본 발명의 실시예들에 따른 유기 발광 표시 장치(1500)는 표시 패널(1510), 데이터 드라이버(1520), 스캔 드라이버(1530), 발광 드라이버(1540) 및 컨트롤러(1550)를 포함할 수 있다.
표시 패널(1510)은 복수의 화소들(PX)을 포함할 수 있다. 본 발명의 실시예들에 따른 유기 발광 표시 장치(1500)에서, 각 화소(PX)는 제1 전원 전압의 라인과 제1 노드 사이에 연결된 제1 커패시터(예를 들어, 도 1의 제1 커패시터(C1)), 상기 제1 노드와 제2 노드 사이에 연결된 제2 커패시터(예를 들어, 도 1의 제2 커패시터(C2)), 상기 제2 노드의 전압에 기초하여 구동 전류를 생성하는 구동 트랜지스터(예를 들어, 도 1의 제1 트랜지스터(T1)), 게이트 기입 신호(예를 들어, 도 1의 제1 스캔 신호(SCAN1))에 응답하여 상기 제1 노드에 데이터 전압(VDAT)을 전달하는 스위칭 트랜지스터(예를 들어, 도 1의 제2 트랜지스터(T2)), 게이트 초기화 신호(예를 들어, 도 1의 제3 스캔 신호(SCAN3))에 응답하여 상기 제2 노드에 게이트 초기화 전압(예를 들어, 도 1의 제1 초기화 전압(VINT1))을 전달하는 게이트 초기화 트랜지스터(예를 들어, 도 1의 제4 트랜지스터(T4)), 발광 신호에 응답하여 상기 제1 트랜지스터의 드레인과 유기 발광 다이오드의 애노드를 연결하는 발광 트랜지스터(예를 들어, 도 1의 제6 트랜지스터(T6)), 게이트 드레인 신호(예를 들어, 도 1의 제5 스캔 신호(SCAN5))에 응답하여 상기 제1 트랜지스터의 상기 드레인에 드레인 초기화 전압(예를 들어, 도 1의 제3 초기화 전압(VINT3))을 전달하는 드레인 초기화 트랜지스터(예를 들어, 도 1의 제8 트랜지스터(T8)), 및 상기 애노드, 및 제2 전원 전압의 라인에 연결된 캐소드를 포함하는 상기 유기 발광 다이오드를 포함할 수 있다. 예를 들어, 표시 패널(1510)의 각 화소(PX)는 도 1의 화소(100), 도 16의 화소(400), 도 17의 화소(500), 도 18의 화소(600), 도 19의 화소(700), 도 20의 화소(800), 도 21의 화소(1100), 도 23의 화소(1200), 도 24의 화소(1300), 도 25의 화소(1400), 또는 다른 구조의 화소일 수 있다. 본 발명의 실시예들에 따른 유기 발광 표시 장치(1500)에서, 각 화소(PX)는 드레인 초기화를 위한 제8 트랜지스터를 포함할 수 있다. 이에 따라, 본 발명의 실시예들에 따른 화소(PX)는 일반 모드뿐만 아니라 가변 주파수 모드에 적합할 수 있다.
데이터 드라이버(1520)는 컨트롤러(1550)로부터 수신된 데이터 제어 신호(DCTRL) 및 출력 영상 데이터(ODAT)에 기초하여 복수의 화소들(PX)에 데이터 전압들(VDAT)을 제공할 수 있다. 일 실시예에서, 데이터 제어 신호(DCTRL)는 출력 데이터 인에이블 신호, 수평 개시 신호 및 로드 신호를 포함할 수 있으나, 이에 한정되지 않는다. 데이터 드라이버(1520)는 컨트롤러(1550)로부터, 출력 영상 데이터(ODAT)로서, 표시 패널(1510)의 구동 주파수(DF)로 프레임 데이터를 수신할 수 있다. 일 실시예에서, 데이터 드라이버(1520) 및 컨트롤러(1550)는 단일한 집적 회로로 구현될 수 있고, 이러한 집적 회로는 타이밍 컨트롤러 임베디드 데이터 드라이버(Timing controller Embedded Data driver; TED)로 불릴 수 있다. 다른 실시예에서, 데이터 드라이버(1520) 및 컨트롤러(1550)는 별개의 집적 회로들로 구현될 수 있다.
스캔 드라이버(1530)는 컨트롤러(1550)로부터 수신된 스캔 제어 신호(SCTRL)에 기초하여 복수의 화소들(PX)에 제1 스캔 신호들(SCAN1), 제2 스캔 신호들(SCAN2), 제3 스캔 신호들(SCAN3), 제4 스캔 신호들(SCAN4) 및/또는 제5 스캔 신호들(SCAN5)을 제공할 수 있다. 일 실시예에서, 스캔 제어 신호(SCTRL)는 스캔 시작 신호 및 스캔 클록 신호를 포함할 수 있으나, 이에 한정되지 않는다. 일 실시예에서, 스캔 드라이버(1530)는 복수의 화소들(PX)에 제1 스캔 신호들(SCAN1), 제2 스캔 신호들(SCAN2), 제3 스캔 신호들(SCAN3), 제4 스캔 신호들(SCAN4) 및/또는 제5 스캔 신호들(SCAN5)을 행 단위로 순차적으로 제공할 수 있다. 일 실시예에서, 스캔 드라이버(1530)는 표시 패널(1510)의 주변부에 집적 또는 형성될 수 있다. 다른 실시예에서, 스캔 드라이버(1530)는 하나 또는 그 이상의 집적 회로들로 구현될 수 있다.
발광 드라이버(1540)는 컨트롤러(1550)로부터 수신된 발광 제어 신호(EMCTRL)에 기초하여 복수의 화소들(PX)에 발광 신호들(EM)을 제공할 수 있다. 일 실시예에서, 발광 제어 신호(EMCTRL)는 발광 시작 신호 및 발광 클록 신호를 포함할 수 있으나, 이에 한정되지 않는다. 일 실시예에서, 발광 드라이버(1540)는 복수의 화소들(PX)에 발광 신호들(EM)을 행 단위로 순차적으로 제공할 수 있다. 일 실시예에서, 발광 드라이버(1540)는 표시 패널(1510)의 주변부에 집적 또는 형성될 수 있다. 다른 실시예에서, 발광 드라이버(1540)는 하나 또는 그 이상의 집적 회로들로 구현될 수 있다.
컨트롤러(1550)(예를 들어, 타이밍 컨트롤러(Timing Controller; T-CON))는 외부의 호스트 프로세서(예를 들어, 그래픽 처리부(Graphic Processing Unit; GPU), 어플리케이션 프로세서(Application Processor; AP) 또는 그래픽 카드(Graphic Card))로부터 입력 영상 데이터(IDAT) 및 제어 신호(CTRL)를 제공받을 수 있다. 일 실시예에서, 제어 신호(CTRL)는 표시 패널(1510)의 구동 모드가 표시 패널(1510)이 고정 프레임 주파수로 구동되는 일반 모드인지 또는 표시 패널(1510)이 가변 프레임 주파수로 구동되는 가변 주파수 모드인지를 나타내는 모드 신호를 포함할 수 있다. 또한, 일 실시예에서, 제어 신호(CTRL)는 수직 동기 신호, 수평 동기 신호, 입력 데이터 인에이블 신호, 마스터 클록 신호 등을 더 포함할 수 있으나, 이에 한정되지 않는다. 컨트롤러(1550)는 입력 영상 데이터(IDAT) 및 제어 신호(CTRL)에 기초하여 출력 영상 데이터(ODAT), 데이터 제어 신호(DCTRL), 스캔 제어 신호(SCTRL) 및 발광 제어 신호(EMCTRL)를 생성하고, 데이터 드라이버(1520)에 출력 영상 데이터(ODAT) 및 데이터 제어 신호(DCTRL)를 제공하여 데이터 드라이버(1520)를 제어하고, 스캔 드라이버(1530)에 스캔 제어 신호(SCTRL)를 제공하여 스캔 드라이버(1530)를 제어하고, 발광 드라이버(1540)에 발광 제어 신호(EMCTRL)를 제공하여 발광 드라이버(1540)를 제어할 수 있다.
상기 일반 모드에서, 상기 호스트 프로세서는 컨트롤러(1550)에 고정된 입력 프레임 주파수(IFF)로 입력 영상 데이터(IDAT)를 제공하고, 표시 패널(1510)의 구동 주파수(DF)는 고정된 입력 프레임 주파수(IFF)로 결정될 수 있다. 즉, 컨트롤러(1550)는 표시 패널(1510)을 고정된 입력 프레임 주파수(IFF), 즉 고정된 구동 주파수(DF)로 구동하도록 데이터 드라이버(1520) 및 스캔 드라이버(1530)를 제어할 수 있다.
상기 가변 주파수 모드에서, 상기 호스트 프로세서는 매 프레임 구간마다 블랭크 구간을 변경하여 컨트롤러(1550)에 가변 입력 프레임 주파수(IFF)(또는 가변 프레임 레이트)로 입력 영상 데이터(IDAT)를 제공하고, 표시 패널(1510)의 구동 주파수(DF)는 가변 입력 프레임 주파수(IFF)로 결정될 수 있다. 즉, 컨트롤러(1550)는 표시 패널(1510)을 가변 입력 프레임 주파수(IFF), 즉 가변 구동 주파수(DF)로 구동하도록 데이터 드라이버(1520) 및 스캔 드라이버(1530)를 제어할 수 있다. 예를 들어, 이러한 가변 주파수 모드는 프리-싱크(Free-Sync) 모드, 쥐-싱크(G-Sync) 모드 등일 수 있으나, 이에 한정되지 않는다.
예를 들어, 도 27에 도시된 바와 같이, 상기 호스트 프로세서(예를 들어, GPU 또는 그래픽 카드)의 렌더링(1610, 1620, 1630)의 주기 또는 주파수가 (특히, 게임 영상 데이터를 렌더링할 때) 일정하지 않을 수 있고, 상기 호스트 프로세서는 상기 가변 주파수 모드에서 이러한 렌더링(1610, 1620, 1630)의 불일정한 주기 또는 주파수에 동기시켜 입력 영상 데이터(IDAT), 즉 프레임 데이터(FDAT1, FDAT2, FDAT3)를 유기 발광 표시 장치(1500)에 제공할 수 있다. 즉, 상기 가변 주파수 모드에서, 각 프레임 구간(FP1, FP2, FP3)은 일정한 시간 길이를 가지는 일정한 액티브 구간(AP1, AP2, AP3)을 가지나, 상기 호스트 프로세서는 각 프레임 구간(FP1, FP2, FP3)의 가변 블랭크 구간(VBP1, VBP2, VBP3)의 시간 길이를 변경시켜 가변 입력 프레임 주파수(IFF)로 프레임 데이터(FDAT1, FDAT2, FDAT3)를 유기 발광 표시 장치(1500)에 제공할 수 있다.
도 27의 예에서, 제1 프레임 구간(FP1)에서, 제2 프레임 데이터(FDAT2)가 약 120Hz의 주파수로 렌더링(1610)되는 경우, 상기 호스트 프로세서는 유기 발광 표시 장치(1500)에 약 120Hz의 입력 프레임 주파수(IFF)로 제1 프레임 데이터(FDAT1)를 제공할 수 있다. 컨트롤러(1550)는 제1 프레임 구간(FP1)에서 표시 패널(1510)을 약 120Hz의 구동 주파수(DF)로 구동하도록 데이터 드라이버(1520)에 약 120Hz의 구동 주파수(DF)로 제1 프레임 데이터(FDAT1)를 제공할 수 있다. 또한, 상기 호스트 프로세서는 제2 프레임 구간(FP2)의 액티브 구간(AP2) 동안 제2 프레임 데이터(FDAT2)를 출력하고, 제3 프레임 데이터(FDAT3)에 대한 렌더링(1620)이 완료될 때까지 제2 프레임 구간(FP2)의 가변 블랭크 구간(VBP2)을 지속할 수 있다. 따라서, 제2 프레임 구간(FP2)에서, 제3 프레임 데이터(FDAT4)가 약 60Hz의 주파수로 렌더링(1620)되는 경우, 상기 호스트 프로세서는 유기 발광 표시 장치(1500)에 제2 프레임 구간(FP2)의 가변 블랭크 구간(VBP2)의 시간을 증가시켜 약 60Hz의 입력 프레임 주파수(IFF)로 제2 프레임 데이터(FDAT2)를 제공할 수 있다. 컨트롤러(1550)는 제2 프레임 구간(FP2)에서 표시 패널(1510)을 약 60Hz의 구동 주파수(DF)로 구동하도록 데이터 드라이버(1520)에 약 60Hz의 구동 주파수(DF)로 제2 프레임 데이터(FDAT2)를 제공할 수 있다. 또한, 제3 프레임 구간(FP3)에서, 제3 프레임 데이터(FDAT3)가 다시 약 120Hz의 주파수로 렌더링(1630)되는 경우, 상기 호스트 프로세서는 유기 발광 표시 장치(1500)에 다시 약 120Hz의 프레임 주파수로 제3 프레임 데이터(FDAT3)를 제공할 수 있다.
이와 같이, 상기 가변 주파수 모드를 지원하는 유기 발광 표시 장치(1500)는 가변 입력 프레임 주파수(IFF)에 동기시켜 영상을 표시함으로써 프레임 주파수 불일치에 의해 발생되는 티어링(Tearing) 현상을 방지할 수 있다. 또한, 상술한 바와 같이, 본 발명의 실시예들에 따른 유기 발광 표시 장치(1500)의 각 화소(PX)는 다이오드 초기화를 위한 제7 트랜지스터뿐만 아니라, 드레인 초기화를 위한 제8 트랜지스터를 포함할 수 있다. 이에 따라, 화소(PX)는 상기 일반 모드뿐만 아니라 상기 가변 주파수 모드에 적합할 수 있고, 본 발명의 실시예들에 따른 유기 발광 표시 장치(1500)는 상기 일반 모드뿐만 아니라 상기 가변 주파수 모드에서 실질적으로 균일한 휘도로 영상을 표시할 수 있다.
도 28은 본 발명의 실시예들에 따른 유기 발광 표시 장치를 포함하는 전자 기기를 나타내는 블록도이다.
도 28을 참조하면, 전자 기기(2100)는 프로세서(2110), 메모리 장치(2120), 저장 장치(2130), 입출력 장치(2140), 파워 서플라이(2150) 및 유기 발광 표시 장치(2160)를 포함할 수 있다. 전자 기기(2100)는 비디오 카드, 사운드 카드, 메모리 카드, USB 장치 등과 통신하거나, 또는 다른 시스템들과 통신할 수 있는 여러 포트(port)들을 더 포함할 수 있다.
프로세서(2110)는 특정 계산들 또는 태스크(task)들을 수행할 수 있다. 실시예에 따라, 프로세서(2110)는 마이크로프로세서(microprocessor), 중앙 처리 장치(CPU) 등일 수 있다. 프로세서(2110)는 어드레스 버스(address bus), 제어 버스(control bus) 및 데이터 버스(data bus) 등을 통하여 다른 구성 요소들에 연결될 수 있다. 실시예에 따라서, 프로세서(2110)는 주변 구성요소 상호연결(Peripheral Component Interconnect; PCI) 버스와 같은 확장 버스에도 연결될 수 있다.
메모리 장치(2120)는 전자 기기(2100)의 동작에 필요한 데이터들을 저장할 수 있다. 예를 들어, 메모리 장치(2120)는 EPROM(Erasable Programmable Read-Only Memory), EEPROM(Electrically Erasable Programmable Read-Only Memory), 플래시 메모리(Flash Memory), PRAM(Phase Change Random Access Memory), RRAM(Resistance Random Access Memory), NFGM(Nano Floating Gate Memory), PoRAM(Polymer Random Access Memory), MRAM(Magnetic Random Access Memory), FRAM(Ferroelectric Random Access Memory) 등과 같은 비휘발성 메모리 장치 및/또는 DRAM(Dynamic Random Access Memory), SRAM(Static Random Access Memory), 모바일 DRAM 등과 같은 휘발성 메모리 장치를 포함할 수 있다.
저장 장치(2130)는 솔리드 스테이트 드라이브(Solid State Drive; SSD), 하드 디스크 드라이브(Hard Disk Drive; HDD), 씨디롬(CD-ROM) 등을 포함할 수 있다. 입출력 장치(2140)는 키보드, 키패드, 터치패드, 터치스크린, 마우스 등과 같은 입력 수단, 및 스피커, 프린터 등과 같은 출력 수단을 포함할 수 있다. 파워 서플라이(2150)는 전자 기기(2100)의 동작에 필요한 파워를 공급할 수 있다. 유기 발광 표시 장치(2160)는 상기 버스들 또는 다른 통신 링크를 통해서 다른 구성 요소들에 연결될 수 있다.
유기 발광 표시 장치(2160)에서, 각 화소는 드레인 초기화를 위한 제8 트랜지스터를 포함할 수 있다. 이에 따라, 상기 화소는 일반 모드뿐만 아니라 가변 주파수 모드에 적합할 수 있고, 본 발명의 실시예들에 따른 유기 발광 표시 장치(2160)는 상기 일반 모드뿐만 아니라 상기 가변 주파수 모드에서 실질적으로 균일한 휘도로 영상을 표시할 수 있다.
실시예에 따라, 전자 기기(2100)는 휴대폰(Mobile Phone), 스마트 폰(Smart Phone), 태블릿 컴퓨터(Tablet Computer), 디지털 TV(Digital Television), 3D TV, 개인용 컴퓨터(Personal Computer; PC), 가정용 전자기기, 노트북 컴퓨터(Laptop Computer), 개인 정보 단말기(personal digital assistant; PDA), 휴대형 멀티미디어 플레이어(portable multimedia player; PMP), 디지털 카메라(Digital Camera), 음악 재생기(Music Player), 휴대용 게임 콘솔(portable game console), 내비게이션(Navigation) 등과 같은 유기 발광 표시 장치(2160)를 포함하는 임의의 전자 기기일 수 있다.
본 발명은 임의의 유기 발광 표시 장치 및 이를 포함하는 전자 기기에 적용될 수 있다. 예를 들어, 본 발명은 휴대폰, 스마트 폰, 태블릿 컴퓨터, TV, 디지털 TV, 3D TV, PC, 가정용 전자기기, 노트북 컴퓨터, PDA, PMP, 디지털 카메라, 음악 재생기, 휴대용 게임 콘솔, 내비게이션 등에 적용될 수 있다.
이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100, 400, 500, 600, 700, 800, 1100, 1200, 1300, 1400, PX: 화소
T1, T2, T3, T4, T5, T6, T7, T8: 트랜지스터
C1, C2: 커패시터
EL: 유기 발광 다이오드
EM: 발광 신호
SCAN1, SCAN2, SCAN3, SCAN4, SCAN5: 스캔 신호
1500: 유기 발광 표시 장치
1510: 표시 패널
1520: 데이터 드라이버
1530: 스캔 드라이버
1540: 발광 드라이버
1550: 컨트롤러

Claims (20)

  1. 제1 전원 전압의 라인과 제1 노드 사이에 연결된 제1 커패시터;
    상기 제1 노드와 제2 노드 사이에 연결된 제2 커패시터;
    상기 제2 노드의 전압에 기초하여 구동 전류를 생성하는 제1 트랜지스터;
    제1 스캔 신호에 응답하여 상기 제1 노드에 데이터 전압을 전달하는 제2 트랜지스터;
    제2 스캔 신호에 응답하여 상기 제1 트랜지스터를 다이오드-연결시키는 제3 트랜지스터;
    제3 스캔 신호에 응답하여 상기 제2 노드에 제1 초기화 전압을 전달하는 제4 트랜지스터;
    상기 제2 스캔 신호에 응답하여 상기 제1 노드에 기준 전압을 전달하는 제5 트랜지스터;
    발광 신호에 응답하여 상기 제1 트랜지스터의 드레인과 유기 발광 다이오드의 애노드를 연결하는 제6 트랜지스터;
    제4 스캔 신호에 응답하여 상기 유기 발광 다이오드의 상기 애노드에 제2 초기화 전압을 전달하는 제7 트랜지스터;
    제5 스캔 신호에 응답하여 상기 제1 트랜지스터의 상기 드레인에 제3 초기화 전압을 전달하는 제8 트랜지스터; 및
    상기 애노드, 및 제2 전원 전압의 라인에 연결된 캐소드를 포함하는 상기 유기 발광 다이오드를 포함하는 유기 발광 표시 장치의 화소.
  2. 제1 항에 있어서, 상기 제8 트랜지스터는,
    상기 제5 스캔 신호를 수신하는 게이트, 상기 제1 트랜지스터의 상기 드레인에 연결된 소스, 및 상기 제3 초기화 전압의 라인에 연결된 드레인을 포함하는 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  3. 제1 항에 있어서, 표시 패널이 고정 프레임 주파수로 구동되는 일반 모드에서 상기 제7 트랜지스터는 상기 유기 발광 다이오드를 초기화하도록 턴-온되고,
    상기 표시 패널이 가변 프레임 주파수로 구동되는 가변 주파수 모드에서 상기 제7 트랜지스터는 턴-온되지 않는 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  4. 제1 항에 있어서, 표시 패널이 고정 프레임 주파수로 구동되는 일반 모드에서 상기 제8 트랜지스터는 턴-온되지 않고,
    상기 표시 패널이 가변 프레임 주파수로 구동되는 가변 주파수 모드에서 상기 제8 트랜지스터는 상기 제1 트랜지스터의 상기 드레인을 초기화하도록 턴-온되는 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  5. 제1 항에 있어서, 표시 패널이 고정 프레임 주파수로 구동되는 일반 모드에서의 각 프레임 구간은 상기 제1 트랜지스터의 게이트가 초기화되는 게이트 초기화 구간, 상기 제1 구동 트랜지스터의 문턱 전압이 보상되는 문턱 전압 보상 구간, 상기 유기 발광 다이오드가 초기화되는 다이오드 초기화 구간, 상기 제1 노드에 상기 데이터 전압이 인가되는 데이터 기입 구간, 및 상기 유기 발광 다이오드가 발광하는 발광 구간을 포함하고,
    상기 표시 패널이 가변 프레임 주파수로 구동되는 가변 주파수 모드에서의 각 프레임 구간은 상기 게이트 초기화 구간, 상기 문턱 전압 보상 구간, 상기 제1 트랜지스터의 상기 드레인이 초기화되는 드레인 초기화 구간, 상기 데이터 기입 구간 및 상기 발광 구간을 포함하는 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  6. 제5 항에 있어서, 상기 드레인 초기화 구간에서,
    상기 발광 신호는 오프 레벨을 가지고, 상기 제5 스캔 신호는 온 레벨을 가지며, 상기 제1, 제2, 제3 및 제4 스캔 신호들은 상기 오프 레벨을 가지고,
    상기 제8 트랜지스터가 턴-온되고,
    상기 제8 트랜지스터는 상기 제1 트랜지스터의 상기 드레인에 상기 제3 초기화 전압을 인가하는 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  7. 제5 항에 있어서, 상기 문턱 전압 보상 구간의 시간 길이는 상기 데이터 기입 구간의 시간 길이보다 긴 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  8. 제5 항에 있어서, 상기 다이오드 초기화 구간은 상기 게이트 초기화 구간 또는 상기 문턱 전압 보상 구간과 중첩되는 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  9. 제5 항에 있어서, 상기 드레인 초기화 구간은 상기 데이터 기입 구간과 상기 발광 구간 사이에 위치하는 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  10. 제1 항에 있어서, 상기 제2, 제3, 제4 및 제5 트랜지스터들은 듀얼 트랜지스터들인 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  11. 제1 항에 있어서, 상기 제1 내지 제8 트랜지스터들 중 제1 일부는 PMOS 트랜지스터로 구현되고,
    상기 제1 내지 제8 트랜지스터들 중 제2 일부는 NMOS 트랜지스터로 구현된 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  12. 제1 항에 있어서, 상기 제1 초기화 전압, 상기 제2 초기화 전압 및 상기 제3 초기화 전압은 동일한 라인을 통하여 상기 화소에 제공되는 동일한 전압인 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  13. 제1 항에 있어서, 상기 제2 초기화 전압 및 상기 제3 초기화 전압은 서로 다른 라인들을 통하여 상기 화소에 제공되는 서로 다른 전압들인 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  14. 제13 항에 있어서, 상기 제1 초기화 전압은 상기 제2 초기화 전압 또는 상기 제3 초기화 전압과 동일한 전압인 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  15. 제1 항에 있어서, 상기 제1 초기화 전압, 상기 제2 초기화 전압 및 상기 제3 초기화 전압은 서로 다른 라인들을 통하여 상기 화소에 제공되는 서로 다른 전압들인 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  16. 제1 항에 있어서, 상기 제4 스캔 신호 및 상기 제5 스캔 신호는 동일한 라인을 통하여 상기 화소에 제공되는 동일한 신호인 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  17. 제16 항에 있어서, 각 프레임 구간은 상기 제1 트랜지스터의 게이트가 초기화되는 게이트 초기화 구간, 상기 제1 구동 트랜지스터의 문턱 전압이 보상되는 문턱 전압 보상 구간, 상기 유기 발광 다이오드 및 상기 제1 트랜지스터의 상기 드레인이 초기화되는 다이오드 및 드레인 초기화 구간, 상기 제1 노드에 상기 데이터 전압이 인가되는 데이터 기입 구간, 및 상기 유기 발광 다이오드가 발광하는 발광 구간을 포함하는 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  18. 제1 전원 전압의 라인과 제1 노드 사이에 연결된 제1 커패시터;
    상기 제1 노드와 제2 노드 사이에 연결된 제2 커패시터;
    상기 제2 노드의 전압에 기초하여 구동 전류를 생성하는 제1 트랜지스터;
    제1 스캔 신호에 응답하여 상기 제1 노드에 데이터 전압을 전달하는 제2 트랜지스터;
    제3 스캔 신호에 응답하여 상기 제2 노드에 제1 초기화 전압을 전달하는 제4 트랜지스터;
    발광 신호에 응답하여 상기 제1 트랜지스터의 드레인과 유기 발광 다이오드의 애노드를 연결하는 제6 트랜지스터;
    제5 스캔 신호에 응답하여 상기 제1 트랜지스터의 상기 드레인에 제3 초기화 전압을 전달하는 제8 트랜지스터; 및
    상기 애노드, 및 제2 전원 전압의 라인에 연결된 캐소드를 포함하는 상기 유기 발광 다이오드를 포함하는 유기 발광 표시 장치의 화소.
  19. 제18 항에 있어서,
    제2 스캔 신호에 응답하여 상기 제1 트랜지스터를 다이오드-연결시키는 제3 트랜지스터;
    상기 제2 스캔 신호에 응답하여 상기 제1 노드에 기준 전압을 전달하는 제5 트랜지스터; 및
    제4 스캔 신호에 응답하여 상기 유기 발광 다이오드의 상기 애노드에 제2 초기화 전압을 전달하는 제7 트랜지스터를 더 포함하는 것을 특징으로 하는 유기 발광 표시 장치의 화소.
  20. 복수의 화소들을 포함하는 표시 패널;
    상기 복수의 화소들 각각에 데이터 전압을 제공하는 데이터 드라이버;
    상기 복수의 화소들 각각에 게이트 기입 신호, 게이트 초기화 신호 및 게이트 드레인 신호를 제공하는 스캔 드라이버;
    상기 복수의 화소들 각각에 발광 신호를 제공하는 발광 드라이버; 및
    상기 데이터 드라이버, 상기 스캔 드라이버 및 상기 발광 드라이버를 제어하는 컨트롤러를 포함하고,
    상기 복수의 화소들 각각은,
    제1 전원 전압의 라인과 제1 노드 사이에 연결된 제1 커패시터;
    상기 제1 노드와 제2 노드 사이에 연결된 제2 커패시터;
    상기 제2 노드의 전압에 기초하여 구동 전류를 생성하는 구동 트랜지스터;
    상기 게이트 기입 신호에 응답하여 상기 제1 노드에 상기 데이터 전압을 전달하는 스위칭 트랜지스터;
    상기 게이트 초기화 신호에 응답하여 상기 제2 노드에 게이트 초기화 전압을 전달하는 게이트 초기화 트랜지스터;
    상기 발광 신호에 응답하여 상기 제1 트랜지스터의 드레인과 유기 발광 다이오드의 애노드를 연결하는 발광 트랜지스터;
    상기 게이트 드레인 신호에 응답하여 상기 제1 트랜지스터의 상기 드레인에 드레인 초기화 전압을 전달하는 드레인 초기화 트랜지스터; 및
    상기 애노드, 및 제2 전원 전압의 라인에 연결된 캐소드를 포함하는 상기 유기 발광 다이오드를 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
KR1020200116816A 2020-09-11 2020-09-11 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치 KR20220034971A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020200116816A KR20220034971A (ko) 2020-09-11 2020-09-11 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치
CN202110775373.6A CN114170958A (zh) 2020-09-11 2021-07-09 有机发光二极管显示装置的像素
EP21188255.0A EP3968315B1 (en) 2020-09-11 2021-07-28 Pixel of an organic light emitting diode display device and organic light emitting diode display device
US17/471,217 US11508320B2 (en) 2020-09-11 2021-09-10 Pixel of an organic light emitting diode display device, and organic light emitting diode display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200116816A KR20220034971A (ko) 2020-09-11 2020-09-11 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치

Publications (1)

Publication Number Publication Date
KR20220034971A true KR20220034971A (ko) 2022-03-21

Family

ID=77126540

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200116816A KR20220034971A (ko) 2020-09-11 2020-09-11 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치

Country Status (4)

Country Link
US (1) US11508320B2 (ko)
EP (1) EP3968315B1 (ko)
KR (1) KR20220034971A (ko)
CN (1) CN114170958A (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230064482A (ko) * 2021-11-03 2023-05-10 엘지디스플레이 주식회사 표시장치
KR20230174771A (ko) * 2022-06-21 2023-12-29 삼성디스플레이 주식회사 표시 장치

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100732828B1 (ko) * 2005-11-09 2007-06-27 삼성에스디아이 주식회사 화소 및 이를 이용한 발광 표시장치
KR100739334B1 (ko) * 2006-08-08 2007-07-12 삼성에스디아이 주식회사 화소와 이를 이용한 유기전계발광 표시장치 및 그의구동방법
KR101097325B1 (ko) * 2009-12-31 2011-12-23 삼성모바일디스플레이주식회사 화소 회로 및 유기 전계 발광 표시 장치
US8912989B2 (en) * 2010-03-16 2014-12-16 Samsung Display Co., Ltd. Pixel and organic light emitting display device using the same
KR101073281B1 (ko) * 2010-05-10 2011-10-12 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
JP2015043041A (ja) * 2013-08-26 2015-03-05 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 電気光学装置
KR20150138527A (ko) * 2014-05-29 2015-12-10 삼성디스플레이 주식회사 화소 회로 및 이를 포함하는 전계발광 디스플레이 장치
CN107230451B (zh) * 2017-07-11 2018-01-16 深圳市华星光电半导体显示技术有限公司 一种amoled像素驱动电路及像素驱动方法
KR102482575B1 (ko) * 2017-10-31 2022-12-28 엘지디스플레이 주식회사 유기 발광 표시 장치
US10916198B2 (en) * 2019-01-11 2021-02-09 Apple Inc. Electronic display with hybrid in-pixel and external compensation
KR20210027652A (ko) * 2019-08-30 2021-03-11 삼성디스플레이 주식회사 표시장치 구동 방법
KR20210057629A (ko) * 2019-11-12 2021-05-21 엘지디스플레이 주식회사 화소 구동 회로를 포함한 전계발광 표시패널
CN113096593A (zh) * 2019-12-23 2021-07-09 深圳市柔宇科技股份有限公司 像素单元、阵列基板与显示终端
KR20210100785A (ko) 2020-02-06 2021-08-18 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법

Also Published As

Publication number Publication date
EP3968315B1 (en) 2024-01-17
US20220084472A1 (en) 2022-03-17
US11508320B2 (en) 2022-11-22
CN114170958A (zh) 2022-03-11
EP3968315A1 (en) 2022-03-16

Similar Documents

Publication Publication Date Title
US11017723B2 (en) Pixel and related organic light emitting diode display device
US11574594B2 (en) Display panel of an organic light emitting diode display device, and organic light emitting diode display device including pixels differing in terms of size of at least one of a transistor and a capacitor
US10971077B2 (en) Organic light emitting diode display device performing low frequency driving
KR102661852B1 (ko) 센싱 동작을 수행하는 표시 장치
KR20210057277A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
KR20210126177A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
KR20210149944A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
US11678542B2 (en) Pixel of an organic light emitting diode display device, and organic light emitting diode display device
KR20220014373A (ko) 다중 주파수 구동을 수행하는 표시 장치, 및 표시 장치의 구동 방법
US11462170B2 (en) Scan driver and display device
KR20210043773A (ko) 스캔 드라이버 및 표시 장치
KR20210154297A (ko) 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치
EP3968315B1 (en) Pixel of an organic light emitting diode display device and organic light emitting diode display device
US20240038169A1 (en) Display device and pixel of a display device
KR20230057510A (ko) 화소 및 화소를 포함하는 표시 장치
KR20220126323A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
KR102555805B1 (ko) 표시 패널의 화소 및 표시 장치
KR20230034469A (ko) 표시 장치의 화소, 및 표시 장치
KR20230049794A (ko) 화소 및 화소를 포함하는 표시 장치