KR20210081567A - 발광표시장치 - Google Patents

발광표시장치 Download PDF

Info

Publication number
KR20210081567A
KR20210081567A KR1020190173671A KR20190173671A KR20210081567A KR 20210081567 A KR20210081567 A KR 20210081567A KR 1020190173671 A KR1020190173671 A KR 1020190173671A KR 20190173671 A KR20190173671 A KR 20190173671A KR 20210081567 A KR20210081567 A KR 20210081567A
Authority
KR
South Korea
Prior art keywords
voltage
light emitting
panel
supplied
emitting display
Prior art date
Application number
KR1020190173671A
Other languages
English (en)
Other versions
KR102623393B1 (ko
Inventor
궁세민
이진원
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020190173671A priority Critical patent/KR102623393B1/ko
Publication of KR20210081567A publication Critical patent/KR20210081567A/ko
Application granted granted Critical
Publication of KR102623393B1 publication Critical patent/KR102623393B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명의 목적은, 내부보상이 수행되지 않는 블랭크 기간에 발광표시패널로 공급되는 패널전압의 레벨을. 내부보상이 수행되는 액티브 기간에 발광표시패널로 공급되는 패널전압의 레벨과 동일 또는 유사하게 제어할 수 있는, 발광표시장치를 제공하는 것이다.

Description

발광표시장치{LIGHT EMITTING DISPLAY APPARATUS}
본 발명은 발광표시장치에 관한 것이다.
발광표시장치에서, 각 픽셀의 발광소자에 흐르는 전류는, 공정 편차 등에 의해 발생되는 구동 트랜지스터들의 문턱 전압들의 편차에 의해 변화될 수 있다. 상기 편차에 의한 불량을 해결하기 위해, 발광표시장치에서는, 구동 트랜지스터의 문턱 전압을 보상하는 내부보상이 수행되고 있다.
내부보상은, 초기화 과정, 샘플링 과정 및 발광 과정 등을 통해 수행될 수 있으며, 발광표시패널로는 초기화 전압 등이 공급된다.
또한, 발광표시장치에서는 계조(gray)들 간의 밝기 차이가 선명하지 않을 수 있으며, 특히, 저 계조들 간의 밝기 차이가 선명하지 않을 수 있다. 따라서, 발광표시장치에서는 광의 출력을 제어하는 에미션 신호의 듀티비를 이용하여 저 계조들 간의 밝기 차이를 보정하는 방법이 이용되고 있다.
그러나, 에미션 신호의 듀티비를 변경하는 방법 및 내부보상을 이용하는 종래의 발광표시장치에서는 내부보상이 수행되는 액티브 기간 및 내부보상이 수행되지 않는 블랭크 기간에서, 상기 초기화 전압의 레벨이 변경될 수 있다. 이에 따라, 종래의 발광표시장치에서는 발광표시패널의 각 영역의 휘도 편차에 따른 가로띠 형태의 줄무늬가 발생될 수 있다.
또한, 종래의 발광표시장치에서는, 상기 발광표시패널의 상단으로 공급되는 구동전압의 레벨 및 상기 발광표시패널의 하단으로 공급되는 구동전압의 레벨 차이에 의해, 가로띠 형태의 줄무늬가 발생될 수 있다.
상술한 문제점을 해결하기 위해 제안된 본 발명의 목적은, 내부보상이 수행되지 않는 블랭크 기간에 발광표시패널로 공급되는 패널전압의 레벨을. 내부보상이 수행되는 액티브 기간에 발광표시패널로 공급되는 패널전압의 레벨과 동일 또는 유사하게 제어할 수 있는, 발광표시장치를 제공하는 것이다.
상술한 기술적 과제를 달성하기 위한 본 발명에 따른 발광표시장치는, 영상이 표시되는 픽셀들 및 상기 픽셀들과 연결된 게이트 라인들과 데이터 라인들이 구비된 표시패널, 상기 표시패널에 구비된 패널전압 공급라인으로 패널전압을 공급하는 전압 공급부 및 상기 픽셀들에 구비된 구동 트랜지스터들의 문턱전압 또는 이동도에 대한 변화를 보상하는 내부보상이 수행되는 액티브 기간에는 상기 패널전압 공급라인으로 공급되는 상기 패널전압의 변화량을 검출하며, 상기 표시패널의 블랭크 기간에는 상기 변화량에 대응되는 보정 패널전압을 갖는 패널전압이 출력되도록 상기 전압 공급부를 제어하는 제어부를 포함한다.
본 발명에 의하면, 내부보상이 수행되지 않는 블랭크 기간에 발광표시패널로 공급되는 패널전압의 레벨이 내부보상이 수행되는 액티브 기간에 발광표시패널로 공급되는 패널전압의 레벨과 동일 또는 유사하게 제어될 수 있다.
따라서, 본 발명에 의하면, 액티브 기간의 패널전압과 블랭크 기간의 패널전압 차이에 의한, 휘도 편차가 발생되지 않으며, 이에 따라, 휘도 편차에 의한 가로띠 형태의 줄무늬가 발생되지 않는다.
도 1은 본 발명에 따른 발광표시장치의 구성을 나타낸 예시도.
도 2는 본 발명에 따른 발광표시장치에 적용되는 제어부의 구성을 나타낸 예시도.
도 3은 본 발명에 따른 발광표시장치에 구비되는 픽셀의 구조를 나타낸 예시도.
도 4는 본 발명에 따른 발광표시장치에 적용되는 게이트 신호들 및 에미션 신호의 파형을 나타낸 예시도.
도 5는 본 발명에 따른 발광표시장치에 적용되는 에미션 신호들의 파형을 나타낸 예시도.
도 6은 본 발명에 따른 발광표시장치에 적용되는 초기화 전압의 파형을 나타낸 예시도.
도 7은 본 발명에 따른 발광표시장치에 적용되는 초기화 전압 생성부의 구성을 나타낸 예시도.
도 8은 본 발명에 따른 발광표시장치에 적용되는 초기화 전압 생성부의 구성을 나타낸 또 다른 예시도.
도 9는 본 발명에 따른 발광표시장치에 적용되는 구동전압 생성부의 구성을 나타낸 예시도.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시 예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 명세서에서 각 도면의 구성요소들에 참조번호를 부가함에 있어서 동일한 구성 요소들에 한해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 번호를 가지도록 하고 있음에 유의하여야 한다.
본 발명의 실시 예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서 상에서 언급한 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
‘적어도 하나’의 용어는 하나 이상의 관련 항목으로부터 제시 가능한 모든 조합을 포함하는 것으로 이해되어야 한다. 예를 들어, ‘제1 항목, 제 2 항목 및 제 3 항목 중에서 적어도 하나’의 의미는 제1 항목, 제 2 항목 또는 제 3 항목 각각 뿐만 아니라 제1 항목, 제 2 항목 및 제 3 항목 중에서 2개 이상으로부터 제시될 수 있는 모든 항목의 조합을 의미한다.
제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성 요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
본 발명의 여러 실시 예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시 예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시 예에 대해 상세히 설명한다.
도 1은 본 발명에 따른 발광표시장치의 구성을 나타낸 예시도이다.
본 발명에 따른 발광표시장치는 전자장치를 구성할 수 있다. 상기 전자장치는, 예를 들어, 스마트폰, 테블릿PC, 텔레비젼, 모니터 등이 될 수 있다.
본 발명에 따른 발광표시장치는, 도 1에 도시된 바와 같이, 영상이 표시되는 픽셀(110)들 및 상기 픽셀(110)들과 연결된 게이트 라인들(GL1 to GLg)과 데이터 라인들(DL1 to DLd)이 구비된 표시패널(100), 상기 표시패널에 구비된 패널전압 공급라인(PVL)으로 패널전압을 공급하는 전압 공급부(500), 상기 픽셀(110)들에 구비된 구동 트랜지스터들에 대한 전압편차를 보상하는 내부보상이 수행되는 액티브 기간에는 상기 패널전압 공급라인(PVL)으로 공급되는 상기 패널전압의 변화량을 검출하며, 상기 내부보상이 수행되지 않는 블랭크 기간에는 상기 변화량에 대응되는 보정 패널전압을 갖는 패널전압이 출력되도록 상기 전압 공급부(500)를 제어하는 제어부(400), 상기 게이트 라인들(GL1 to GLg)로 게이트 신호들을 공급하는 게이트 드라이버(200) 및 상기 데이터 라인들(DL1 to DLd)로 데이터 전압들을 공급하는 데이터 드라이버(300)를 포함한다. 즉, 상기 제어부(400)는, 상기 픽셀들에 구비된 구동 트랜지스터들의 문턱전압 또는 이동도에 대한 변화를 보상하는 내부보상이 수행되는 액티브 기간에는 상기 패널전압 공급라인으로 공급되는 상기 패널전압의 변화량을 검출하며, 상기 표시패널의 블랭크 기간에는 상기 변화량에 대응되는 보정 패널전압을 갖는 패널전압이 출력되도록 상기 전압 공급부를 제어한다.
상기 발광표시패널(100)의 상기 표시영역(AA)에는, 발광소자 및 상기 발광소자를 구동하는 픽셀구동회로를 포함하는 픽셀(110)들이 구비된다. 또한, 상기 발광표시패널(100)에는 상기 픽셀(110)들이 형성되는 픽셀 영역을 정의하며 상기 픽셀구동회로에 신호들을 공급하는 신호 라인들이 형성되어 있다. 상기 신호 라인들은 상기 게이트 라인들(GL1 to GLg) 및 상기 데이터 라인들(DL1 to DLd) 이외에도, 다양한 종류의 라인들을 포함한다. 상기 픽셀구동회로는 도 3을 참조하여 설명된다.
상기 게이트 드라이버(200)는 집적회로(Integrated Circuit)로 구성된 후 상기 비표시영역(NAA)에 장착될 수도 있으며, 상기 비표시영역(NAA)에 직접 내장될 수도 있다. 상기 게이트 드라이버(200)는 상기 픽셀(110)들에 구비된 에미션 트랜지스터들로 에미션 신호들을 공급하는 기능을 수행할 수 있다. 또한, 상기 게이트 드라이버(200)는 상기 픽셀(110)들에 구비된 게이트 라인들로 게이트 신호들을 공급하는 기능을 수행할 수 있다.
본 발명에 따른 발광표시장치는 에미션 드라이버를 포함할 수 있다. 상기 에미션 드라이버는 에미션 라인(EL)을 통해 상기 픽셀(110)들에 구비된 에미션 트랜지스터들로 에미션 신호들을 공급하는 기능을 수행할 수 있다. 이 경우, 상기 에미션 드라이버는 상기 게이트 드라이버(200)에 내장되어 구현될 수 있으며, 또는 상기 게이트 드라이버(200)와 독립적으로 구현될 수도 있다
상기 데이터 드라이버(300)는 상기 발광표시패널(100)에 부착되는 칩온필름에 구비될 수 있다. 상기 칩온필름은 상기 제어부(400)가 구비되어 있는 메인 기판에도 연결되어 있다. 이 경우, 상기 칩온필름에는, 상기 제어부(400)와 상기 데이터 드라이버(300)와 상기 발광표시패널(100)을 전기적으로 연결시켜주는 라인들이 구비되어 있으며, 이를 위해, 상기 라인들은 상기 메인 기판과 상기 발광표시패널(100)에 구비되어 있는 패드들과 전기적으로 연결되어 있다. 상기 메인 기판은 상기 외부 시스템이 장착되어 있는 외부 기판과 전기적으로 연결될 수 있다. 그러나, 상기 데이터 드라이버(300)는 상기 발광표시패널(100)에 직접 장착된 후 상기 메인 기판과 전기적으로 연결될 수도 있다.
상기 외부 시스템은 상기 제어부(400) 및 상기 전자장치를 구동하는 기능을 수행한다. 즉, 상기 전자장치가 스마트폰인 경우, 상기 외부 시스템은 무선 통신망을 통해 각종 음성정보, 영상정보 및 문자정보 등을 수행하며, 상기 영상정보를 상기 제어부(400)로 전송한다.
상기 전압 공급부(500)는, 상기 표시패널(100)의 상기 비표시영역(NAA)에 구비된 패널전압 공급라인으로 패널전압을 공급한다. 상기 패널전압은, 상기 픽셀(110)에 구비된 구동 트랜지스터와 연결된 발광소자로 전류가 공급될 수 있도록 상기 구동 트랜지스터에 공급되는 구동전압(Vdd)이거나, 또는, 상기 내부보상 수행 시, 상기 픽셀(110)들을 초기화시키기 위한 초기화 전압(Vref)이 될 수 있다.
이를 위해, 상기 전압 공급부(500)는, 상기 초기화 전압(Vref)을 생성하는 초기화 전압 생성부(510) 및 상기 구동전압(Vdd)을 생성하는 구동전압 생성부(520)를 포함한다.
상기 초기화 전압 생성부(510)와 연결된 상기 패널전압 공급라인은 초기화 전압(Vref)을 상기 발광표시패널(110)에 구비된 픽셀(110)들로 공급한다.
또한, 상기 구동전압 생성부(520)와 연결된 패널전압 공급라인은 구동전압(Vdd)을 상기 발광표시패널(110)에 구비된 픽셀(110)들로 공급한다.
상기 초기화 전압(Vref)을 공급하는 상기 패널전압 공급라인은, 상기 제어부(400)에도 연결되어 있다. 따라서, 상기 픽셀(110)들로 공급된 초기화 전압(Vref)과 동일한 전압이 상기 제어부(400)에도 전달될 수 있다.
또한, 상기 구동전압(Vdd)을 공급하는 상기 패널전압 공급라인도, 상기 제어부(400)에 연결될 수 있다. 즉, 본 발명에서는, 상기 초기화 전압(Vref) 및 상기 구동전압(Vdd) 중 적어도 하나가 상기 제어부(400)로 전송될 수 있다.
따라서, 이하의 설명 중, 상기 초기화 전압(Vref) 및 상기 구동전압(Vdd)이 구분되어야 할 필요가 없는 경우에는, 상기 초기화 전압(Vref) 및 상기 구동전압(Vdd)은 패널전압(PV)이라 한다. 이 경우, 상기 초기화 전압(Vref) 또는 상기 구동전압(Vdd)을 상기 픽셀(110)들로 공급하기 위해, 상기 발광표시패널(100)에 구비된 라인은 패널전압 공급라인(PVL)이라 한다.
즉, 도 1에 도시된 상기 패널전압 공급라인(PVL)으로는 상기 초기화 전압(Vref)이 공급될 수도 있으며, 또는 상기 구동전압(Vdd)이 공급될 수도 있다. 또한, 상기 비표시영역(NAA)에는 상기 초기화 전압(Vref)을 공급하기 위한 패널전압 공급라인(PVL) 및 상기 구동전압(Vdd)을 공급하기 위한 패널전압 공급라인(PVL)이 모두 구비될 수도 있다.
상기 내부보상이란, 상기 구동 트랜지스터의 열화에 의해 상기 구동 트랜지스터의 문턱전압 또는 이동도가 변하더라도, 상기 발광소자로 공급되는 전류가 상기 문턱전압의 변화 또는 상기 이동도의 변화에 영향을 받지 않도록, 영상이 표시되는 기간, 즉, 상기 액티브 기간 중에, 상기 구동 트랜지스터의 게이트의 전압을 제어하는 방법을 의미한다.
상기 초기화 전압 생성부(510) 및 상기 구동전압 생성부(520)의 구체적인 구조는 이하에서, 도 7 내지 도 9를 참조하여 설명된다.
상기 제어부(400)는 외부 시스템으로부터 입력되는 타이밍 동기 신호에 기초하여, 상기 게이트 드라이버(200)의 구동을 제어하기 위한 게이트 제어신호(GCS)와 상기 데이터 드라이버(300)의 구동을 제어하기 위한 데이터 제어 신호(DCS)를 각각 생성한다.
상기 제어부(400)는 상기 픽셀(110)들에 구비된 구동 트랜지스터들에 대한 전압편차를 보상하는 내부보상이 수행되는 액티브 기간에는, 상기 패널전압 공급라인(PVL)으로 공급되는 상기 패널전압의 변화량을 검출할 수 있다. 상기 제어부(400)는, 상기 내부보상이 수행되지 않는 블랭크 기간에는, 상기 변화량에 대응되는 보정 패널전압을 갖는 패널전압이 출력되도록 상기 전압 공급부(500)를 제어할 수 있다. 이를 위해, 상기에서 설명된 바와 같이, 상기 제어부(400)로는, 상기 초기화 전압(Vref) 또는 상기 구동전압(Vdd)이 공급될 수 있다. 상기 제어부(400)의 구체적인 구성 및 기능은 도 2를 참조하여 설명된다.
도 2는 본 발명에 따른 발광표시장치에 적용되는 제어부의 구성을 나타낸 예시도이다.
상기 제어부(400)는, 외부 시스템으로부터 전송되어온 타이밍 동기신호(TSS)를 이용하여, 상기 외부 시스템으로부터 전송되어온 입력 영상데이터들(Ri, Gi, Bi)을 상기 외부보상값을 이용해 재정렬하여, 재정렬된 영상데이터(Data)들을 상기 데이터 드라이버(300)로 공급하는 데이터 정렬부(430), 상기 타이밍 동기신호를 이용하여 상기 게이트 제어신호(GCS)와 상기 데이터 제어신호(DCS)를 생성하기 위한 제어신호 생성부(420), 상기 패널전압 공급라인(PVL)으로부터 전송되어온 패널전압(PV)을 분석하여 상기 패널전압의 변화량을 검출하며 상기 변화량에 따라 상기 제어신호 생성부를 제어하는 검출부(410), 상기 패널전압의 변화량을 저장하기 위한 저장부(450) 및 상기 영상데이터(Data)들과 각종 제어신호들(DCS, GCS)을 상기 데이터 드라이버(300) 또는 상기 게이트 드라이버(200)로 출력하기 위한 출력부(440)를 포함한다.
상기 제어부(400)는, 상기 픽셀(110)들에 구비된 구동 트랜지스터들에 대한 전압편차를 보상하는 내부보상이 수행되는 액티브 기간에는, 상기 패널전압 공급라인(PVL)으로 공급되는 상기 패널전압(PV)의 변화량을 검출하며, 상기 내부보상이 수행되지 않는 블랭크 기간에는, 상기 변화량에 대응되는 보정 패널전압을 갖는 패널전압이 출력되도록 상기 전압 공급부(500)를 제어하는 기능을 수행한다. 즉, 상기 제어부(400)는, 상기 픽셀들에 구비된 구동 트랜지스터들의 문턱전압 또는 이동도에 대한 변화를 보상하는 내부보상이 수행되는 액티브 기간에는 상기 패널전압 공급라인으로 공급되는 상기 패널전압의 변화량을 검출하며, 상기 표시패널의 블랭크 기간에는 상기 변화량에 대응되는 보정 패널전압을 갖는 패널전압이 출력되도록 상기 전압 공급부를 제어한다.
이를 위해, 상기 검출부(410)는 상기 패널전압 공급라인(PVL)으로부터 전송되어온 패널전압(PV)을 분석하여 상기 패널전압(PV)의 변화량을 검출하며 상기 변화량에 따라 상기 제어신호 생성부(420)를 제어한다.
상기 저장부(450)에는 상기 패널전압(PV)의 변화량을 포함하는 패널전압 정보가 저장될 수 있다. 상기 패널전압 정보에는, 예를 들어, 상기 패널전압(PV)의 변화량, 레벨, 변화 타이밍, 상기 변화량에 따른 보정 패널전압의 레벨, 상기 제어신호 생성부(420)를 제어하기 위한 제어신호 등이 포함될 수 있다.
상기 검출부(410)는 상기 패널전압 정보에 대응되는 보정 패널전압이 생성될 수 있도록, 상기 제어신호 생성부(420)를 제어한다.
상기 제어신호 생성부(420)는 상기 검출부(410)의 제어에 따라, 상기 전압 공급부(500)를 제어하기 위한 전압제어신호(VCS)를 생성할 수 있다.
상기 패널전압 정보는, 본 발명에 따른 발광표시장치의 제조 중에 생성되어 상기 저장부(450)에 저장될 수 있다. 예를 들어, 상기 발광표시장치의 제조 중에, 각종 테스트 및 시뮬레이션 등을 통해, 상기 패널전압(PV)의 변화량이 파악될 수 있으며, 이에 따라, 상기 패널전압 정보가 상기 저장부(450)에 저장될 수 있다. 사용자에 의해 본 발명에 따른 발광표시장치가 이용될 때, 상기 검출부(410)는 상기 패널전압 정보를 이용하여 상기 제어신호 생성부(420)를 제어할 수 있으며, 이에 따라, 상기 블랭크 기간(BP)에 상기 보정 패널전압이 생성될 수 있다.
그러나, 상기 패널전압 정보는, 본 발명에 따른 발광표시장치가 제조된 후, 사용자에 의해 사용될 때, 상기 저장부(450)에 저장될 수 있다. 즉, 상기 발광표시장치가 사용자에 의해 사용될 때, 상기 검출부(410)는 상기 발광표시패널(110)로부터 전송되는 상기 패널전압(PV)을 이용하여 상기 패널전압 정보를 생성한 후, 상기 저장부(450)에 저장할 수 있다. 상기 검출부(410)는 상기 패널전압 정보를 이용하여 상기 제어신호 생성부(420)를 제어할 수 있고, 이에 따라, 상기 전압제어신호(VCS)가 생성될 수 있으며, 따라서, 상기 블랭크 기간(BP)에 상기 보정 패널전압이 생성될 수 있다.
이하의 설명에서는, 본 발명에 따른 발광표시장치가 제조된 후 사용자에 의해 사용될 때, 상기 패널전압 정보가 생성 및 저장되는 예가, 본 발명의 일예로서 설명된다. 그러나, 이하에서 설명되는 본 발명은 발광표시장치의 제조 중에 상기 패널전압 정보가 저장되는 경우에도, 적용될 수 있다.
도 3은 본 발명에 따른 발광표시장치에 구비되는 픽셀의 구조를 나타낸 예시도이다.
상기 발광표시패널(100)의 상기 표시영역(AA)에는, 발광소자(ED) 및 상기 발광소자(ED)를 구동하는 픽셀구동회로(PDC)를 포함하는 픽셀(110)들이 구비된다. 또한, 상기 발광표시패널(100)에는 상기 픽셀(110)들이 형성되는 픽셀 영역을 정의하며 상기 픽셀구동회로(PDC)에 구동 신호를 공급하는 신호 라인들이 형성되어 있다.
상기 발광소자는, 유기 발광층, 무기 발광층 및 양자점 발광층 중 어느 하나를 포함할 수 있으며, 또는, 유기 발광층(또는 무기 발광층)과 양자점 발광층의 적층 또는 혼합 구조를 포함할 수 있다. 상기 발광소자(ED)는 구동 트랜지스터(Tdr)로부터 공급되는 데이터 전류에 의해 발광하여 상기 데이터 전류에 대응되는 휘도를 가지는 광을 방출한다.
상기 신호 라인들은 게이트 라인(GL), 데이터 라인(DL), 구동전압라인(PLA), 전압라인(PLB), 에미션 라인(EL) 및 초기화 전압 라인(RVL) 등을 포함한다.
상기 게이트 라인(GL)은 상기 발광표시패널(100)의 제2방향, 예를 들어, 가로 방향을 따라 일정한 간격을 가지도록 나란하게 형성될 수 있다. 상기 픽셀(110)에는 적어도 하나의 게이트 라인(GL)이 구비될 수 있다. 도 3에는, 두 개의 게이트 라인들, 즉, 제n 게이트 라인(GLn) 및 제n-1 게이트 라인(GLn-1)이 구비되어 있는 픽셀이 본 발명의 일예로서 도시되어 있다. 상기 제n-1 게이트 라인(GLn-1)으로는 제n-1 게이트 펄스를 포함하는 제n-1 게이트 신호(VSn-1)가 공급되며, 상기 제n 게이트 라인(GLn)으로는 제n 게이트 펄스를 포함하는 제n 게이트 신호(VSn)가 공급된다. 상기 제n-1 게이트 펄스는 상기 제n 게이트 펄스보다 먼저 생성된 게이트 펄스를 의미한다.
상기 게이트 신호들(VSn-1, VSn) 각각은 게이트 펄스 및 게이트 오프 신호를 포함한다. 상기 게이트 펄스는 도 3에 도시된 제1 트랜지스터(T1), 제2 트랜지스터(T2) 및 제5 트랜지스터(T5)를 턴온시킬 수 있는 신호를 의미하며, 상기 게이트 오프 신호는 제1 트랜지스터(T1), 제2 트랜지스터(T2) 및 제5 트랜지스터(T5)를 턴오프시킬 수 있는 신호를 의미한다.
상기 에미션 라인(EL)은 상기 게이트 라인들과 나란하게 형성될 수 있다. 상기 에미션 라인(EL)으로는 에미션 신호(EM)가 공급된다. 상기 에미션 신호(EM)는 상기 에미션 라인(EL)에 연결된 제3 트랜지스터(T3) 및 제4 트랜지스터(T4)를 턴온시킬 수 있는 에미션 펄스 및 상기 제3 트랜지스터(T3) 및 상기 제4 트랜지스터(T4)를 턴오프시킬 수 있는 에미션 오프 신호를 포함한다.
상기 데이터 라인(DL)은, 상기 게이트 라인(GL) 및 상기 에미션 라인(EL)과 교차하도록 상기 발광표시패널(100)의 제1방향, 예를 들어 세로 방향을 따라 일정한 간격을 가지도록 나란하게 형성될 수 있다.
상기 구동전압라인(PLA)은 상기 데이터 라인(DL)과 나란하도록 일정한 간격으로 형성될 수 있다. 상기 구동전압라인(PLA)은 상기 전압 공급부(500)에 구비된 상기 구동전압 생성부(520)에 연결되어, 상기 구동전압 생성부(520)로부터 공급되는 구동전압(Vdd)을 픽셀(110)에 공급한다. 특히, 상기 구동전압(Vdd)은 구동 트랜지스터(Tdr)와 연결된 발광소자(ED)로 전류가 공급될 수 있도록 상기 구동 트랜지스터(Tdr)에 공급된다. 상기 구동전압라인(PLA)은 상기 발광표시패널(100)의 상기 비표시영역(NAA)에 구비된 상기 패널전압 공급라인(PVL)과 연결될 수 있다.
상기 전압라인(PLB)은 상기 전압 공급부(500)로부터 공급되는 전압(EVSS)을 각 픽셀(110)에 공급한다.
상기 초기화 전압 라인(RVL)은 상기 전압 공급부(500)에 구비된 상기 초기화 전압 생성부(510)에 연결되어, 상기 초기화 전압 생성부(520)로부터 공급되는 상기 초기화 전압(Vref)을 픽셀(110)에 공급한다. 특히, 상기 초기화 전압(Vref)은 상기 내부보상이 수행될 때, 상기 픽셀(110)을 초기화시키는 기능을 수행한다. 상기 초기화 전압 라인(RVL)은 상기 발광표시패널(100)의 상기 비표시영역(NAA)에 구비된 상기 패널전압 공급라인(PVL)과 연결될 수 있다.
상기 픽셀구동회로(PDC)는, 제1 내지 제5 트랜지스터, 커패시터(C) 및 상기 발광소자(ED)에 흐르는 전류의 양을 제어하는 구동 트랜지스터(Tdr)를 포함할 수 있다.
상기 구동 트랜지스터(Tdr)의 제1 단자는 상기 구동전압라인(PLA)에 연결되고, 제2 단자는 상기 제2 트랜지스터(T2)의 제2 단자 및 제4 트랜지스터(T4)의 제1 단자에 연결되며, 게이트는 상기 커패시터(C)의 제2 단자 및 상기 제2 트랜지스터(T2)의 제1 단자에 연결된다.
상기 제1 트랜지스터(T1)의 제1 단자는 상기 데이터 라인(DL)에 연결되고, 제2 단자는 상기 커패시터(C)의 제1 단자에 연결되며, 게이트는 상기 제n 게이트 라인(GLn)에 연결된다.
상기 제2 트랜지스터(T2)의 제1 단자는 상기 구동 트랜지스터(Tdr)의 게이트에 연결되고, 제2 단자는 상기 구동 트랜지스터(Tdr)의 제2 단자에 연결되며, 게이트는 상기 제n-1 게이트 라인(GLn-1)에 연결된다.
상기 제3 트랜지스터(T3)의 제1 단자는 상기 제1 트랜지스터(T1)의 제2 단자에 연결되고, 제2 단자는 상기 초기화 전압 라인(RVL)에 연결되며, 게이트는 상기 에미션 라인(EL)에 연결된다.
상기 제4 트랜지스터(T4)의 제1 단자는 상기 구동 트랜지스터(Tdr)의 제2 단자에 연결되고, 제2 단자는 상기 제5 트랜지스터(T5)의 제2 단자 및 상기 발광소자(ED)에 연결되며, 게이트는 상기 에미션 라인(EL)에 연결된다.
상기 제5 트랜지스터(T5)의 제1 단자는 상기 제3 트랜지스터(T3)의 제2 단자 및 상기 초기화 전압 라인(RVL)에 연결되고, 제2 단자는 상기 제4 트랜지스터(T4)의 제2 단자 및 상기 발광소자(ED)에 연결되며, 게이트는 상기 제n-1 게이트 라인(GLn-1)에 연결된다.
상기 커패시터(C)의 제1 단자는 상기 제1 트랜지스터(T1)의 제2 단자 및 상기 제3 트랜지스터(T3)의 제1 단자에 연결되며, 제2 단자는 상기 구동 트랜지스터(Tdr)의 게이트 및 상기 제2 트랜지스터(T2)의 제1 단자에 연결된다.
상기 픽셀구동회로(PDC)의 구조는 도 3에 도시된 구조 이외에도, 다양한 구조로 형성될 수 있다. 이 경우, 상기 픽셀구동회로(PDC)에서는, 이하에서 설명되는 바와 같이, 초기화 구간에서, 상기 초기화 전압 라인(RVL)과 상기 구동전압라인(PLA) 사이가 쇼트되어, 상기 초기화 전압(Vref)이 상승될 수 있다. 또한, 상기 픽셀구동회로(PDC)에서는 상기 초기화 구간이 아닌 구간에서도 상기한 바와 같은 쇼트가 발생되어 상기 초기화 전압(Vref)이 상승될 수 있다.
즉, 본 발명에 적용되는 상기 픽셀구동회로(PDC)는, 도 3에 도시된 구조 이외에도 다양한 구조로 변경될 수 있으며, 이 경우, 상기 픽셀구동회로(PDC)에서는, 내부보상이 수행되는 동안, 상기 초기화 전압 라인(RVL)과 상기 구동전압라인(PLA) 사이가 쇼트되어, 상기 초기화 전압(Vref)이 상승된다.
이하에서는, 도 1 내지 도 6을 참조하여 본 발명에 따른 발광표시장치의 기본적인 구동방법이 설명된다.
도 4는 본 발명에 따른 발광표시장치에 적용되는 게이트 신호들 및 에미션 신호의 파형을 나타낸 예시도이고, 도 5는 본 발명에 따른 발광표시장치에 적용되는 에미션 신호들의 파형을 나타낸 예시도이며, 도 6은 본 발명에 따른 발광표시장치에 적용되는 초기화 전압의 파형을 나타낸 예시도이다.
본 발명에 적용되는 픽셀(110)은 도 3에 도시된 바와 같은 픽셀구동회로(PDC)를 포함할 수 있다. 본 발명에 따른 발광표시장치에서는 내부보상이 수행된다. 상기 내부보상은 초기화 구간(P1), 샘플링 구간(P2), 홀딩 구간(P3) 및 발광 구간(P4)을 포함할 수 있다. 특히, 도 3은 상기 초기화 구간(P1)에서의 상기 픽셀(110)의 동작 방법을 나타낸다.
예를 들어, 본 발명에 따른 발광표시장치의 1프레임 기간은 상기 구동 트랜지스터(Tdr)의 게이트를 초기화하는 초기화 구간(P1), 상기 구동 트랜지스터(Tdr)의 특성 값(예를 들어, 문턱전압) 및 데이터 전압(Vdata)을 저장하는 샘플링 구간(P2), 상기 샘플링 구간을 지속하는 홀딩 구간(P3) 및 상기 데이터 전압에 대응되는 전류에 따라 발광소자(ED)를 발광시키는 발광 구간(P4)을 포함할 수 있다.
이 경우, 상기 발광 구간(P4)에서 상기 발광소자(ED)는 상기 에미션 신호에 의해 발광 및 소등을 반복한다. 즉, 본 발명에서는 상기 에미션 신호의 듀티비를 이용하여 저 계조들 간의 밝기 차이를 보정하는 방법이 이용되고 있다.
예를 들어, 발광표시장치가 저 휘도를 표현하기 위해서는 상기 발광소자(ED)에 흐르는 전류를 감소시켜야 한다. 그러나, 상기 구동 트랜지스터(Tdr)를 통해서는 상기 발광소자(ED)에 흐르는 전류가 미세하게 조절되기 어렵다. 따라서, 휘도가 낮을수록 각 픽셀 간의 편차가 커져서, 어둡게 표현되는 줄무늬가 영상에 표현될 수 있다. 특히, 상기 발광소자(ED)에 흐르는 전류가 낮아질수록 휘도 편차는 더 증가될 수 있다.
이를 극복하기 위해, 본 발명에 따른 발광표시장치는 상기 발광소자에 흐르는 전류의 양을 줄이는 대신, 에미션 신호(EM)의 듀티(Duty) 구동 방식을 이용하여, 상기 발광소자를 온 또는 오프시키는 시간을 조절할 수 있으며, 이에 따라, 발광소자의 휘도를 조절할 수 있다.
부연하여 설명하면, 예를 들어, 본 발명에서는 표현하고자 하는 영상의 계조에 대응되는 데이터 전압보다 2배 높은 데이터 전압이 픽셀에 공급되며, 상기 에미션 신호는 1프레임 기간에 적어도 두 개의 에미션 펄스(EMP)를 출력한다.
첫 번째 에미션 펄스(ELP)에 의해 상기 발광소자(ED)는 발광을 시작하고, 에미션 오프 신호(EMO)에 의해 상기 발광소자(ED)가 소등되었다가, 두 번째 에미션 펄스(EMP)에 의해, 상기 발광소자(ED)는 다시 발광을 시작한다.
즉, 2배 높은 데이터 전압이 픽셀에 공급되었으나, 상기 발광소자가 1번 소등되었다가 다시 발광하였기 때문에, 상기 픽셀의 1프레임 기간에서의 밝기는 상기 픽셀에 실제로 공급된 데이터 전압의 1/2의 전압이 공급된 경우의 밝기에 대응될 수 있다. 이러한 방법은 저 계조들 간의 밝기 차이를 보정 또는 명확하게 하는데 유용할 수 있다.
따라서, 본 발명은, 상기한 바와 같이, 상기 에미션 신호의 듀티비를 이용하여 저 계조들 간의 밝기 차이를 보정하는 방법을 이용한다. 도 5에는 1프레임 기간에 하나의 에미션 라인(EL)으로 두 개의 에미션 펄스들이 공급되는 발광표시장치가 본 발명의 일예로서 도시되어 있다. 따라서, 이하에서는, 도 5에 도시된 바와 같이, 1프레임 기간에 하나의 에미션 라인(EL)으로 두 개의 에미션 펄스들이 공급되는 발광표시장치가 본 발명의 일예로서 설명된다.
우선, 도 4에 도시된 바와 같이, 상기 초기화 구간(P1)에, 상기 제n-1 게이트 라인(GL(n-1))으로 로우레벨을 갖는 제n-1 게이트 신호(VSn-1)가 공급되고, 상기 제n 게이트 라인(GLn)으로 하이레벨을 갖는 제n 게이트 신호(VSn)가 공급되며, 상기 에미션 라인(EL)으로 로우레벨을 갖는 에미션 신호(EM)가 공급된다. 이에 따라, 상기 제2 트랜지스터(T2), 상기 제3 트랜지스터(T3), 상기 제4 트랜지스터(T4) 및 상기 제5 트랜지스터(T5)가 턴온된다.
이 경우, 상기 커패시터(C)의 제1 단자 및 상기 발광소자(ED)로 상기 초기화 전압(Vref)이 공급되며, 상기 구동 트랜지스터(Tdr)의 게이트로도 상기 초기화 전압(Vref)이 공급된다. 따라서, 상기 커패시터(C)의 제1 단자 및 제2 단자는 상기 초기화 전압(Vref)에 의해 초기화될 수 있다.
그러나, 상기 초기화 구간(P1)에서, 상기 구동 트랜지스터(Tdr)가 상기 초기화 전압(Vref) 또는 기타의 전압 등으로 인해 턴온될 수 있다. 이 경우, 상기 제4 트랜지스터(T4) 및 상기 제5 트랜지스터(T5)가 턴온되어 있기 때문에, 상기 픽셀(110)에서는 상기 구동전압(Vdd) 및 상기 초기화 전압(Vref)이 쇼트되어, 상기 초기화 전압(Vref)이 순간적으로 상승될 수 있다. 따라서, 상기 커패시터(C)의 제1 단자 및 제2 단자와, 상기 구동 트랜지스터(Tdr)의 게이트는 순간적으로 상승된 상기 초기화 전압(Vref)에 의해 초기화될 수 있다.
다음, 상기 샘플링 구간(P2)에, 상기 제n-1 게이트 라인(GL(n-1))으로 로우레벨을 갖는 제n-1 게이트 신호(VSn-1)가 공급되고, 상기 제n 게이트 라인(GLn)으로 로우레벨을 갖는 제n 게이트 신호(VSn)가 공급되며, 상기 에미션 라인(EL)으로 하이레벨을 갖는 에미션 신호(EM)가 공급된다. 이에 따라, 상기 제2 트랜지스터(T2), 제1 트랜지스터(T1), 상기 제5 트랜지스터(T5) 및 상기 구동 트랜지스터(Tdr)가 턴온된다.
이 경우, 상기 데이터 라인(DL)을 통해 공급된 데이터 전압이 상기 커패시터(C)의 제1 단자에 충전되며, 상기 구동 트랜지스터(Tdr) 및 상기 제2 트랜지스터(T2)를 통해 공급된 전압(Vdd-Vth)이 상기 커패시터(C)의 제2 단자, 즉, 상기 구동 트랜지스터(Tdr)의 게이트에 충전된다.
따라서, 상기 구동 트랜지스터(Tdr)의 게이트는 상기 데이터 전압(Vdata)에서 상기 구동 트랜지스터(Tdr)의 문턱전압(Vth)을 뺀 차전압(= Vdd - Vth)이 된다.
다음, 상기 샘플링 구간(P2) 이후에는, 상기 홀딩 구간(P3)이 수행될 수 있다. 상기 홀딩 구간(P3)은 상기 제n-1 게이트 라인(GLn-1), 상기 제n 게이트 라인(GLn) 및 또 다른 게이트 라인들에서의 발광 타이밍을 조절하기 위한 기간이다. 상기 홀딩 구간(P3)에서는 상기 제n-1 게이트 라인(GLn-1), 상기 제n 게이트 라인(GLn) 및 상기 에미션 라인(EL)으로 하이레벨을 갖는 신호들이 공급된다. 따라서, 상기 유지 구간(P3)에서는 상기 샘플링 구간(P2)의 상태가 유지될 수 있다.
마지막으로, 상기 발광 구간(P4)에, 상기 제n-1 게이트 라인(GL(n-1))으로 하이레벨을 갖는 제n-1 게이트 신호(VSn-1)가 공급되고, 상기 제n 게이트 라인(GLn)으로 하이레벨을 갖는 제n 게이트 신호(VSn)가 공급되며, 상기 에미션 라인(EL)으로 로우레벨을 갖는 에미션 신호(EM)가 공급된다. 이에 따라, 상기 제3 트랜지스터(T3) 및 상기 제4 트랜지스터(T4)가 턴온된다. 따라서, 상기 커패시터(C)의 제1 단자로는 상기 초기화 전압(Vref)이 공급되며, 상기 제4 트랜지스터(T4)를 통해 상기 발광소자(ED)로 전류(IOLED)가 공급된다.
이 경우, 상기 발광소자(ED)로 공급되는 전류(IOLED)는, 상기 구동 트랜지스터(Tdr)의 게이트-소스 전압(Vgs)과 상기 문턱전압(Vth)의 차 전압의 제곱에 비례한다.
상기 발광 구간(P4)에서, 상기 구동 트랜지스터(Tdr)의 게이트 전압, 즉, 도 3에 도시된 제1 노드(n1)의 전압은 상기 구동전압(Vdd)과 상기 초기화 전압(Vref)의 합에서, 상기 문턱전압(Vth)과 상기 데이터 전압(Vdata)을 뺀 차 전압(= Vdd + Vref - Vth - Vdata)이다.
이 경우, 상기 구동 트랜지스터(Tdr)의 소스 전압은 상기 구동전압라인(PLA)을 통해 공급되는 상기 구동전압(Vdd)이다.
따라서, 상기 구동 트랜지스터(Tdr)의 게이트-소스 전압(Vgs)과 상기 문턱전압(Vth)의 차 전압은 [수학식 1]과 같다. 즉, 상기에서 설명된 바와 같이, 상기 발광 구간(P4)에서 상기 소스 전압(Vs)은 상기 구동전압(Vdd)이고, 상기 게이트 전압(Vg)은 Vdd - Vth - (Vdata - Vref)(= Vdd + Vdata - Vth - Vdata)이므로, 상기 발광 구간(P4)에 상기 발광소자(ED)로 흐르는 전류는 [수학식 1]과 같다. [수학식 1]에서, 상기 소스전압(Vs), 상기 게이트 전압(Vg), 상기 데이터 전압(Vdata), 상기 초기화 전압(Vref) 및 상기 구동전압(Vdd)을 제외한 나머지 값들은, 상기 전류(IOLED)의 산출에 이용되는 다양한 상수 또는 변수들이 될 수 있다.
Figure pat00001
[수학식 1]에 기재된 바와 같이, 본 발명에 의하면, 상기 발광소자(ED)로 공급되는 전류(IOLED)는 상기 구동 트랜지스터(Tdr)의 문턱전압(Vth)과는 상관없으며, 상기 데이터 전압(Vdata) 및 상기 초기화 전압(Vref)에 의해서만 결정된다.
따라서, 본 발명에 의하면, 상기 구동 트랜지스터(Tdr)가 열화되어 상기 구동 트랜지스터(Tdr)의 문턱전압(Vth)이 변하더라도, 상기 발광소자(ED)로 공급되는 전류(IOLED)는 상기 문턱전압(Vth)의 변화에 영향을 받지 않는다. 이에 따라, 본 발명에 의하면, 상기 전류(IOLED)는, 상기 구동 트랜지스터(Tdr)의 문턱전압의 변화량과 상관 없이, 상기 데이터 전압(Vdata)에 의해서만 제어될 수 있다.
상기 발광 구간(P4) 이후, 상기 액티브 기간에서, 상기 에미션 신호(EM)는 도 5에 도시된 바와 같이, 로우레벨에서 하이레벨로 변경되었다가 다시 하이레벨에서 로우레벨로 변경될 수 있으며, 이에 따라, 상기 픽셀들에서 광이 차단되었다가 다시 출력될 수 있다.
즉, 상기에서 설명된 바와 같이, 본 발명은 상기 에미션 신호의 듀티비를 이용하여 저 계조들 간의 밝기 차이를 보정하는 방법을 이용한다.
이 경우, 예를 들어, 도 1 및 도 5에 도시된 바와 같이, 상기 표시패널(100) 중 중간영역(M) 및 하단영역(L)에 구비된 픽셀들에서는, 상기 에미션 신호(EM)가 로우레벨로 변경되어 광이 출력되는 기간들이 상기 블랭크 기간(BP)에 포함될 수 있으며, 상기 표시패널(100) 중 나머지 부분(이하, 간단히 정상영역(N))이라 함)에 구비된 픽셀들에서는, 상기 에미션 신호(EM)가 로우레벨로 변환되어 광이 출력되는 기간들이 상기 액티브 기간(AP)에만 포함될 수 있다.
상기에서 설명된 바와 같이, 상기 내부보상이 수행될 때, 특히, 상기 초기화 과정(P1)이 수행될 때, 상기 픽셀(110)에서는 상기 구동전압(Vdd) 및 상기 초기화 전압(Vref)이 쇼트되어, 도 6에 도시된 바와 같이, 상기 초기화 전압(Vref)이 순간적으로 상승되는 현상이 발생된다. 즉, 일반적으로 상기 초기화 전압(Vref)이 상기 구동전압(Vdd)보다 작기 때문에, 상기한 바와 같은 쇼트에 의해, 상기 초기화 전압(Vref)이 순간적으로 상승될 수 있다.
상기 구동전압 및 상기 초기화 전압(Vdd)이 쇼트되어, 상기 초기화 전압(Vref)이 순간적으로 상승되는 현상은 상기 내부보상이 수행될 때 발생되므로, 상기 액티브 기간(AP)에서는, 상기 현상이 지속적으로 발생된다.
따라서, 상기 픽셀에서 상기 내부보상이 수행되어 광이 발생될 때의 상기 초기화 전압(Vref)의 특성과, 상기 내부보상 수행 후 상기 에미션 신호가 하이레벨로 전환되었다가 다시 로우레벨로 전환되어 광이 다시 발생될 때의 초기화 전압(Vref)의 특성은 동일하게 유지될 수 있다.
즉, 상기 액티브 기간(AP) 중, 어느 하나의 에미션 라인(EL)에 연결된 픽셀들에서 내부보상이 수행될 때의 상기 초기화 전압(Vref)의 특성은, 또 다른 에미션 라인(EL)에 연결된 픽셀들에서 내부보상이 수행될 때의 상기 초기화 전압(Vref)의 특성과 동일하다.
부연하여, 설명하면 상기 초기화 전압(Vref)은 상기 발광표시패널(100)에 구비된 모든 픽셀들에 동일하게 공급된다. 따라서, 어느 하나의 픽셀에서 상기 내부보상이 수행될 때, 상기한 바와 같은 쇼트에 의해, 상기 초기화 전압(Vref)의 특성이 변경되면, 변경된 특성은 상기 발광표시패널(100)에 구비된 모든 픽셀들에도 반영된다.
따라서, 상기 발광소자(ED)가 상기 액티브 기간(AP)에서 상기 에미션 신호(EM)의 변환에 의해, 광을 출력하거나 출력하지 않는 동작을 반복할 때에도, 상기 초기화 전압(Vref)의 변경된 특성은 상기 발광소자(ED)에 지속적으로 반영될 수 있다.
이에 따라, 상기 액티브 기간(AP)에서는 상기 발광표시패널(100)에 구비된 상기 발광소자(ED)들이, 도 6에 도시된 바와 같은 상기 초기화 전압(Vref)에 의해 발광될 수 있다.
특히, [수학식 1]에 기재된 바와 같이, 상기 발광소자(ED)로 흐르는 전류(IOLED)는 상기 초기화 전압(Vref)에 따라 가변될 수 있으므로, 상기 초기화 전압(Vref)의 변동량은 상기 발광표시패널(100)에서 출력되는 영상의 품질과 밀접한 관련이 있다.
그러나, 상기에서 설명된 바와 같이, 상기 표시패널(100) 중 상기 중간영역(M) 및 상기 하단영역(L)에 구비된 픽셀들에서는, 상기 에미션 신호(EM)가 로우레벨로 변경되어 광이 출력되는 기간들이 상기 블랭크 기간(BP)에 포함될 수 있다.
예를 들어, 도 5에 도시된 바와 같이, 상기 중간영역(M)에 구비된 픽셀들이, 상기 액티브 기간(AP)에서 발광을 시작할 때에는, 상기 액티브 기간(AP)에서의 상기 초기화 전압(Vref)이 상기 픽셀들에 적용될 수 있다. 그러나, 상기 에미션 신호의 변경에 의해 광의 출력이 차단되었다가 다시 광이 출력되는 타이밍이 상기 블랭크 기간(BP)에 포함될 수 있다.
이 경우, 상기 블랭크 기간(BP)에서는 상기 내부보상이 수행되지 않기 때문에, 상기 초기화 전압(Vref) 및 상기 구동전압(Vdd)이 쇼트되는 현상이 발생되지 않는다. 따라서, 상기 초기화 전압(Vref)이 도 6에 도시된 바와 같이 순간적으로 상승되는 현상이 발생되지 않는다.
따라서, 상기 블랭크 기간(BP)에서 광이 출력될 때의 상기 초기화 전압(Vref)의 전압 레벨은, 상기 액티브 기간(AP)에서 광이 출력될 때의 상기 초기화 전압(Vref)의 전압 레벨(Vref_H)과는 다르다.
특히, 도 5에 도시된 바와 같이, 상기 하단영역(L)에 구비된 픽셀들에서는, 상기 액티브 기간(AP)에서 제g 에미션 신호(EM)에 의해 발광소자(ED)에서 광이 출력될 때에는, 상기 액티브 기간(AP)에서의 상기 초기화 전압(Vref)이 적용될 수 있다. 그러나, 상기 발광소자(ED)가 발광을 시작한 직후, 상기 블랭크 기간(BP)이 시작된다. 따라서, 상기 하단영역(L)에 구비된 픽셀들의 발광에 적용되는 초기화 전압(Vref)은 상기 액티브 기간(BP)에 상기 정상영역(N)에 구비된 픽셀들에 적용되는 초기화 전압(Vref_H)과는 다르게 된다.
이 경우, 상기 블랭크 기간(BP)에서의 상기 초기화 전압(Vref)의 전압 레벨은, 상기 액티브 기간(AP)에서의 상기 초기화 전압(Vref)의 레벨과는 달라지며, 특히, 작아질 수 있다.
따라서, 동일한 데이터 전압에 의해, 상기 블랭크 기간(BP) 및 상기 액티브 기간(AP)에서 상기 픽셀이 광을 출력할 때, 상기 블랭크 기간(BP)에서 출력되는 광의 밝기는 상기 액티브 기간(AP)에서 출력되는 광의 밝기보다 작아질 수 있다.
이에 따라, 상기 발광표시패널(100)의 상기 중간영역(M) 및 상기 하단영역(L)에서는, 광의 밝기가 감소되어 나타나는 가로띠 형태의 줄무늬가 발생될 수 있다.
이러한 문제를 해결하기 위해, 본 발명에 따른 발광표시장치는, 상기 블랭크 기간(BP)에서의 상기 초기화 전압(Vref)의 전압 레벨을 상기 액티브 기간(AP)에서의 상기 초기화 전압(Vref)의 전압 레벨과 유사한 형태로 변경시키는 기능을 수행한다.
상기에서는, 상기 초기화 전압(Vref)의 변동에 따른 밝기 편차에 의해 발광표시패널에서 가로띠 형태의 줄무늬가 발생되는 예가 설명되었다.
그러나, 다른 부분들보다 어둡게 표현되는 가로띠 형태의 줄무늬는 상기 초기화 전압(Vref)에 의해서 뿐만 아니라, 상기 구동전압(Vdd)에 의해서도 발생될 수 있다.
예를 들어, 상기 구동전압(Vdd)이 도 1에 도시된 바와 같이, 상기 발광표시패널(100)의 하단에서 입력되어, 상기 패널전압 공급라인(PVL) 및 상기 구동전압라인(PLA)을 통해 상기 픽셀들에 공급될 때, 상기 발광표시패널(100)의 하단에 구비된 픽셀들로 인가되는 구동전압(Vdd)의 레벨은 상기 발광표시패널(100)의 상단에 구비된 픽셀들로 인가되는 구동전압(Vdd)의 레벨과는 다를 수 있다.
즉, 상기 패널전압 공급라인(PVL) 및 상기 구동전압라인(PLA)의 길이가 길어질 수록, 상기 라인들에서의 전압 강하가 더 발생되며, 이에 따라, 상기 발광표시패널(100)의 상단에 구비된 픽셀들로 인가되는 구동전압(Vdd)의 레벨은 상기 발광표시패널(100)의 하단에 구비된 픽셀들로 인가되는 구동전압(Vdd)의 레벨보다 작아질 수 있다.
이에 따라, 동일한 데이터 전압들이 상기 픽셀들에 공급되더라도, 상기 발광표시패널의 상단에 구비된 픽셀들에서 출력되는 광의 밝기가 더 어두워질 수 있으며, 이에 따라, 가로띠 형태의 줄무늬가 발생될 수 있다.
본 발명에 따른 발광표시장치에 의하면, 상기 초기화 전압(Vref)뿐만 아니라, 상기 구동전압(Vdd)의 편차에 의해 발생되는 불량이 방지될 수 있다.
또한, 상기 발광표시장치에서는 상기한 바와 같은 원인뿐만 아니라, 다른 이유에 의해서도 상기 구동전압(Vdd)의 편차가 발생될 수 있다.
예를 들어, 상기 구동전압(Vdd)은, 상기 내부보상 시 상기 초기화 전압(Vref)과 함께 변동될 수 있으며, 또는 상기 내부보상 시 상기 초기화 전압(Vref)과는 독립적인 이유에 의해, 상기 초기화 전압(Vref)과 유사한 형태로 변동될 수 있다.
따라서, 이하에서는, 상기 구동전압(Vdd)이 상기 초기화 전압(Vref)과 유사한 형태로 변동되어, 즉, 상기 구동전압(Vdd)이 상기 액티브 기간(AP) 및 상기 블랭크 기간(BP)에서 서로 다른 레벨로 변동되어, 상기 구동전압(Vdd)에 의한 휘도 편차가 발생되는 경우가 본 발명의 일예로서 설명된다.
이에 대한 상세한 설명은 이하에서, 도 7 내지 도 9를 참조하여 상세히 설명된다.
도 7은 본 발명에 따른 발광표시장치에 적용되는 초기화 전압 생성부의 구성을 나타낸 예시도이며, 도 8은 본 발명에 따른 발광표시장치에 적용되는 초기화 전압 생성부의 구성을 나타낸 또 다른 예시도이다. 이하의 설명 중, 상기에서 설명된 내용과 동일하거나 유사한 내용은 생략되거나 간단히 설명된다.
본 발명에서, 상기 제어부(400)는, 내부보상이 수행되는 액티브 기간(AP)에는, 상기 패널전압 공급라인(PVL)으로 공급되는 상기 패널전압(PV)의 변화량을 검출하며, 상기 내부보상이 수행되지 않는 블랭크 기간(BP)에는 상기 변화량에 대응되는 보정 패널전압을 갖는 패널전압이 출력되도록 상기 전압 공급부(500)를 제어한다.
상기에서 설명된 바와 같이, 상기 패널전압(PV)은, 상기 구동 트랜지스터(Tdr)와 연결된 발광소자(ED)로 전류가 공급될 수 있도록 상기 구동 트랜지스터(Tdr)에 공급되는 구동전압(Vdd)이거나, 상기 내부보상 수행 시 픽셀들을 초기화시키기 위한 초기화 전압(Vref)이 될 수 있다.
상기 픽셀들에 구비된 발광소자(ED)들은, 상기 내부보상에 의해 발광을 시작한 후, 도 5에 도시된 바와 같이, 1프레임 기간 동안, 상기 에미션 신호에 의해 발광 및 소등을 반복적으로 수행할 수 있다.
이 경우, 상기 픽셀들에 구비된 발광소자들 중 적어도 하나, 예를 들어, 상기 중간영역(M)에 구비된 픽셀은, 상기 액티브 기간(AP)에서 발광을 시작한 후 상기 에미션 신호에 의해 소등되었다가, 상기 블랭크 기간(BP)에서 다시 발광할 수 있다.
또한, 상기 픽셀들에 구비된 발광소자들 중 적어도 하나, 예를 들어, 상기 하단영역(L)에 구비된 픽셀은, 상기 액티브 기간(AP)에서 상기 내부보상에 의해 발광을 시작한 후, 상기 블랭크 기간(BP)에서 상기 발광을 지속할 수 있다.
이 경우, 상기에서 설명된 바와 같이, 상기 액티브 기간(AP)에 상기 발광표시패널(100)로 공급되는 상기 패널전압(PV), 특히, 상기 초기화 전압(Vref)은, 상기 블랭크 기간(AP)에 상기 발광표시패널로 공급되는 상기 초기화 전압(Vref)과 다를 수 있으며, 특히, 더 작을 수 있다.
예를 들어, 상기 내부보상이 수행되는 구간들 중, 상기 초기화 구간(P1)에서는, 도 6에 도시된 바와 같이, 제1 전압값(Vref_H)을 갖는 상기 초기화 전압이, 상기 패널전압 공급라인(PCL)을 통해 상기 발광표시패널로 공급될 수 있다. 상기 내부보상이 수행되는 구간들 중, 상기 초기화 구간(P1)을 제외한 구간들(P2 to P3)에서는 상기 제1 전압값(Vref_H)보다 작은 제2 전압값(Vref_L)을 갖는 상기 패널전압이, 상기 패널전압 공급라인을 통해 상기 발광표시패널로 공급될 수 있다.
이 경우, 상기 블랭크 기간(BP)에는 상기 제1 전압값(Vref_H)보다 작은 상기 제2 전압값(Vref_L)을 갖는 패널전압만이 상기 발광표시패널로 공급될 수 있다.
이에 따라, 상기 블랭크 기간(BP)에서 발광하는 픽셀들과, 상기 액티브 기간(AP)에서 발광하는 픽셀들 간에 휘도 차이가 발생될 수 있다.
이를 해결하기 위해, 본 발명은 상기 액티브 기간(AP) 동안, 상기 발광표시패널(100)로 공급되는 패널전압을 피드백 받아, 상기 액티브 기간(AP)에 공급된 패널전압의 변화량을 산출할 수 있으며, 상기 블랭크 기간(BP)에는 상기 변화량에 대응되는 패널전압이 출력될 수 있도록, 상기 전압 공급부(500)를 제어할 수 있다.
즉, 상기 블랭크 기간(BP)에 상기 전압 공급부(500)로부터 출력되는 상기 패널전압(PV)은 상기 패널전압의 변화량에 따라 산출된 보정 패널전압을 갖는다.
이 경우, 상기 보정 패널전압은, 상기 액티브 기간에 상기 발광표시패널로 공급되는 상기 패널전압의 평균값(Vref_av)이거나, 또는, 상기 액티브 기간에 상기 발광표시패널로 공급되는 상기 패널전압의 최대값(제1 전압값(Vref_H)) 및 최소값(제2 전압값(Vref_L)) 사이에서 변하는 값을 갖거나, 또는 상기 액티브 기간에 상기 발광표시패널로 공급되는 상기 패널전압의 파형 및 전압에 대응되는 파형 및 전압을 가질 수 있다.
부연하여 설명하면, 상기 보정 패널전압은, 도 6에 도시된 바와 같은 형태를 갖거나, 도 6에 도시된 평균값(Vref_av)을 갖거나, 도 6에 도시된 최대값(제1 전압값(Vref_H)) 및 최소값(제2 전압값(Vref_L)) 사이에서 스윙하는 값들을 가질 수 있다.
상기한 바와 같은 보정 패널전압을 생성하기 위해, 상기 전압 공급부(500)는, 도 7 및 도 8에 도시된 바와 같이, 상기 제어부(400)로부터 공급되는 전압제어신호(VCS)에 따라 저항값이 가변되는 저항 가변부(512) 및 상기 저항값을 이용하여 상기 보정 패널전압을 생성하는 전압 생성부(511)를 포함할 수 있다. 도 7 및 도 8은 특히, 상기 초기화 전압(Vref)을 생성하는 초기화 전압 생성부(510)의 구성을 나타낸다. 따라서, 이하에서는, 도 7 및 도 8을 참조하여, 상기 초기화 전압 생성부(510)의 구성 및 기능이 설명된다.
상기 초기화 전압 생성부(510)의 상기 전압 생성부(511)는, 입력전압(Vin)을 증폭 또는 가변시키는 전압발생기(511a) 및 상기 전압발생기(511a)에서 발생된 기준전압과 상기 저항 가변부(512)에서 생성된 저항값을 이용하여 상기 초기화 전압(Vref)을 생성하는 생성기를 포함한다. 상기 전압발생기(511a)로는 상기 입력전압(Vin) 이외에도 상기 입력전압(Vin)과 함께 상기 전압발생기(511a)를 구동하기 위한 증폭기 구동전압(VINB)이 입력될 수 있다.
상기 생성기에는, 도 7 및 도 8에 도시된 바와 적어도 하나의 저항 및 적어도 하나의 커패시터가 병렬 또는 직렬로 다양하게 구비될 수 있다. 도 7 및 도 8에는 두 개의 저항들(R81, R82) 및 두 개의 커패시터들(C81, C82)을 포함하는 생성기가 본 발명의 일예로서 도시되어 있다.
상기 초기화 전압 생성부(510)의 상기 저항 가변부(512)는, 도 8에 도시된 바와 같이, 상기 제어부(400)로부터 공급되는 제1 전압제어신호(VCS1)에 따라 턴온 또는 턴오프되는 제1 저항 가변부(512a), 상기 제어부(400)로부터 공급되는 제2 전압제어신호(VCS2)에 따라 턴온 또는 턴오프되는 제2 저항 가변부(512b), 상기 제1 저항 가변부(512a)에 연결된 저항(Rt) 및 상기 제2 저항 가변부(512b)에 연결된 저항(Rt)을 포함할 수 있다.
예를 들어, 상기 저항 가변부(512)로는, 도 7에 도시된 바와 같이, 하나의 전압제어신호(VCS)만이 공급될 수 있으며, 이에 따라, 상기 저항 가변부(512)는 하나의 저항값만을 생성할 수 있다.
그러나, 상기 저항 가변부(512)로는, 도 8에 도시된 바와 같이, 두 개의 전압제어신호들(VCS1, VCS2)이 공급될 수 있으며, 이에 따라, 상기 저항 가변부(512)는 두 개의 저항값들을 생성할 수 있다. 예를 들어, 상기 제1 저항 가변부(512a) 및 상기 제2 저항 가변부(512b)는 도 7 및 도 8에 도시된 바와 같이, 트랜지스터로 형성될 수 있으며, 상기 트랜지스터가 상기 전압제어신호에 의해 턴온되면, 상기 트랜지스터에 연결된 저항에 의해 저항값이 생성될 수 있다. 이 경우, 상기 트랜지스터가 복수 개 구비되면, 상기 트랜지스터들이 턴온됨에 따라, 복수의 저항값들이 생성될 수 있다. 특히, 상기 전압제어신호를 이용하여 상기 트랜지스터들의 턴온여부가 다양하게 설정될 수 있으며, 이에 따라 다양한 저항값들이 생성될 수 있다.
따라서, 도 7에 도시된 상기 저항 가변부(512)에 의하면, 상기 저항 가변부(512)에서 하나의 저항값이 생성될 수 있으며, 상기 전압 생성부(510)가 상기 저항값을 이용하여 하나의 보정 패널전압을 생성할 수 있다.
그러나, 도 8에 도시된 상기 저항 가변부(512)에 의하면, 상기 저항 가변부(512)에서 세 개의 서로 다른 저항값들이 생성될 수 있으며, 상기 전압 생성부(510)가 세 개의 상기 저항값들 중 적어도 어느 하나를 이용하여 다양한 보정 패널전압들을 생성할 수 있다.
이 경우, 상기 전압제어신호(VCS)가 상기 저항 가변부(512)로 공급되지 않으면, 상기 저항 가변부(512)는 상기 초기화 전압(Vref)의 생성에 미치지 않을 수 있다.
예를 들어, 상기 액티브 기간(AP)에는, 상기 제어부(400)로부터 상기 전압제어신호(VCS)가 수신되지 않을 수 있으며, 이 경우, 상기 전압 생성부(511)에 의해, 상기 초기화 전압(Vref)이 생성될 수 있다.
그러나, 상기 블랭크 기간(BP)에는, 상기 제어부(400)로부터 상기 전압제어신호(VCS)가 수신될 수 있고, 이에 따라, 상기 저항 가변부(512)에서 적어도 하나의 저항값이 발생될 수 있으며, 상기 전압 생성부(511)는 적어도 하나의 저항값을 이용하여, 상기 보정 패널전압을 생성할 수 있다.
부연하여 설명하면, 상기 제어부(400)는 상기 액티브 기간(AP)에 상기 패널전압 공급라인(PVL)으로부터 전송되어온 상기 초기화 전압(Vref)을 분석하여 상기 초기화 전압(Vref)의 변화량(Vref_H, Vref_L, Vref_av)을 검출하며 상기 변화량에 따라, 상기 제어신호 생성부(520)를 제어한다. 상기 제어신호 생성부(420)는 상기 제어에 따라, 상기 전압제어신호(VCS)를 생성하여 상기 전압 공급부(500)로 공급할 수 있다. 상기 전압제어신호(VCS)를 수신한 상기 저항 가변부(512)는 상기 전압제어신호(VCS)에 따라 저항값을 생성하며, 상기 전압 생성부(511)는 상기 저항값을 이용하여, 상기 블랭크 기간(BP)에 이용될 상기 보정 패널전압을 생성할 수 있다.
즉, 상기 초기화 전압 생성부(510)는 상기 저항값에 따라, 도 6에 도시된 초기화 전압과 동일하거나 유사한 보정 패널전압, 즉, 보정 초기화 전압을 생성할 수 있다.
예를 들어, 상기 초기화 전압 생성부(510)는 상기 저항값을 이용하여, 상기 액티브 기간(AP)에 상기 발광표시패널로 공급되는 상기 초기화 전압의 평균값(Vref_av)에 대응되는 보정 패널전압(보정 초기화 전압)을 생성할 수도 있고, 또는, 상기 액티브 기간(AP)에 상기 발광표시패널로 공급되는 상기 초기화 전압의 최대값(제1 전압값(Vref_H)) 및 최소값(제2 전압값(Vref_L)) 사이에서 변하는 보정 패널전압(보정 초기화 전압)을 생성할 수도 있으며, 또는 상기 액티브 기간(AP)에 상기 발광표시패널로 공급되는 상기 초기화 전압의 파형 및 전압에 대응되는 파형 및 전압을 갖는 보정 패널전압, 즉, 도 6에 도시된 바와 같은 형태를 갖는 보정 패널전압(보정 초기화 전압)을 생성할 수도 있다.
특히, 도 8에 도시된 바와 같이, 상기 저항 가변부(512)로 공급되는 상기 전압제어신호(VCS)의 개수가 증가하면, 상기 저항 가변부(512)에서 생성될 수 있는 저항값이 다양해 질 수 있으며, 이에 따라, 상기 초기화 전압 생성부(510)에서 생성될 수 있는 보정 패널전압(보정 초기화 전압)의 형태 및 레벨이 다양해 질 수 있다. 따라서, 도 6에 도시된 형태를 갖는 패널전압, 즉, 상기 액티브 기간(AP)에 상기 발광표시패널로 전송된 초기화 전압과 유사한 형태의 보정 패널전압(보정 초기화 전압)이 생성될 수 있다.
따라서, 상기 저항 가변부(512)는, 상기 제1 전압제어신호(VCS1) 및 상기 제2 전압제어신호(VCS2) 이외에 더 많은 전압제어신호(VCS)들을 수신하여, 4개 이상의 저항값들을 생성할 수 있도록, 도 7 및 도 8에 도시된 구조 이외의 다양한 형태로 변경될 수 있다.
도 9는 본 발명에 따른 발광표시장치에 적용되는 구동전압 생성부의 구성을 나타낸 예시도이다.
상기에서는, 상기 초기화 전압 생성부(510)의 구조 및 기능이, 도 7 및 도 8을 참조하여 설명되었으나, 상기 구동전압 생성부(520) 역시, 도 7 및 도 8과 같은 형태로 다양하게 형성될 수 있다.
즉, 도 9에는 도 8에 도시된 상기 초기화 전압 생성부(510)와 유사한 구조를 갖는 상기 구동전압 생성부(520)가 도시되어 있다. 예를 들어, 도 9에는 상기 제어부(400)로부터 공급되는 제3 전압제어신호(VCS3)에 따라 턴온 또는 턴오프되는 제3 저항 가변부(522a), 상기 제어부(400)로부터 공급되는 제4 전압제어신호(VCS4)에 따라 턴온 또는 턴오프되는 제4 저항 가변부(522b), 상기 제3 저항 가변부(522a)에 연결된 저항(Rt) 및 상기 제4 저항 가변부(522b)에 연결된 저항(Rt)을 포함하는 저항 가변부(522)가 도시되어 있다. 상기 구동전압 생성부(520)에 구비되는 전압 생성부(521)의 구성 및 기능은, 상기 초기화 전압 생성부(510)에 구비된 전압 생성부(511)의 구성 및 기능과 동일할 수 있다.
또한, 상기 구동전압 생성부(520)의 상기 저항 가변부(522)의 구성 및 기능 역시, 상기 초기화 전압 생성부(510)에서 설명된 저항 가변부(512)의 구성 및 기능과 동일할 수 있다.
따라서, 상기 구동전압 생성부(520) 역시, 다양한 형태의 보정 패널전압, 즉, 보정 구동전압을 생성할 수 있도록, 다양한 형태로 변경될 수 있다.
이하에서는, 상기에서 설명된 본 발명의 특징이 간단히 정리된다.
본 발명에서, 상기 제어부(400)는 타이밍 동기신호들 중 적어도 하나, 예를 들어, 수직동기신호 또는 데이터 인에이블 신호 등을 이용하여, 1프레임 기간 중 상기 블랭크 기간(BP)이 시작되는 타이밍을 검출할 수 있다.
상기 블랭크 기간(BP)이 시작되면, 상기 제어부(400)는 상기 발광표시패널(100)로 공급되는 패널전압(초기화 전압(Vref) 또는 구동전압(Vdd))의 레벨을, 상기 액티브 기간(BP)에 상기 발광표시패널(100)로 공급되는 패널전압의 레벨과 유사한 레벨로 가변시킬 수 있다.
이를 위해, 상기 제어부(400)는, 상기 액티브 기간(AP) 동안, 상기 발광표시패널(100)로 공급되는 패널전압을 피드백 받아, 상기 액티브 기간(AP)에 공급된 패널전압의 평균값을 산출할 수 있으며, 상기 블랭크 기간(BP)에는 상기 평균값을 갖는 패널전압이 출력될 수 있도록, 상기 전압 공급부(500)를 제어할 수 있다.
이에 따라, 상기 액티브 기간(AP)에서의 상기 패널전압의 레벨과, 상기 블랭크 기간(BP)에서의 상기 패널전압의 레벨 차이가 감소될 수 있으며, 따라서, 상기 액티브 기간(AP)과 상기 블랭크 기간(BP)에서의 상기 패널전압의 레벨 차이에 의한 휘도 편차가 발생되지 않는다. 따라서, 본 발명에 의하면, 상기한 바와 같은 휘도 편차에 의한 가로띠 형태의 어두운 무늬들이 발생되지 않는다.
본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.  그러므로, 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
100: 발광표시패널 200: 게이트 드라이버
300: 데이터 드라이버 400: 제어부
500: 전압 공급부

Claims (10)

  1. 영상이 표시되는 픽셀들 및 상기 픽셀들과 연결된 게이트 라인들과 데이터 라인들이 구비된 표시패널;
    상기 표시패널에 구비된 패널전압 공급라인으로 패널전압을 공급하는 전압 공급부; 및
    상기 픽셀들에 구비된 구동 트랜지스터들의 문턱전압 또는 이동도에 대한 변화를 보상하는 내부보상이 수행되는 액티브 기간에는 상기 패널전압 공급라인으로 공급되는 상기 패널전압의 변화량을 검출하며, 상기 표시패널의 블랭크 기간에는 상기 변화량에 대응되는 보정 패널전압을 갖는 패널전압이 출력되도록 상기 전압 공급부를 제어하는 제어부를 포함하는 발광표시장치.
  2. 제 1 항에 있어서,
    상기 픽셀들에 구비된 발광소자들은, 상기 내부보상에 의해 발광을 시작한 후, 1프레임 기간 동안, 에미션 신호에 의해 발광 및 소등을 반복적으로 수행하는 발광표시장치.
  3. 제 2 항에 있어서,
    상기 픽셀들 중 적어도 하나는 상기 액티브 기간에서 발광을 시작한 후 상기 에미션 신호에 의해 소등되었다가, 상기 블랭크 기간에서 다시 발광하는 발광표시장치.
  4. 제 1 항에 있어서,
    상기 픽셀들에 구비된 발광소자들 중 적어도 하나는, 상기 액티브 기간에서 상기 내부보상에 의해 발광을 시작한 후, 상기 블랭크 기간에서 상기 발광을 지속하는 발광표시장치.
  5. 제 1 항에 있어서,
    상기 패널전압은, 상기 구동 트랜지스터와 연결된 발광소자로 전류가 공급될 수 있도록 상기 구동 트랜지스터에 공급되는 구동전압이거나, 상기 내부보상 수행 시 픽셀들을 초기화시키기 위한 초기화 전압인 발광표시장치.
  6. 제 1 항에 있어서,
    상기 내부보상이 수행되는 구간들 중, 초기화 구간에서는, 제1 전압값을 갖는 상기 패널전압이, 상기 패널전압 공급라인을 통해 상기 발광표시패널로 공급되며,
    상기 내부보상이 수행되는 구간들 중, 상기 초기화 구간을 제외한 구간들에서는 상기 제1 전압값보다 작은 제2 전압값을 갖는 상기 패널전압이, 상기 패널전압 공급라인을 통해 상기 발광표시패널로 공급되는 발광표시장치.
  7. 제 1 항에 있어서,
    상기 보정 패널전압은,
    상기 액티브 기간에 상기 발광표시패널로 공급되는 상기 패널전압의 평균값이거나, 또는, 상기 액티브 기간에 상기 발광표시패널로 공급되는 상기 패널전압의 최대값 및 최소값 사이에서 변하는 값을 갖거나, 또는 상기 액티브 기간에 상기 발광표시패널로 공급되는 상기 패널전압의 파형 및 전압에 대응되는 파형 및 전압을 갖는 발광표시장치.
  8. 제 1 항에 있어서,
    상기 전압 공급부는,
    상기 제어부로부터 공급되는 전압제어신호에 따라 저항값이 가변되는 저항 가변부; 및
    상기 저항값을 이용하여 상기 보정 패널전압을 생성하는 전압 생성부를 포함하는 발광표시장치.
  9. 제 8 항에 있어서,
    상기 저항 가변부는,
    상기 제어부로부터 공급되는 제1 전압제어신호에 따라 턴온 또는 턴오프되는 제1 저항 가변부;
    상기 제어부로부터 공급되는 제2 전압제어신호에 따라 턴온 또는 턴오프되는 제2 저항 가변부;
    상기 제1 저항 가변부에 연결된 저항; 및
    상기 제2 저항 가변부에 연결된 저항을 포함하는 표시장치.
  10. 제 9 항에 있어서,
    상기 보정 패널전압은, 상기 구동 트랜지스터와 연결된 발광소자로 전류가 공급될 수 있도록 상기 구동 트랜지스터에 공급되는 구동전압이거나, 상기 픽셀들을 초기화시키기 위한 초기화 전압인 발광표시장치.

KR1020190173671A 2019-12-24 2019-12-24 발광표시장치 KR102623393B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020190173671A KR102623393B1 (ko) 2019-12-24 2019-12-24 발광표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190173671A KR102623393B1 (ko) 2019-12-24 2019-12-24 발광표시장치

Publications (2)

Publication Number Publication Date
KR20210081567A true KR20210081567A (ko) 2021-07-02
KR102623393B1 KR102623393B1 (ko) 2024-01-09

Family

ID=76897091

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190173671A KR102623393B1 (ko) 2019-12-24 2019-12-24 발광표시장치

Country Status (1)

Country Link
KR (1) KR102623393B1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009216801A (ja) * 2008-03-07 2009-09-24 Eastman Kodak Co 表示装置
JP2011164135A (ja) * 2010-02-04 2011-08-25 Global Oled Technology Llc 表示装置
WO2011125107A1 (ja) * 2010-04-05 2011-10-13 パナソニック株式会社 有機el表示装置及びその制御方法
JP2014115539A (ja) * 2012-12-11 2014-06-26 Samsung Display Co Ltd 画素回路及び表示装置
JP2016009156A (ja) * 2014-06-26 2016-01-18 株式会社Joled ゲートドライバ回路およびel表示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009216801A (ja) * 2008-03-07 2009-09-24 Eastman Kodak Co 表示装置
JP2011164135A (ja) * 2010-02-04 2011-08-25 Global Oled Technology Llc 表示装置
WO2011125107A1 (ja) * 2010-04-05 2011-10-13 パナソニック株式会社 有機el表示装置及びその制御方法
JP2014115539A (ja) * 2012-12-11 2014-06-26 Samsung Display Co Ltd 画素回路及び表示装置
JP2016009156A (ja) * 2014-06-26 2016-01-18 株式会社Joled ゲートドライバ回路およびel表示装置

Also Published As

Publication number Publication date
KR102623393B1 (ko) 2024-01-09

Similar Documents

Publication Publication Date Title
US11087698B2 (en) Display device
KR101442680B1 (ko) 유기 발광 표시 장치의 구동 장치 및 구동 방법
KR101985243B1 (ko) 유기전계발광표시장치, 이의 구동방법 및 이의 제조방법
US8947471B2 (en) Active matrix display and method of driving the same
US9368060B2 (en) Organic light emitting display device using an adjustable power source voltage and driving method thereof
KR102027433B1 (ko) 유기 전계 발광 표시 장치 및 이의 구동 방법
KR101411621B1 (ko) 유기 발광 다이오드 표시장치 및 그 구동 방법
KR101960762B1 (ko) 유기 발광 표시 장치 및 그의 구동 방법
KR101941446B1 (ko) 유기 발광 다이오드 표시 장치 및 그의 구동 방법
KR102455327B1 (ko) 표시 장치 및 이의 구동 방법
KR20170080883A (ko) 화소, 이를 포함하는 표시 장치 및 그 제어 방법
KR101987078B1 (ko) 유기 발광 표시 장치 및 이의 구동 방법
KR20160020035A (ko) 전원 공급 장치 및 이를 포함하는 유기발광 표시장치
KR20210017876A (ko) 표시장치와 그 구동 방법
KR102084711B1 (ko) 표시 장치 및 표시 장치 구동방법
KR102562071B1 (ko) 서브픽셀, 데이터 구동 회로 및 디스플레이 장치
KR20150044660A (ko) 유기 발광 다이오드 표시장치 및 그 구동 방법
US9478167B2 (en) Organic light emitting display and method for driving the same
KR102290687B1 (ko) 타이밍제어부, 이를 포함하는 유기발광표시장치 및 이의 열화보상방법
KR102205798B1 (ko) 표시 장치 및 그 구동 방법
KR20190064200A (ko) 표시 장치
KR102569729B1 (ko) 표시 장치 및 표시 장치의 제어 방법
KR101689323B1 (ko) 유기 전계발광 표시장치 및 그의 구동방법
KR102623393B1 (ko) 발광표시장치
KR102282934B1 (ko) 유기발광 표시장치와 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant