KR20200025618A - 발광 표시 장치 - Google Patents

발광 표시 장치 Download PDF

Info

Publication number
KR20200025618A
KR20200025618A KR1020180103245A KR20180103245A KR20200025618A KR 20200025618 A KR20200025618 A KR 20200025618A KR 1020180103245 A KR1020180103245 A KR 1020180103245A KR 20180103245 A KR20180103245 A KR 20180103245A KR 20200025618 A KR20200025618 A KR 20200025618A
Authority
KR
South Korea
Prior art keywords
layer
electrode
light emitting
disposed
bank
Prior art date
Application number
KR1020180103245A
Other languages
English (en)
Inventor
김남수
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020180103245A priority Critical patent/KR20200025618A/ko
Priority to CN202310844475.8A priority patent/CN116828899A/zh
Priority to CN201910695038.8A priority patent/CN110875438B/zh
Priority to CN202310851716.1A priority patent/CN116828887A/zh
Priority to CN202310854201.7A priority patent/CN116828888A/zh
Priority to US16/527,536 priority patent/US11031450B2/en
Publication of KR20200025618A publication Critical patent/KR20200025618A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/15Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
    • H01L27/153Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
    • H01L27/156Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/10Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a light reflecting structure, e.g. semiconductor Bragg reflector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor
    • H01L33/405Reflective materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor
    • H01L33/42Transparent materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8051Anodes
    • H10K59/80515Anodes characterised by their shape
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8052Cathodes
    • H10K59/80521Cathodes characterised by their shape
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/875Arrangements for extracting light from the devices
    • H10K59/878Arrangements for extracting light from the devices comprising reflective means
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/875Arrangements for extracting light from the devices
    • H10K59/876Arrangements for extracting light from the devices comprising a resonant cavity structure, e.g. Bragg reflector pair
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/8791Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • H10K59/8792Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. black layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명의 일 실시예에 따른 발광 표시 장치는, 제1 영역 및 제2 영역을 포함하는 기판, 기판 상에 배치되며 비평탄한 형상을 갖는 절연층, 제2 영역에서 절연층 상에 배치되고, 블랙 물질로 이루어지는 제1 뱅크, 제1 영역에서 절연층 상에 배치되고, 제1 뱅크의 측면의 적어도 일부를 덮고, 금속 물질로 이루어지는 반사층을 포함하는 제1 전극, 제1 전극 상에 배치된 발광층 및 발광층 상에 배치된 제2 전극을 포함한다. 따라서, 제1 뱅크에 의해 흡수될 수 있는 발광층에서 발광된 광을 외부로 출광시켜 광 효율이 개선될 수 있다.

Description

발광 표시 장치{LIGHT EMITTING DISPLAY APPARATUS}
본 발명은 발광 표시 장치에 관한 것으로서, 보다 상세하게는 광 효율이 개선되고 야외 시인성이 개선된 발광 표시 장치에 관한 것이다.
현재 본격적인 정보화 시대로 접어들면서 전기적 정보신호를 시각적으로 표시하는 표시 장치 분야가 급속도로 발전하고 있으며, 여러 가지 표시 장치에 대해 박형화, 경량화 및 저소비 전력화 등의 성능을 개발시키기 위한 연구가 계속되고 있다.
이러한 다양한 표시 장치 중, 발광 표시 장치는 자체 발광형 표시 장치로서, 액정 표시 장치와는 달리 별도의 광원이 필요하지 않아 경량 박형으로 제조가 가능하다. 또한, 발광 발광 표시 장치는 저전압 구동에 의해 소비 전력 측면에서 유리할 뿐만 아니라, 색상 구현, 응답 속도, 시야각(viewing angle), 명암 대비비(Contrast Ratio; CR)도 우수하여, 다양한 분야에서 활용이 기대되고 있다.
발광 표시 장치의 발광층에서 발광된 광은 발광 표시 장치의 여러 구성요소들을 통과하여 발광 표시 장치의 외부로 나오게 된다. 그러나, 발광층에서 발광된 광 중 발광 표시 장치 외부로 나오지 못하고 발광 표시 장치 내부에 갇히는 광들이 존재하게 되어, 발광 표시 장치의 광 추출 효율이 문제가 된다.
예를 들면, 발광층에서 발광된 광 중 전반사 손실, 광도파 손실 및 표면 플라즈몬(surface plasmon) 손실로 인해 발광 표시 장치 내부에 광이 갇히는 문제점이 있다. 여기서, 전반사 손실은 발광층에서 발광된 광 중 기판과 공기의 계면에서의 전반사에 의해 발광 표시 장치 내부에 갇히는 광에 의해 광 추출 효율이 저하되는 것을 지칭할 수 있다. 광도파 손실은 발광 표시 장치 내부의 구성요소들의 계면에서의 전반사에 의해 내부에 갇히는 광에 의해 광 추출 효율이 저하되는 것을 지칭할 수 있다. 표면 플라즈몬 손실은 광이 입사 및 전파되는 과정에서 금속 표면에서의 광이 흡수되는 현상에 의해 광이 금속 표면의 자유 전자를 진동시키게 하여 광이 반사되거나 투과되지 못하여 광 추출 효율이 저하되는 것을 지칭할 수 있다.
본 발명의 발명자는 광 추출 효율을 저하시키는 다양한 손실 중 표면 플라즈몬 손실을 줄이기 위한 새로운 구조의 발광 표시 장치를 발명하였다.
한편, 본 발명의 발명자는 발광 소자가 비평탄하게 형성된 경우, 발광 표시 장치가 오프(off)된 상태에서의 산란 반사율이 증가하여 오프 상태의 시감, 예를 들면, 블랙(black) 시감이 저하될 수 있고, 이에 의해 야외 시인성 저하뿐만 아니라 명암비 저하가 발생하는 문제점이 있다는 것을 인식하였다.
이에, 본 발명의 발명자는 야외 시인성을 개선할 수 있는 새로운 구조의 발광 표시 장치를 발명하였다.
또한, 본 발명의 발명자는 블랙 시감을 개선하기 위해 비평탄한 표면 상에 블랙 물질로 이루어지는 절연층을 발광 소자 사이에 배치하는 것을 검토하였다. 다만, 본 발명의 발명자는 이와 같이 블랙 물질로 이루어지는 절연층을 사용하는 경우 명암비 저하를 방지할 수 있으나, 휘도가 저하될 수 있다는 것을 인식하였다.
이에, 본 발명의 발명자는 야외 시인성을 개선하면서도 휘도 또한 개선할 수 있는 새로운 구조의 발광 표시 장치를 발명하였다.
본 발명이 해결하고자 하는 과제는 표면 플라즈몬 손실을 최소화하여 광 추출 효율을 향상시킬 수 있는 발광 표시 장치를 제공하는 것이다.
또한, 본 발명이 해결하고자 하는 다른 과제는 발광 영역을 정의하는 뱅크를 블랙 물질로 구성하여 표시 장치가 오프된 상태에서의 산란 반사율을 감소시켜 야외 시인성을 개선할 수 있는 발광 표시 장치를 제공하는 것이다.
또한, 본 발명이 해결하고자 하는 또 다른 과제는 블랙 뱅크를 사용하더라도 블랙 뱅크에 의해 감소될 수 있는 휘도를 보상할 수 있는 발광 표시 장치를 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제들로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
본 발명의 일 실시예에 따른 발광 표시 장치는, 제1 영역 및 제2 영역을 포함하는 기판, 기판 상에 배치되며 비평탄한 형상을 갖는 절연층, 제2 영역에서 절연층 상에 배치되고, 블랙 물질로 이루어지는 제1 뱅크, 제1 영역에서 절연층 상에 배치되고, 제1 뱅크의 측면의 적어도 일부를 덮고, 금속 물질로 이루어지는 반사층을 포함하는 제1 전극, 제1 전극 상에 배치된 발광층 및 발광층 상에 배치된 제2 전극을 포함한다. 따라서, 제1 뱅크에 의해 흡수될 수 있는 발광층에서 발광된 광을 외부로 출광시켜 광 효율이 개선될 수 있다.
본 발명의 다른 실시예에 따른 발광 표시 장치는, 기판, 기판 상에서 복수의 볼록부 또는 복수의 오목부를 갖는 오버 코팅층, 오버 코팅층 상에 배치되고, 발광층, 발광층과 오버 코팅층 사이에 배치되어 발광층으로부터 발광된 광을 상부로 반사시켜 광 추출 효율을 개선하도록 구성된 제1 전극, 발광층 상의 제2 전극을 포함하는 발광 소자 및 오버 코팅층과 발광 소자 사이에 배치되고, 복수의 볼록부 또는 복수의 오목부에 의한 난반사에 의한 명암비 저하를 억제하도록 구성된 블랙 뱅크를 포함하고, 제1 전극은 발광층에서 발광된 광이 블랙 뱅크에 흡수되어 광 추출 효율이 저하되는 것을 억제하도록 블랙 뱅크의 일부를 덮는다. 이에, 발광 표시 장치의 광 추출 효율이 개선됨과 동시에 야외 시인성 및 명암비가 개선될 수 있다.
본 발명의 또 다른 실시예에 따른 발광 표시 장치는, 기판 상에 배치되며, 복수의 볼록부 또는 복수의 오목부를 갖는 오버 코팅층, 오버 코팅층 상에 배치되며, 발광층, 발광층과 상기 오버 코팅층 사이에 배치되는 제1 전극, 발광층 상에 있는 제2 전극을 포함하는 발광 소자, 및 오버 코팅층과 발광 소자 사이에 배치되는 블랙 뱅크를 포함하고, 제1 전극은 블랙 뱅크의 일부를 덮는다. 따라서, 광 효율을 향상시키고, 외광 반사에 따른 야외 시인성 감소 현상을 개선할 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명은 발광 표시 장치의 발광층과 금속 표면에서 광이 흡수되는 표면 플라즈몬 손실을 개선하여, 광 효율을 개선할 수 있다.
또한, 본 발명은 발광 표시 장치의 블랙 시감을 개선하여 야외 시인성 저하 및 명암비 저하 현상을 개선시킬 수 있다.
또한, 본 발명은 발광 소자의 하부 전극을 블랙 뱅크의 측면에 연장하도록 배치하여 블랙 뱅크로 입사하는 광을 외부로 방출하여 휘도를 개선할 수 있다.
본 발명에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 발명 내에 포함되어 있다.
도 1은 본 발명의 일 실시예에 따른 발광 표시 장치의 개략적인 평면도이다.
도 2는 도 1의 II-II'에 따른 발광 표시 장치의 단면도이다.
도 3은 본 발명의 다른 실시예에 따른 발광 표시 장치의 단면도이다.
도 4는 본 발명의 또 다른 실시예에 따른 발광 표시 장치의 단면도이다.
도 5는 본 발명의 또 다른 실시예에 따른 발광 표시 장치의 단면도이다.
도 6은 본 발명의 또 다른 실시예에 따른 발광 표시 장치의 단면도이다.
도 7은 본 발명의 또 다른 실시예에 따른 발광 표시 장치의 단면도이다.
도 8a 내지 도 8d는 비교예 및 본 발명의 실시예에 대한 광 효율을 설명하기 위한 그래프들이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나, 본 발명은 이하에서 개시되는 실시예들에 제한되는 것이 아니라 서로 다른 다양한 형상으로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 면적, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 제한되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 발명 상에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
소자 또는 층이 다른 소자 또는 층 "위 (on)"로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다.
또한 제 1, 제 2 등이 다양한 구성 요소들을 서술하기 위해서 사용되나, 이들 구성 요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성 요소를 다른 구성 요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제 1 구성 요소는 본 발명의 기술적 사상 내에서 제 2 구성 요소일 수도 있다.
명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
도면에서 나타난 각 구성의 면적 및 두께는 설명의 편의를 위해 도시된 것이며, 본 발명이 도시된 구성의 면적 및 두께에 반드시 한정되는 것은 아니다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하에서는 도면을 참조하여 본 발명에 대해 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 발광 표시 장치의 개략적인 평면도이다. 도 2는 도 1의 II-II'에 따른 발광 표시 장치의 단면도이다. 도 1 및 도 2를 참조하면, 발광 표시 장치(100)는 기판(110), 박막 트랜지스터(120), 발광 소자(130) 및 제1 뱅크(114)를 포함할 수 있다.
도 1 및 도 2를 참조하면, 기판(110)은 발광 표시 장치(100)의 여러 구성요소들을 지지하고 보호하기 위한 기판이다. 기판(110)은 유리 또는 플렉서빌리티(flexibility)를 갖는 플라스틱 물질로 이루어질 수 있다. 기판(110)이 플라스틱 물질로 이루어지는 경우, 예를 들어, 폴리이미드(polyimide; PI)로 이루어질 수 있다. 그러나, 이에 제한되는 것은 아니다.
기판(110)은 표시 영역(AA) 및 비표시 영역(NA)을 포함한다.
표시 영역(AA)은 발광 표시 장치(100)에서 영상이 표시되는 영역으로서, 표시 영역(AA)에서는 표시 소자 및 표시 소자를 구동하기 위한 다양한 구동 소자들이 배치될 수 있다. 예를 들어, 표시 소자는 제1 전극(131), 발광층(132) 및 제2 전극(133)을 포함하는 발광 소자(130)로 구성될 수 있다. 또한, 표시 소자를 구동하기 위한 박막 트랜지스터(120), 커패시터, 배선 등과 같은 다양한 구동 소자가 표시 영역(AA)에 배치될 수 있다.
표시 영역(AA)에는 복수의 서브 화소(SP)가 포함될 수 있다. 서브 화소(SP)는 화면을 구성하는 최소 단위로, 복수의 서브 화소(SP) 각각은 발광 소자(130) 및 구동 회로를 포함할 수 있다. 그리고, 복수의 서브 화소(SP) 각각은 서로 다른 파장의 광을 발광할 수 있다. 예를 들어, 복수의 서브 화소(SP)는 적색 서브 화소, 녹색 서브 화소 및 청색 서브 화소를 포함할 수 있다. 이에 제한되지 않고 복수의 서브 화소(SP)는 백색 서브 화소를 더 포함할 수도 있다.
서브 화소(SP)의 구동 회로는 발광 소자(130)의 구동을 제어하기 위한 회로이다. 예를 들면, 구동 회로는 박막 트랜지스터(120) 및 커패시터를 포함하여 구성될 수 있으나, 이에 제한되는 것은 아니다.
비표시 영역(NA)은 영상이 표시되지 않는 영역으로서, 표시 영역(AA)에 배치된 복수의 서브 화소(SP)를 구동하기 위한 다양한 구성요소들이 배치될 수 있다. 예를 들어, 복수의 서브 화소(SP)의 구동을 위한 신호를 공급하는 구동 IC, 플렉서블 필름 등이 배치될 수도 있다.
비표시 영역(NA)은 도 1에 도시된 바와 같이 표시 영역(AA)을 둘러싸는 영역일 수 있다. 그러나, 이에 제한되지 않는다. 예를 들면, 비표시 영역(NA)은 표시 영역(AA)에서 연장되는 영역일 수도 있다.
도 2를 참조하면, 기판(110) 상에 버퍼층(111)이 배치된다. 버퍼층(111)은 버퍼층(111) 상에 형성되는 층들과 기판(110) 간의 접착력을 향상시키고, 기판(110)으로부터 유출되는 알칼리 성분 등을 차단할 수 있다. 버퍼층(111)은 질화 실리콘(SiNx) 또는 산화 실리콘(SiOx)의 단일층 또는 질화 실리콘(SiNx)과 산화 실리콘(SiOx)의 다중층으로 이루어질 수 있으나, 이에 제한되는 것은 아니다. 버퍼층(111)은 필수적인 구성요소는 아니며, 기판(110)의 종류 및 물질, 박막 트랜지스터(120)의 구조 및 타입 등에 기초하여 생략될 수도 있다.
도 2를 참조하면, 기판(110) 상에 박막 트랜지스터(120)가 배치된다. 박막 트랜지스터(120)는 발광 표시 장치(100)의 구동 소자로 사용될 수 있다. 박막 트랜지스터(120)는 게이트 전극(121), 액티브층(122), 소스 전극(123) 및 드레인 전극(124)을 포함한다. 본 발명의 일 실시예에 따른 발광 표시 장치(100)에서 박막 트랜지스터(120)는 게이트 전극(121) 상에 액티브층(122)이 배치되고, 액티브층(122) 상에 소스 전극(123) 및 드레인 전극(124)이 배치된 구조로, 게이트 전극(121)이 가장 하부에 배치된 바텀 게이트(Bottom Gate) 구조의 박막 트랜지스터(120)이나 이에 제한되는 것은 아니다.
도 2를 참조하면, 박막 트랜지스터(120)의 게이트 전극(121)이 기판(110) 상에 배치된다. 게이트 전극(121)은 다양한 금속 물질, 예를 들어, 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd), 및 구리(Cu) 중 어느 하나이거나 둘 이상의 합금, 또는 이들의 다중층일 수 있으나, 이에 제한되는 것은 아니다.
도 2를 참조하면, 게이트 전극(121) 상에 게이트 절연층(112)이 배치된다. 게이트 절연층(112)은 게이트 전극(121)과 액티브층(122)을 전기적으로 절연시키기 위한 층으로, 절연 물질로 이루어질 수 있다. 예를 들어, 게이트 절연층(112)은 무기물인 질화 실리콘(SiNx) 또는 산화 실리콘(SiOx)의 단일층 또는 질화 실리콘(SiNx) 또는 산화 실리콘(SiOx)의 다중층으로 구성될 수 있으나, 이에 제한되는 것은 아니다.
도 2를 참조하면, 게이트 절연층(112) 상에 액티브층(122)이 배치된다. 액티브층(122)은 게이트 전극(121)과 중첩하도록 배치된다. 예를 들어, 액티브 층은 산화물(oxide) 반도체로 형성될 수도 있고, 비정질 실리콘(amorphous silicon, a-Si), 다결정 실리콘(polycrystalline silicon, poly-Si), 또는 유기물(organic) 반도체 등으로 형성될 수 있다.
도 2를 참조하면, 액티브층(122) 상에 에치 스토퍼(117)(etch stopper)가 배치된다. 에치 스토퍼(117)는, 에칭 방법으로 소스 전극(123) 및 드레인 전극(124)을 패터닝하여 형성하는 경우 액티브층(122) 표면이 플라즈마로 인한 손상을 방지하기 위해 형성되는 층일 수 있다. 에치 스토퍼(117)의 일단은 소스 전극(123)과 중첩하고, 타단은 드레인 전극(124)과 중첩할 수 있다. 그러나, 에치 스토퍼(117)는 생략될 수도 있다.
도 2를 참조하면, 액티브층(122) 및 에치 스토퍼(117) 상에 소스 전극(123) 및 드레인 전극(124)이 배치된다. 소스 전극(123) 및 드레인 전극(124)은 동일 층에서 이격되어 배치된다. 소스 전극(123) 및 드레인 전극(124)은 액티브층(122)과 접하는 방식으로 액티브층(122)과 전기적으로 연결될 수 있다. 소스 전극(123) 및 드레인 전극(124)은 다양한 금속 물질, 예를 들어, 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd), 및 구리(Cu) 중 어느 하나이거나 둘 이상의 합금, 또는 이들의 다중층일 수 있으나, 이에 제한되는 것은 아니다.
도 2를 참조하면, 박막 트랜지스터(120) 상에 오버 코팅층(113)이 배치된다. 오버 코팅층(113)은 박막 트랜지스터(120)를 보호하고, 기판(110) 상에 배치되는 층들의 단차를 완만하게 하기 위한 절연층이다. 오버 코팅층(113)은 아크릴계 수지, 에폭시 수지, 페놀 수지, 폴리아미드계 수지, 폴리이미드계 수지, 불포화 폴리에스테르계 수지, 폴리페닐렌계 수지, 폴리페닐렌설파이드계 수지, 벤조사이클로부텐 및 포토레지스트 중 하나로 형성될 수 있으나, 이에 제한되지 않는다.
도 2를 참조하면, 오버 코팅층(113)은 복수의 볼록부를 포함한다. 이에, 오버 코팅층(113)의 상면은 비평탄한 형상을 가질 수 있다. 오버 코팅층(113)의 볼록부는, 예를 들어, 마스크 공정을 통해 형성될 수 있으나, 이에 제한되는 것은 아니다.
도 2에 도시된 바와 같이, 오버 코팅층(113)의 복수의 볼록부는 오버 코팅층(113)의 상면 전체에 형성된다. 다만, 이에 제한되는 것은 아니다. 예를 들면, 오버 코팅층(113)은 제1 뱅크(114)가 형성된 위치를 제외하고, 발광 소자(130)가 형성된 위치에 대응하는 영역에만 형성될 수도 있으며, 이 경우 제1 뱅크(114)가 형성된 위치에 대응하는 오버 코팅층(113)의 상면은 평탄할 수도 있다.
도 2에서는 오버 코팅층(113)이 복수의 볼록부를 포함하는 것으로 도시하였으나, 복수의 오목부를 포함할 수도 있다. 예를 들면, 오버 코팅층(113)은 복수의 볼록부 또는 복수의 오목부를 가질 수 있다. 또한, 도 2에서는 오버 코팅층(113)의 복수의 볼록부가 반구 형상인 것으로 도시하였지만, 반타원체 형상일 수 있고, 피라미드 형상일 수도 있으며, 이외 다양한 형상으로 형성될 수 있다.
도 2를 참조하면, 오버 코팅층(113) 상에 제1 뱅크(114)가 배치된다. 제1 뱅크(114)는 오버 코팅층(113) 상에서 기판(110)의 제2 영역(A2)에 배치되는 것으로 정의될 수 있다. 여기서, 기판(110)의 제1 영역(A1)은 제1 뱅크(114)가 배치되지 않는 영역으로, 발광 소자(130)와 오버 코팅층(113)이 접하는 영역일 수 있다. 기판(110)의 제2 영역(A2)은 제1 뱅크(114)가 배치되는 영역으로, 제1 뱅크(114)와 오버 코팅층(113)이 접하는 영역일 수 있다. 따라서, 제1 뱅크(114)가 제2 영역(A2)에서 오버 코팅층(113) 상에 배치됨에 따라, 제1 뱅크(114)는 오버 코팅층(113)의 복수의 볼록부를 덮어 제2 영역(A2)을 평탄화할 수 있다.
제1 뱅크(114)는 유기물로 이루어질 수 있다. 예를 들어, 제1 뱅크(114)는 폴리이미드, 아크릴 또는 벤조사이클로부텐계 수지로 이루어질 수 있으나, 이에 한정되는 것은 아니다.
또한, 제1 뱅크(114)는 블랙 물질로 이루어질 수 있다. 예를 들어, 제1 뱅크(114)는 유기물에 블랙 염료가 분산되는 것으로 구성될 수 있으나, 블랙의 색상을 띈다면 임의의 물질로 구성될 수 있다. 유기물은은 예를 들면, 카도계열(cardo-based) 폴리머 및 에폭시 아크릴레이트(epoxy acrylate)를 포함하는 폴리머일 수 있으나, 이에 제한되는 것은 아니다. 제1 뱅크(114)가 블랙 물질을 포함함에 따라 제1 뱅크(114)는 오버 코팅층(113)의 비평탄한 상면에 의해 발생할 수 있는 외광 반사, 특히, 난반사를 저감시킬 수 있다. 예를 들면, 외광의 반사를 줄이기 위해서 제1 뱅크(114)의 광학밀도(optical density)는 제1 뱅크(114)의 두께 3μm에서 4이하로 구성할 수 있으나, 이에 제한되는 것은 아니다. 또한, 외광의 반사를 줄이기 위해서 제1 뱅크(114)의 반사율이 1% 이하일 수 있으나, 이에 제한되는 것은 아니다.
도 2를 참조하면, 오버 코팅층(113) 및 제1 뱅크(114) 상에 발광 소자(130)가 배치된다. 발광 소자(130)는 박막 트랜지스터(120)의 드레인 전극(124)과 전기적으로 연결된 제1 전극(131), 제1 전극(131) 상에 배치된 발광층(132) 및 발광층(132) 상에 형성된 제2 전극(133)을 포함한다.
제1 전극(131)은 오버 코팅층(113) 및 제1 뱅크(114) 상에 배치된다. 예를 들면, 제1 전극(131)은 제1 영역(A1)에서는 오버 코팅층(113) 상에 배치되고, 제2 영역(A2)에서는 제1 뱅크(114) 상에 배치된다. 제1 전극(131)은 제1 뱅크(114)의 경사진 측면을 덮도록 배치될 수 있고, 제1 뱅크(114)의 측면의 경사각은 20도 내지 80도일 수 있다. 예를 들면, 도 2에 도시된 바와 같이 제1 전극(131)은 오버 코팅층(113) 상에 배치되고, 제1 뱅크(114)의 측면으로 연장하여 배치될 수 있다. 도 2에서는 제1 전극(131)이 제1 뱅크(114)의 측면 전체를 덮는 것으로 도시되었으나, 이에 제한되지 않는다. 예를 들면, 제1 전극(131)은 제1 뱅크(114)의 측면 중 일부를 덮을 수도 있다. 이와 같이 제1 전극(131)이 제1 영역(A1)에서는 오버 코팅층(113) 상에 배치되고, 제2 영역(A2)에서는 제1 뱅크(114) 상에 배치됨에 따라, 제1 전극(131)은 오버 코팅층(113) 및 제1 뱅크(114)에 형성된 컨택홀을 통해 드레인 전극(124)과 전기적으로 연결될 수 있다. 다만, 이에 제한되지 않고, 제1 전극(131)은 소스 전극(123)과 전기적으로 연결될 수도 있다.
제1 전극(131)은 금속 물질로 이루어질 수 있다. 이에, 제1 전극(131)은 반사층으로 기능할 수 있다. 예를 들어, 제1 전극(131)은 알루미늄(Al), 은(Ag), 구리(Cu), 마그네슘-은 합금(Mg:Ag) 등과 같은 금속 물질로 이루어질 수도 있으나, 이에 제한되는 것은 아니다. 이와 같이, 제1 전극(131)이 금속 물질로 이루어짐에 따라 본 발명의 일 실시예에 따른 발광 표시 장치(100)는 탑 에미션(top emission) 방식의 발광 표시 장치로 구현될 수 있다. 예를 들면, 발광층(132)에서 발광된 광은 제1 전극(131)에서 반사되어 제2 전극(133)을 통해 외부로 방출될 수 있다.
제1 전극(131)이 제1 영역(A1)에서 오버 코팅층(113) 상에 배치됨에 따라, 제1 전극(131)은 오버 코팅층(113) 상에서 비평탄한 형상을 가질 수 있다. 예를 들어, 제1 전극(131)은 오버 코팅층(113)의 복수의 볼록부의 상면을 따라 배치되어 복수의 볼록부의 형상과 대응하는 비평탄한 형상을 가질 수 있다. 이에 표면 플라즈몬 손실이 개선되어 광 추출 효율이 개선될 수 있다.
발광층(132)은 특정 색의 광을 발광하기 위한 층으로서, 적색 발광층, 녹색 발광층, 청색 발광층 및 백색 발광층 중 적어도 하나를 포함할 수 있다. 또한, 발광층(132)은 정공 수송층, 정공 주입층, 전자 주입층 전자 수송층 등과 같은 다양한 층을 더 포함할 수도 있다. 발광층(132)은 유기물로 이루어지는 유기 발광층일 수 있으나, 이에 제한되는 것은 아니다. 예를 들면, 발광층(132)은 양자점 발광층 또는 마이크로 LED일 수 있다.
발광층(132)이 제1 영역(A1) 및 제2 영역(A2)에서 제1 전극(131) 상에 배치된다. 발광층(132)이 제1 영역(A1)에서 제1 전극(131) 상에 배치됨에 따라, 발광층(132)은 제1 영역(A1)의 제1 전극(131) 상에서 비평탄한 형상을 가질 수 있다. 예를 들어, 발광층(132)은 제1 전극(131)의 복수의 볼록부의 상면을 따라 배치되어 복수의 볼록부의 형상과 대응하는 비평탄한 형상을 가질 수 있다. 또한, 발광층(132)은 제2 영역(A2)의 제1 전극(131) 상에서 평탄한 형상을 가질 수 있다.
제2 전극(133)은 발광층(132) 상에 배치된다. 제2 전극(133)은 발광층(132)에서 발광되는 광을 투과시키기 위해 투명 도전성 물질로 이루어질 수 있다. 예를 들어, 제2 전극(133)은, 인듐 주석 산화물(Indium Tin Oxide, ITO), 인듐 아연 산화물(Indium Zinc Oxide, IZO), 인듐 주석 아연 산화물(Indium Tin Zinc Oxide, ITZO), 아연 산화물(Zinc Oxide, ZnO) 및 주석 산화물(Tin Oxide, TO) 계열의 투명 도전성 산화물로 이루어질 수 있으나, 이에 제한되는 것은 아니다.
제2 전극(133)이 제1 영역(A1) 및 제2 영역(A2)에서 발광층(132) 상에 배치된다. 제2 전극(133)이 제1 영역(A1)에서 발광층(132) 상에 배치됨에 따라, 제2 전극(133)은 제1 영역(A1)의 발광층(132) 상에서 비평탄한 형상을 가질 수 있다. 예를 들어, 제2 전극(133)은 발광층(132)의 복수의 볼록부의 상면을 따라 배치되어 복수의 볼록부의 형상과 대응하는 비평탄한 형상을 가질 수 있다. 또한, 제2 전극(133)은 제2 영역(A2)의 발광층(132) 상에서 평탄한 형상을 가질 수 있다.
제1 전극(131)이 제1 뱅크(114)의 측면에 배치됨에 따라 발광 소자(130)는 제1 영역(A1)뿐만 아니라 제2 영역(A2) 중 일부 영역에서도 발광할 수 있다. 예를 들면, 발광 소자(130)는 제1 전극(131), 발광층(132) 및 제2 전극(133)이 순차적으로 적층된 영역에서 발광할 수 있고, 제1 전극(131)이 제1 뱅크(114)의 측면에 배치되므로, 제1 뱅크(114)의 측면 상에서도 발광할 수 있다.
본 발명의 일 실시예에 따른 발광 표시 장치(100)는 오버 코팅층(113)에 복수의 볼록부를 형성함에 의해 제1 전극(131)이 비평탄한 형상을 갖도록 형성하여, 발광 소자(130)의 광 추출 효율을 향상시킬 수 있다. 예를 들면, 발광층(132)에서 발광된 광을 제2 전극(133) 측으로 반사시키는 제1 전극(131)의 표면에 요철 구조를 구현하여, 제1 전극(131) 표면의 자유 전자 진동을 억제하여 표면 플라즈몬 손실을 개선할 수 있다. 이에 외부로 추출되는 광의 양을 증가시킬 수 있다. 따라서, 발광 표시 장치(100)의 소비 전력이 저감될 수 있다.
또한, 본 발명의 일 실시예에 따른 발광 표시 장치(100)에서는 상술한 바와 같이 오버 코팅층(113)의 전면에 복수의 볼록부가 형성될 수도 있다. 이 경우, 복수의 볼록부를 부분적으로 형성하기 위한 별도의 마스크 공정이 불필요하기 때문에, 공정 비용이나 공정 시간이 감소될 수 있다.
한편, 본 발명의 일 실시예에 따른 발광 표시 장치(100)에서는 마이크로 캐비티를 구현하여 발광층(132)에서 발광되는 광의 보강 간섭을 통해 광 추출 효율을 개선할 수 있다. 마이크로 캐비티가 구현되는 경우, 시야각에 따라 색감차가 저하되는 문제가 발생할 수 있다. 이에, 본 발명의 일 실시예에 따른 발광 표시 장치(100)에서는 제1 전극(131)이 비평탄한 형상을 가짐에 따라 제1 전극(131)에서 반사되는 광이 산란되어 시야각에 따른 색감차가 저감될 수 있다.
또한, 본 발명의 일 실시예에 따른 발광 표시 장치(100)에서는 제2 영역(A2)에서 오버 코팅층(113) 상에 블랙 물질로 이루어지는 제1 뱅크(114)를 배치하여 오프 상태에서의 산란 반사율을 저감시킬 수 있다. 예를 들면, 발광 표시 장치(100)가 오프 상태인 경우 또는 블랙 화상을 표시하는 경우에 오버 코팅층(113)의 복수의 볼록부에서 지나치게 많은 광이 산란된다면 야외 시인성이 저감되고 명암비가 저하될 수 있다. 그러나, 본 발명의 일 실시예에 따른 발광 표시 장치(100)에서는 블랙 물질로 이루어지는 제1 뱅크(114)가 제2 영역(A2)에 배치되는 오버 코팅층(113)의 복수의 볼록부를 커버하므로, 발광 표시 장치(100)에서의 산란 반사율을 저감시켜 블랙 시감을 개선하여 야외 시인성을 향상시킬 수 있고, 명암비 저하를 억제할 수 있다.
또한, 본 발명의 일 실시예에 따른 발광 표시 장치(100)에서는 금속 물질로 이루어져 반사층으로 기능할 수 있는 제1 전극(131)이 제1 뱅크(114)의 측면의 적어도 일부에 배치되어 제1 뱅크(114)로 입사하는 광을 제2 전극(133) 측으로 반사할 수 있다. 제1 뱅크(114)의 측면에 제1 전극(131)을 배치하지 않는 경우에는 발광층(132)에서 발광되어 제1 뱅크(114)로 입사하는 광이 모두 제1 뱅크(114)에 의해 흡수될 수 있고, 발광 표시 장치(100)의 휘도가 감소할 수 있다. 이에, 본 발명의 일 실시예에 따른 발광 표시 장치(100)에서는 반사층으로 기능할 수 있는 제1 전극(131)이 제1 뱅크(114)의 측면의 적어도 일부를 덮도록 배치되므로, 발광층(132)에서 발광되어 제1 뱅크(114)를 향해 진행하는 광이 제1 전극(131)에서 반사되어 제2 전극(133) 측으로 반사되고, 제2 전극(133)을 통해 외부로 방출될 수 있다. 따라서, 본 발명의 일 실시예에 따른 발광 표시 장치(100)에서는 광 추출 효율 및 휘도가 개선될 수 있다.
또한, 본 발명의 일 실시예에 따른 표시 장치에서는 제1 영역(A1)뿐만 아니라 제2 영역(A2)에서도 발광 소자(130)가 발광할 수 있다. 즉, 제1 전극(131)이 제2 영역(A2)에 배치되는 제1 뱅크(114)의 측면에 배치됨에 따라, 제1 뱅크(114)의 측면에 대응하는 제2 영역(A2)에서도 제1 전극(131), 발광층(132) 및 제2 전극(133)이 순차적으로 적층된 영역이 존재하게 된다. 이에, 일반적인 표시 장치와는 상이하게 본 발명의 일 실시예에 따른 발광 표시 장치(100)에서는 제1 뱅크(114)가 배치된 영역에서도 발광 소자(130)가 발광하므로, 발광 영역의 크기가 증가될 수 있고, 휘도가 개선될 수 있다.
몇몇 실시예에서, 오버 코팅층(113)은 상면이 평탄한 형상을 갖도록 형성되고, 복수의 볼록부를 갖는 별도의 필름 또는 복수의 볼록부에 대응하는 복수의 나노 구조체가 오버 코팅층(113)의 상면에 배치되어 제1 전극(131)이 별도의 필름의 복수의 볼록부의 형상을 따라 비평탄한 형상을 가질 수도 있다. 이에, 별도의 마스크 공정 없이도 제1 전극(131)이 비평탄한 형상을 갖도록 구현할 수 있다. 또한, 공정을 단순화함으로써 공정 비용을 절감시키고, 공정 시간이 증가하는 것을 억제할 수 있는 효과가 있다.
도 3은 본 발명의 다른 실시예에 따른 발광 표시 장치의 단면도이다. 도 3의 발광 표시 장치(300)는 도 1 및 도 2의 발광 표시 장치(100)와 비교하여 발광 소자(330)의 제1 전극(331)이 상이하고, 다른 구성은 실질적으로 동일하므로, 중복 설명을 생략하기로 한다.
도 3을 참조하면, 제1 전극(331)은 오버 코팅층(113) 및 제1 뱅크(114) 상에 배치된다. 예를 들면, 제1 전극(331)은 제1 영역(A1)에서는 오버 코팅층(113) 상에 배치되고, 제2 영역(A2)에서는 제1 뱅크(114) 상에 배치된다. 이때, 제1 전극(331)은 제1 뱅크(114)의 측면 전체 및 상면의 일부를 덮도록 배치될 수 있다. 예를 들면, 도 2에 도시된 바와 같이 제1 전극(331)은 오버 코팅층(113) 상에 배치되고, 제1 뱅크(114)의 측면으로 연장하여 제1 뱅크(114)의 측면 전체를 덮도록 배치되고, 제1 뱅크(114)의 상면으로 연장하여 제1 뱅크(114)의 상면의 일부를 덮도록 배치될 수 있다.
제1 전극(331)이 제1 영역(A1)에서는 오버 코팅층(113) 상에 배치되고, 제2 영역(A2)에서는 제1 뱅크(114) 상에 배치됨에 따라, 제1 전극(331)은 오버 코팅층(113) 및 제1 뱅크(114)에 형성된 컨택홀을 통해 드레인 전극(124)과 전기적으로 연결될 수 있다. 이때, 제1 뱅크(114)에 형성된 컨택홀은 제1 뱅크(114)의 상면으로부터 연장할 수 있다. 예를 들면, 도 3에 도시된 바와 같이, 박막 트랜지스터(120)의 드레인 전극(124)은 제1 뱅크(114) 및 오버 코팅층(113) 상에 형성된 컨택홀을 통해 제1 뱅크(114)의 상면에 배치된 제1 전극(331)과 연결될 수 있다.
도 3을 참조하면, 제1 전극(331)이 제1 뱅크(114)의 측면 및 상면의 일부에 배치됨에 따라 발광 소자(330)는 제1 영역(A1)뿐만 아니라 제2 영역(A2) 중 일부 영역에서도 발광할 수 있다. 예를 들면, 발광 소자(330)는 제1 전극(331), 발광층(132) 및 제2 전극(133)이 순차적으로 적층된 영역에서 발광할 수 있고, 제1 전극(331)이 제1 뱅크(114)의 측면 및 상면의 일부에 배치되므로, 제1 뱅크(114)의 측면 및 상면의 일부 상에서도 발광할 수 있다.
본 발명의 다른 실시예에 따른 발광 표시 장치(300)에서는 금속 물질로 이루어져 반사층으로 기능할 수 있는 제1 전극(331)이 제1 뱅크(114)의 측면 및 상면의 일부에 배치되어 제1 뱅크(114)로 입사하는 광을 제2 전극(133) 측으로 반사할 수 있다. 이에, 발광층(132)에서 발광되어 제1 뱅크(114)를 향해 진행하는 광이 반사층으로 기능할 수 있는 제1 전극(331)에서 반사되어 외부로 방출될 수 있으므로, 광 추출 효율 및 휘도가 개선될 수 있다.
또한, 본 발명의 다른 실시예에 따른 발광 표시 장치(300)에서는 제1 영역(A1)뿐만 아니라 제2 영역(A2)에서도 발광 소자(330)가 발광할 수 있다. 예를 들면, 제1 전극(331)이 제2 영역(A2)에 배치되는 제1 뱅크(114)의 측면 및 상면의 일부에 배치됨에 따라, 제1 뱅크(114)의 측면 및 상면의 일부에 대응하는 제2 영역(A2)에서도 발광 소자(330)가 발광하므로, 발광 영역의 크기가 증가될 수 있고, 휘도가 개선될 수 있다.
또한, 본 발명의 다른 실시예에 따른 발광 표시 장치(300)에서는 제1 뱅크(114)의 상면에 배치된 제1 전극(331)의 부분이 박막 트랜지스터(120)의 드레인 전극(124)과 연결될 수 있다. 예를 들면, 제1 전극(331)이 제1 뱅크(114)의 상면의 일부 영역까지 연장하고, 제1 전극(331)과 드레인 전극(124)을 연결하기 위한 컨택홀이 제1 뱅크(114)의 상면으로부터 연장한다. 따라서, 본 발명의 다른 실시예에 따른 발광 표시 장치(300)에서는 제1 전극(331)과 드레인 전극(124)을 연결하기 위한 컨택홀이 평평한 제1 뱅크(114)의 상면으로부터 형성되므로, 보다 안정적으로 컨택홀을 형성할 수 있고, 제1 전극(331)과 드레인 전극(124) 간의 전기적 연결이 원활하게 이루어질 수 있다.
도 4는 본 발명의 또 다른 실시예에 따른 발광 표시 장치의 단면도이다. 도 4의 발광 표시 장치(400)는 도 3의 발광 표시 장치(300)와 비교하여 제2 뱅크(415)가 추가된 것이 상이하고, 다른 구성은 실질적으로 동일하므로, 중복 설명을 생략하기로 한다.
도 4를 참조하면, 제1 뱅크(114)의 측면 및 상면의 일부 상에 제1 전극(331)이 형성되고, 제1 전극(331) 및 제1 뱅크(114)를 덮도록 제2 뱅크(415)가 배치된다. 이때, 도 4에 도시된 바와 같이, 제2 뱅크(415)는 제2 영역(A2)에서 제1 뱅크(114) 및 제1 전극(331)을 덮을 수 있으나, 이에 제한되지 않는다. 예를 들면, 일부 실시예에서 제2 뱅크(415)가 제1 영역(A1) 중 일부 영역에 배치될 수도 있고, 제2 영역(A2) 전체가 아닌 제2 영역(A2)의 일부에 배치될 수도 있다.
제2 뱅크(415)는 투명한 물질로 이루어질 수 있다. 상술한 바와 같이, 제1 전극(331)은 반사층으로 발광층(132)에서 발광되어 제1 뱅크(114)로 입사하는 광을 제2 전극(133) 측으로 반사할 수 있다. 이에, 제2 뱅크(415)가 불투명한 물질로 이루어지는 경우 제2 뱅크(415)가 제1 뱅크(114)와 유사하게 광을 흡수하게 되므로, 제2 뱅크(415)는 투명한 절연 물질로 이루어질 수 있다. 예를 들어, 제2 뱅크(415)는 폴리이미드, 아크릴 또는 벤조사이클로부텐계 수지로 이루어질 수 있으나, 이에 한정되는 것은 아니다.
도 4를 참조하면, 제1 뱅크(114) 및 제1 전극(331) 상에 발광층(132) 및 제2 전극(133)이 차례로 배치된다. 예를 들면, 제1 영역(A1)에서는 제1 전극(331) 상에 발광층(132) 및 제2 전극(133)이 배치되고, 제2 영역(A2)에서는 제2 뱅크(415) 상에 발광층(132) 및 제2 전극(133)이 배치된다. 따라서, 발광 소자(330)는 제1 전극(331), 발광층(132) 및 제2 전극(133)이 순차적으로 적층된 제1 영역(A1)에서만 발광할 수 있다. 다만, 제2 영역(A2)에 배치된 제1 전극(331)에 의해서 발광층(132)에서 발광된 광이 제2 전극(133) 측으로 방출되므로 실제 발광 영역은 제1 영역(A1)보다 클 수 있다.
본 발명의 또 다른 실시예에 따른 발광 표시 장치(400)에서는 제1 뱅크(114)의 측면 상에서 제1 전극(331)과 발광층(132) 사이에 배치되는 제2 뱅크(415)에 의해 제1 전극(331)과 제2 전극(133) 간의 쇼트(short) 현상이 방지될 수 있다. 도 4에 도시된 바와 같이 제1 뱅크(114)의 측면은 경사지고, 제1 전극(331)은 제1 뱅크(114)의 측면 형상을 따라 형성되므로, 제1 뱅크(114)의 측면 상의 제1 전극(331)의 상면 또한 경사진다. 이에, 발광층(132)은 경사진 제1 전극(331) 상에 형성되는데, 경사진 면에 증착 공정 등을 사용하여 발광층(132)을 형성하는 경우 발광층(132)이 지나치게 얇게 형성되거나 크랙될 수도 있다. 이에, 본 발명의 또 다른 실시예에 따른 발광 표시 장치(400)에서는 제2 영역(A2), 예를 들면, 제1 전극(331)이 경사지도록 형성된 영역에 제2 뱅크(415)가 배치되어, 제1 전극(331)과 제2 전극(133)이 서로 쇼트되는 것을 방지할 수 있고, 발광 소자(330)의 신뢰성이 개선될 수 있다.
도 5는 본 발명의 또 다른 실시예에 따른 발광 표시 장치의 단면도이다. 도 5의 발광 표시 장치(500)는 도 4의 발광 표시 장치(400)와 비교하여 발광 소자(530)가 상이하고, 평탄화층(516)이 추가된 것이 상이하고, 다른 구성은 실질적으로 동일하므로, 중복 설명을 생략하기로 한다.
도 5를 참조하면, 오버 코팅층(113) 및 제1 뱅크(114) 상에 발광 소자(530)가 배치된다. 발광 소자(530)는 박막 트랜지스터(120)의 드레인 전극(124)과 전기적으로 연결된 제1 전극(531), 제1 전극(531) 상에 배치된 발광층(532) 및 발광층(532) 상에 형성된 제2 전극(533)을 포함한다.
제1 전극(531)은 오버 코팅층(113) 및 제1 뱅크(114) 상에 배치된다. 예를 들면, 제1 전극(531)은 제1 영역(A1)에서는 오버 코팅층(113) 상에 배치되고, 제2 영역(A2)에서는 제1 뱅크(114) 상에 배치된다. 이때, 제1 전극(531)은 제1 뱅크(114)의 측면 및 상면의 일부를 덮도록 배치될 수 있다.
제1 전극(531)은 오버 코팅층(113) 및 제1 뱅크(114) 상에 배치되는 반사층(531A) 및 반사층(531A) 상에 배치되는 투명 도전층(531B)을 포함한다.
반사층(531A)은 금속 물질로 이루어질 수 있다. 예를 들어, 반사층(531A)은 알루미늄(Al), 은(Ag), 구리(Cu) 등과 같은 금속 물질로 이루어질 수도 있으나, 이에 제한되는 것은 아니다. 이와 같이, 반사층(531A)이 금속 물질로 이루어짐에 따라 본 발명의 또 다른 실시예에 따른 발광 표시 장치(500)는 탑 에미션 방식의 발광 표시 장치로 구현될 수 있다.
반사층(531A)이 제1 영역(A1)에서 오버 코팅층(113) 상에 배치됨에 따라, 반사층(531A)은 오버 코팅층(113) 상에서 비평탄한 형상을 가질 수 있다. 예를 들어, 반사층(531A)은 오버 코팅층(113)의 복수의 볼록부의 상면을 따라 배치되어 복수의 볼록부의 형상과 대응하는 비평탄한 형상을 가질 수 있다. 이에 표면 플라즈몬 손실이 개선되어 광 추출 효율이 개선될 수 있다.
도 5를 참조하면, 반사층(531A) 상에 평탄화층(516)이 배치된다. 평탄화층(516)은 발광층(532) 및 제2 전극(533)이 형성되는 면을 평탄화하기 위한 절연층일 수 있다. 예를 들면, 평탄화층(516) 하부에 배치된 반사층(531A)이 비평탄한 형상을 갖지만, 평탄화층(516)이 배치됨에 따라 발광층(532) 및 제2 전극(533)은 평탄화층(516) 상에서 평탄한 면에 배치될 수 있다. 평탄화층(516)은 하부에 배치된 반사층(531A)의 복수의 볼록부를 덮어야 하므로, 복수의 볼록부의 높이보다 두껍게 형성될 수 있다.
평탄화층(516)은 투명한 유기물로 이루어질 수 있다. 예를 들면, 평탄화층(516)은 발광 소자(530) 제조 중 또는 발광 소자(530) 제조 후 아웃개싱(outgassing)이 없는 물질로 이루어질 수 있다. 예를 들어, 평탄화층(516)은 진공 증착 중에 반사된 광이 통과할 수 있도록, 아웃개싱이 되지 않는 투명한 유기물일 수 있다. 예를 들어, 평탄화층(516)은 아크릴계 수지, 에폭시 수지, 페놀 수지, 폴리아미드계 수지, 폴리이미드계 수지, 불포화 폴리에스테르계 수지, 폴리페닐렌계 수지, 폴리페닐렌설파이드계 수지, 벤조사이클로부텐 및 포토레지스트 중 하나로 형성될 수 있으나, 이에 제한되지 않는다. 또한, 평탄화층(516)은 오버 코팅층(113)과 동일한 물질로 형성될 수도 있다.
도 5를 참조하면, 제1 전극(531)의 반사층(531A) 및 평탄화층(516) 상에 제1 전극(531)의 투명 도전층(531B)이 배치된다. 투명 도전층(531B)은 평탄화층(516)이 배치되지 않은 제2 영역(A2)에서 반사층(531A)과 컨택한다. 이에, 투명 도전층(531B)은 박막 트랜지스터(120)의 드레인 전극(124)으로부터의 전압을 반사층(531A)을 통해 인가받을 수 있다. 예를 들면, 투명 도전층(531B)과 반사층(531A)은 동일 전위를 가질 수 있다. 투명 도전층(531B)은, 예를 들어, 인듐 주석 산화물(Indium Tin Oxide, ITO), 인듐 아연 산화물(Indium Zinc Oxide, IZO), 인듐 주석 아연 산화물(Indium Tin Zinc Oxide, ITZO), 아연 산화물(Zinc Oxide, ZnO) 및 주석 산화물(Tin Oxide, TO) 계열의 투명 도전성 산화물로 이루어질 수 있으나, 이에 제한되는 것은 아니다.
투명 도전층(531B)이 평탄화층(516) 상에 배치됨에 따라, 발광 소자(530)의 발광층(532)이 발광하는 영역에서 투명 도전층(531B)은 평평한 형상을 가질 수 있다. 즉, 도 5에 도시된 바와 같이 반사층(531A)은 오버 코팅층(113)의 상면의 형상을 따라 비평탄한 형상을 갖는 반면, 투명 도전층(531B)은 반사층(531A) 상의 평탄화층(516)에 의해 평탄한 형상을 가질 수 있다.
발광층(532)이 제1 전극(531) 및 제2 뱅크(415) 상에 형성된다. 이때, 발광층(532)이 제1 전극(531)의 투명 도전층(531B) 상에 배치됨에 따라, 발광층(532)은 제1 영역(A1)의 제1 전극(531) 상에서 평탄한 형상을 가질 수 있다.
또한, 제2 전극(533)은 발광층(532) 상에 배치된다. 이때, 제2 전극(533)이 발광층(532) 상에 배치됨에 따라, 제2 전극(533) 또한 제1 영역(A1)의 제1 전극(531) 상에서 평탄한 형상을 가질 수 있다. 제2 전극(533)은 인듐 주석 산화물(Indium Tin Oxide, ITO), 인듐 아연 산화물(Indium Zin Oxide, IZO), 인듐 주석 아연 산화물(Indium Tin Zinc Oxide, ITZO), 아연 산화물(Zinc Oxide, ZnO) 및 주석 산화물(Tin Oxide, TO) 계열의 투명 도전성 산화물 또는 이테르븀(Yb) 합금으로 이루어질 수도 있으나, 이에 제한되는 것은 아니다. 또는, 제2 전극(533)은 은(Ag), 구리(Cu), 마그네슘-은 합금(Mg:Ag) 등과 같은 금속 물질로 이루어질 수도 있으나, 이에 제한되는 것은 아니다.
본 발명의 또 다른 실시예에 따른 발광 표시 장치(500)에서는 평탄화층(516)을 비평탄한 형상을 갖는 제1 전극(531)의 반사층(531A) 상에 배치하고, 평탄화층(516) 상에 제1 전극(531)의 투명 도전층(531B)이 형성된다. 따라서, 발광 소자(530)의 제1 전극(531)의 투명 도전층(531B), 발광층(532) 및 제2 전극(533)은 평탄한 면에 형성되므로, 발광 소자(530)의 전기 주입 특성이 균일하게 구현될 수 있으며, 발광 소자(530)의 신뢰성이 개선될 수 있다.
또한, 본 발명의 또 다른 실시예에 따른 발광 표시 장치(500)에서는 제1 전극(531)의 반사층(531A) 상에 평탄화층(516)이 배치되어 반사층(531A)에서의 산란 반사율을 저감시킬 수 있다. 예를 들면, 발광 표시 장치(500)가 오프 상태인 경우 또는 블랙 화상을 표시하는 경우에 발광 소자(530)에서 지나치게 많은 광이 산란된다면 야외 시인성이 저감되고 명암비가 저하될 수 있다. 그러나, 본 발명의 또 다른 실시예에 따른 발광 표시 장치(500)에서는 제1 전극(531)의 반사층(531A)과 투명 도전층(531B) 사이에 평탄화층(516)이 배치되므로, 발광 소자(530)에서의 산란 반사율을 저감시켜 블랙 시감을 개선하여 야외 시인성 및 명암비를 향상시킬 수 있다.
도 6은 본 발명의 또 다른 실시예에 따른 발광 표시 장치의 단면도이다. 도 6의 발광 표시 장치(600)는 도 5의 발광 표시 장치(600)와 비교하여 평탄화층(616) 및 발광 소자(630)가 상이하고, 다른 구성은 실질적으로 동일하므로, 중복 설명을 생략하기로 한다.
도 6을 참조하면, 제1 전극(131)의 반사층(531A) 및 제1 뱅크(114) 상에 평탄화층(616)이 배치된다. 예를 들면, 평탄화층(616)은 제1 영역(A1) 및 제2 영역(A2) 모두에 배치될 수 있고, 예를 들어, 표시 영역(AA) 전체에 형성될 수도 있다. 평탄화층(616)은 발광층(132) 및 제2 전극(133)이 형성되는 면을 평탄화하기 위한 절연층일 수 있으며, 제1 전극(131)의 반사층(531A) 상부를 평탄화할 수 있다.
도 6을 참조하면, 제1 전극(131)의 반사층(531A)과 투명 도전층(631B)은 평탄화층(616)에 형성된 컨택홀을 통해 전기적으로 연결될 수 있다. 상술한 바와 같이, 평탄화층(616)이 제1 영역(A1) 및 제2 영역(A2) 모두에 형성됨에 따라, 평탄화층(616)은 반사층(531A)을 덮을 수 있다. 이에, 평탄화층(616) 상에 투명 도전층(631B)을 형성하는 경우, 반사층(531A)과 투명 도전층(631B)이 평탄화층(616)에 의해 전기적으로 절연될 수 있다. 이에, 도 6에 도시된 바와 같이 투명 도전층(631B)은 평탄화층(616)에 형성된 컨택홀을 통해 반사층(531A)과 전기적으로 연결될 수 있다.
본 발명의 또 다른 실시예에 따른 발광 표시 장치(600)에서는 상술한 바와 같이 오버 코팅층(113)의 전면에 복수의 볼록부가 형성되므로, 복수의 볼록부를 부분적으로 형성하기 위한 별도의 마스크 공정이 불필요하기 때문에, 공정 비용이나 공정 시간이 감소될 수 있다. 또한, 본 발명의 또 다른 실시예에 따른 발광 표시 장치(600)에서는 평탄화층(616)이 제1 영역(A1) 및 제2 영역(A2) 전체에 형성되므로, 평탄화층(616)을 부분적으로 형성하기 위한 별도의 마스크 공정이 불필요하기 때문에, 공정 비용이나 공정 시간이 감소될 수 있다.
도 7은 본 발명의 또 다른 실시예에 따른 발광 표시 장치의 단면도이다. 도 7의 발광 표시 장치(700)는 도 5의 발광 표시 장치(500)와 비교하여 발광 소자(730) 및 오버 코팅층(713)이 상이하고, 다른 구성은 실질적으로 동일하므로, 중복 설명을 생략하기로 한다.
도 7을 참조하면, 오버 코팅층(713)은 비주기적으로 형성되는 복수의 볼록부를 포함한다. 예를 들면, 오버 코팅층(713)의 복수의 볼록부는 규칙적인 패턴으로 형성되는 것이 아니라, 일부 영역에서는 복수의 볼록부의 밀도가 높게 형성되어 있고, 나머지 영역에서는 복수의 볼록부의 밀도가 낮게 형성될 수 있다. 또한, 복수의 볼록부 간의 거리가 상이할 수 있다.
도 7을 참조하면, 제1 전극(731)의 반사층(731A)은 비주기적으로 형성되는 복수의 볼록부를 포함하는 오버 코팅층(713)의 상면을 따라 형성된다. 따라서, 반사층(731A)은 오버 코팅층(713)의 복수의 볼록부와 대응하는 비주기적인 복수의 볼록부를 포함할 수 있다.
따라서, 본 발명의 또 다른 실시예에 따른 발광 표시 장치(700)는 비주기적인 복수의 볼록부를 오버 코팅층(713) 및 반사층(731A)에 형성함에 따라, 발광층(532)과 금속 표면에서 광이 흡수되는 표면 플라즈몬 손실을 개선하여 광의 효율을 향상시킬 수 있고, 발광 소자(730)의 외부로 추출되는 광의 효율을 향상시켜 소비 전력을 저감하고, 발광 소자(730)의 전기적인 안정성을 확보할 수 있다.
한편, 오버 코팅층(713)의 복수의 볼록부가 주기적으로 형성되어 반사층(731A) 또한 주기적으로 요철 구조를 갖는 경우, 반사층(731A)에서 반사 및 투과되는 광이 진행 방향에 따라 보강 간섭 및 상쇄 간섭이 발생할 수 있고, 이에 따라 회절 간섭 또는 모아레 간섭이 발생할 수 있다. 이러한 경우, 사용자는 물결 무늬와 같은 간섭 얼룩을 시인할 수 있는 문제점이 있다.
따라서, 본 발명의 또 다른 실시예에 따른 발광 표시 장치(700)에서는 오버 코팅층(713)의 복수의 볼록부를 비주기적으로 배치함에 따라, 반사층(731A) 또한 불규칙적인 복수의 볼록부를 갖도록 구현할 수 있다. 따라서, 본 발명의 또 다른 실시예에 따른 발광 표시 장치(700)에서는 광의 회절 간섭 또는 모아레 간섭에 의해 사용자가 간섭 무늬를 시인할 수 있는 문제를 개선할 수 있다.
몇몇 실시예에서, 오버 코팅층(713)은 미세 주름(wrinkle)이 형성된 비평탄한 상면을 가질 수도 있다. 이러한 오버 코팅층(713)은 노광 처리 중 경화 과정에서 주름을 형성하는 공정, 별도의 열처리를 수행하여 주름을 형성하는 공정 또는 기판(110)에 인장 스트레스를 인가한 상태에서 오버 코팅층(713)을 형성한 후 인장 스트레스를 제거하는 공정 등을 통해 형성될 수 있으나, 이에 제한되지 않는다.
도 8a 내지 도 8d는 비교예 및 본 발명의 실시예에 대한 광 효율을 설명하기 위한 그래프들이다. 도 8a는 비교예 1에 대한 광 효율을 설명하기 위한 그래프이고, 도 8b는 비교예 2에 대한 광 효율을 설명하기 위한 그래프이고, 도 8c는 비교예 3에 대한 광 효율을 설명하기 위한 그래프이고, 도 8d는 도 4에 도시된 본 발명의 또 다른 실시예에 따른 발광 표시 장치(400)의 광 효율을 설명하기 위한 그래프이다. 비교예 1은 일반적인 탑 에미션 방식의 발광 표시 장치로, 평탄한 오버 코팅층 상에 제1 전극이 배치되고, 제1 전극의 모서리를 덮도록 투명한 뱅크가 배치되고, 제1 전극 및 뱅크 상에 발광층 및 제2 전극이 형성된 경우이다. 비교예 2는 비교예 1에서 오버 코팅층에 복수의 볼록부 또는 복수의 오목부를 추가한 경우이다. 비교예 3은 비교예 2에서 뱅크에 블랙 물질을 추가한 경우이다. 도 8a 내지 도 8d에서 X축은 휘도 측정 위치로 도 1 내지 도 7에서 설명한 제1 영역(A1) 및 제2 영역(A2)에 대응하는 위치를 나타내고, Y축은 휘도의 상대값으로, 비교예 1에서 측정된 휘도를 1.00으로 하여 정규화한 값이다.
먼저, 도 8a를 참조하면, 비교예 1은 일반적인 탑 에미션 방식의 발광 표시 장치로, 뱅크가 배치되지 않는 제1 영역(A1)이 발광 영역으로 기능한다. 이에, 도 8a에 도시된 바와 같이 제1 영역(A1)과 제2 영역(A2)의 경계에서 휘도가 급격히 변화하는 현상이 관찰되며, 이때, 측정된 휘도 값을 1.00으로 가정한다.
다음으로, 도 8b를 참조하면, 비교예 2는 비교예 1에서 오버 코팅층에 복수의 볼록부 또는 복수의 오목부를 추가한 경우이다. 이에, 비교예 1 보다 제1 영역(A1)에서의 휘도 값이 증가하였음을 확인할 수 있고, 비교예 2에서의 휘도의 상대값은 1.35가 측정되었다. 다만, 도 8b에서 보이는 바와 같이, 뱅크 하부에 배치된 오버 코팅층의 복수의 볼록부 또는 복수의 오목부에 의해 외광이 난반사 되어 비교예 1에 비해 비교예 2에서는 제2 영역(A2)에서도 소정의 휘도 값이 측정된다. 이에, 비교예 2는 야외 시인성이 저하되고 명암비가 저하될 수 있다.
다음으로, 도 8c를 참조하면, 비교예 3은 비교예 2에서 뱅크에 블랙 물질을 추가한 경우이다. 뱅크에 블랙 물질을 추가함에 따라, 뱅크 하부에 배치된 오버 코팅층의 복수의 볼록부 또는 복수의 오목부에 의한 외광의 난반사가 일어나지 않을 수 있다. 즉, 오버 코팅층의 복수의 볼록부 또는 복수의 오목부로 입사하거나 반사되는 광을 뱅크가 모두 흡수하므로, 도 8c에 도시된 바와 같이, 제2 영역(A2)에서의 휘도 값은 실질적으로 0일 수 있다. 다만, 비교예 3의 경우 뱅크가 블랙 물질로 이루어짐에 따라, 발광층에서 발광된 광 중 일부가 뱅크에 의해 흡수되어 휘도 손실이 발생할 수 있으며, 비교예 3에서의 휘도의 상대값은 1.28이 측정되었다.
다음으로, 도 8d를 참조하면, 실시예에서는 비교예 3에서 발생하는 휘도 저하를 해결하기 위해, 블랙 물질을 포함하는 제1 뱅크(114)를 오버 코팅층(113) 상에 배치하고, 제1 뱅크(114)를 덮도록 발광 소자(330)의 제1 전극(331)을 배치한다. 따라서, 발광 소자(330)의 발광층(132)에서 발광하여 제1 뱅크(114)에서 흡수될 수 있는 광이 제1 뱅크(114) 상의 제1 전극(331)에 의해 반사되어 방출되므로, 도 8d에 도시된 바와 같이 제1 영역(A1)과 인접한 제2 영역(A2), 즉, 제1 전극(331)이 배치된 위치에서 비교예 1 내지 비교예 3보다 훨씬 높은 휘도가 측정되며, 발광 표시 장치(400) 전체의 휘도가 상승될 수 있다. 구체적으로, 실시예에서의 휘도의 상대값은 2.80이 측정되었다.
본 발명의 다양한 실시예들에 따른 발광 표시 장치는 다음과 같이 설명될 수 있다.
본 발명의 일 실시예에 따른 발광 표시 장치는 제1 영역 및 제2 영역을 포함하는 기판, 기판 상에 배치되며 비평탄한 형상을 갖는 절연층, 제2 영역에서 절연층 상에 배치되고, 블랙 물질로 이루어지는 제1 뱅크, 제1 영역에서 절연층 상에 배치되고, 제1 뱅크의 측면의 적어도 일부를 덮고, 금속 물질로 이루어지는 반사층을 포함하는 제1 전극, 제1 전극 상에 배치된 발광층 및 발광층 상에 배치된 제2 전극을 포함할 수 있다.
본 발명의 다른 특징에 따르면, 절연층은 제1 영역 및 제2 영역에 복수의 볼록부 또는 복수의 오목부를 포함하고, 제1 뱅크는 복수의 볼록부 또는 복수의 오목부를 덮어 제2 영역을 평탄화하고, 제1 전극은 제1 영역에서 복수의 볼록부 또는 오목부의 상면을 따라 배치될 수 있다.
본 발명의 또 다른 특징에 따르면, 복수의 볼록부 또는 복수의 오목부는 비주기적으로 배치될 수 있다.
본 발명의 또 다른 특징에 따르면, 제1 전극은 제1 뱅크의 측면 전체 및 제1 뱅크의 상면의 일부를 덮을 수 있다.
본 발명의 또 다른 특징에 따르면, 발광 표시 장치는 기판 상에 배치된 박막 트랜지스터를 더 포함하고, 박막 트랜지스터의 소스 전극 및 드레인 전극 중 하나는, 제1 뱅크의 상면에 배치된 제1 전극과 연결될 수 있다.
본 발명의 또 다른 특징에 따르면, 발광 표시 장치는 제2 영역에서 제1 뱅크 및 제1 전극을 덮고, 투명한 물질로 이루어지는 제2 뱅크를 더 포함하고, 발광층 및 제2 전극은 제2 뱅크 상에 배치될 수 있다.
본 발명의 또 다른 특징에 따르면, 제1 전극은 반사층 상의 투명 도전층을 더 포함할 수 있다.
본 발명의 또 다른 특징에 따르면, 발광 표시 장치는 제1 영역에서 반사층과 투명 도전층 사이에 배치된 평탄화층을 더 포함하고, 반사층은 절연층의 비평탄한 형상을 따라 배치되고, 투명 도전층은 평탄화층의 상면의 형상을 따라 배치될 수 있다.
본 발명의 또 다른 특징에 따르면, 평탄화층은 제1 영역 및 제2 영역 모두에 배치될 수 있다.
본 발명의 다른 실시예에 따른 발광 표시 장치는 기판, 기판 상에서 복수의 볼록부 또는 복수의 오목부를 갖는 오버 코팅층, 오버 코팅층 상에 배치되고, 발광층, 발광층과 오버 코팅층 사이에 배치되어 발광층으로부터 발광된 광을 상부로 반사시켜 광 추출 효율을 개선하도록 구성된 제1 전극, 발광층 상의 제2 전극을 포함하는 발광 소자 및 오버 코팅층과 발광 소자 사이에 배치되고, 복수의 볼록부 또는 복수의 오목부에 의한 난반사에 의한 명암비 저하를 억제하도록 구성된 블랙 뱅크를 포함하고, 제1 전극은 발광층에서 발광된 광이 블랙 뱅크에 흡수되어 광 추출 효율이 저하되는 것을 억제하도록 블랙 뱅크의 일부를 덮을 수 있다.
본 발명의 다른 특징에 따르면, 발광 표시 장치는 블랙 뱅크의 경사진 측면에 의해 제1 전극과 제2 전극이 쇼트(short)되는 것을 방지하도록 제1 전극과 발광층 사이에 배치된 제2 뱅크를 더 포함할 수 있다.
본 발명의 또 다른 특징에 따르면, 제1 전극은 오버 코팅층 상의 반사층 및 반사층 상의 투명 도전층을 포함할 수 있다.
본 발명의 또 다른 특징에 따르면, 발광 표시 장치는 반사층의 산란 반사율을 감소시키도록 반사층과 투명 도전층 사이에서 평탄화된 상면을 제공하는 평탄화층을 더 포함할 수 있다.
본 발명의 또 다른 특징에 따르면, 복수의 볼록부 또는 복수의 오목부는 복수의 볼록부 또는 복수의 오목부에 의한 사용자의 간섭 무늬 시인을 저감하도록 비주기적으로 배치될 수 있다.
본 발명의 또 다른 실시예에 따른 발광 표시 장치는 기판 상에 배치되며, 복수의 볼록부 또는 복수의 오목부를 갖는 오버 코팅층, 오버 코팅층 상에 배치되며, 발광층, 발광층과 오버 코팅층 사이에 배치되는 제1 전극, 발광층 상에 있는 제2 전극을 포함하는 발광 소자, 오버 코팅층과 발광 소자 사이에 배치되는 블랙 뱅크를 포함하고, 제1 전극은 블랙 뱅크의 일부를 덮는다.
본 발명의 다른 특징에 따르면, 제1 전극과 상기 발광층 사이에 제2 뱅크가 더 배치될 수 있다.
본 발명의 또 다른 특징에 따르면, 제1 전극은 오버 코팅층 상에 배치되는 반사층 및 반사층 상에 배치되는 투명 도전층을 포함할 수 있다.
본 발명의 또 다른 특징에 따르면, 발광 표시 장치는 반사층과 투명 도전층 사이에 배치되는 평탄화층을 더 포함할 수 있다.
본 발명의 또 다른 특징에 따르면, 복수의 볼록부 또는 복수의 오목부는 비주기으로 배치될 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 제한하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 제한되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 제한적이 아닌 것으로 이해해야만 한다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100, 300, 400, 500, 600, 700: 발광 표시 장치
110: 기판
111: 버퍼층
112: 게이트 절연층
113, 713: 오버 코팅층
114: 제1 뱅크
415: 제2 뱅크
516, 616: 평탄화층
117: 에치 스토퍼
120: 박막 트랜지스터
121: 게이트 전극
122: 액티브층
123: 소스 전극
124: 드레인 전극
130, 330, 530, 630, 730: 발광 소자
131, 331, 531, 631, 731: 제1 전극
531A, 731A: 반사층
531B, 631B: 투명 도전층
132, 532: 발광층
133, 533: 제2 전극
AA: 표시 영역
NA: 비표시 영역
SP: 서브 화소
A1: 제1 영역
A2: 제2 영역

Claims (19)

  1. 제1 영역 및 제2 영역을 포함하는 기판;
    상기 기판 상에 배치되며, 비평탄한 형상을 갖는 절연층;
    상기 제2 영역에서 상기 절연층 상에 배치되고, 블랙 물질로 이루어지는 제1 뱅크;
    상기 제1 영역에서 상기 절연층 상에 배치되고, 상기 제1 뱅크의 측면의 적어도 일부를 덮고, 금속 물질로 이루어지는 반사층을 포함하는 제1 전극;
    상기 제1 전극 상에 배치된 발광층; 및
    상기 발광층 상에 배치된 제2 전극을 포함하는, 발광 표시 장치.
  2. 제1항에 있어서,
    상기 절연층은 상기 제1 영역 및 상기 제2 영역에 복수의 볼록부 또는 복수의 오목부를 포함하고,
    상기 제1 뱅크는 상기 복수의 볼록부 또는 복수의 오목부를 덮어 상기 제2 영역을 평탄화하고,
    상기 제1 전극은 상기 제1 영역에서 상기 복수의 볼록부 또는 상기 오목부의 상면을 따라 배치된, 발광 표시 장치.
  3. 제2항에 있어서,
    상기 복수의 볼록부 또는 상기 복수의 오목부는 비주기적으로 배치된, 발광 표시 장치.
  4. 제1항에 있어서,
    상기 제1 전극은 상기 제1 뱅크의 측면 전체 및 상기 제1 뱅크의 상면의 일부를 덮는, 발광 표시 장치.
  5. 제4항에 있어서,
    상기 기판 상에 배치된 박막 트랜지스터를 더 포함하고,
    상기 박막 트랜지스터의 소스 전극 및 드레인 전극 중 하나는, 상기 제1 뱅크의 상면에 배치된 상기 제1 전극과 연결되는, 발광 표시 장치.
  6. 제1항에 있어서,
    상기 제2 영역에서 상기 제1 뱅크 및 상기 제1 전극을 덮고, 투명한 물질로 이루어지는 제2 뱅크를 더 포함하고,
    상기 발광층 및 상기 제2 전극은 상기 제2 뱅크 상에 배치된, 발광 표시 장치.
  7. 제1항에 있어서,
    상기 제1 전극은 상기 반사층 상의 투명 도전층을 더 포함하는, 발광 표시 장치.
  8. 제7항에 있어서,
    상기 제1 영역에서 상기 반사층과 상기 투명 도전층 사이에 배치된 평탄화층을 더 포함하고,
    상기 반사층은 상기 절연층의 비평탄한 형상을 따라 배치되고,
    상기 투명 도전층은 상기 평탄화층의 상면의 형상을 따라 배치된, 발광 표시 장치.
  9. 제8항에 있어서,
    상기 평탄화층은 상기 제1 영역 및 상기 제2 영역 모두에 배치된, 발광 표시 장치.
  10. 기판;
    상기 기판 상에서 복수의 볼록부 또는 복수의 오목부를 갖는 오버 코팅층;
    상기 오버 코팅층 상에 배치되고, 발광층, 상기 발광층과 상기 오버 코팅층 사이에 배치되어 상기 발광층으로부터 발광된 광을 상부로 반사시켜 광 추출 효율을 개선하도록 구성된 제1 전극, 상기 발광층 상의 제2 전극을 포함하는 발광 소자; 및
    상기 오버 코팅층과 상기 발광 소자 사이에 배치되고, 상기 복수의 볼록부 또는 상기 복수의 오목부에 의한 난반사에 의한 명암비 저하를 억제하도록 구성된 블랙 뱅크를 포함하고,
    상기 제1 전극은 상기 발광층에서 발광된 광이 상기 블랙 뱅크에 흡수되어 광 추출 효율이 저하되는 것을 억제하도록 상기 블랙 뱅크의 일부를 덮는, 발광 표시 장치.
  11. 제10항에 있어서,
    상기 블랙 뱅크의 경사진 측면에 의해 상기 제1 전극과 상기 제2 전극이 쇼트(short)되는 것을 방지하도록 상기 제1 전극과 상기 발광층 사이에 배치된 제2 뱅크를 더 포함하는, 발광 표시 장치.
  12. 제11항에 있어서,
    상기 제1 전극은 상기 오버 코팅층 상의 반사층 및 상기 반사층 상의 투명 도전층을 포함하는, 발광 표시 장치.
  13. 제12항에 있어서,
    상기 반사층의 산란 반사율을 감소시키도록 상기 반사층과 상기 투명 도전층 사이에서 평탄화된 상면을 제공하는 평탄화층을 더 포함하는, 발광 표시 장치.
  14. 제11항에 있어서,
    상기 복수의 볼록부 또는 상기 복수의 오목부는 상기 복수의 볼록부 또는 상기 복수의 오목부에 의한 사용자의 간섭 무늬 시인을 저감하도록 비주기적으로 배치되는, 발광 표시 장치.
  15. 기판 상에 배치되며, 복수의 볼록부 또는 복수의 오목부를 갖는 오버 코팅층;
    상기 오버 코팅층 상에 배치되며, 발광층, 상기 발광층과 상기 오버 코팅층 사이에 배치되는 제1 전극, 상기 발광층 상에 있는 제2 전극을 포함하는 발광 소자; 및
    상기 오버 코팅층과 상기 발광 소자 사이에 배치되는 블랙 뱅크를 포함하고,
    상기 제1 전극은 상기 블랙 뱅크의 일부를 덮는, 발광 표시 장치.
  16. 제15항에 있어서,
    상기 제1 전극과 상기 발광층 사이에 제2 뱅크가 더 배치되는, 발광 표시 장치.
  17. 제15항에 있어서,
    상기 제1 전극은 상기 오버 코팅층 상에 배치되는 반사층 및 상기 반사층 상에 배치되는 투명 도전층을 포함하는, 발광 표시 장치.
  18. 제17항에 있어서,
    상기 반사층과 상기 투명 도전층 사이에 배치되는 평탄화층을 더 포함하는, 발광 표시 장치.
  19. 제16항에 있어서,
    상기 복수의 볼록부 또는 상기 복수의 오목부는 비주기적으로 배치되는, 발광 표시 장치.
KR1020180103245A 2018-08-31 2018-08-31 발광 표시 장치 KR20200025618A (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020180103245A KR20200025618A (ko) 2018-08-31 2018-08-31 발광 표시 장치
CN202310844475.8A CN116828899A (zh) 2018-08-31 2019-07-30 发光显示装置
CN201910695038.8A CN110875438B (zh) 2018-08-31 2019-07-30 发光显示装置
CN202310851716.1A CN116828887A (zh) 2018-08-31 2019-07-30 发光显示装置
CN202310854201.7A CN116828888A (zh) 2018-08-31 2019-07-30 发光显示装置
US16/527,536 US11031450B2 (en) 2018-08-31 2019-07-31 Light emitting display apparatus for improving light extraction efficiency

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180103245A KR20200025618A (ko) 2018-08-31 2018-08-31 발광 표시 장치

Publications (1)

Publication Number Publication Date
KR20200025618A true KR20200025618A (ko) 2020-03-10

Family

ID=69640134

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180103245A KR20200025618A (ko) 2018-08-31 2018-08-31 발광 표시 장치

Country Status (3)

Country Link
US (1) US11031450B2 (ko)
KR (1) KR20200025618A (ko)
CN (4) CN110875438B (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102605887B1 (ko) * 2018-05-08 2023-11-23 엘지디스플레이 주식회사 발광 표시 장치
KR102579252B1 (ko) * 2018-06-27 2023-09-15 엘지디스플레이 주식회사 발광 표시 장치 및 이의 제조 방법
KR20200096367A (ko) * 2019-02-01 2020-08-12 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
CN110148685B (zh) * 2019-05-07 2021-01-15 深圳市华星光电半导体显示技术有限公司 显示面板及其制作方法
KR20210072465A (ko) * 2019-12-09 2021-06-17 엘지디스플레이 주식회사 전계발광 표시장치
JP7445483B2 (ja) * 2020-03-25 2024-03-07 株式会社ジャパンディスプレイ 表示装置
CN111668233B (zh) * 2020-06-08 2023-06-30 Tcl华星光电技术有限公司 显示面板及其制备方法
US11430920B2 (en) 2020-06-08 2022-08-30 Tcl China Star Optoelectronics Technology Co., Ltd. Display panel and manufacturing method thereof
CN113871542B (zh) * 2020-06-30 2023-10-24 京东方科技集团股份有限公司 发光二极管器件及其制备方法、显示面板
CN111799384B (zh) * 2020-07-20 2023-11-24 京东方科技集团股份有限公司 一种显示面板及其制备方法、显示装置
KR20220030361A (ko) * 2020-08-28 2022-03-11 삼성디스플레이 주식회사 유기발광 표시장치 및 이의 제조 방법
CN114639793A (zh) * 2020-12-16 2022-06-17 京东方科技集团股份有限公司 显示基板及其制备方法、显示装置
CN113066829A (zh) * 2021-03-11 2021-07-02 重庆京东方显示技术有限公司 显示面板及其制备方法、显示装置
CN116367587A (zh) * 2021-12-23 2023-06-30 Tcl科技集团股份有限公司 发光二极管及其制备方法
CN114497417B (zh) * 2022-01-26 2024-03-08 京东方科技集团股份有限公司 显示模组、显示装置及其制备方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7903055B2 (en) * 2004-04-30 2011-03-08 Sanyo Electric Co., Ltd. Light-emitting display
WO2006035811A1 (ja) * 2004-09-30 2006-04-06 Kabushiki Kaisha Toshiba 有機エレクトロルミネッセンス表示装置
KR100911993B1 (ko) * 2008-06-03 2009-08-13 삼성모바일디스플레이주식회사 유기전계발광 표시장치
KR102067376B1 (ko) * 2013-05-21 2020-01-17 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조방법
KR102177214B1 (ko) * 2014-03-17 2020-11-11 삼성디스플레이 주식회사 플렉서블 디스플레이 장치 및 그 제조방법
JP2016054085A (ja) * 2014-09-04 2016-04-14 株式会社ジャパンディスプレイ 表示装置および表示装置の製造方法
KR20170026958A (ko) * 2015-08-31 2017-03-09 삼성디스플레이 주식회사 표시장치
CN108029162B (zh) * 2015-09-10 2019-12-03 夏普株式会社 有机电致发光装置、照明装置和显示装置
CN111048689B (zh) * 2016-06-30 2022-10-28 乐金显示有限公司 有机发光显示装置
KR20180047331A (ko) * 2016-10-31 2018-05-10 엘지디스플레이 주식회사 유기전계발광 표시장치
KR20180087908A (ko) * 2017-01-25 2018-08-03 삼성디스플레이 주식회사 표시 장치
KR102605887B1 (ko) * 2018-05-08 2023-11-23 엘지디스플레이 주식회사 발광 표시 장치
KR20200068970A (ko) * 2018-12-06 2020-06-16 엘지디스플레이 주식회사 발광 표시 장치

Also Published As

Publication number Publication date
CN110875438B (zh) 2023-08-01
CN116828887A (zh) 2023-09-29
US20200075699A1 (en) 2020-03-05
CN116828899A (zh) 2023-09-29
CN110875438A (zh) 2020-03-10
CN116828888A (zh) 2023-09-29
US11031450B2 (en) 2021-06-08

Similar Documents

Publication Publication Date Title
CN110875438B (zh) 发光显示装置
CN110459556B (zh) 发光显示装置
US11527590B2 (en) Light emitting display apparatus
US10804498B2 (en) Light emitting display apparatus
US11417798B2 (en) Light emitting display apparatus
CN110649174B (zh) 发光显示装置
KR20170027267A (ko) 유기발광 표시장치
US11276838B2 (en) Light emitting display apparatus
US11552270B2 (en) Light emitting display apparatus having improved light extraction and color gamut
KR20220110409A (ko) 표시 장치
US11217776B2 (en) Light emitting display apparatus having plurality of structures under light emitting element
KR102317396B1 (ko) 플렉서블 유기 발광 표시 장치 및 이의 제조 방법
CN112349751B (zh) 发光显示设备
KR101433589B1 (ko) 유기전계발광표시장치 및 그 제조방법
KR20200133653A (ko) 발광 표시 장치
KR20210012415A (ko) 발광 표시 장치
KR20200127762A (ko) 발광 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal