KR20190067877A - Amoled 픽셀 구동 회로 및 구동 방법 - Google Patents
Amoled 픽셀 구동 회로 및 구동 방법 Download PDFInfo
- Publication number
- KR20190067877A KR20190067877A KR1020197014267A KR20197014267A KR20190067877A KR 20190067877 A KR20190067877 A KR 20190067877A KR 1020197014267 A KR1020197014267 A KR 1020197014267A KR 20197014267 A KR20197014267 A KR 20197014267A KR 20190067877 A KR20190067877 A KR 20190067877A
- Authority
- KR
- South Korea
- Prior art keywords
- thin film
- film transistor
- scan signal
- electrically connected
- node
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3258—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0814—Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0262—The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 AMOLED 픽셀 구동 회로 및 구동 방법을 제공한다. 본 발명의 AMOLED 픽셀 구동 회로는 6T1C 구조를 가지고, 구동 박막 트랜지스터인 제1 박막 트랜지스터(T1), 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3), 제4 박막 트랜지스터(T4), 제5 박막 트랜지스터(T5), 제6 박막 트랜지스터(T6), 커패시터(C1) 및 유기 발광 다이오드(D1)를 포함하고, 제1 스캔 신호(Scan1), 제2 스캔 신호(Scan2), 제3 스캔 신호(Scan3), 발광 신호(EM), 데이터 신호(Data) 및 기준 전압(Vref)이 접속되며, 상기 회로는 구동 박막 트랜지스터의 문턱 전압을 효과적으로 보상하여, 문턱 전압 드리프트로 인해 유기 발광 다이오드를 통해 흐르는 전류가 불안정한 문제를 해결하며, 유기 발광 다이오드의 발광 휘도를 균일하도록 보장하고, 화면의 디스플레이 효과를 개선할 수 있다.
Description
본 발명은 디스플레이 기술 분야에 관한 것으로서, 특히 AMOLED 픽셀 구동 회로 및 구동 방법에 관한 것이다.
유기 발광 다이오드(Organic Light Emitting Display ,OLED) 디스플레이 장치는 자체 발광, 낮은 구동 전압, 높은 발광 효율, 빠른 응답 시간, 고해상도 및 강한 콘트라스트, 180°에 근접한 시야각, 넓은 동작 온도 범위, 플렉시블 디스플레이 및 대면적 풀 컬러 디스플레이 실현 가능 등 많은 장점이 있어, 업계에서 가장 유망한 디스플레이 장치로 간주되고 있다.
OLED 디스플레이 장치는 구동 방식에 따라 크게 수동 매트릭스형 유기 발광 다이오드(Passive Matrix OLED, PMOLED)와 능동 매트릭스형 유기 발광 다이오드(Active Matrix OLED,AMOLED) 두 종류로 분류되며, 즉 직접 주소 지정과 박막 트랜지스터(Thin Film Transistor, TFT) 매트릭스 주소 지정 두 종류로 나뉜다. 여기서, AMOLED는 어레이 형태로 배열된 픽셀을 가지고, 능동형 디스플레이 타입이며, 발광 효율이 높으므로, 통상적으로 고화질 대형 디스플레이 장치로 사용된다.
AMOLED는 전류 구동 형 소자이며, 전류가 유기 발광 다이오드를 통해 흐를 때 유기 발광 다이오드는 발광하고, 발광 휘도는 유기 발광 다이오드를 통해 흐르는 전류에 의해 결정된다. 대부분 현존하는 집적 회로(Integrated Circuit,IC)는 모두 전압 신호만을 전송하므로, AMOLED 픽셀 구동 회로는 전압 신호를 전류 신호로 변환하는 작업을 완료해야 한다.
전통적인 AMOLED 화소 구동 회로는 일반적으로 2T1C 구조, 즉 2개의 박막 트랜지스터에 1개의 커패시터를 가지는 구조이다. 도 1을 참조하면, 이는 종래의 2T1C 화소 구동 회로로써, 제1 박막 트랜지스터(T10), 제2 박막 트랜지스터(T20), 커패시터(C10) 및 유기 발광 다이오드(D10)를 포함하고; 제1 박막 트랜지스터(T10)의 게이트는 제2 박막 트랜지스터(T20)의 드레인에 전기적으로 연결되고, 드레인에는 전원 양전압(OVDD)이 접속되며, 소스는 유기 발광 다이오드(D10)의 양극에 전기적으로 연결되고; 제2 박막 트랜지스터(T20)의 게이트에는 게이트 구동 신호(Gate)가 접속되고, 소스에는 데이터 신호(Data)가 접속되며, 드레인은 제1 박막 트랜지스터(T10)의 게이트에 전기적으로 연결되고; 커패시터(C10)의 일단은 제1 박막 트랜지스터(T10)의 게이트에 전기적으로 연결되고, 타단은 제1 박막 트랜지스터(T10)의 드레인에 전기적으로 연결되며; 유기 발광 다이오드(D10)의 양극은 제1 박막 트랜지스터(T10)의 소스에 전기적으로 연결되고, 음극에 전원 음전압(OVSS)이 접속된다. 2T1C의 AMOLED 픽셀 구동 회로가 동작 할 때, 유기 발광 다이오드(D10)를 통해 흐르는 전류는 다음과 식을 만족한다.
I=kХ(Vgs-Vth)2
여기서, I는 유기 발광 다이오드(D10)를 통해 흐르는 전류이고, k는 구동 박막 트랜지스터 즉 제1 박막트랜지스터(T10)의 특성과 관련된 상수 계수이며, Vgs는 구동 박막 트랜지스터 즉 제1 박막트랜지스터(T10)의 게이트와 소스 사이의 전압 차이고, Vth는 구동 박막 트랜지스터 즉 제 1 박막트랜지스터(T10)의 문턱 전압이며, 보다시피, 유기 발광 다이오드(D10)를 통해 흐르는 전류는 구동 박막 트랜지스터의 문턱 전압과 관련된다.
패널 제조 공정의 불안정성으로 인해, 패널 내의 각 픽셀 구동 회로에서 구동 박막 트랜지스터의 문턱 전압이 다르게 되고, 박막 트랜지스터의 재료는 장시간 사용 후에 노후화되고, 변이가 발생함으로 인해, 구동 박막 트랜지스터의 문턱 전압에 드리프트가 발생하여, 유기 발광 다이오드를 통해 흐르는 전류가 불안정한 문제를 초래하고, 패널 표시의 불균일 현상을 초래하게 된다. 전통적인 2T1C 회로에서, 구동 박막 트랜지스터의 문턱 전압 드리프트는 조절에 의해 개선 될 수 없으며, 따라서, 문턱 전압 드리프트의 영향을 경감하기 위해, 즉 AMOLED 픽셀 구동 회로에 보상 기능을 갖게 하기 위해서는, 새로운 박막 트랜지스터 또는 새로운 신호를 추가하는 방식이 필요하다.
본 발명의 목적은 구동 박막 트랜지스터의 문턱 전압을 효과적으로 보상하여, 유기 발광 다이오드를 통해 흐르는 전류를 안정화시키고, 유기 발광 다이오드의 발광 휘도를 균일하도록 보장하여, 화면의 디스플레이 효과를 개선할 수 있는 AMOLED 픽셀 구동 회로를 제공하는 것이다.
본 발명의 다른 목적은 구동 박막 트랜지스터의 문턱 전압을 효과적으로 보상하여, 문턱 전압 드리프트로 인한 유기 발광 다이오드를 통해 흐르는 전류가 불안정한 문제를 해결하고, 유기 발광 다이오드의 발광 휘도를 균일시키며, 화면의 디스플레이 효과를 개선하는 AMOLED 픽셀 구동 방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명은 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터, 제6 박막 트랜지스터, 커패시터 및 유기 발광 다이오드를 포함하고;
상기 제1 박막 트랜지스터의 게이트는 제1 노드에 전기적으로 연결되고, 소스는 제2 노드에 전기적으로 연결되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제2 박막 트랜지스터의 게이트에는 제1 스캔 신호가 접속되고, 소스는 기준 전압에 전기적으로 연결되고, 드레인은 제1 노드에 전기적으로 연결되며;
상기 제3 박막 트랜지스터의 게이트에는 제2 스캔 신호가 접속되고, 소스에는 데이터 신호가 접속 되며, 드레인은 제2 노드에 전기적으로 연결되고;
상기 제4 박막 트랜지스터의 게이트에는 제3 스캔 신호가 접속되고, 소스는 제1 노드에 전기적으로 연결되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제5 박막 트랜지스터의 게이트에는 발광 신호가 접속되고, 소스에는 전원 양전압이 접속되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제6 박막 트랜지스터의 게이트에는 발광 신호가 접속되고, 소스는 제2 노드에 전기적으로 연결되며, 드레인은 유기 발광 다이오드의 양극에 전기적으로 연결되고;
상기 커패시터의 일단은 제1 노드에 전기적으로 연결되고, 타단은 접지되며;
상기 유기 발광 다이오드의 양극은 제6 박막 트랜지스터의 드레인에 전기적으로 연결되고, 음극에는 전원 음전압이 접속되는 AMOLED 픽셀 구동 회로를 제공한다.
상기 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 또는 비정질 실리콘 박막 트랜지스터이다.
상기 제1 스캔 신호, 제2 스캔 신호, 제3 스캔 신호 및 발광 신호는 모두 외부 타이밍 제어기에 의해 제공된다.
상기 제1 스캔 신호, 제2 스캔 신호, 제3 스캔 신호, 발광 신호 및 데이터 신호는 서로 조합하여 초기화 단계, 문턱 전압 검출 단계 및 발광 구동 단계에 순차적으로 대응한다.
상기 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 모두 N형 박막 트랜지스터이고;
상기 초기화 단계에서, 상기 제1 스캔 신호는 고전위를 제공하고, 상기 제2 스캔 신호는 고전위를 제공하며, 상기 제3 스캔 신호는 저전위를 제공하고, 상기 발광 신호는 저전위를 제공하며, 상기 데이터 신호는 초기화 전위를 제공하고;
상기 문턱 전압 검출 단계에서, 상기 제1 스캔 신호는 저전위를 제공하고, 상기 제2 스캔 신호는 고전위를 제공하며, 상기 제3 스캔 신호는 고전위를 제공하고, 상기 발광 신호는 저전위를 제공하며, 상기 데이터 신호는 디스플레이 데이터 전위를 제공하고;
상기 발광 구동 단계에서 상기 제1 스캔 신호, 상기 제2 스캔 신호 및 상기 제3 스캔 신호는 모두 저전위를 제공하고, 상기 발광 신호는 고전위를 제공한다.
본 발명은 추가적으로 AMOLED 픽셀 구동 방법을 제공하고, 상기 방법은:
제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터, 제6 박막 트랜지스터, 커패시터 및 유기 발광 다이오드를 포함하고;
상기 제1 박막 트랜지스터의 게이트는 제1 노드에 전기적으로 연결되고, 소스는 제2 노드에 전기적으로 연결되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제2 박막 트랜지스터의 게이트에는 제1 스캔 신호가 접속되고, 소스는 기준 전압에 전기적으로 연결되고, 드레인은 제1 노드에 전기적으로 연결되며;
상기 제3 박막 트랜지스터의 게이트에는 제2 스캔 신호가 접속되고, 소스에는 데이터 신호가 접속 되며, 드레인은 제2 노드에 전기적으로 연결되고;
상기 제4 박막 트랜지스터의 게이트에는 제3 스캔 신호가 접속되고, 소스는 제1 노드에 전기적으로 연결되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제5 박막 트랜지스터의 게이트에는 발광 신호가 접속되고, 소스에는 전원 양전압이 접속되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제6 박막 트랜지스터의 게이트에는 발광 신호가 접속되고, 소스는 제2 노드에 전기적으로 연결되며, 드레인은 유기 발광 다이오드의 양극에 전기적으로 연결되고;
상기 커패시터의 일단은 제1 노드에 전기적으로 연결되고, 타단은 접지되며;
상기 유기 발광 다이오드의 양극은 제6 박막 트랜지스터의 드레인에 전기적으로 연결되고, 음극에는 전원 음전압이 접속되는,
AMOLED 픽셀 구동 회로를 제공하는 1단계;
상기 제1 스캔 신호는 제2 박막 트랜지스터가 오픈 되도록 제어하고, 상기 제2 스캔 신호는 제3 박막 트랜지스터가 오픈 되도록 제어하며, 상기 제3 스캔 신호는 제4 박막 트랜지스터가 오프 되도록 제어하고, 상기 발광 신호는 제5 박막 트랜지스터와 제6 박막 트랜지스터가 오프 되도록 제어하며, 상기 데이터 신호는 초기화 전위를 제공하고, 제1 노드는 기준 전압을 입력하고, 제2 노드에는 초기화 전위가 기입되는,
초기화 단계에 진입하는 2 단계;
상기 제1 스캔 신호는 제2 박막 트랜지스터가 오프 되도록 제어하고, 상기 제2 스캔 신호는 제3 박막 트랜지스터가 오픈 되도록 제어하며, 상기 제3 스캔 신호는 제4 박막 트랜지스터가 오픈 되도록 제어하고, 상기 발광 신호는 제5 박막 트랜지스터와 제6 박막 트랜지스터가 오프 되도록 제어하며, 상기 데이터 신호는 디스플레이 데이터 전위를 제공하고, 오픈된 제4 박막 트랜지스터는 제1 박막 트랜지스터의 게이트와 드레인를 단락시키며, 제1 노드의 전압은 디스플레이 데이터 전위와 제1 박막 트랜지스터의 문턱 전압의 합에 도달하고, 제1 노드의 전압은 커패시터에 저장되는,
문턱 전압 검출 단계에 진입하는 3 단계;
상기 제1 스캔 신호, 제2 스캔 신호 및 제3 스캔 신호는 각각 제2 박막 트랜지스터, 제3 박막 트랜지스터 및 제4 박막 트랜지스터가 오프 되도록 제어하고, 상기 발광 신호는 제5 박막 트랜지스터와 제6 박막 트랜지스터가 오픈 되도록 제어하며, 커패시터의 저장 작용을 이용하여, 제1 노드의 전압이 디스플레이 데이터 전위와 제1 박막 트랜지스터의 문턱 전압의 합을 유지하도록 하며, 제3 노드에는 전원 양전압이 기입되고, 제1 박막 트랜지스터는 오픈되며, 유기 발광 다이오드는 발광하고, 상기 유기 발광 다이오드를 통해 흐르는 전류는 제1 박막 트랜지스터의 문턱 전압과 관계없는,
발광 구동 단계에 진입하는 4 단계;를 포함한다.
상기 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 또는 비정질 실리콘 박막 트랜지스터이다.
상기 제1 스캔 신호, 제2 스캔 신호, 제3 스캔 신호 및 발광 신호는 모두 외부 타이밍 제어기에 의해 제공된다.
상기 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 모두 N형 박막 트랜지스터이고;
상기 초기화 단계에서, 상기 제1 스캔 신호는 고전위를 제공하고, 상기 제2 스캔 신호는 고전위를 제공하며, 상기 제3 스캔 신호는 저전위를 제공하고, 상기 발광 신호는 저전위를 제공하며, 상기 데이터 신호는 초기화 전위를 제공하고;
상기 문턱 전압 검출 단계에서, 상기 제1 스캔 신호는 저전위를 제공하고, 상기 제2 스캔 신호는 고전위를 제공하며, 상기 제3 스캔 신호는 고전위를 제공하고, 상기 발광 신호는 저전위를 제공하며, 상기 데이터 신호는 디스플레이 데이터 전위를 제공하고;
상기 발광 구동 단계에서 상기 제1 스캔 신호, 제2 스캔 신호 및 제3 스캔 신호는 모두 저전위를 제공하고, 상기 발광 신호는 고전위를 제공한다.
본 발명은 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터, 제6 박막 트랜지스터, 커패시터 및 유기 발광 다이오드를 포함하는 AMOLED 픽셀 구동 회로를 더 제공하고,
상기 제1 박막 트랜지스터의 게이트는 제1 노드에 전기적으로 연결되고, 소스는 제2 노드에 전기적으로 연결되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제2 박막 트랜지스터의 게이트에는 제1 스캔 신호가 접속되고, 소스는 기준 전압에 전기적으로 연결되며, 드레인은 제1 노드에 전기적으로 연결되고;
상기 제3 박막 트랜지스터의 게이트에는 제2 스캔 신호가 접속되고, 소스에는 데이터 신호가 접속 되며, 드레인은 제2 노드에 전기적으로 연결되고;
상기 제4 박막 트랜지스터의 게이트에는 제3 스캔 신호가 접속되고, 소스는 제1 노드에 전기적으로 연결되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제5 박막 트랜지스터의 게이트에는 발광 신호가 접속되고, 소스에는 전원 양전압이 접속되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제6 박막 트랜지스터의 게이트에는 발광 신호가 접속되고, 소스는 제2 노드에 전기적으로 연결되며, 드레인은 유기 발광 다이오드의 양극에 전기적으로 연결되고;
상기 커패시터의 일단은 제1 노드에 전기적으로 연결되고, 타단은 접지되며;
상기 유기 발광 다이오드의 양극은 제6 박막 트랜지스터의 드레인에 전기적으로 연결되고, 음극에는 전원 음전압이 접속되며;
여기서, 상기 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 또는 비정질 실리콘 박막 트랜지스터이며;
여기서, 상기 제1 스캔 신호, 제2 스캔 신호, 제3 스캔 신호 및 발광 신호는 모두 외부 타이밍 제어기에 의해 제공된다.
본 발명에서 제공하는 AMOLED 픽셀 구동 회로는 6T1C 구조를 가지고, 초기화 단계에서 제2 박막 트랜지스터 및 제3 박막 트랜지스터가 오픈 되도록 제어하고, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 오프 되도록 제어하여, 제1 박막 트랜지스터 즉 구동 박막 트랜지스터의 게이트에 기준 전압이 기입되도록 하고, 소스에는 초기화 전위가 기입되도록 하며; 문턱 전압 검출 단계에서 제3 박막 트랜지스터 및 제4 박막 트랜지스터는 오픈 되도록 제어하고, 제2 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 오프 되도록 제어하여, 제1 박막 트랜지스터의 게이트의 전압이 디스플레이 데이터 전위와 제1 박막 트랜지스터의 문턱 전압의 합까지 상승시키고 커패시터에 저장하며; 발광 구동 단계에서 제5 박막 트랜지스터와 제6 박막 트랜지스터가 오픈 되도록 제어하고, 제2 박막 트랜지스터, 제3 박막 트랜지스터 및 제4 박막 트랜지스터는 오프 되도록 제어하며, 커패시터의 저장 작용을 이용하여, 제1 박막 트랜지스터의 게이트 전압이 디스플레이 데이터 전위와 제1 박막 트랜지스터의 문턱 전압의 합을 유지하도록 하고, 제1 박막 트랜지스터는 오픈되어, 유기 발광 다이오드가 발광하도록 하며, 유기 발광 다이오드를 통해 흐르는 전류는 제1 박막 트랜지스터의 문턱 전압과 관계없이, 유리 발광 다이오드의 발광 휘도를 균일하도록 보장하며, 스크린의 디스플레이 효과를 개선할 수 있다. 본 발명은 AMOLED 픽셀 구동 방법을 제공함으로써, 구동 박막 트랜지스터의 문턱 전압을 효과적으로 보상하여, 문턱 전압 드리프트로 인한 유기 발광 다이오드를 통해 흐르는 전류가 불안정한 문제를 해결하고, 유기 발광 다이오드의 발광 휘도를 균일시키며, 화면의 디스플레이 효과를 개선한다.
본 발명의 특징과 기술 내용을 더욱 이해할 수 있게 하기 위해, 이하 본 발명과 관련된 자세한 설명과 도면을 참조한다. 그러나 도면은 단순히 참조와 설명을 위한 것이며, 본 발명을 제한하는데 사용되는 것은 아니다.
도면에서:
도 1은 종래의 2T1C 구조의 AMOLED 픽셀 구동 회로의 회로도이다;
도 2는 본 발명의 AMOLED 픽셀 구동 회로의 회로도이다;
도 3은 본 발명의 AMOLED 픽셀 구동 회로의 타이밍도이다;
도 4는 본 발명의 AMOLED 픽셀 구동 방법의 2단계의 개략도이다;
도 5는 본 발명의 AMOLED 픽셀 구동 방법의 3단계의 개략도이다;
도 6은 본 발명의 AMOLED 픽셀 구동 방법의 4단계의 개략도이다.
도면에서:
도 1은 종래의 2T1C 구조의 AMOLED 픽셀 구동 회로의 회로도이다;
도 2는 본 발명의 AMOLED 픽셀 구동 회로의 회로도이다;
도 3은 본 발명의 AMOLED 픽셀 구동 회로의 타이밍도이다;
도 4는 본 발명의 AMOLED 픽셀 구동 방법의 2단계의 개략도이다;
도 5는 본 발명의 AMOLED 픽셀 구동 방법의 3단계의 개략도이다;
도 6은 본 발명의 AMOLED 픽셀 구동 방법의 4단계의 개략도이다.
본 발명이 적용한 기술수단 및 그 효과를 진일보 서술하기 위해, 이하 본 발명의 바람직한 실시예 및 그 도면과 결합하여 상세하게 설명한다.
도 2 및 도 3을 참조하면, 본 발명은 제1 박막 트랜지스터(T1), 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3), 제4 박막 트랜지스터(T4), 제5 박막 트랜지스터(T5), 제6 박막 트랜지스터(T6), 커패시터(C1) 및 유기 발광 다이오드(D1)를 포함하는6T1C 구조의 AMOLED 픽셀 구동 회로를 제공한다.
상기 제1 박막 트랜지스터(T1)의 게이트는 제1 노드(G)에 전기적으로 연결되고, 소스는 제2 노드(S)에 전기적으로 연결되며, 드레인은 제3 노드(D)에 전기적으로 연결되고;
상기 제2 박막 트랜지스터(T2)의 게이트에는 제1 스캔 신호(Scan1)가 접속되고, 소스는 기준 전압(Vref)에 전기적으로 연결되며, 드레인은 제1 노드(G)에 전기적으로 연결되고;
상기 제3 박막 트랜지스터(T3)의 게이트에는 제2 스캔 신호(Scan2)가 접속되고, 소스에는 데이터 신호(Data)가 접속 되며, 드레인은 제2 노드(S)에 전기적으로 연결되고;
상기 제4 박막 트랜지스터(T4)의 게이트에는 제3 스캔 신호(Scan3)가 접속되고, 소스는 제1 노드(G)에 전기적으로 연결되며, 드레인은 제3 노드(D)에 전기적으로 연결되고;
상기 제5 박막 트랜지스터(T5)의 게이트에는 발광 신호(EM)가 접속되고, 소스에는 전원 양전압(OVDD)이 접속되며, 드레인은 제3 노드(D)에 전기적으로 연결되고;
상기 제6 박막 트랜지스터(T6)의 게이트에는 발광 신호(EM)가 접속되고, 소스는 제2 노드(S)에 전기적으로 연결되며, 드레인은 유기 발광 다이오드(D1)의 양극에 전기적으로 연결되고;
상기 커패시터(C1)의 일단은 제1 노드(G)에 전기적으로 연결되고, 타단은 접지되며;
상기 유기 발광 다이오드(D1)의 양극은 제6 박막 트랜지스터(T6)의 드레인에 전기적으로 연결되고, 음극에는 전원 음전압(OVSS)이 접속된다.
여기서, 제1 박막 트랜지스터(T1)는 구동 박막 트랜지스터이고, 유기 발광 다이오드(D1)가 발광하도록 구동하는데 사용된다.
구체적으로, 제1 박막 트랜지스터(T1), 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3), 제4 박막 트랜지스터(T4), 제5 박막 트랜지스터(T5) 및 제6 박막 트랜지스터(T6)는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 또는 비정질 실리콘 박막 트랜지스터이다.
구체적으로, 제1 스캔 신호(Scan1), 제2 스캔 신호(Scan2), 제3 스캔 신호(Scan3) 및 발광 신호(EM)는 모두 외부 타이밍 제어기에 의해 제공된다.
구체적으로, 제1 스캔 신호(Scan1), 제2 스캔 신호(Scan2), 제3 스캔 신호(Scan3), 발광 신호(EM) 및 데이터 신호(Data)는 서로 조합하여 초기화 단계(1), 문턱 전압 검출 단계(2) 및 발광 구동 단계(3)에 순차적으로 대응한다.
도 4 내지 도 6을 참조하고, 이와 동시에 도 2 및 도 3을 결합하여, 본 발명의 AMOLED 픽셀 구동 회로의 동작 과정은 다음과 같다:
상기 초기화 단계(1)에서, 상기 제1 스캔 신호(Scan1)는 제2 박막 트랜지스터(T2)가 오픈 되도록 제어하고, 상기 제2 스캔 신호(Scan2)는 제3 박막 트랜지스터(T3)가 오픈 되도록 제어하며, 상기 제3 스캔 신호(Scan3)는 제4 박막 트랜지스터(T4)가 오프 되도록 제어하고, 상기 발광 신호(EM)는 제5 박막 트랜지스터(T5)와 제6 박막 트랜지스터(T6)가 오프 되도록 제어하며, 상기 데이터 신호(Data)는 초기화 전위(Vini)를 제공하고, 제2 노드(S) 즉 제1 박막 트랜지스터(T1)의 소스에는 오픈된 제3 박막 트랜지스터(T3)를 통해 초기화 전위(Vini)가 기입되고, 제1 노드(G) 즉 제1 박막 트랜지스터(T1)의 게이트에는 오픈된 제2 박막 트랜지스터(T2)를 통해 기준 전압(Vref)이 기입되어, 제1 박막 트랜지스터(T1)의 게이트와 소스 전압의 초기화를 완성하고;
상기 문턱 전압 검출 단계(2)에서, 상기 제1 스캔 신호(Scan1)는 제2 박막 트랜지스터(T2)가 오프 되도록 제어하고, 상기 제2 스캔 신호(Scan2)는 제3 박막 트랜지스터(T3)가 오픈 되도록 제어하며, 상기 제3 스캔 신호(Scan3)는 제4 박막 트랜지스터(T4)가 오픈 되도록 제어하고, 상기 발광 신호(EM)는 제5 박막 트랜지스터(T5)와 제6 박막 트랜지스터(T6)가 오프 되도록 제어하며, 상기 데이터 신호(Data)는 디스플레이 데이터 전위(Vdata)를 제공하고, 오픈된 제4 박막 트랜지스터(T4)는 제1 박막 트랜지스터(T1)의 게이트와 드레인을 단락시키며, 제1 노드(G) 즉 제1 박막 트랜지스터(T1)의 게이트의 전압은 제1 박막 트랜지스터(T1)의 소스를 통해 전위가 디스플레이 데이터 전위(Vdata)와 제1 박막 트랜지스터(T1)의 문턱 전압의 합에 도달할 때까지 지속적으로 방전되고, 즉 Vg=Vs+Vth= Vdata+Vth,여기서 Vg는 제1 박막 트랜지스터(T1)의 게이트의 전압이고, Vs는 제1 박막 트랜지스터(T1)의 소스의 전압이며, Vdata는 디스플레이 데이터 전위이고, Vth는 제1 박막 트랜지스터(T1)의 문턱 전압이며, 이때, 제1 박막 트랜지스터(T1)의 게이트의 전압은 커패시터(C1)에 저장되고;
상기 발광 구동 단계(3)에서, 상기 제1 스캔 신호(Scan1), 제2 스캔 신호(Scan2) 및 제3 스캔 신호(Scan3)는 각각 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3) 및 제4 박막 트랜지스터(T4)가 오프 되도록 제어하고, 상기 발광 신호(EM)는 제5 박막 트랜지스터(T5)와 제6 박막 트랜지스터(T6)가 오픈 되도록 제어하며, 커패시터(C1)의 저장 작용을 이용하여, 제1 노드(G) 즉 제1 박막 트랜지스터(T1)의 게이트의 전압이 디스플레이 데이터 전위(Vdata) 및 제1 박막 트랜지스터(T1)의 문턱 전압의 합을 유지하도록 하며, 제3 노드(D) 즉 제1 박막 트랜지스터(T1)의 드레인에는 오픈된 제5 박막 트랜지스터(T5)를 통해 전원 양전압(OVDD)이 기입되고, 제1 박막 트랜지스터(T1)는 오픈되고, 유기 발광 다이오드(D1)는 발광하며;
나아가, 유기 발광 다이오드(D1)를 통해 흐르는 전류가 다음과 같은 식을 만족하는 것을 알 수 있다:
I=k×(Vgs-Vth)2 (1)
여기서, I는 유기 발광 다이오드(D1)를 통해 흐르는 전류이고, k는 구동 박막 트랜지스터 즉 제1 박막 트랜지스터(T1)의 특성과 관련된 상수 계수이며, Vgs는 구동 박막 트랜지스터 즉 제1 박막 트랜지스터(T1)의 게이트와 소스 사이의 전압 차이고, Vth는 구동 박막 트랜지스터 즉 제 1 박막 트랜지스터(T1)의 문턱 전압이며,
Vgs=Vdata+Vth (2)
식 (2)를 식 (1)에 대입하면,
I=k×(Vgs-Vth)2
=k×(Vdata+Vth-Vs-Vth)2
=k×(Vdata-Vs)2
보다시피, 제1 박막 트랜지스터(T1) 및 유기 발광 다이오드(D1)를 통해 흐르는 전류 값은 제1 박막 트랜지스터(T1)의 문턱 전압 (Vth)와 관계없이, 구동 박막 트랜지스터의 문턱 전압 드리프트를 보상하여, 문턱 전압 드리프트로 인해 유기 발광 다이오드를 통해 흐르는 전류가 불안정한 문제를 해결하였으며, 유기 발광 다이오드의 발광 휘도를 균일시키고, 화면의 디스플레이 효과를 개선할 수 있다.
나아가, 본 발명의 바람직한 실시예에서, 상기 제1 박막 트랜지스터(T1), 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3), 제4 박막 트랜지스터(T4), 제5 박막 트랜지스터(T5) 및 제6 박막 트랜지스터(T6)는 모두 N형 박막 트랜지스터이고, 상기 초기화 단계(1)에서, 상기 제1 스캔 신호(Scan1)는 고전위를 제공하고, 상기 제2 스캔 신호(Scan2)는 고전위를 제공하며, 상기 제3 스캔 신호(Scan3)는 저전위를 제공하고, 상기 발광 신호(EM)는 저전위를 제공하며, 상기 데이터 신호(Data)는 초기화 전위(Vini)를 제공하고; 상기 문턱 전압 검출 단계(2)에서, 상기 제1 스캔 신호(Scan1)는 저전위를 제공하고, 상기 제2 스캔 신호(Scan2)는 고전위를 제공하며, 상기 제3 스캔 신호(Scan3)는 고전위를 제공하고, 상기 발광 신호(EM)는 저전위를 제공하며, 상기 데이터 신호(Data)는 디스플레이 데이터 전위(Vdata)를 제공하고; 상기 발광 구동 단계(3)에서, 상기 제1 스캔 신호(Scan1), 제2 스캔 신호(Scan2) 및 제3 스캔 신호(Scan3)는 모두 저전위를 제공하고, 상기 발광 신호(EM)는 고전위를 제공한다.
도 4 내지 도 6을 참조하고, 도 2 및 도3을 결합하여, 상기 AMOLED 픽셀 구동 회로에 기초하여, 본 발명은 추가적으로 AMOLED 픽셀 구동 방법을 제공하고, 상기 방법은 다음과 같은 단계를 포함한다:
1단계, AMOLED 픽셀 구동 회로를 제공한다;
상기 AMOLED 픽셀 구동 회로는 제1 박막 트랜지스터(T1), 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3), 제4 박막 트랜지스터(T4), 제5 박막 트랜지스터(T5), 제6 박막 트랜지스터(T6), 커패시터(C1) 및 유기 발광 다이오드(D1)를 포함하고;
상기 제1 박막 트랜지스터(T1)의 게이트는 제1 노드(G)에 전기적으로 연결되고, 소스는 제2 노드(S)에 전기적으로 연결되며, 드레인은 제3 노드(D)에 전기적으로 연결되고;
상기 제2 박막 트랜지스터(T2)의 게이트에는 제1 스캔 신호(Scan1)가 접속되고, 소스는 기준 전압(Vref)에 전기적으로 연결되며, 드레인은 제1 노드(G)에 전기적으로 연결되고;
상기 제3 박막 트랜지스터(T3)의 게이트에는 제2 스캔 신호(Scan2)가 접속되고, 소스에는 데이터 신호(Data)가 접속 되며, 드레인은 제2 노드(S)에 전기적으로 연결되고;
상기 제4 박막 트랜지스터(T4)의 게이트에는 제3 스캔 신호(Scan3)가 접속되고, 소스는 제1 노드(G)에 전기적으로 연결되며, 드레인은 제3 노드(D)에 전기적으로 연결되고;
상기 제5 박막 트랜지스터(T5)의 게이트에는 발광 신호(EM)가 접속되고, 소스에는 전원 양전압(OVDD)이 접속되며, 드레인은 제3 노드(D)에 전기적으로 연결되고;
상기 제6 박막 트랜지스터(T6)의 게이트에는 발광 신호(EM)가 접속되고, 소스는 제2 노드(S)에 전기적으로 연결되며, 드레인은 유기 발광 다이오드(D1)의 양극에 전기적으로 연결되고;
상기 커패시터(C1)의 일단은 제1 노드(G)에 전기적으로 연결되고, 타단은 접지되며;
상기 유기 발광 다이오드(D1)의 양극은 제6 박막 트랜지스터(T6)의 드레인에 전기적으로 연결되고, 음극에는 전원 음전압(OVSS)이 접속된다.
여기서, 제1 박막 트랜지스터(T1)는 구동 박막 트랜지스터이고, 유기 발광 다이오드(D1)가 발광하도록 구동하는데 사용된다.
구체적으로, 상기 제1 박막 트랜지스터(T1), 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3), 제4 박막 트랜지스터(T4), 제5 박막 트랜지스터(T5) 및 제6 박막 트랜지스터(T6)는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 또는 비정질 실리콘 박막 트랜지스터이다.
구체적으로, 상기 제1 스캔 신호(Scan1), 제2 스캔 신호(Scan2), 제3 스캔 신호(Scan3) 및 발광 신호(EM)는 모두 외부 타이밍 제어기에 의해 제공된다.
2단계, 초기화 단계(1)에 진입한다;
상기 제1 스캔 신호(Scan1)는 제2 박막 트랜지스터(T2)가 오픈 되도록 제어하고, 상기 제2 스캔 신호(Scan2)는 제3 박막 트랜지스터(T3)가 오픈 되도록 제어하며, 상기 제3 스캔 신호(Scan3)는 제4 박막 트랜지스터(T4)가 오프 되도록 제어하고, 상기 발광 신호(EM)는 제5 박막 트랜지스터(T5)와 제6 박막 트랜지스터(T6)가 오프 되도록 제어하며, 상기 데이터 신호(Data)는 초기화 전위(Vini)를 제공하고, 제2 노드(S) 즉 제1 박막 트랜지스터(T1)의 소스에는 오픈된 제3 박막 트랜지스터(T3)를 통해 초기화 전위(Vini)가 기입되고, 제1 노드(G) 즉 제1 박막 트랜지스터(T1)의 게이트에는 오픈된 제2 박막 트랜지스터(T2)를 통해 기준 전압(Vref)이 기입되며, 제1 박막 트랜지스터(T1)의 게이트와 소스 전압의 초기화를 완성한다.
3단계, 문턱 전압 검출 단계(2)에 진입한다;
상기 제1 스캔 신호(Scan1)는 제2 박막 트랜지스터(T2)가 오프 되도록 제어하고, 상기 제2 스캔 신호(Scan2)는 제3 박막 트랜지스터(T3)가 오픈 되도록 제어하며, 상기 제3 스캔 신호(Scan3)는 제4 박막 트랜지스터(T4)가 오픈 되도록 제어하고, 상기 발광 신호(EM)는 제5 박막 트랜지스터(T5)와 제6 박막 트랜지스터(T6)가 오프 되도록 제어하며, 상기 데이터 신호(Data)는 디스플레이 데이터 전위(Vdata)를 제공하고, 오픈된 제4 박막 트랜지스터(T4)는 제1 박막 트랜지스터(T1)의 게이트와 드레인을 단락시키며, 제1 노드(G) 즉 제1 박막 트랜지스터(T1)의 게이트의 전압은 제1 박막 트랜지스터(T1)의 소스를 통해 전위가 디스플레이 데이터 전위(Vdata)와 제1 박막 트랜지스터(T1)의 문턱 전압의 합에 도달할 때까지 지속적으로 방전하고, 즉 Vg=Vs+Vth= Vdata+Vth,여기서 Vg는 제1 박막 트랜지스터(T1)의 게이트의 전압이고, Vs는 제1 박막 트랜지스터(T1)의 소스의 전압이며, Vdata는 디스플레이 데이터 전위이고, Vth는 제1 박막 트랜지스터(T1)의 문턱 전압이며, 제1 노드(G) 즉 제1 박막 트랜지스터(T1)의 게이트의 전압은 커패시터(C1)에 저장된다.
4단계, 발광 구동 단계(3)에 진입한다;
상기 제1 스캔 신호(Scan1), 제2 스캔 신호(Scan2) 및 제3 스캔 신호(Scan3)는 각각 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3) 및 제4 박막 트랜지스터(T4)가 오프 되도록 제어하고, 상기 발광 신호(EM)는 제5 박막 트랜지스터(T5)와 제6 박막 트랜지스터(T6)가 오픈 되도록 제어하며, 커패시터(C1)의 저장 작용을 이용하여, 제1 노드(G) 즉 제1 박막 트랜지스터(T1)의 게이트의 전압이 디스플레이 데이터 전위(Vdata) 및 제1 박막 트랜지스터(T1)의 문턱 전압의 합을 유지하도록 하며, 제3 노드(D) 즉 제1 박막 트랜지스터(T1)의 드레인에는 오픈된 제5 박막 트랜지스터(T5)를 통해 전원 양전압(OVDD)이 기입되고, 제1 박막 트랜지스터(T1)는 오픈되고, 유기 발광 다이오드(D1)는 발광한다.
나아가, 유기 발광 다이오드(D1)를 통해 흐르는 전류가 다음과 같은 식을 만족하는 것을 알 수 있다:
I=k×(Vgs-Vth)2 (1)
여기서, I는 유기 발광 다이오드(D1)를 통해 흐르는 전류이고, k는 구동 박막 트랜지스터 즉 제1 박막 트랜지스터(T1)의 특성과 관련된 상수 계수이며, Vgs는 구동 박막 트랜지스터 즉 제1 박막 트랜지스터(T1)의 게이트와 소스 사이의 전압 차이고, Vth는 구동 박막 트랜지스터 즉 제 1 박막 트랜지스터(T1)의 문턱 전압이며,
Vgs=Vdata+Vth (2)
식 (2)를 식 (1)에 대입하면,
I=k×(Vgs-Vth)2
=k×(Vdata+Vth-Vs-Vth)2
=k×(Vdata-Vs)2
보다시피, 제1 박막 트랜지스터(T1) 및 유기 발광 다이오드(D1)를 통해 흐르는 전류 값은 제1 박막 트랜지스터(T1)의 문턱 전압 (Vth)과 관계없이, 구동 박막 트랜지스터의 문턱 전압 드리프트를 보상하여, 문턱 전압 드리프트로 인해 유기 발광 다이오드를 통해 흐르는 전류가 불안정한 문제를 해결하였으며, 유기 발광 다이오드의 발광 휘도를 균일시키고, 화면의 디스플레이 효과를 개선할 수 있다.
나아가, 본 발명의 바람직한 실시예에서, 상기 제1 박막 트랜지스터(T1), 제2 박막 트랜지스터(T2), 제3 박막 트랜지스터(T3), 제4 박막 트랜지스터(T4), 제5 박막 트랜지스터(T5) 및 제6 박막 트랜지스터(T6)는 모두 N형 박막 트랜지스터이고, 상기 초기화 단계(1)에서, 상기 제1 스캔 신호(Scan1)는 고전위를 제공하고, 상기 제2 스캔 신호(Scan2)는 고전위를 제공하며, 상기 제3 스캔 신호(Scan3)는 저전위를 제공하고, 상기 발광 신호(EM)는 저전위를 제공하며, 상기 데이터 신호(Data)는 초기화 전위(Vini)를 제공하고; 상기 문턱 전압 검출 단계(2)에서, 상기 제1 스캔 신호(Scan1)는 저전위를 제공하고, 상기 제2 스캔 신호(Scan2)는 고전위를 제공하며, 상기 제3 스캔 신호(Scan3)는 고전위를 제공하고, 상기 발광 신호(EM)는 저전위를 제공하며, 상기 데이터 신호(Data)는 디스플레이 데이터 전위(Vdata)를 제공하고; 상기 발광 구동 단계(3)에서, 상기 제1 스캔 신호(Scan1), 제2 스캔 신호(Scan2) 및 제3 스캔 신호(Scan3)는 모두 저전위를 제공하고, 상기 발광 신호(EM)는 고전위를 제공한다.
상술한 바를 종합하면, 본 발명은 AMOLED 픽셀 구동 회로를 제공하고, 상기 AMOLED 픽셀 구동 회로는 6T1C 구조를 가지고, 초기화 단계에서 제2 박막 트랜지스터 및 제3 박막 트랜지스터가 오픈 되도록 제어하고, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 오프 되도록 제어하여, 제1 박막 트랜지스터 즉 구동 박막 트랜지스터의 게이트에 기준 전압이 기입되고, 드레인에는 초기화 전위가 기입되며; 문턱 전압 검출 단계에서 3 박막 트랜지스터 및 제4 박막 트랜지스터는 오픈 되도록 제어하고, 제2 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 오프 되도록 제어하여, 제1 박막 트랜지스터의 게이트의 전압이 디스플레이 데이터 전위와 제1 박막 트랜지스터의 문턱 전압의 합에 도달하도록 하고 커패시터에 저장하며; 발광 구동 단계에서 제5 박막 트랜지스터와 제6 박막 트랜지스터가 오픈 되도록 제어하고, 제2 박막 트랜지스터, 제3 박막 트랜지스터 및 제4 박막 트랜지스터는 오프 되도록 제어하며, 커패시터의 저장 작용을 이용하여, 제1 박막 트랜지스터의 게이트의 전압이 디스플레이 데이터 전위와 제1 박막 트랜지스터의 문턱 전압의 합을 유지하도록 하고, 제1 박막 트랜지스터는 오픈 하도록 하고, 유기 발광 다이오드는 발광하도록 하며, 또한 유기 발광 다이오드를 통해 흐르는 전류는 제1 박막 트랜지스터의 문턱 전압과 관계없으므로, 유리 발광 다이오드의 발광 휘도를 균일하도록 보장하며, 화면의 디스플레이 효과를 개선할 수 있다. 본 발명의 AMOLED 픽셀 구동 방법은 구동 박막 트랜지스터의 문턱 전압을 효과적으로 보상하여, 문턱 전압 드리프트로 인해 유기 발광 다이오드를 통해 흐르는 전류가 불안정한 문제를 해결하며, 유기 발광 다이오드의 발광 휘도를 균일시키고, 화면의 디스플레이 효과를 개선할 수 있다.
상술한 바와 같이, 본 기술분야의 통상의 기술자는, 본 발명의 기술방안과 기술구상에 근거하여, 기타 여러 가지 변경 및 변형을 할 수 있으며, 이러한 모든 변경 및 변형은 모두 본 발명 청구범위의 보호범위에 속해야 한다.
Claims (12)
- AMOLED 픽셀 구동 회로에 있어서, 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터, 제6 박막 트랜지스터, 커패시터 및 유기 발광 다이오드를 포함하고;
상기 제1 박막 트랜지스터의 게이트는 제1 노드에 전기적으로 연결되고, 소스는 제2 노드에 전기적으로 연결되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제2 박막 트랜지스터의 게이트에는 제1 스캔 신호가 접속되고, 소스는 기준 전압에 전기적으로 연결되며, 드레인은 제1 노드에 전기적으로 연결되고;
상기 제3 박막 트랜지스터의 게이트에는 제2 스캔 신호가 접속되고, 소스에는 데이터 신호가 접속 되며, 드레인은 제2 노드에 전기적으로 연결되고;
상기 제4 박막 트랜지스터의 게이트에는 제3 스캔 신호가 접속되고, 소스는 제1 노드에 전기적으로 연결되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제5 박막 트랜지스터의 게이트에는 발광 신호가 접속되고, 소스에는 전원 양전압이 접속되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제6 박막 트랜지스터의 게이트에는 발광 신호가 접속되고, 소스는 제2 노드에 전기적으로 연결되며, 드레인은 유기 발광 다이오드의 양극에 전기적으로 연결되고;
상기 커패시터의 일단은 제1 노드에 전기적으로 연결되고, 타단은 접지되며;
상기 유기 발광 다이오드의 양극은 제6 박막 트랜지스터의 드레인에 전기적으로 연결되고, 음극에는 전원 음전압이 접속되는 AMOLED 픽셀 구동 회로.
- 제1항에 있어서,
상기 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 또는 비정질 실리콘 박막 트랜지스터인 AMOLED 픽셀 구동 회로.
- 제1항에 있어서,
상기 제1 스캔 신호, 제2 스캔 신호, 제3 스캔 신호 및 발광 신호는 모두 외부 타이밍 제어기에 의해 제공되는 AMOLED 픽셀 구동 회로.
- 제1항에 있어서,
상기 제1 스캔 신호, 제2 스캔 신호, 제3 스캔 신호, 발광 신호 및 데이터 신호는 서로 조합하여 초기화 단계, 문턱 전압 검출 단계 및 발광 구동 단계에 순차적으로 대응되는 AMOLED 픽셀 구동 회로.
- 제4항에 있어서,
상기 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 모두 N형 박막 트랜지스터이고;
상기 초기화 단계에서, 상기 제1 스캔 신호는 고전위를 제공하고, 상기 제2 스캔 신호는 고전위를 제공하며, 상기 제3 스캔 신호는 저전위를 제공하고, 상기 발광 신호는 저전위를 제공하며, 상기 데이터 신호는 초기화 전위를 제공하고;
상기 문턱 전압 검출 단계에서, 상기 제1 스캔 신호는 저전위를 제공하고, 상기 제2 스캔 신호는 고전위를 제공하며, 상기 제3 스캔 신호는 고전위를 제공하고, 상기 발광 신호는 저전위를 제공하며, 상기 데이터 신호는 디스플레이 데이터 전위를 제공하고;
상기 발광 구동 단계에서 상기 제1 스캔 신호, 제2 스캔 신호 및 상기 제3 스캔 신호는 모두 저전위를 제공하고, 상기 발광 신호는 고전위를 제공하는 AMOLED 픽셀 구동 회로.
- AMOLED 픽셀 구동 방법에 있어서,
제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터, 제6 박막 트랜지스터, 커패시터 및 유기 발광 다이오드를 포함하고;
상기 제1 박막 트랜지스터의 게이트는 제1 노드에 전기적으로 연결되고, 소스는 제2 노드에 전기적으로 연결되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제2 박막 트랜지스터의 게이트에는 제1 스캔 신호가 접속되고, 소스는 기준 전압에 전기적으로 연결되며, 드레인은 제1 노드에 전기적으로 연결되고;
상기 제3 박막 트랜지스터의 게이트에는 제2 스캔 신호가 접속되고, 소스에는 데이터 신호가 접속 되며, 드레인은 제2 노드에 전기적으로 연결되고;
상기 제4 박막 트랜지스터의 게이트에는 제3 스캔 신호가 접속되고, 소스는 제1 노드에 전기적으로 연결되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제5 박막 트랜지스터의 게이트에는 발광 신호가 접속되고, 소스에는 전원 양전압이 접속되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제6 박막 트랜지스터의 게이트에는 발광 신호가 접속되고, 소스는 제2 노드에 전기적으로 연결되며, 드레인은 유기 발광 다이오드의 양극에 전기적으로 연결되고;
상기 커패시터의 일단은 제1 노드에 전기적으로 연결되고, 타단은 접지되며;
상기 유기 발광 다이오드의 양극은 제6 박막 트랜지스터의 드레인에 전기적으로 연결되고, 음극에는 전원 음전압이 접속되는,
AMOLED 픽셀 구동 회로를 제공하는 1단계;
상기 제1 스캔 신호는 제2 박막 트랜지스터가 오픈 되도록 제어하고, 상기 제2 스캔 신호는 제3 박막 트랜지스터가 오픈 되도록 제어하며, 상기 제3 스캔 신호는 제4 박막 트랜지스터가 오프 되도록 제어하고, 상기 발광 신호는 제5 박막 트랜지스터와 제6 박막 트랜지스터가 오프 되도록 제어하며, 상기 데이터 신호는 초기화 전위를 제공하고, 제1 노드에는 기준 전압이 기입되고, 제2 노드에는 초기화 전위가 기입되는,
초기화 단계에 진입하는 2 단계;
상기 제1 스캔 신호는 제2 박막 트랜지스터가 오프 되도록 제어하고, 상기 제2 스캔 신호는 제3 박막 트랜지스터가 오픈 되도록 제어하며, 상기 제3 스캔 신호는 제4 박막 트랜지스터가 오픈 되도록 제어하고, 상기 발광 신호는 제5 박막 트랜지스터와 제6 박막 트랜지스터가 오프 되도록 제어하며, 상기 데이터 신호는 디스플레이 데이터 전위를 제공하고, 오픈된 제4 박막 트랜지스터는 제1 박막 트랜지스터의 게이트와 드레인를 단락시키며, 제1 노드의 전압은 디스플레이 데이터 전위와 제1 박막 트랜지스터의 문턱 전압의 합에 도달하고, 제1 노드의 전압은 커패시터에 저장되는,
문턱 전압 검출 단계에 진입하는3 단계;
상기 제1 스캔 신호, 제2 스캔 신호 및 제3 스캔 신호는 각각 제2 박막 트랜지스터, 제3 박막 트랜지스터 및 제4 박막 트랜지스터가 오프 되도록 제어하고, 상기 발광 신호는 제5 박막 트랜지스터와 제6 박막 트랜지스터가 오픈 되도록 제어하며, 커패시터의 저장 작용을 이용하여, 제1 노드의 전압이 디스플레이 데이터 전위와 제1 박막 트랜지스터의 문턱 전압의 합을 유지하도록 하며, 제3 노드에는 전원 양전압이 기입되고, 제1 박막 트랜지스터는 오픈되며, 유기 발광 다이오드는 발광하고, 상기 유기 발광 다이오드를 통해 흐르는 전류는 제1 박막 트랜지스터의 문턱 전압과 관계없는,
발광 구동 단계에 진입하는 4 단계;를 포함하는 AMOLED 픽셀 구동 방법.
- 제6항에 있어서,
상기 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 또는 비정질 실리콘 박막 트랜지스터인 AMOLED 픽셀 구동 방법.
- 제6항에 있어서,
상기 제1 스캔 신호, 제2 스캔 신호, 제3 스캔 신호 및 발광 신호는 모두 외부 타이밍 제어기에 의해 제공되는 AMOLED 픽셀 구동 방법.
- 제6항에 있어서,
상기 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 모두 N형 박막 트랜지스터이고;
상기 초기화 단계에서, 상기 제1 스캔 신호는 고전위를 제공하고, 상기 제2 스캔 신호는 고전위를 제공하며, 상기 제3 스캔 신호는 저전위를 제공하고, 상기 발광 신호는 저전위를 제공하며, 상기 데이터 신호는 초기화 전위를 제공하고;
상기 문턱 전압 검출 단계에서, 상기 제1 스캔 신호는 저전위를 제공하고, 상기 제2 스캔 신호는 고전위를 제공하며, 상기 제3 스캔 신호는 고전위를 제공하고, 상기 발광 신호는 저전위를 제공하며, 상기 데이터 신호는 디스플레이 데이터 전위를 제공하고;
상기 발광 구동 단계에서 상기 제1 스캔 신호, 제2 스캔 신호 및 제3 스캔 신호는 모두 저전위를 제공하고, 상기 발광 신호는 고전위를 제공하는 AMOLED 픽셀 구동 방법.
- AMOLED 픽셀 구동 회로에 있어서, 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터, 제6 박막 트랜지스터, 커패시터 및 유기 발광 다이오드를 포함하고;
상기 제1 박막 트랜지스터의 게이트는 제1 노드에 전기적으로 연결되고, 소스는 제2 노드에 전기적으로 연결되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제2 박막 트랜지스터의 게이트에는 제1 스캔 신호가 접속되고, 소스는 기준 전압에 전기적으로 연결되며, 드레인은 제1 노드에 전기적으로 연결되고;
상기 제3 박막 트랜지스터의 게이트에는 제2 스캔 신호가 접속되고, 소스에는 데이터 신호가 접속 되며, 드레인은 제2 노드에 전기적으로 연결되고;
상기 제4 박막 트랜지스터의 게이트에는 제3 스캔 신호가 접속되고, 소스는 제1 노드에 전기적으로 연결되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제5 박막 트랜지스터의 게이트에는 발광 신호가 접속되고, 소스에는 전원 양전압이 접속되며, 드레인은 제3 노드에 전기적으로 연결되고;
상기 제6 박막 트랜지스터의 게이트에는 발광 신호가 접속되고, 소스는 제2 노드에 전기적으로 연결되며, 드레인은 유기 발광 다이오드의 양극에 전기적으로 연결되고;
상기 커패시터의 일단은 제1 노드에 전기적으로 연결되고, 타단은 접지되며;
상기 유기 발광 다이오드의 양극은 제6 박막 트랜지스터의 드레인에 전기적으로 연결되고, 음극에는 전원 음전압이 접속되며;
여기서, 상기 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 모두 저온 다결정 실리콘 박막 트랜지스터, 산화물 반도체 박막 트랜지스터 또는 비정질 실리콘 박막 트랜지스터이며;
여기서, 상기 제1 스캔 신호, 제2 스캔 신호, 제3 스캔 신호 및 발광 신호는 모두 외부 타이밍 제어기에 의해 제공되는 AMOLED 픽셀 구동 회로.
- 제10항에 있어서,
상기 제1 스캔 신호, 제2 스캔 신호, 제3 스캔 신호, 발광 신호 및 데이터 신호는 서로 조합하여 초기화 단계, 문턱 전압 검출 단계 및 발광 구동 단계에 순차적으로 대응되는 AMOLED 픽셀 구동 회로.
- 제11항에 있어서,
상기 제1 박막 트랜지스터, 제2 박막 트랜지스터, 제3 박막 트랜지스터, 제4 박막 트랜지스터, 제5 박막 트랜지스터 및 제6 박막 트랜지스터는 모두 N형 박막 트랜지스터이고;
상기 초기화 단계에서, 상기 제1 스캔 신호는 고전위를 제공하고, 상기 제2 스캔 신호는 고전위를 제공하며, 상기 제3 스캔 신호는 저전위를 제공하고, 상기 발광 신호는 저전위를 제공하며, 상기 데이터 신호는 초기화 전위를 제공하고;
상기 문턱 전압 검출 단계에서, 상기 제1 스캔 신호는 저전위를 제공하고, 상기 제2 스캔 신호는 고전위를 제공하며, 상기 제3 스캔 신호는 고전위를 제공하고, 상기 발광 신호는 저전위를 제공하며, 상기 데이터 신호는 디스플레이 데이터 전위를 제공하고;
상기 발광 구동 단계에서 상기 제1 스캔 신호, 제2 스캔 신호 및 상기 제3 스캔 신호는 모두 저전위를 제공하고, 상기 발광 신호는 고전위를 제공하는 AMOLED 픽셀 구동 회로.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201610912658.9 | 2016-10-18 | ||
CN201610912658.9A CN106504703B (zh) | 2016-10-18 | 2016-10-18 | Amoled像素驱动电路及驱动方法 |
PCT/CN2016/110914 WO2018072299A1 (zh) | 2016-10-18 | 2016-12-20 | Amoled像素驱动电路及驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20190067877A true KR20190067877A (ko) | 2019-06-17 |
KR102176454B1 KR102176454B1 (ko) | 2020-11-10 |
Family
ID=58294178
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020197014267A KR102176454B1 (ko) | 2016-10-18 | 2016-12-20 | Amoled 픽셀 구동 회로 및 구동 방법 |
Country Status (6)
Country | Link |
---|---|
US (1) | US10176759B2 (ko) |
EP (1) | EP3531409A4 (ko) |
JP (1) | JP6799166B2 (ko) |
KR (1) | KR102176454B1 (ko) |
CN (1) | CN106504703B (ko) |
WO (1) | WO2018072299A1 (ko) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10192488B1 (en) * | 2011-08-16 | 2019-01-29 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | OLED pixel driving circuit and OLED pixel driving method |
CN108573675A (zh) * | 2017-03-10 | 2018-09-25 | 昆山国显光电有限公司 | 显示装置驱动方法 |
CN106710527A (zh) * | 2017-03-31 | 2017-05-24 | 深圳市华星光电技术有限公司 | 驱动电路及液晶显示设备 |
CN106782426B (zh) | 2017-03-31 | 2019-06-25 | 深圳市华星光电半导体显示技术有限公司 | 驱动电路及液晶显示设备 |
CN109147669B (zh) * | 2017-06-15 | 2020-04-10 | 京东方科技集团股份有限公司 | 一种像素电路、其驱动方法及显示面板 |
CN107146579B (zh) * | 2017-07-06 | 2018-01-16 | 深圳市华星光电半导体显示技术有限公司 | 一种amoled像素驱动电路及像素驱动方法 |
CN107230453A (zh) * | 2017-07-11 | 2017-10-03 | 深圳市华星光电半导体显示技术有限公司 | Amoled像素驱动电路及amoled像素驱动方法 |
CN107393466B (zh) * | 2017-08-14 | 2019-01-15 | 深圳市华星光电半导体显示技术有限公司 | 耗尽型tft的oled外部补偿电路 |
CN107731168B (zh) * | 2017-11-06 | 2019-12-03 | 深圳市华星光电半导体显示技术有限公司 | Oled像素驱动电路、oled显示面板及驱动方法 |
CN110232893A (zh) * | 2018-03-05 | 2019-09-13 | 上海视涯信息科技有限公司 | 一种发光显示器、驱动方法及其像素电路 |
CN110322839B (zh) * | 2018-03-28 | 2020-12-15 | 上海和辉光电股份有限公司 | 一种amoled时序控制电路及时序控制方法 |
CN108777131B (zh) * | 2018-06-22 | 2020-04-03 | 武汉华星光电半导体显示技术有限公司 | Amoled像素驱动电路及驱动方法 |
CN108877677B (zh) * | 2018-08-17 | 2020-12-04 | 京东方科技集团股份有限公司 | 像素电路、显示面板、显示装置和驱动像素电路的方法 |
CN112703551A (zh) * | 2018-11-23 | 2021-04-23 | 深圳市柔宇科技股份有限公司 | 一种像素电路、驱动方法及显示面板 |
US11289010B2 (en) | 2019-05-22 | 2022-03-29 | Boe Technology Group Co., Ltd. | Pixel circuit with photo-sensing function, a driving method, and a display apparatus |
CN110428774A (zh) * | 2019-07-19 | 2019-11-08 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路和显示面板 |
CN110634440B (zh) * | 2019-08-27 | 2021-06-01 | 武汉华星光电半导体显示技术有限公司 | 像素补偿电路 |
CN111091784A (zh) * | 2020-01-14 | 2020-05-01 | 福建华佳彩有限公司 | 一种像素补偿电路及驱动方法 |
CN111179855B (zh) * | 2020-03-18 | 2021-03-30 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
CN111445853B (zh) | 2020-05-08 | 2021-05-25 | 京东方科技集团股份有限公司 | 像素驱动电路、显示面板、驱动方法、显示装置 |
CN111613180A (zh) * | 2020-05-18 | 2020-09-01 | 武汉华星光电半导体显示技术有限公司 | Amoled像素补偿驱动电路、方法及显示面板 |
CN112365846B (zh) * | 2020-11-12 | 2021-10-08 | 深圳市华星光电半导体显示技术有限公司 | 像素电路及显示装置 |
CN112599091A (zh) * | 2020-12-29 | 2021-04-02 | 福建华佳彩有限公司 | 一种补偿电路及驱动方法 |
CN112767881A (zh) * | 2021-02-10 | 2021-05-07 | Tcl华星光电技术有限公司 | 像素驱动电路及显示面板 |
CN113658554B (zh) * | 2021-08-17 | 2022-07-12 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路、像素驱动方法及显示装置 |
CN116264850A (zh) * | 2021-08-30 | 2023-06-16 | 京东方科技集团股份有限公司 | 像素电路、驱动方法、显示基板和显示装置 |
CN117083661A (zh) * | 2022-01-29 | 2023-11-17 | 京东方科技集团股份有限公司 | 像素电路、驱动方法及显示装置 |
CN114758612A (zh) * | 2022-04-18 | 2022-07-15 | 深圳市华星光电半导体显示技术有限公司 | 像素补偿电路、显示面板及像素补偿方法 |
CN116543697A (zh) * | 2023-04-28 | 2023-08-04 | 惠科股份有限公司 | 像素驱动电路、显示面板及显示装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20160104424A1 (en) * | 2014-10-14 | 2016-04-14 | Samsung Display Co., Ltd. | Pixel, display device having the same, and thin film transistor (tft) substrate for display device |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7317434B2 (en) * | 2004-12-03 | 2008-01-08 | Dupont Displays, Inc. | Circuits including switches for electronic devices and methods of using the electronic devices |
US7872620B2 (en) * | 2005-04-29 | 2011-01-18 | Seoul National University Industry Foundation | Pixel structure using voltage programming-type for active matrix organic light emitting device |
JP2007025192A (ja) * | 2005-07-15 | 2007-02-01 | Seiko Epson Corp | 電子装置、その駆動方法、電気光学装置および電子機器 |
JP2008151963A (ja) * | 2006-12-15 | 2008-07-03 | Semiconductor Energy Lab Co Ltd | 半導体装置及び半導体装置の駆動方法 |
TW201313070A (zh) * | 2011-09-13 | 2013-03-16 | Wintek Corp | 發光元件驅動電路及其相關的畫素電路與應用 |
CN103187024B (zh) * | 2011-12-28 | 2015-12-16 | 群康科技(深圳)有限公司 | 像素电路、显示装置及驱动方法 |
CN102708819B (zh) * | 2012-05-10 | 2014-08-13 | 北京京东方光电科技有限公司 | 一种像素驱动电路及其驱动方法、阵列基板和显示装置 |
CN103700345B (zh) * | 2013-12-27 | 2015-09-23 | 京东方科技集团股份有限公司 | 有机发光二极管像素电路及其驱动方法、显示面板 |
CN104867442B (zh) * | 2014-02-20 | 2017-10-31 | 北京大学深圳研究生院 | 一种像素电路及显示装置 |
CN103886838B (zh) * | 2014-03-24 | 2016-04-06 | 京东方科技集团股份有限公司 | 像素补偿电路、阵列基板及显示装置 |
TWI514352B (zh) * | 2014-05-20 | 2015-12-21 | Au Optronics Corp | 有機發光二極體顯示器之像素驅動電路及其操作方法 |
CN103996379B (zh) * | 2014-06-16 | 2016-05-04 | 深圳市华星光电技术有限公司 | 有机发光二极管的像素驱动电路及像素驱动方法 |
-
2016
- 2016-10-18 CN CN201610912658.9A patent/CN106504703B/zh not_active Expired - Fee Related
- 2016-12-20 EP EP16919324.0A patent/EP3531409A4/en not_active Withdrawn
- 2016-12-20 KR KR1020197014267A patent/KR102176454B1/ko active IP Right Grant
- 2016-12-20 JP JP2019541835A patent/JP6799166B2/ja active Active
- 2016-12-20 US US15/328,892 patent/US10176759B2/en active Active
- 2016-12-20 WO PCT/CN2016/110914 patent/WO2018072299A1/zh active Application Filing
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20160104424A1 (en) * | 2014-10-14 | 2016-04-14 | Samsung Display Co., Ltd. | Pixel, display device having the same, and thin film transistor (tft) substrate for display device |
Also Published As
Publication number | Publication date |
---|---|
JP6799166B2 (ja) | 2020-12-09 |
CN106504703B (zh) | 2019-05-31 |
US10176759B2 (en) | 2019-01-08 |
EP3531409A1 (en) | 2019-08-28 |
CN106504703A (zh) | 2017-03-15 |
EP3531409A4 (en) | 2020-05-27 |
JP2019532357A (ja) | 2019-11-07 |
KR102176454B1 (ko) | 2020-11-10 |
US20180211601A1 (en) | 2018-07-26 |
WO2018072299A1 (zh) | 2018-04-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102176454B1 (ko) | Amoled 픽셀 구동 회로 및 구동 방법 | |
WO2018072298A1 (zh) | Amoled像素驱动电路及驱动方法 | |
WO2018045667A1 (zh) | Amoled像素驱动电路及驱动方法 | |
US20180218681A1 (en) | Amoled pixel driver circuit and pixel driving method | |
US10366655B1 (en) | Pixel driver circuit and driving method thereof | |
WO2016145693A1 (zh) | Amoled像素驱动电路及像素驱动方法 | |
WO2016155053A1 (zh) | Amoled像素驱动电路及像素驱动方法 | |
US10504436B2 (en) | Pixel driving circuits, pixel driving methods and display devices | |
WO2016119304A1 (zh) | Amoled像素驱动电路及像素驱动方法 | |
WO2017020360A1 (zh) | Amoled像素驱动电路及像素驱动方法 | |
WO2016150232A1 (zh) | 像素电路及其驱动方法、显示装置 | |
WO2017156826A1 (zh) | Amoled像素驱动电路及像素驱动方法 | |
WO2016145692A1 (zh) | Amoled像素驱动电路及像素驱动方法 | |
US9548024B2 (en) | Pixel driving circuit, driving method thereof and display apparatus | |
WO2019037300A1 (zh) | Amoled像素驱动电路 | |
WO2020143234A1 (zh) | 像素驱动电路、像素驱动方法和显示装置 | |
US11348516B2 (en) | Amoled pixel driving circuit and driving method | |
WO2018149008A1 (zh) | Amoled像素驱动电路及amoled像素驱动方法 | |
KR20200019253A (ko) | Amoled 픽셀 구동 회로 및 픽셀 구동 방법 | |
WO2015180278A1 (zh) | 像素电路及其驱动方法、显示装置 | |
KR101596961B1 (ko) | 유기발광다이오드 표시장치 및 그 구동방법 | |
WO2016119305A1 (zh) | Amoled像素驱动电路及像素驱动方法 | |
KR20100069427A (ko) | 유기발광다이오드 표시장치 | |
US10685604B2 (en) | Pixel driving circuit and display device | |
WO2017156828A1 (zh) | Amoled像素驱动电路及像素驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |