KR20160148737A - 표시 장치 및 이를 포함하는 전자 기기 - Google Patents

표시 장치 및 이를 포함하는 전자 기기 Download PDF

Info

Publication number
KR20160148737A
KR20160148737A KR1020150084775A KR20150084775A KR20160148737A KR 20160148737 A KR20160148737 A KR 20160148737A KR 1020150084775 A KR1020150084775 A KR 1020150084775A KR 20150084775 A KR20150084775 A KR 20150084775A KR 20160148737 A KR20160148737 A KR 20160148737A
Authority
KR
South Korea
Prior art keywords
reference voltage
pixel
driving transistor
voltage generator
display device
Prior art date
Application number
KR1020150084775A
Other languages
English (en)
Inventor
정보용
김동규
인해정
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020150084775A priority Critical patent/KR20160148737A/ko
Priority to US14/994,632 priority patent/US20160372039A1/en
Publication of KR20160148737A publication Critical patent/KR20160148737A/ko
Priority to US15/893,115 priority patent/US10475382B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0242Compensation of deficiencies in the appearance of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

표시 장치는 제 1 화소, 제 2 화소 및 제 3 화소를 포함하는 표시 패널, 제 1 화소, 제 2 화소 및 제 3 화소와 연결되는 스캔 라인들을 통해 스캔 신호를 공급하는 스캔 구동부, 제 1 화소, 제 2 화소 및 제 3 화소와 연결되는 데이터 라인들을 통해 데이터 신호를 공급하는 데이터 구동부, 제 1 화소에 포함되는 제 1 구동 트랜지스터의 열화를 보상하는 제 1 기준 전압, 제 2 화소에 포함되는 제 2 구동 트랜지스터의 열화를 보상하는 제 2 기준 전압 및 제 3 화소에 포함되는 제 3 구동 트랜지스터의 열화를 보상하는 제 3 기준 전압을 공급하는 기준 전압 생성부 및 스캔 구동부, 데이터 구동부 및 기준 전압 생성부를 제어하는 제어 신호를 생성하는 타이밍 제어부를 포함한다.

Description

표시 장치 및 이를 포함하는 전자 기기 {DISPLAY DEVICE AND ELECTRONIC DEVICE HAVING THE SAME}
본 발명은 표시 장치 및 이를 포함하는 전자 기기에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시 장치들이 개발되고 있다. 평판 표시 장치로는 액정 표시 장치(Liquid Crystal Display; LCD), 전계 방출 표시 장치(Field Emission Display; FED), 플라즈마 표시 패널(Plasma Display Panel; PDP) 및 유기 발광 표시 장치(Organic Light Emitting Display; OLED) 등이 있다. 특히, 유기 발광 표시 장치는 넓은 시야각, 빠른 응답 속도, 얇은 두께, 낮은 소비 전력 등의 여러 가지 장점들을 가지기 때문에 유망한 차세대 표시 장치로 각광받고 있다.
일반적으로 유기 발광 표시 장치는 화소 회로, 구동 트랜지스터 및 유기 발광 소자를 포함한다. 유기 발광 소자는 구동 트랜지스터에서 공급되는 구동 전류에 기초하여 발광할 수 있다. 유기 발광 소자는 구동 트랜지스터의 문턱 전압 특성 및 열화 정도에 따라 밝기가 달라질 수 있다. 이때, 적색, 녹색 및 청색의 유기 발광 소자와 연결되는 구동 트랜지스터의 열화 속도가 상이하여 화이트 밸런스(white balance)가 왜곡되는 문제점이 있다.
본 발명의 일 목적은 열화 속도가 상이한 구동 트랜지스터들의 열화를 보상하는 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 열화 속도가 상이한 구동 트랜지스터들의 열화를 보상하는 전자 기기를 제공하는 것이다.
그러나, 본 발명이 목적은 상술한 목적으로 한정되는 것은 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 표시 장치는 제 1 화소, 제 2 화소 및 제 3 화소를 포함하는 표시 패널, 상기 제 1 화소, 상기 제 2 화소 및 상기 제 3 화소와 연결되는 스캔 라인들을 통해 스캔 신호를 공급하는 스캔 구동부, 상기 제 1 화소, 상기 제 2 화소 및 상기 제 3 화소와 연결되는 데이터 라인들을 통해 데이터 신호를 공급하는 데이터 구동부, 상기 제 1 화소에 포함되는 제 1 구동 트랜지스터의 열화를 보상하는 제 1 기준 전압, 상기 제 2 화소에 포함되는 제 2 구동 트랜지스터의 열화를 보상하는 제 2 기준 전압 및 상기 제 3 화소에 포함되는 제 3 구동 트랜지스터의 열화를 보상하는 제 3 기준 전압을 공급하는 기준 전압 생성부 및 상기 스캔 구동부, 상기 데이터 구동부 및 상기 기준 전압 생성부를 제어하는 제어 신호를 생성하는 타이밍 제어부를 포함할 수 있다.
일 실시예에 의하면, 상기 기준 전압 생성부는 상기 제 1 화소에 연결되는 상기 데이터 라인을 통해 제 1 기준 전압을 공급하는 제 1 기준 전압 생성부, 상기 제 2 화소에 연결되는 상기 데이터 라인을 통해 제 2 기준 전압을 공급하는 제 2 기준 전압 생성부 및 상기 제 3 화소에 연결되는 상기 데이터 라인을 통해 제 3 기준 전압을 공급하는 제 3 기준 전압 생성부를 포함할 수 있다.
일 실시예에 의하면, 상기 제 1 기준 전압 생성부는 상기 제 1 기준 전압의 전압 레벨을 조절할 수 있다.
일 실시예에 의하면, 상기 제 2 기준 전압 생성부는 상기 제 2 기준 전압의 전압 레벨을 조절할 수 있다.
일 실시예에 의하면, 상기 제 3 기준 전압 생성부는 상기 제 3 기준 전압의 전압 레벨을 조절할 수 있다.
일 실시예에 의하면, 상기 제 1 기준 전압 생성부는 상기 제 1 기준 전압의 인가 시간을 조절할 수 있다.
일 실시예에 의하면, 상기 제 2 기준 전압 생성부는 상기 제 2 기준 전압의 인가 시간을 조절할 수 있다.
일 실시예에 의하면, 상기 제 3 기준 전압 생성부는 상기 제 3 기준 전압의 인가 시간을 조절할 수 있다.
일 실시예에 의하면, 상기 제 1 화소, 상기 제 2 화소 및 상기 제 3 화소의 각 계조별 보상 전류를 연산하는 보상 전류 연산부를 더 포함할 수 있다.
일 실시예에 의하면, 상기 기준 전압 생성부는 상기 보상 전류에 기초하여 상기 제 1 화소에 공급되는 상기 제 1 기준 전압, 상기 제 2 화소에 공급되는 상기 제 2 기준 전압 및 상기 제 3 화소에 공급되는 상기 제 3 기준 전압을 생성할 수 있다.
본 발명의 다른 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 전자 기기는 표시 장치 및 상기 표시 장치를 제어하는 프로세서를 포함하고, 상기 표시 장치는 상기 제 1 화소, 상기 제 2 화소 및 상기 제 3 화소와 연결되는 데이터 라인들을 통해 데이터 신호를 공급하는 데이터 구동부, 상기 제 1 화소에 포함되는 제 1 구동 트랜지스터의 열화를 보상하는 제 1 기준 전압, 상기 제 2 화소에 포함되는 제 2 구동 트랜지스터의 열화를 보상하는 제 2 기준 전압 및 상기 제 3 화소에 포함되는 제 3 구동 트랜지스터의 열화를 보상하는 제 3 기준 전압을 공급하는 기준 전압 생성부 및 상기 스캔 구동부, 상기 데이터 구동부 및 상기 기준 전압 생성부를 제어하는 제어 신호를 생성하는 타이밍 제어부를 포함할 수 있다.
일 실시예에 의하면, 상기 기준 전압 생성부는 상기 제 1 화소에 연결되는 상기 데이터 라인들을 통해 제 1 기준 전압을 공급하는 제 1 기준 전압 생성부, 상기 제 2 화소에 연결되는 상기 데이터 라인들을 통해 제 2기준 전압을 공급하는 제 2 기준 전압 생성부 및 상기 제 3 화소에 연결되는 상기 데이터 라인들을 통해 제 3 기준 전압을 공급하는 제 3 기준 전압 생성부를 포함할 수 있다.
일 실시예에 의하면, 상기 제 1 기준 전압 생성부는 상기 제 1 기준 전압의 전압 레벨을 조절할 수 있다.
일 실시예에 의하면, 상기 제 2 기준 전압 생성부는 상기 제 2 기준 전압의 전압 레벨을 조절할 수 있다.
일 실시예에 의하면, 상기 제 3 기준 전압 생성부는 상기 제 2 기준 전압의 전압 레벨을 조절할 수 있다.
일 실시예에 의하면, 상기 제 1 기준 전압 생성부는 상기 제 1 기준 전압의 인가 시간을 조절할 수 있다.
일 실시예에 의하면, 상기 제 2 기준 전압 생성부는 상기 제 1 기준 전압의 인가 시간을 조절할 수 있다.
일 실시예에 의하면, 상기 제 3 기준 전압 생성부는 상기 제 1 기준 전압의 인가 시간을 조절할 수 있다.
일 실시예에 의하면, 상기 제 1 화소, 상기 제 2 화소 및 상기 제 3 화소의 각 계조별 보상 전류를 연산하는 보상 전류 연산부를 더 포함할 수 있다.
일 실시예에 의하면, 상기 기준 전압 생성부는 상기 보상 전류에 기초하여 상기 제 1 화소에 공급되는 상기 제 1 기준 전압, 상기 제 2 화소에 공급되는 상기 제 2 기준 전압 및 상기 제 3 화소에 공급되는 상기 제 3 기준 전압을 생성할 수 있다.
본 발명의 실시예들에 따른 표시 장치는 열화 속도가 상이한 구동 트랜지스터들에 기준 전압을 각각 공급하여 열화를 보상함으로써, 구동 트랜지스터의 열화에 따른 화이트 밸런스(white balance) 왜곡을 방지할 수 있다.
다만, 본 발명의 효과는 상술한 효과로 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 장치에 포함되는 표시 패널을 나타내는 도면이다.
도 3a는 도 1의 표시 장치에 포함되는 기준 전압 생성부의 일 예를 나타내는 블록도이다.
도 3b는 도 1의 표시 장치에 포함되는 기준 전압 생성부의 다른 예를 나타내는 블록도이다.
도 4는 도 2의 표시 패널에 포함되는 화소의 일 예를 나타내는 회로도이다.
도 5a 및 도 5b는 도 1의 표시 장치에 포함되는 기준 전압 생성부의 동작의 일 예를 설명하기 위한 도면들이다.
도 6a 및 도 6b는 도 1의 표시 장치에 포함되는 기준 전압 생성부의 동작의 다른 예를 설명하기 위한 도면들이다.
도 7a 및 도 7b는 도 1의 표시 장치에 포함되는 기준 전압 생성부의 동작의 또 다른 예를 설명하기 위한 도면들이다.
도 8은 본 발명의 실시예들에 따른 전자 기기를 나타내는 블록도이다.
도 9는 도 8의 전자 기기가 스마트폰으로 구현되는 일 예를 나타내는 도면이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 실시예들에 따른 표시 장치를 나타내는 블록도이고, 도 2는 도 1의 표시 장치에 포함되는 표시 패널을 나타내는 도면이다. 도 3a는 도 1의 표시 장치에 포함되는 기준 전압 생성부의 일 예를 나타내는 블록도이고, 도 3b는 도 1의 표시 장치에 포함되는 보상 전류 연산부 및 기준 전압 생성부의 다른 예를 나타내는 블록도이다.
도 1 및 도 2를 참조하면, 표시 장치(100)는 표시 패널(110), 스캔 구동부(120), 데이터 구동부(130), 기준 전압 생성부(140) 및 타이밍 제어부(150)를 포함할 수 있다.
표시 패널(110)은 제 1 화소(112), 제 2 화소(114) 및 제 3 화소(116)를 포함할 수 있다. 표시 패널(110) 상에는 복수의 데이터 라인(DL)들 및 스캔 라인(SL)들이 배치되고, 데이터 라인(DL)들과 스캔 라인(SL)들이 교차하는 영역에 제 1 화소(112), 제 2 화소(114) 및 제 3 화소(116)가 형성될 수 있다. 제 1 화소(112)는 제 1 화소 회로(PC1), 제 1 구동 트랜지스터(TD1) 및 제 1 유기 발광 소자(EL1)를 포함할 수 있다. 이 경우, 제 1 화소 회로(PC1)가 스캔 라인(SL)으로부터 공급되는 스캔 신호(SCAN)에 응답하여 데이터 라인(DL)으로부터 공급되는 데이터 신호(DATA)를 제 1 구동 트랜지스터(TD1)에 전달하면, 제 1 구동 트랜지스터(TD1)는 데이터 신호(DATA)에 기초하여 제 1 유기 발광 소자(EL1)를 흐르는 구동 전류를 조절할 수 있다. 이 때, 제 1 구동 트랜지스터(TD1)의 문턱 전압 및 열화 정도에 따라 구동 전류가 달라질 수 있다. 제 2 화소(114)는 제 2 화소 회로(PC2), 제 2 구동 트랜지스터(TD2) 및 제 2 유기 발광 소자(EL2)를 포함할 수 있다. 이 경우, 제 2 화소 회로(PC2)가 스캔 라인(SL)으로부터 공급되는 스캔 신호(SCAN)에 응답하여 데이터 라인(DL)으로부터 공급되는 데이터 신호(DATA)를 제 2 구동 트랜지스터(TD2)에 전달하면, 제 2 구동 트랜지스터(TD2)는 데이터 신호(DATA)에 기초하여 제 2 유기 발광 소자(EL2)를 흐르는 구동 전류를 조절할 수 있다. 이 때, 제 2 구동 트랜지스터(TD2)의 문턱 전압 및 열화 정도에 따라 구동 전류가 달라질 수 있다. 제 3 화소(116)는 제 3 화소 회로(PC3), 제 3 구동 트랜지스터(TD3) 및 제 3 유기 발광 소자(EL3)를 포함할 수 있다. 이 경우, 제 3 화소 회로(PC3)가 스캔 라인(SL)으로부터 공급되는 스캔 신호(SCAN)에 응답하여 데이터 라인(DL)으로부터 공급되는 데이터 신호(DATA)를 제 3 구동 트랜지스터(TD3)에 전달하면, 제 3 구동 트랜지스터(TD3)는 데이터 신호(DATA)에 기초하여 제 3 유기 발광 소자(EL3)를 흐르는 구동 전류를 조절할 수 있다. 이 때, 제 3 구동 트랜지스터(TD3)들의 문턱 전압 및 열화 정도에 따라 제 3 유기 발광 소자(EL3)를 흐르는 구동 전류가 달라질 수 있다. 예를 들어, 제 1 유기 발광 소자(EL1)는 적색 광을 표시하는 소자이고, 제 2 유기 발광 소자(EL2)는 녹색 광을 표시하는 소자이며, 제 3 유기 발광 소자(EL3)는 청색 광을 표시하는 소자일 수 있다. 한편, 제 1 화소(112), 제 2 화소(114) 및 제 3 화소(116) 각각에 공급되는 데이터 전압 및 제 1 화소(112), 제 2 화소(114) 및 제 3 화소(116) 각각에 포함되는 제 1 내지 제 3 유기 발광 소자(EL3)의 특성에 따라 제 1 구동 트랜지스터(TD1), 제 2 구동 트랜지스터(TD2) 및 제 3 구동 트랜지스터(TD3)의 열화 속도가 다를 수 있다.
스캔 구동부(120)는 복수의 스캔 라인(SL)들을 통해 제 1 화소(112), 제 2 화소(114) 및 제 3 화소(116)에 스캔 신호(SCAN)를 공급할 수 있다. 데이터 구동부(130)는 상기 스캔 신호(SCAN)에 따라 복수의 데이터 라인(DL)들을 통해 제 1 화소(112), 제 2 화소(114) 및 제 3 화소(116)에 데이터 신호(DATA)를 공급할 수 있다.
기준 전압 생성부(140)는 제 1 화소(112)에 포함되는 제 1 구동 트랜지스터(TD1)의 열화를 보상하는 제 1 기준 전압(Vref1), 제 2 화소(114)에 포함되는 제 2 구동 트랜지스터(TD2)의 열화를 보상하는 제 2 기준 전압(Vref2) 및 제 3 화소(116)에 포함되는 제 3 구동 트랜지스터(TD3)의 열화를 보상하는 제 3 기준 전압(Vref3)을 공급할 수 있다. 제 1 기준 전압(Vref1)은 제 1 구동 트랜지스터(TD1)의 문턱 전압 및 열화를 보상하기 위해 제 1 화소(112)에 공급되는 전압일 수 있다. 제 2 기준 전압(Vref2)은 제 2 구동 트랜지스터(TD2)의 문턱 전압 및 열화를 보상하기 위해 제 2 화소(114)에 공급되는 전압일 수 있다. 제 3 기준 전압(Vref3)은 제 3 구동 트랜지스터(TD3)의 문턱 전압 및 열화를 보상하기 위해 제 3 화소(116)에 공급되는 전압일 수 있다. 제 1 구동 트랜지스터(TD1), 제 2 구동 트랜지스터(TD2) 및 제 3 구동 트랜지스터(TD3)의 열화 정도는 제 1 유기 발광 소자(EL1), 제 2 유기 발광 소자(EL2) 및 제 3 유기 발광 소자(EL3) 각각의 특성 및 제 1 구동 트랜지스터(TD1), 제 2 구동 트랜지스터(TD2) 및 제 3 구동 트랜지스터(TD3) 각각에 공급되는 데이터 신호(DATA)에 따라 달라질 수 있다. 일 실시예에서, 제 1 기준 전압 생성부(142), 제 2 기준 전압 생성부(144) 및 제 3 기준 전압 생성부(146)는 제 1 구동 트랜지스터(TD1), 제 2 구동 트랜지스터(TD2) 및 제 3 구동 트랜지스터(TD3)의 열화 정도에 따라 각각 다른 전압 레벨을 갖는 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)을 생성할 수 있다. 다른 실시예에서, 제 1 기준 전압 생성부(142), 제 2 기준 전압 생성부(144) 및 제 3 기준 전압 생성부(146)는 제 1 구동 트랜지스터(TD1), 제 2 구동 트랜지스터(TD2) 및 제 3 구동 트랜지스터(TD3)의 열화 정도에 따라 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)의 인가 시간, 즉, 제 1 기준 전압 생성부(142), 제 2 기준 전압 생성부(144) 및 제 3 기준 전압 생성부(146)는 동일한 전압 레벨을 갖는 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)이 각각 제 1 화소(Px1), 제 2 화소(Px2) 및 제 3 화소(Px3)에 공급되는 시간을 조절할 수 있다. 또 다른 실시예에서, 제 1 기준 전압 생성부(142), 제 2 기준 전압 생성부(144) 및 제 3 기준 전압 생성부(146)는 동일한 전압 레벨을 갖는 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)을 동일한 시간 동안 제 1 화소(Px1), 제 2 화소(Px2) 및 제 3 화소(Px3)에 공급할 수 있다. 이 때, 제 1 화소(Px1)의 화소 회로(PC1)는 제 1 구동 트랜지스터(TD1)의 열화 정도에 따라 제 1 기준 전압(Vref1)이 인가되는 시간을 조절하고, 제 2 화소(Px2)의 화소 회로(PC2)는 제 2 구동 트랜지스터(TD2)의 열화 정도에 따라 제 2 기준 전압(Vref2)이 인가되는 시간을 조절하며 제 3 화소(Px3)의 화소 회로(PC3)는 제 3 구동 트랜지스터(TD3)의 열화 정도에 따라 제 3 기준 전압(Vref2)이 인가되는 시간을 조절할 수 있다.
도 3a에 도시된 바와 같이, 기준 전압 생성부(140)는 제 1 기준 전압 생성부(142), 제 2 기준 전압 생성부(144) 및 제 3 기준 전압 생성부(146)를 포함할 수 있다. 제 1 기준 전압 생성부(142)는 제 1 화소(112)에 연결되는 데이터 라인(DL)을 통해 제 1 화소(112)에 제 1 기준 전압(Vref1)을 공급할 수 있다. 일 실시예에서, 제 1 기준 전압 생성부(142)는 제 1 기준 전압(Vref1)의 전압 레벨을 조절할 수 있다. 예를 들어, 제 3 구동 트랜지스터(TD3)의 열화 정도가 제 1 구동 트랜지스터(TD1)의 열화 정도보다 심한 경우, 제 1 기준 전압 생성부(142)는 제 3 기준 전압(Vref3)보다 높은 전압 레벨을 갖는 제 1 기준 전압(Vref1)을 생성할 수 있다. 다른 실시예에서, 제 1 기준 전압 생성부(142)는 제 1 기준 전압(Vref1)의 인가 시간을 조절할 수 있다. 예를 들어, 제 3 구동 트랜지스터(TD3)의 열화 정도가 제 1 구동 트랜지스터(TD1)의 열화 정도보다 심한 경우, 제 1 기준 전압 생성부(142)는 제 1 기준 전압(Vref1)을 제 3 기준 전압(Vref3)보다 길게 인가할 수 있다. 제 2 기준 전압 생성부(144)는 제 2 화소(114)에 연결되는 데이터 라인(DL)을 통해 제 2 화소(114)에 제 2 기준 전압(Vref2)을 공급할 수 있다. 일 실시예에서, 제 2 기준 전압 생성부(144)는 제 2 기준 전압(Vref2)의 전압 레벨을 조절할 수 있다. 다른 실시예에서, 제 2 기준 전압 생성부(144)는 제 2 기준 전압(Vref2)의 인가 시간을 조절할 수 있다. 제 3 기준 전압 생성부(146)는 제 3 화소(116)에 연결되는 데이터 라인(DL)을 통해 제 3 화소(116)에 제 3 기준 전압(Vref3)을 공급할 수 있다. 일 실시예에서, 제 3 기준 전압 생성부(146)는 제 3 기준 전압(Vref3)의 전압 레벨을 조절할 수 있다. 다른 실시예에서, 제 3 기준 전압 생성부(146)는 제 3 기준 전압(Vref3)의 인가 시간을 조절할 수 있다.
도 3b에 도시된 바와 같이, 표시 장치(100)는 제 1 기준 전압 생성부(142), 제 2 기준 전압 생성부(144), 제 3 기준 전압 생성부(146) 및 보상 전류 연산부(148)를 포함할 수 있다. 보상 전류 연산부(148)는 제 1 화소(112), 제 2 화소(114) 및 제 3 화소(116)의 각 계조별 보상 전류를 연산할 수 있다. 예를 들어, 보상 전류 연산부(148)는 표시 패널(110)에 계조 별 영상을 표시하고, 제 1 화소(112), 제 2 화소(114) 및 제 3 화소(116)의 구동 전류를 센싱할 수 있다. 보상 전류 연산부(148)는 제 1 화소(112)의 구동 전류에 기초하여 제 1 화소(112)의 보상 전류(Ic1)를 연산하고, 제 2 화소(114)의 구동 전류에 기초하여 제 2 화소(114)의 보상 전류(Ic2)를 연산하며, 제 3 화소(116)의 구동 전류에 기초하여 제 3 화소(116)의 보상 전류(Ic3)를 연산할 수 있다. 보상 전류 연산부(148)는 각 계조 별 제 1 화소(112)의 보상 전류(Ic1), 제 2 화소(114)의 보상 전류(Ic2) 및 제 3 화소(116)의 보상 전류(Ic3)를 저장 장치에 저장할 수 있다. 기준 전압 생성부(140)는 보상 전류 연산부(148)에서 공급되는 제 1 화소(112)의 보상 전류(Ic1)에 기초하여 제 1 기준 전압(Vref1)을 생성하고, 보상 전류 연산부(148)에서 공급되는 제 2 화소(114)의 보상 전류(Ic2)에 기초하여 제 2 기준 전압(Vref2)을 생성하며, 보상 전류 연산부(148)에서 공급되는 제 3 화소(116)의 보상 전류(Ic3)에 기초하여 제 3 기준 전압(Vref3)을 생성할 수 있다.
타이밍 제어부(150)는 스캔 구동부(120), 데이터 구동부(130) 및 기준 전압 생성부(140)를 제어하는 제어 신호(CTL)들을 생성할 수 있다.
상술한 바와 같이, 도 1의 표시 장치(100)는 제 1 화소(112)에 포함되는 제 1 구동 트랜지스터(TD1), 제 2 화소(114)에 포함되는 제 2 구동 트랜지스터(TD2) 및 제 3 화소(116)에 포함되는 제 3 구동 트랜지스터(TD3)의 문턱 전압 및 열화를 각각 보상하는 기준 전압 생성부(140)를 구비할 수 있다. 기준 전압 생성부(140)는 제 1 구동 트랜지스터(TD1)의 문턱 전압 및 열화를 보상하는 제 1 기준 전압(Vref1), 제 2 구동 트랜지스터(TD2)의 문턱 전압 및 열화를 보상하는 제 2 기준 전압(Vref2) 및 제 3 구동 트랜지스터(TD3)의 문턱 전압 및 열화를 보상하는 제 3 기준 전압(Vref3)을 각각 생성할 수 있다. 기준 전압 생성부(140)는 제 1 구동 트랜지스터(TD1), 제 2 구동 트랜지스터(TD2) 및 제 3 구동 트랜지스터(TD3) 각각에 서로 다른 전압 레벨을 갖는 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)을 공급함으로써, 제 1 구동 트랜지스터(TD1), 제 2 구동 트랜지스터(TD2) 및 제 3 구동 트랜지스터(TD3)의 열화를 각각 보상할 수 있다. 따라서, 도 1의 표시 장치(100)는 제 1 구동 트랜지스터(TD1), 제 2 구동 트랜지스터(TD2) 및 제 3 구동 트랜지스터(TD3)의 열화 속도가 상이하여 발생하는 화이트 밸런스(white balance)의 왜곡을 방지하여 표시 품질을 향상시킬 수 있다.
도 4는 도 2의 표시 패널에 포함되는 화소의 일 예를 나타내는 회로도이다.
도 4를 참조하면, 화소(Px)는 화소 회로(PC), 구동 트랜지스터(TD) 및 유기 발광 소자(EL)를 포함할 수 있다. 도 4의 화소(Px)는 도 2의 표시 패널(110)에 포함되는 제 1 화소(Px1), 제 2 화소(Px2) 및 제 3 화소(Px3)에 상응할 수 있다.
도 4를 참조하면, 화소 회로(PC)는 스캔 트랜지스터(TS), 발광 제어 트랜지스터(TC), 제 1 저장 커패시터(C1) 및 제 2 저장 커패시터(C2)를 포함할 수 있다. 스캔 트랜지스터(TS)는 스캔 구동부에서 공급되는 스캔 신호(SCAN)에 응답하여 턴온 또는 턴오프될 수 있다. 스캔 트랜지스터(TS)가 턴온되는 경우, 데이터 라인을 통해 공급되는 전압이 제 1 노드(N1)로 공급될 수 있다. 발광 제어 트랜지스터(TC)는 스캔 구동부 또는 발광 제어부에서 공급되는 발광 제어 신호(GC)에 응답하여 턴온 또는 턴오프될 수 있다. 발광 제어 트랜지스터(TC)가 턴온되는 경우, 구동 트랜지스터(TD)에서 공급되는 구동 전류가 유기 발광 소자(EL)를 흐를 수 있다. 제 1 저장 커패시터(C1)는 제 1 노드(N1)와 제 2 노드(N2)의 전압 차를 저장할 수 있다. 제 2 저장 커패시터(C2)는 제 2 노드(N2)와 저전원 전압(ELVSS)의 차를 저장할 수 있다.
도 4의 화소(Px)는 초기화 구간, 문턱 전압 보상 구간, 데이터 기입 구간 및 발광 구간에서 동작할 할 수 있다. 초기화 구간 동안 유기 발광 소자(EL)의 애노드 전극, 즉, 제 2 노드(N2)가 초기화되고, 제 1 저장 커패시터(C1)에 구동 트랜지스터(TD)의 문턱 전압이 저장될 수 있다. 문턱 전압 보상 구간 동안 데이터 라인을 통해 기준 전압(Vref)이 공급될 수 있다. 이 때, 제 2 저장 커패시터(C2)에 기준 전압(Vref)과 문턱 전압의 차가 저장될 수 있다. 데이터 기입 구간 동안 데이터 라인을 통해 데이터 구동부에서 공급되는 데이터 신호에 상응하는 데이터 전압(Vdata)이 공급될 수 있다. 이 때, 제 1 저장 커패시터(C1)에 데이터 전압(Vdata)이 저장될 수 있다. 발광 기간 동안 구동 트랜지스터(TD)는 데이터 전압(Vdata) 및 기준 전압(Vref)에 기초하여 구동 전류를 생성할 수 있다. 이 때, 구동 트랜지스터(TD)의 문턱 전압은 제 2 저장 커패시터(C2)에 저장된 문턱 전압과 상쇄되므로 구동 트랜지스터(TD)는 문턱 전압과 상관없이 구동 전류를 생성할 수 있다. 따라서, 구동 트랜지스터(TD)의 구동 전류는 데이터 전압(Vdata) 및 기준 전압(Vref)에 의해 결정될 수 있다.
도 5a및 도 5b는 도 1의 표시 장치에 포함되는 기준 전압 생성부의 동작의 일 예를 설명하기 위한 도면들이다.
도 5a를 참조하면, 문턱 전압 보상 기간 동안 기준 전압 생성부는 데이터 라인을 통해 각각 다른 전압 레벨을 갖는 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)을 공급할 수 있다. 구체적으로, 기준 전압 생성부는 제 1 기준 전압(Vref1)을 생성하는 제 1 기준전압 생성부, 제 2 기준 전압(Vref2)을 생성하는 제 2 기준 전압 생성부 및 제 3 기준 전압(Vref3)을 생성하는 제 3 기준 전압 생성부를 포함할 수 있다. 제 1 기준 전압 생성부는 제 1 구동 트랜지스터의 열화 정도에 기초하여 제 1 기준 전압(Vref1)의 전압 레벨을 조절할 수 있다. 제 2 기준 전압 생성부는 제 2 구동 트랜지스터의 열화 정도에 기초하여 제 2 기준 전압(Vref2)의 전압 레벨을 조절할 수 있다. 제 3 기준 전압 생성부는 제 3 구동 트랜지스터의 열화 정도에 기초하여 제 3 기준 전압(Vref3)의 전압 레벨을 조절할 수 있다. 이 때, 제 1 구동 트랜지스터, 제 2 구동 트랜지스터 및 제 3 구동 트랜지스터의 열화 정도가 다르므로, 제 1 기준 전압 생성부, 제 2 기준 전압 생성부 및 제 3 기준 전압 생성부는 각각 다른 전압 레벨을 갖는 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)을 생성할 수 있다.
문턱 전압 보상 구간 동안 데이터 라인을 통해 제 1 화소, 제 2 화소 및 제 3 화소에 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)이 공급될 수 있다. 문턱 전압 보상 기간 동안 스캔 신호에 응답하여 스캔 트랜지스터가 턴온되어 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)이 제 1 노드에 전달될 수 있다. 도 5b에 도시된 바와 같이, 제 2 저장 커패시터에는 기준 전압과 문턱 전압의 차(Vref-Vth)가 저장될 수 있다. 이 때, 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)의 전압 레벨이 다르므로 제 1 화소의 제 2 저장 커패시터, 제 2 화소의 제 2 저장 커패시터 및 제 3 화소의 제 2 저장 커패시터에 충전되는 전압이 각각 다를 수 있다. 따라서, 제1 구동 트랜지스터, 제 2 구동 트랜지스터 및 제 3 구동 트랜지스터는 열화가 각각 보상된 구동 전류를 생성할 수 있다.
도6a 및 도 6b는 도 1의 표시 장치에 포함되는 기준 전압 생성부의 동작의 다른 예를 설명하기 위한 도면들이다.
도 6a를 참조하면, 문턱 전압 보상 기간 동안 기준 전압 생성부는 데이터 라인을 통해 인가되는 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)의 인가 시간을 조절할 수 있다. 구체적으로 기준 전압 생성부는 제 1 기준 전압(Vref1)을 생성하는 제 1 기준 전압 생성부, 제 2 기준 전압(Vref2)을 생성하는 제 2 기준 전압 생성부 및 제 3 기준 전압(Vref3)을 생성하는 제 3 기준전압 생성부를 포함할 수 있다. 제 1 기준 전압 생성부, 제 2 기준 전압 생성부 및 제 3 기준 전압 생성부는 동일한 전압 레벨을 갖는 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)을 생성할 수 있다. 제 1 기준 전압 생성부는 제 1 구동 트랜지스터의 열화 정도에 기초하여 제 1 기준 전압(Vref1)의 인가 시간(t1)을 조절할 수 있다. 제 2 기준 전압 생성부는 제 2 구동 트랜지스터의 열화 정도에 기초하여 제 2 기준 전압(Vref2)의 인가 시간(t2)을 조절할 수 있다. 제 3 기준 전압 생성부는 제 3 구동 트랜지스터의 열화 정도에 기초하여 제 3 기준 전압(Vref3)의 인가 시간(t3)을 조절할 수 있다. 이 때, 제 1 구동 트랜지스터, 제 2 구동 트랜지스터 및 제 3 구동 트랜지스터의 열화 정도가 다르므로, 제 1 기준 전압 생성부, 제 2 기준 전압 생성부 및 제 3 기준 전압 생성부는 제 1 기준 전압(Vref1)의 인가 시간(t1), 제 2 기준 전압(Vref2)의 인가 시간(t2) 및 제 3 기준 전압(Vref3)의 인가 시간(t3)을 상이하게 조절할 수 있다.
문턱 전압 보상 구간 동안 데이터 라인을 통해 제 1 화소, 제 2 화소 및 제 3 화소에 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)이 공급될 수 있다. 문턱 전압 보상 기간 동안 스캔 신호에 응답하여 스캔 트랜지스터가 턴온되어 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)이 제 1 노드에 전달될 수 있다. 도 6b에 도시된 바와 같이, 제 2 저장 커패시터에는 기준 전압과 문턱 전압의 차(Vref-Vth)가 저장될 수 있다. 이 때, 제 1 기준 전압(Vref1)의 인가 시간(t1), 제 2 기준 전압(Vref2)의 인가 시간(t2) 및 제 3 기준 전압(Vref3)의 인가 시간(t3)이 다르므로, 제 1 화소의 제 2 저장 커패시터, 제 2 화소의 제 2 저장 커패시터 및 제 3 화소의 제 2 저장 커패시터에 충전되는 전압이 각각 다를 수 있다. 따라서, 제 1 구동 트랜지스터, 제 2 구동 트랜지스터 및 제 3 구동 트랜지스터는 열화가 각각 보상된 구동 전류를 생성할 수 있다.
도7a 및 도 7b는 도 1의 표시 장치에 포함되는 기준 전압 생성부의 동작의 또 다른 예를 설명하기 위한 도면들이다.
도 7a를 참조하면, 문턱 전압 보상 기간 동안 기준 전압 생성부는 데이터 라인을 통해 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)을 공급할 수 있다. 구체적으로, 기준 전압 생성부는 제 1 기준 전압(Vref1)을 생성하는 제 1 기준전압 생성부, 제 2 기준 전압(Vref2)을 생성하는 제 2 기준 전압 생성부 및 제 3 기준 전압(Vref3)을 생성하는 제 3 기준 전압 생성부를 포함할 수 있다. 제 1 기준 전압 생성부, 제 2 기준 전압 생성부 및 제 3 기준 전압 생성부는 동일한 전압 레벨을 갖는 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)을 생성하여 동일한 시간 동안 제 1 화소, 제 2 화소 및 제 3 화소에 공급할 수 있다.
문턱 전압 보상 구간 동안 데이터 라인을 통해 제 1 화소, 제 2 화소 및 제 3 화소에 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)이 공급될 수 있다. 문턱 전압 보상 기간 동안 스캔 신호에 응답하여 스캔 트랜지스터가 턴온되어 제 1 기준 전압(Vref1), 제 2 기준 전압(Vref2) 및 제 3 기준 전압(Vref3)이 제 1 노드에 전달될 수 있다. 도 7b에 도시된 바와 같이, 제 2 저장 커패시터에는 기준 전압과 문턱 전압의 차(Vref-Vth)가 저장될 수 있다. 문턱 전압 보상 구간 동안 발광 제어 트랜지스터가 턴온 또는 턴 오프되어 제 1 기준 전압(Vref1)의 인가 시간(t1), 제 2 기준 전압(Vref2)의 인가 시간(t2) 및 제 3 기준 전압(Vref3)의 인가 시간(t3)을 조절할 수 있다. 이 때, 제 1 기준 전압(Vref1)의 인가 시간(t1), 제 2 기준 전압(Vref2)의 인가 시간(t2) 및 제 3 기준 전압(Vref3)의 인가 시간(t3)이 다르므로, 제 1 화소의 제 2 저장 커패시터, 제 2 화소의 제 2 저장 커패시터 및 제 3 화소의 제 2 저장 커패시터에 충전되는 전압이 각각 다를 수 있다. 따라서, 제 1 구동 트랜지스터, 제 2 구동 트랜지스터 및 제 3 구동 트랜지스터는 열화가 각각 보상된 구동 전류를 생성할 수 있다.
도 8은 본 발명의 실시예들에 따른 전자 기기를 나타내는 블록도이고, 도 9는 도 8의 전자 기기가 스마트폰으로 구현되는 일 예를 나타내는 도면이다.
도 8 및 도 9를 참조하면, 전자 기기(200)는 프로세서(210), 메모리 장치(220), 저장 장치(230), 입출력 장치(240), 파워 서플라이(250) 및 표시 장치(260)를 포함할 수 있다. 이 때, 표시 장치(260)는 도 1의 표시 장치(100)에 상응할 수 있다. 나아가, 전자 기기(200)는 비디오 카드, 사운드 카드, 메모리 카드, USB 장치 등과 통신하건, 다른 시스템들과 통신할 수 있는 여러 포트(port)들을 더 포함할 수 있다. 한편, 도 9에 도시된 바와 같이 전자 기기(200)는 스마트폰(300)으로 구현될 수 있다. 도 9에는 스마트폰(300)을 도시하였으나, 전자 기기(200)가 그에 한정되는 것은 아니다.
프로세서(210)는 특정 계산들 또는 태스크(task)들을 수행할 수 있다. 일 실시예에서, 프로세서(210)는 마이크로프로세서(210)(micro processor), 중앙 처리 장치(CPU) 등일 수 있다. 프로세서(210)는 어드레스 버스(address bus), 제어 버스(control bus) 및 데이터 버스(data bus) 등을 통하여 다른 구성 요소들에 연결될 수 있다. 또한, 프로세서(210)는 주변 구성요소 상호연결(Peripheral Component Interconnect; PCI) 버스와 같은 확장 버스에도 연결될 수 있다. 메모리 장치(220)는 전자 기기(300)의 동작에 필요한 데이터들을 저장할 수 있다. 예를 들어, 메모리 장치(220)는 EPROM, EEPROM, 플래시 메모리, PRAM(Phase Change Random Access Memory), RRAM(Resistance Random Access Memory), NFGM(Nano Floating Gate Memory), PoRAM(Polymer Random Access Memory), MRAM(Magnetic Random Access Memory), FRAM(Ferroelectric Random Access Memory) 등과 같은 비휘발성 메모리 장치(220) 및/또는 DRAM(Dynamic Random Access Memory), SRAM(Static Random Access Memory), 모바일DRAM 등과 같은 휘발성 메모리 장치(220)를 포함할 수 있다. 저장 장치(230)는 솔리드 스테이트 드라이브(Solid State Drive; SSD), 하드 디스크 드라이브(Hard Disk Drive; HDD), 씨디롬(CD-ROM) 등을 포함할 수 있다.
입출력 장치(240)는 키보드, 키패드, 터치패드, 터치스크린, 마우스 등과 같은 입력 수단 및 스피커, 프린터 등과 같은 출력 수단을 포함할 수 있다. 표시 장치(260)는 입출력 장치 내에 구비될 수도 있다. 파워 서플라이(250)는 전자 기기(200)의 동작에 필요한 파워를 공급할 수 있다. 표시 장치(260)는 상기 버스들 또는 다른 통신 링크를 통해서 다른 구성 요소들에 연결될 수 있다. 상술한 바와 같이, 표시 장치(260)는 표시 패널, 스캔 구동부, 데이터 구동부, 기준 전압 생성부 및 타이밍 제어부를 포함할 수 있다. 표시 패널은 제 1 화소, 제 2 화소 및 제 3 화소를 포함할 수 있다. 제 1 화소는 제 1 화소 회로, 제 1 구동 트랜지스터 및 제 1 유기 발광 소자를 포함할 수 있다. 제 1 유기 발광 소자는 제 1 구동 트랜지스터에서 공급되는 구동 전류에 기초하여 발광할 수 있다. 제 2 화소는 제 2 화소 회로, 제 2 구동 트랜지스터 및 제 2 유기 발광 소자를 포함할 수 있다. 제 2 유기 발광 소자는 제 2 구동 트랜지스터에서 공급되는 구동 전류에 기초하여 발광할 수 있다. 제 3 화소는 제 3 화소 회로, 제 3 구동 트랜지스터 및 제 3 유기 발광 소자를 포함할 수 있다. 제 3 유기 발광 소자는 제 3 구동 트랜지스터에서 공급되는 구동 전류에 기초하여 발광할 수 있다. 이 때, 제 1 내지 제 3 구동 트랜지스터들의 문턱 전압 및 열화 정도에 따라 제 1 내지 제 3 유기 발광 소자를 흐르는 구동 전류가 달라질 수 있다. 한편, 제 1 구동 트랜지스터, 제 2 구동 트랜지스터 및 제 3 구동 트랜지스터는 데이터 전압 및 제 1 내지 제 3 유기 발광 소자의 특성에 따라 열화 속도가 다를 수 있다. 기준 전압 생성부는 제 1 화소에 포함되는 제 1 구동 트랜지스터의 열화를 보상하는 제 1 기준 전압, 제 2 화소에 포함되는 제 2 구동 트랜지스터의 열화를 보상하는 제 2 기준 전압 및 제 3 화소에 포함되는 제 3 구동 트랜지스터의 열화를 보상하는 제 3 기준 전압을 공급할 수 있다. 일 실시예에서, 제 1 기준 전압 생성부, 제2 기준 전압 생성부 및 제 3 기준 전압 생성부는 제 1 구동 트랜지스터, 제 2 구동 트랜지스터 및 제 3 구동 트랜지스터의 열화 정도에 따라 각각 다른 전압 레벨을 갖는 제 1 기준 전압, 제 2 기준 전압 및 제 3 기준 전압을 생성할 수 있다. 다른 실시예에서, 제 1 기준 전압 생성부, 제 2 기준 전압 생성부 및 제 3 기준 전압 생성부는 제 1 구동 트랜지스터, 제 2 구동 트랜지스터 및 제 3 구동 트랜지스터의 열화 정도에 따라 제 1 기준 전압, 제 2 기준 전압 및 제 3 기준 전압의 인가 시간, 즉, 제 1 기준 전압, 제 2 기준 전압 및 제 3 기준 전압이 각각 제 1 화소, 제 2 화소 및 제 3 화소에 공급되는 시간을 조절할 수 있다. 또 다른 실시예에서, 제 1 기준 전압 생성부, 제 2 기준 전압 생성부 및 제 3 기준 전압 생성부는 동일한 전압 레벨을 갖는 제 1 기준 전압, 제 2 기준 전압 및 제 3 기준 전압을 동일한 시간 동안 제 1 화소, 제 2 화소 및 제 3 화소에 공급할 수 있다. 이 때, 제 1 화소 회로는 제 1 구동 트랜지스터의 열화 정도에 따라 제 1 기준 전압이 인가되는 시간을 조절하고, 제 2 화소 회로는 제 2 구동 트랜지스터의 열화 정도에 따라 제 2 기준 전압이 인가되는 시간을 조절하며, 제 3 화소 회로는 제 3 구동 트랜지스터의 열화 정도에 따라 제 3 기준 전압이 인가되는 시간을 조절할 수 있다.
표시 장치는 제 1 화소, 제 2 화소 및 제 3 화소의 각 계조별 보상 전류를 연산하는 보상 전류 연산부를 더 포함할 수 있다. 예를 들어, 보상 전류 연산부는 제 1 화소, 제 2 화소 및 제 3 화소의 계조 별 구동 전류를 센싱하고, 제 1 화소, 제 2 화소 및 제 3 화소의 보상 전류를 연산할 수 있다. 기준 전압 생성부는 보상 전류 연산부에서 공급되는 보상 전류에 기초하여 제 1 기준 전압, 제 2 기준 전압 및 제 3 기준 전압을 생성할 수 있다.
상술한 바와 같이 도 8의 전자 기기(200)는 제 1 화소, 제 2 화소 및 제 3 화소에 공급되는 기준 전압을 각각 생성하는 기준 전압 생성부를 포함하는 표시 장치(260)를 구비할 수 있다. 표시 장치(260)의 기준 전압 생성부는 제 1 구동 트랜지스터의 문턱 전압 및 열화를 보상하는 제 1 기준 전압, 제 2 구동 트랜지스터의 문턱 전압 및 열화를 보상하는 제 2 기준 전압 및 제 3 구동 트랜지스터의 문턱 전압 및 열화를 보상하는 제 3 기준 전압을 각각 생성할 수 있다. 기준 전압 생성부를 포함하는 표시 장치(260)는 제 1 구동 트랜지스터, 제 2 구동 트랜지스터 및 제 3 구동 트랜지스터의 열화를 각각 보상할 수 있다. 따라서, 제 1 구동 트랜지스터, 제 2 구동 트랜지스터 및 제 3 구동 트랜지스터의 열화 속도가 상이하여 발생하는 화이트 밸런스의 왜곡을 방지함으로써, 표시 장치(100)의 표시 품질이 향상될 수 있다.
본 발명은 표시 장치를 구비한 모든 전자 기기에 적용될 수 있다. 예를 들어, 본 발명은 텔레비전, 컴퓨터 모니터, 노트북, 디지털 카메라, 휴대폰, 스마트폰, 스마트패드, 타블렛 PC, 피디에이(PDA), 피엠피(PMP), MP3 플레이어, 네비게이션, 비디오폰 등에 적용될 수 있다.
이상에서는 본 발명의 예시적인 실시예들을 참조하여 설명하였지만, 해당 기술 분야에서 통상의 지식을 가진 자라면 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 장치 110: 표시 패널
112: 제 1 화소 114: 제 2 화소
116: 제 3 화소 120: 제 1 스캔 구동부
130: 데이터 구동부 140: 기준 전압 생성부
142: 제 1 기준 전압 생성부 144: 제 2 기준 전압 생성부
146: 제 3 기준 전압 생성부 148: 보상 전류 연산부
150: 타이밍 제어부

Claims (20)

  1. 제 1 화소, 제 2 화소 및 제 3 화소를 포함하는 표시 패널;
    상기 제 1 화소, 상기 제 2 화소 및 상기 제 3 화소와 연결되는 스캔 라인들을 통해 스캔 신호를 공급하는 스캔 구동부;
    상기 제 1 화소, 상기 제 2 화소 및 상기 제 3 화소와 연결되는 데이터 라인들을 통해 데이터 신호를 공급하는 데이터 구동부;
    상기 제 1 화소에 포함되는 제 1 구동 트랜지스터의 열화를 보상하는 제 1 기준 전압, 상기 제 2 화소에 포함되는 제 2 구동 트랜지스터의 열화를 보상하는 제 2 기준 전압 및 상기 제 3 화소에 포함되는 제 3 구동 트랜지스터의 열화를 보상하는 제 3 기준 전압을 공급하는 기준 전압 생성부; 및
    상기 스캔 구동부, 상기 데이터 구동부 및 상기 기준 전압 생성부를 제어하는 제어 신호를 생성하는 타이밍 제어부를 포함하는 표시 장치.
  2. 제 1 항에 있어서, 상기 기준 전압 생성부는
    상기 제 1 화소에 연결되는 상기 데이터 라인을 통해 제 1 기준 전압을 공급하는 제 1 기준 전압 생성부;
    상기 제 2 화소에 연결되는 상기 데이터 라인을 통해 제 2 기준 전압을 공급하는 제 2 기준 전압 생성부; 및
    상기 제 3 화소에 연결되는 상기 데이터 라인을 통해 제 3 기준 전압을 공급하는 제 3 기준 전압 생성부를 포함하는 것을 특징으로 하는 표시 장치.
  3. 제 2 항에 있어서, 상기 제 1 기준 전압 생성부는 상기 제 1 기준 전압의 전압 레벨을 조절하는 것을 특징으로 하는 표시 장치.
  4. 제 2 항에 있어서, 상기 제 2 기준 전압 생성부는 상기 제 2 기준 전압의 전압 레벨을 조절하는 것을 특징으로 하는 표시 장치.
  5. 제 2 항에 있어서, 상기 제 3 기준 전압 생성부는 상기 제 3 기준 전압의 전압 레벨을 조절하는 것을 특징으로 하는 표시 장치.
  6. 제 2 항에 있어서, 상기 제 1 기준 전압 생성부는 상기 제 1 기준 전압의 인가 시간을 조절하는 것을 특징으로 하는 표시 장치.
  7. 제 2 항에 있어서, 상기 제 2 기준 전압 생성부는 상기 제 2 기준 전압의 인가 시간을 조절하는 것을 특징으로 하는 표시 장치.
  8. 제 2 항에 있어서, 상기 제 3 기준 전압 생성부는 상기 제 3 기준 전압의 인가 시간을 조절하는 것을 특징으로 하는 표시 장치.
  9. 제 1 항에 있어서,
    상기 제 1 화소, 상기 제 2 화소 및 상기 제 3 화소의 각 계조별 보상 전류를 연산하는 보상 전류 연산부를 더 포함하는 것을 특징으로 하는 표시 장치.
  10. 제 9 항에 있어서, 상기 기준 전압 생성부는 상기 보상 전류에 기초하여 상기 제 1 화소에 공급되는 상기 제 1 기준 전압, 상기 제 2 화소에 공급되는 상기 제 2 기준 전압 및 상기 제 3 화소에 공급되는 상기 제 3 기준 전압을 생성하는 것을 특징으로 하는 표시 장치.
  11. 표시 장치 및 상기 표시 장치를 제어하는 프로세서를 포함하는 전자 기기에 있어서, 상기 표시 장치는
    상기 제 1 화소, 상기 제 2 화소 및 상기 제 3 화소와 연결되는 데이터 라인들을 통해 데이터 신호를 공급하는 데이터 구동부;
    상기 제 1 화소에 포함되는 제 1 구동 트랜지스터의 열화를 보상하는 제 1 기준 전압, 상기 제 2 화소에 포함되는 제 2 구동 트랜지스터의 열화를 보상하는 제 2 기준 전압 및 상기 제 3 화소에 포함되는 제 3 구동 트랜지스터의 열화를 보상하는 제 3 기준 전압을 공급하는 기준 전압 생성부; 및
    상기 스캔 구동부, 상기 데이터 구동부 및 상기 기준 전압 생성부를 제어하는 제어 신호를 생성하는 타이밍 제어부를 포함하는 전자 기기.
  12. 제 11 항에 있어서, 상기 기준 전압 생성부는
    상기 제 1 화소에 연결되는 상기 데이터 라인들을 통해 제 1 기준 전압을 공급하는 제 1 기준 전압 생성부;
    상기 제 2 화소에 연결되는 상기 데이터 라인들을 통해 제 2기준 전압을 공급하는 제 2 기준 전압 생성부; 및
    상기 제 3 화소에 연결되는 상기 데이터 라인들을 통해 제 3 기준 전압을 공급하는 제 3 기준 전압 생성부를 포함하는 것을 특징으로 하는 전자 기기.
  13. 제 12 항에 있어서, 상기 제 1 기준 전압 생성부는 상기 제 1 기준 전압의 전압 레벨을 조절하는 것을 특징으로 하는 전자 기기.
  14. 제 12 항에 있어서, 상기 제 2 기준 전압 생성부는 상기 제 2 기준 전압의 전압 레벨을 조절하는 것을 특징으로 하는 전자 기기.
  15. 제 12 항에 있어서, 상기 제 3 기준 전압 생성부는 상기 제 3 기준 전압의 전압 레벨을 조절하는 것을 특징으로 하는 전자 기기.
  16. 제 12 항에 있어서, 상기 제 1 기준 전압 생성부는 상기 제 1 기준 전압의 인가 시간을 조절하는 것을 특징으로 하는 전자 기기.
  17. 제 12 항에 있어서, 상기 제 2 기준 전압 생성부는 상기 제 2 기준 전압의 인가 시간을 조절하는 것을 특징으로 하는 전자 기기.
  18. 제 12 항에 있어서, 상기 제 3 기준 전압 생성부는 상기 제 3 기준 전압의 인가 시간을 조절하는 것을 특징으로 하는 전자 기기.
  19. 제 11 항에 있어서,
    상기 제 1 화소, 상기 제 2 화소 및 상기 제 3 화소의 각 계조별 보상 전류를 연산하는 보상 전류 연산부를 더 포함하는 것을 특징으로 하는 전자 기기.
  20. 제 19 항에 있어서, 상기 기준 전압 생성부는 상기 보상 전류에 기초하여 상기 제 1 화소에 공급되는 상기 제 1 기준 전압, 상기 제 2 화소에 공급되는 상기 제 2 기준 전압 및 상기 제 3 화소에 공급되는 상기 제 3 기준 전압을 생성하는 것을 특징으로 하는 전자 기기.
KR1020150084775A 2015-06-16 2015-06-16 표시 장치 및 이를 포함하는 전자 기기 KR20160148737A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020150084775A KR20160148737A (ko) 2015-06-16 2015-06-16 표시 장치 및 이를 포함하는 전자 기기
US14/994,632 US20160372039A1 (en) 2015-06-16 2016-01-13 Display device and electronic device having the same
US15/893,115 US10475382B2 (en) 2015-06-16 2018-02-09 Display device having compensation for degradation of driving transistors and electronic device having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150084775A KR20160148737A (ko) 2015-06-16 2015-06-16 표시 장치 및 이를 포함하는 전자 기기

Publications (1)

Publication Number Publication Date
KR20160148737A true KR20160148737A (ko) 2016-12-27

Family

ID=57588293

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150084775A KR20160148737A (ko) 2015-06-16 2015-06-16 표시 장치 및 이를 포함하는 전자 기기

Country Status (2)

Country Link
US (2) US20160372039A1 (ko)
KR (1) KR20160148737A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220074394A (ko) * 2020-11-27 2022-06-03 엘지디스플레이 주식회사 디스플레이 장치 및 구동 방법

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5021884B2 (ja) * 2003-08-06 2012-09-12 日本電気株式会社 表示駆動回路及びそれを用いた表示装置
US20050104821A1 (en) * 2003-11-14 2005-05-19 Nokia Corporation Display arrangement
TWI238374B (en) * 2004-06-17 2005-08-21 Au Optronics Corp Organic light emitting diode display, display luminance compensating device thereof, and compensating method thereof
US20060061292A1 (en) * 2004-09-17 2006-03-23 Samsung Electronics Co., Ltd. Display device and driving method thereof
KR20070016458A (ko) 2005-08-03 2007-02-08 삼성전자주식회사 저-전압 트랜지스터를 이용한 유기발광다이오드 표시패널의 데이터 구동 장치 및 방법
US8659511B2 (en) * 2005-08-10 2014-02-25 Samsung Display Co., Ltd. Data driver, organic light emitting display device using the same, and method of driving the organic light emitting display device
US20070097041A1 (en) * 2005-10-28 2007-05-03 Samsung Electronics Co., Ltd Display device and driving method thereof
TWI406225B (zh) * 2007-09-06 2013-08-21 Au Optronics Corp 主動式有機發光二極體顯示器
US8405585B2 (en) * 2008-01-04 2013-03-26 Chimei Innolux Corporation OLED display, information device, and method for displaying an image in OLED display
KR101329966B1 (ko) * 2009-09-22 2013-11-20 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치의 휘도 제어 장치 및 방법
KR20110075158A (ko) * 2009-12-28 2011-07-06 주식회사 동부하이텍 기준전압 생성회로
KR20120028426A (ko) 2010-09-14 2012-03-23 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그것의 구동 방법
US10930400B2 (en) * 2012-06-28 2021-02-23 LiveData, Inc. Operating room checklist system
KR101961424B1 (ko) 2012-10-26 2019-03-25 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR101986109B1 (ko) 2012-12-12 2019-06-07 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그의 구동 방법
KR102109191B1 (ko) * 2013-11-14 2020-05-12 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
CN104318903B (zh) * 2014-11-19 2018-05-18 京东方科技集团股份有限公司 驱动电源、像素单元驱动电路和有机发光显示器
KR102324865B1 (ko) * 2014-12-29 2021-11-12 엘지디스플레이 주식회사 유기발광 표시장치와 그의 휘도 제어 방법

Also Published As

Publication number Publication date
US20160372039A1 (en) 2016-12-22
US10475382B2 (en) 2019-11-12
US20180166012A1 (en) 2018-06-14

Similar Documents

Publication Publication Date Title
KR102555125B1 (ko) 표시 장치
KR102522473B1 (ko) 유기 발광 표시 장치 및 이를 포함하는 전자 기기
KR102415275B1 (ko) 유기 발광 표시 장치의 화소 및 이를 포함하는 유기 발광 표시 장치
KR102139693B1 (ko) 휘도 제어 방법, 휘도 제어 유닛 및 이를 구비하는 유기 발광 표시 장치
KR102303663B1 (ko) 표시 패널의 커플링 보상 장치 및 이를 포함하는 표시 장치
KR102190161B1 (ko) 화소, 표시 패널 및 이를 포함하는 유기 발광 표시 장치
KR102662925B1 (ko) 화소 회로 및 이를 포함하는 표시 장치
KR102503156B1 (ko) 유기 발광 표시 장치의 구동 방법, 및 유기 발광 표시 장치
KR102545596B1 (ko) 데이터 보상 장치 및 이를 포함하는 표시 장치
KR102584643B1 (ko) 표시 장치 및 이를 포함하는 전자 기기
KR20150114020A (ko) 유기 발광 표시 장치 및 유기 발광 표시 장치의 구동 방법
KR20150142943A (ko) 유기 발광 표시 장치
KR102584631B1 (ko) 휘도 제어 장치, 이를 포함하는 표시 장치 및 이의 구동 방법
KR20190111170A (ko) 유기 발광 표시 장치
KR102568160B1 (ko) 영상 처리 장치 및 이를 포함하는 표시 장치
KR20200008087A (ko) 표시 장치 및 이의 화질 보상 방법
KR20200037034A (ko) 유기 발광 표시 장치의 화소 및 이를 포함하는 유기 발광 표시 장치
KR102557278B1 (ko) 화소 및 이를 포함하는 유기 발광 표시 장치
KR102326029B1 (ko) 데이터 보정 장치 및 이를 포함하는 표시 장치
KR102464997B1 (ko) 표시 장치 및 이를 포함하는 전자 기기
KR102365205B1 (ko) 유기 발광 표시 장치 및 이의 감마 기준 전압 설정 방법
KR20200005695A (ko) 화소 및 이를 포함하는 표시 장치
KR102518914B1 (ko) 화소 및 이를 포함하는 유기 발광 표시 장치
KR20200047925A (ko) 표시 장치 및 이를 포함하는 전자 기기
KR102458374B1 (ko) 표시 장치 및 이를 포함하는 전자 기기

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E601 Decision to refuse application