KR20150078362A - Driving circuit for display device - Google Patents

Driving circuit for display device Download PDF

Info

Publication number
KR20150078362A
KR20150078362A KR1020130167651A KR20130167651A KR20150078362A KR 20150078362 A KR20150078362 A KR 20150078362A KR 1020130167651 A KR1020130167651 A KR 1020130167651A KR 20130167651 A KR20130167651 A KR 20130167651A KR 20150078362 A KR20150078362 A KR 20150078362A
Authority
KR
South Korea
Prior art keywords
value
data
image data
threshold value
upper limit
Prior art date
Application number
KR1020130167651A
Other languages
Korean (ko)
Other versions
KR102113628B1 (en
Inventor
박준범
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020130167651A priority Critical patent/KR102113628B1/en
Publication of KR20150078362A publication Critical patent/KR20150078362A/en
Application granted granted Critical
Publication of KR102113628B1 publication Critical patent/KR102113628B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/04Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using circuits for interfacing with colour displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

The present invention relates to a driving circuit for a display device capable of preventing a greenish phenomenon. The driving circuit for a display device comprises: a histogram generation unit which generates a histogram for image data of one frame inputted from an interface unit; and a clock control unit which identifies the frequency of image data having a tone value larger than a predetermined upper threshold and the frequency of image data having a tone value smaller than a predetermined lower threshold by referring to the histogram of the histogram generation unit and adjusts a value of control data that controls the number of reference clock pulses outputted per one horizontal period based on the identified results so as to be provided to the interface unit.

Description

표시장치용 구동회로{DRIVING CIRCUIT FOR DISPLAY DEVICE}[0001] DRIVING CIRCUIT FOR DISPLAY DEVICE [0002]

본 발명은 표시장치용 구동회로에 관한 것으로, 그리니쉬(greenish) 현상을 방지할 수 있는 표시장치용 구동회로에 대한 것이다.The present invention relates to a driving circuit for a display device, and more particularly to a driving circuit for a display device capable of preventing a greenish phenomenon.

한 프레임의 영상 데이터들간의 계조차가 큰 경우, 표시패널에 가해지는 로드(load)가 증가하게 된다. 이와 같은 경우 데이터 드라이버의 출력이 부족하게 되어 화소들의 화소 전압이 전체적으로 감소하게 되는 바, 이때 적색 화소, 녹색 화소 및 청색 화소 중 녹색 화소의 화소 전압이 다른 화소에 비하여 상대적으로 덜 감소하게 되어 이 녹색 화소가 다른 화소들에 비하여 더 밝은 색상을 나타내는 그리니쉬 현상이 발생된다.When the sum of the image data of one frame is large, the load applied to the display panel is increased. In this case, the output of the data driver becomes insufficient, so that the pixel voltage of the pixels is decreased as a whole. At this time, the pixel voltage of the red pixel, the green pixel and the blue pixel is relatively less than that of the other pixels, A greening phenomenon occurs in which a pixel exhibits a brighter color than other pixels.

본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로, 영상의 특성을 파악하여 그 영상이 패널의 로드를 증가시키는 패턴일 경우 프레임 구동 주파수(frame frequency)를 낮춤으로써 그리니쉬 현상을 방지할 수 있는 표시장치용 구동회로를 제공하는데 그 목적이 있다.SUMMARY OF THE INVENTION The present invention has been conceived to solve the above-described problems, and it is an object of the present invention to provide a display device capable of preventing a greenish phenomenon by lowering a frame frequency in a case of recognizing characteristics of an image, And an object of the present invention is to provide a driving circuit for a display device.

상기와 같은 목적을 달성하기 위한 본 발명에 따른 표시장치용 구동회로는, 인터페이스부로부터 입력된 한 프레임의 영상 데이터들에 대한 히스토그램을 생성하는 히스토그램생성부; 및, 상기 히스토그램생성부로부터의 히스토그램을 참조로 하여, 미리 설정된 상한 임계치보다 큰 계조값을 갖는 영상 데이터의 빈도수와, 미리 설정된 하한 임계치보다 작은 계조값을 갖는 영상 데이터의 빈도수를 파악하고, 그 파악된 결과를 근거로 한 수평기간 당 출력되는 기준 클럭펄스의 횟수를 제어하는 제어데이터의 값을 조절하여 상기 인터페이스부로 제공하는 클럭조절부를 포함함을 특징으로 한다.According to an aspect of the present invention, there is provided a driving circuit for a display device, comprising: a histogram generator for generating a histogram of image data of one frame input from an interface; And a step of determining a frequency of image data having a tone value larger than a preset upper limit threshold and a frequency of image data having a tone value lower than a predetermined lower threshold value with reference to a histogram from the histogram generation unit, And adjusting the value of the control data for controlling the number of reference clock pulses output during the horizontal period based on the result of the comparison and providing the control data to the interface unit.

상기 클럭조절부는, 상기 상한 임계치보다 큰 계조값을 갖는 영상 데이터의 수를 미리 설정된 상한 기준치와 비교하고, 상기 하한 임계치보다 작은 계조값을 갖는 영상 데이터의 수를 미리 설정된 하한 기준치와 비교하고, 그 비교 결과에 따라 상기 제어데이터의 값을 조절함을 특징으로 한다.Wherein the clock adjusting unit compares the number of image data having a tone value larger than the upper limit threshold value with a predetermined upper limit reference value and compares the number of image data having a tone value lower than the lower limit threshold value with a predetermined lower limit reference value, And controls the value of the control data according to the comparison result.

상기 클럭조절부는, 상기 상한 임계치보다 큰 계조값을 갖는 영상 데이터의 수가 그 상한 기준치보다 크고, 그리고 상기 하한 임계치보다 작은 계조값을 갖는 영상 데이터의 수가 그 하한 기준치보다 작을 경우 상기 제어데이터의 값을 원래의 값보다 높이고; 상기 상한 임계치보다 큰 계조값을 갖는 영상 데이터의 수가 그 상한 기준치보다 작거나 같고, 또는 상기 하한 임계치보다 작은 계조값을 갖는 영상 데이터의 수가 그 하한 기준치보다 크거나 같을 경우 상기 제어데이터의 값을 원래의 값으로 유지함을 특징으로 한다.Wherein the clock controller adjusts the value of the control data when the number of image data having a tone value larger than the upper threshold value is larger than the upper threshold value and the number of image data having a tone value smaller than the lower threshold value is smaller than the lower threshold value Higher than the original value; When the number of image data having a tone value larger than the upper limit threshold value is smaller than or equal to the upper limit reference value or the number of image data having a tone value smaller than the lower limit threshold value is greater than or equal to the lower limit reference value, As a value.

상기 클럭조절부로부터의 제어데이터 및 한 프레임의 영상 데이터들을 상기 인터페이스를 통해 공급받아 래치한 후 출력하는 인터페이스/데이터래치부; 상기 기준 클럭펄스를 생성하는 오실레이터; 상기 인터페이스/데이터래치부로부터의 제어데이터를 근거로 상기 오실레이터를 제어하여 상기 오실레이터로부터 출력되는 기준 클럭펄스의 주파수를 변조하는 커맨드디코더; 및, 상기 오실레이터로부터의 기준 클럭펄스와, 상기 커맨드디코더로부터의 수평동기신호 및 수직동기신호를 이용하여 데이터 제어신호 및 게이트 제어신호를 생성하는 타이밍신호생성부를 더 포함함을 특징으로 한다.An interface / data latch unit for receiving control data from the clock controller and image data of one frame through the interface, latching the data, and outputting the latched data; An oscillator for generating the reference clock pulse; A command decoder for controlling the oscillator based on control data from the interface / data latch unit to modulate a frequency of a reference clock pulse output from the oscillator; And a timing signal generator for generating a data control signal and a gate control signal using a reference clock pulse from the oscillator, a horizontal synchronization signal from the command decoder, and a vertical synchronization signal.

본 발명에 따른 표시장치용 구동회로에는 다음과 같은 효과가 있다.The driving circuit for a display device according to the present invention has the following effects.

본 발명에서는 영상의 히스토그램을 통해 그 영상의 특성을 파악함으로써 그 영상이 표시패널의 로드를 증가시키는 패턴인지를 파악한다. 그리고, 그러한 영상 패턴이 나타날 경우 프레임 구동 주파수(frame frequency)를 낮춤으로써 데이터 드라이버의 출력이 떨어지는 것을 방지한다. 이에 의해 그리니쉬 현상이 방지될 수 있다.The present invention grasps the characteristics of the image through the histogram of the image to determine whether the image is a pattern for increasing the load of the display panel. In addition, when such an image pattern is displayed, the frame drive frequency is lowered to prevent the output of the data driver from dropping. Whereby the greenish phenomenon can be prevented.

도 1은 본 발명의 실시예에 따른 표시장치용 구동회로를 나타낸 도면
도 2는 도 1의 콘텐츠기반휘도제어부에 대한 블록 구성도
1 is a view showing a driving circuit for a display device according to an embodiment of the present invention;
2 is a block diagram of the content-based luminance controller of FIG.

도 1은 본 발명의 실시예에 따른 표시장치용 구동회로를 나타낸 도면이다.1 is a view showing a driving circuit for a display device according to an embodiment of the present invention.

본 발명의 실시예에 따른 표시장치용 구동회로(100)는 표시패널(DP)이 영상을 표시하는데 필요한 각종 신호들을 생성하는 바, 이를 위해 도 1에 도시된 바와 같이, 데이터 드라이버(DD), 게이트 드라이버(GD), 타이밍신호생성부(TSG), 커맨드디코더(CD), 오실레이터(OSC), 인터페이스부(IF), 인터페이스/데이터래치부(IF/DL), 콘텐츠기반휘도제어부(CABC)를 포함한다. 여기서 콘텐츠기판휘도제어부(CABC)내에는 클럭조절부(CC)가 내장되는 바, 이 클럭조절부(CC)는 그 콘텐츠기반휘도제어부(CABC) 외부에 별도로 설치될 수도 있다.1, a driving circuit 100 for a display device according to an exemplary embodiment of the present invention generates various signals necessary for a display panel DP to display an image. For this purpose, a data driver DD, A gate driver GD, a timing signal generator TSG, a command decoder CD, an oscillator OSC, an interface unit IF, an interface / data latch unit IF / DL, . Here, a clock controller CC is incorporated in the content board brightness controller CABC. The clock controller CC may be installed outside the content-based brightness controller CABC.

표시패널(DP)은 다수의 화소들과, 이들 화소들이 영상을 표시하는데 필요한 각종 신호들을 전송하기 위한 다수의 데이터 라인들과 다수의 게이트 라인들을 포함한다.The display panel DP includes a plurality of pixels and a plurality of data lines and a plurality of gate lines for transmitting various signals necessary for displaying the pixels.

화소들은 매트릭스(matrix) 형태로 그 표시패널(DP)의 표시부에 배열되어 있다. 이 화소들은 적색 영상을 표시하는 적색 화소, 녹색 영상을 표시하는 녹색 화소 및 청색 영상을 표시하는 청색 화소로 구분된다. 이때, 동일 게이트 라인에 접속되며 서로 인접하여 위치한 3개의 적색 화소, 녹색 화소 및 청색 화소는 하나의 단위 화소를 이룬다. 이 단위 화소는 적색 영상, 녹색 영상 및 청색 영상을 혼합하여 하나의 단위 영상을 표시한다.The pixels are arranged in a matrix form on a display portion of the display panel DP. These pixels are classified into a red pixel for displaying a red image, a green pixel for displaying a green image, and a blue pixel for displaying a blue image. At this time, three red pixels, green pixels and blue pixels connected to the same gate line and located adjacent to each other constitute one unit pixel. This unit pixel displays a unit image by mixing a red image, a green image, and a blue image.

인터페이스부(IF)는 시스템으로부터 수평동기신호, 수직동기신호 및 영상 데이터들을 입력받고, 이들을 인터페이스/데이터래치부(IF/DL)로 전송한다. 아울러, 이 인터페이스부(IF)는 영상 데이터들을 휘도기반휘도제어부(CABC)로 공급한다. 이 인터페이스로 MIPI(Mobile Industry Processor Interface)가 사용될 수 있다.The interface unit IF receives the horizontal synchronizing signal, the vertical synchronizing signal and the image data from the system and transmits them to the interface / data latch unit IF / DL. In addition, the interface unit IF supplies image data to a luminance-based luminance controller (CABC). With this interface, Mobile Industry Processor Interface (MIPI) can be used.

클럭조절부(CC)는 표시패널(DP)의 로드(load)에 따라 프레임 구동 주파수를 변조하는 역할을 한다. 즉, 클럭조절부(CC)는 영상의 특성을 근거로 그 표시패널(DP)의 로드 정도를 파악한다. 이때, 이 클럭조절부(CC)는 히스토그램생성부로부터 제공된 히스토그램을 참조로 하여 영상의 특성을 파악한다. 이 히스토그램생성부는 콘텐츠기반휘도제어부내에 내장되어 있다.The clock adjusting unit CC modulates the frame driving frequency according to the load of the display panel DP. That is, the clock controller CC determines the load of the display panel DP based on the characteristics of the image. At this time, the clock adjusting unit CC grasps the characteristics of the image with reference to the histogram provided from the histogram generating unit. The histogram generation unit is built in the content-based luminance control unit.

도 2는 도 1의 콘텐츠기반휘도제어부(CABC)에 대한 블록 구성도이다.2 is a block diagram of a content-based luminance controller (CABC) of FIG.

콘텐츠기반휘도제어부(CABC)는, 도 2에 도시된 바와 같이, 히스토그램생성부(HG), 휘도제어부(BC) 및 펄스폭제어부(PWM)를 포함한다.The content-based luminance controller CABC includes a histogram generator HG, a luminance controller BC and a pulse width controller PWM, as shown in Fig.

히스토그램생성부(HG)는 인터페이스부(IF)를 통해 공급된 한 프레임의 영상 데이터들을 분석하여 한 프레임 영상에 대한 히스토그램을 생성한다. 이 히스토그램은 한 프레임을 구성하는 영상 데이터들의 계조별 빈도수를 나타낸 것으로, 이를 통해 하나의 영상을 구성하는 영상 데이터들의 계조와 이들의 빈도수를 알 수 있다. 이러한 히스토그램을 통해, 그 영상이 높은 휘도를 갖는 영상 패턴인지, 또는 인접 화소들간의 계조차(휘도차)가 큰 도트 영상 패턴인지를 알 수 있다.The histogram generation unit HG analyzes the image data of one frame supplied through the interface unit IF to generate a histogram of one frame image. This histogram shows the frequency of the image data constituting one frame according to the gradation, and it is possible to know the gradation of the image data constituting one image and their frequency. Through this histogram, it can be seen whether the image is an image pattern having high luminance or a dot image pattern in which the gradation (brightness difference) between adjacent pixels is large.

클럭조절부(CC)는 히스토그램생성부로부터의 히스토그램을 참조로 하여, 미리 설정된 상한 임계치보다 큰 계조값을 갖는 영상 데이터의 빈도수와, 미리 설정된 하한 임계치보다 작은 계조값을 갖는 영상 데이터의 빈도수를 파악하고, 그 파악된 결과를 근거로 제어데이터의 값을 조절한다. 여기서, 제어데이터는 한 수평기간 당 출력되는 기준 클럭펄스의 횟수를 제어하는 데이터(일명 RTN)이다.The clock adjusting unit CC refers to the histogram from the histogram generating unit to grasp the frequency of image data having a tone value larger than a predetermined upper threshold value and the frequency of image data having tone values smaller than a predetermined lower threshold value And adjusts the value of the control data based on the detected result. Here, the control data is data (aka RTN) for controlling the number of reference clock pulses output per horizontal period.

클럭조절부(CC)는 상한 임계치보다 큰 계조값을 갖는 영상 데이터의 수를 미리 설정된 상한 기준치와 비교하고, 하한 임계치보다 작은 계조값을 갖는 영상 데이터의 수를 미리 설정된 하한 기준치와 비교하고, 그리고 그 비교 결과들에 따라 상기 제어데이터의 값을 조절한다. 예를 들어, 상한 임계치보다 큰 계조값을 갖는 영상 데이터의 수가 상한 기준치보다 크고, 그리고 하한 임계치보다 작은 계조값을 갖는 영상 데이터의 수가 하한 기준치보다 작을 때, 클럭조절부(CC)는 제어데이터의 값을 원래의 값보다 높인다. 반면, 상한 임계치보다 큰 계조값을 갖는 영상 데이터의 수가 상한 기준치보다 작거나 같고, 또는 하한 임계치보다 작은 계조값을 갖는 영상 데이터의 수가 하한 기준치보다 크거나 같을 때, 클럭조절부(CC)는 제어데이터의 값을 원래의 값으로 유지한다.The clock controller CC compares the number of image data having a tone value larger than the upper limit threshold value with a predetermined upper limit reference value, compares the number of image data having a tone value lower than the lower limit threshold value with a preset lower limit reference value, And adjusts the value of the control data according to the comparison results. For example, when the number of image data having a tone value larger than the upper limit threshold value is larger than the upper limit reference value and the number of image data having a tone value smaller than the lower limit threshold value is smaller than the lower limit reference value, Increase the value above the original value. On the other hand, when the number of image data having a grayscale value larger than the upper limit threshold value is smaller than or equal to the upper limit reference value, or when the number of image data having a grayscale value smaller than the lower limit threshold value is greater than or equal to the lower limit reference value, Maintain the value of the data as the original value.

제어데이터의 값이 클수록 프레임 구동 주파수가 낮아지고, 반면 이 제어데이터의 값이 작을수록 프레임 구동 주파수는 높아지게 된다. 따라서, 표시하고자 하는 영상에 계조차가 큰 영상 데이터들이 포함되어 있어 표시패널(DP)의 로드가 높아질 것이 예상되면, 이를 방지하지 위해 클럭조절부(CC)는 그 제어데이터의 값을 증가시킨다. 반면, 표시패널(DP)의 로드를 높이지 않는 영상이 입력될 경우, 클럭조절부(CC)는 그 제어데이터의 값을 원래의 값 그대로 유지한다.The larger the value of the control data, the lower the frame drive frequency, while the smaller the value of the control data, the higher the frame drive frequency. Accordingly, if it is expected that the image to be displayed includes large image data and the load of the display panel DP is high, the clock controller CC increases the value of the control data to prevent the load. On the other hand, when an image which does not increase the load of the display panel DP is inputted, the clock adjusting unit CC keeps the value of the control data as it is.

제어데이터의 값은 최초 미리 설정된 값을 갖는 바, 이 값은 영상의 특성에 따라 변조될 수도 있고, 또는 그 최초의 값 그대로 유지될 수도 있다.The value of the control data has a first predetermined value, which may be modulated according to the characteristics of the image, or the value of the control data may be maintained as it is.

클럭조절부(CC)는 그 제어데이터를 인터페이스부(IF)로 공급한다. 그러면, 이 인터페이스부(IF)는 그 제어데이터와 함께, 시스템으로부터 입력 받은 수평동기신호, 수직동기신호 및 영상 데이터들을 인터페이스/데이터래치부(IF/DL)로 공급한다.The clock controller CC supplies the control data to the interface unit IF. Then, in addition to the control data, the interface unit IF supplies the horizontal synchronizing signal, the vertical synchronizing signal, and the image data input from the system to the interface / data latch unit IF / DL.

인터페이스/데이터래치부(IF/DL)는 제어데이터, 수평동기신호, 수직동기신호 및 영상 데이터들을 래치한 후 출력한다. 이때, 인터페이스/데이터래치부(IF/DL)는 영상 데이터들을 데이터 드라이버(DD)로 공급하고, 그리고 타이밍 관련 신호들, 즉 제어데이터, 수평동기신호 및 수직동기신호를 커맨드디코더(CD)로 출력한다.The interface / data latch unit IF / DL latches and outputs the control data, the horizontal synchronizing signal, the vertical synchronizing signal, and the video data. At this time, the interface / data latch unit IF / DL supplies the video data to the data driver DD and outputs the timing related signals, that is, the control data, the horizontal synchronizing signal and the vertical synchronizing signal to the command decoder CD do.

오실레이터(OSC)는 기준 클럭펄스를 생성하고, 이 기준 클럭펄스를 타이밍신호생성부(TSG)로 공급한다.The oscillator OSC generates a reference clock pulse and supplies the reference clock pulse to the timing signal generator TSG.

커맨드디코더(CD)는 인터페이스/데이터래치부(IF/DL)로부터의 제어데이터를 근거로 오실레이터(OSC)의 동작을 제어한다. 즉, 이 커맨드디코더(CD)는 자신에게 입력된 제어데이터를 근거로 오실레이터(OSC)의 동작을 제어함으로써 그 오실레이터(OSC)로부터 출력되는 기준 클럭펄스의 주파수가 변조되도록 한다. 제어데이터의 값이 클수록 기준 클럭펄스의 주파수는 낮아진다.The command decoder CD controls the operation of the oscillator OSC based on the control data from the interface / data latch unit IF / DL. That is, the command decoder CD controls the operation of the oscillator OSC based on the control data inputted thereto, so that the frequency of the reference clock pulse output from the oscillator OSC is modulated. The larger the value of the control data, the lower the frequency of the reference clock pulse.

한편, 이 커맨드디코더(CD)는 수평동기신호 및 수직동기신호를 타이밍신호생성부(TSG)로 공급한다.On the other hand, the command decoder CD supplies a horizontal synchronizing signal and a vertical synchronizing signal to the timing signal generating section TSG.

타이밍신호생성부(TSG)는 커맨드디코더(CD)로부터 공급된 수평동기신호 및 수직동기신호와, 그리고 오실레이터(OSC)로부터 공급된 기준 클럭펄스를 동기화시키고, 동기화된 이들 수평동기신호, 수직동기신호, 기준 클럭펄스를 이용하여 데이터 제어신호 및 게이트 제어신호를 생성한다. 이 기준 클럭펄스의 주파수가 변조되면, 이를 근거로 생성된 데이터 제어신호 및 게이트 제어신호의 주파수(즉, 프레임 구동 주파수) 역시 변조된다. The timing signal generator TSG synchronizes the horizontal synchronizing signal and the vertical synchronizing signal supplied from the command decoder CD and the reference clock pulse supplied from the oscillator OSC and outputs the synchronized horizontal synchronizing signal, , And generates a data control signal and a gate control signal using the reference clock pulse. When the frequency of the reference clock pulse is modulated, the frequency of the data control signal and the gate control signal generated based thereon (i.e., the frame driving frequency) is also modulated.

데이터 제어신호는 소스클럭펄스신호(source clock pulse signal), 소스스타트펄스신호(source start pulse signal), 소스아웃풋인에이블신호(source output enable signal) 및 극성반전제어신호를 포함한다. 이 데이터 제어신호는 데이터 드라이버(DD)로 공급된다.The data control signal includes a source clock pulse signal, a source start pulse signal, a source output enable signal, and a polarity inversion control signal. This data control signal is supplied to the data driver DD.

게이트 제어신호는 게이트스타트펄스신호(gate start pulse signal), 게이트쉬프트클럭신호(gate shift clock signal), 게이트아웃풋인에이블신호(gate output enable signal)를 포함한다. 이 게이트 제어신호는 게이트 드라이버(GD)로 공급된다.The gate control signal includes a gate start pulse signal, a gate shift clock signal, and a gate output enable signal. This gate control signal is supplied to the gate driver GD.

게이트 드라이버(GD)는 타이밍신호생성부(TSG)로부터의 게이트 제어신호에 따라 게이트 신호들을 생성하고 이들을 표시패널(DP)의 게이트 라인들로 순차적으로 공급함으로써 그 게이트 라인들을 구동한다.The gate driver GD generates gate signals in accordance with the gate control signal from the timing signal generator TSG and sequentially supplies the gate signals to the gate lines of the display panel DP to drive the gate lines.

데이터 드라이버(DD)는 타이밍신호생성부(TSG)로부터의 데이터 제어신호에 따라 영상 데이터들을 샘플링한 후에, 매 수평기간마다 한 수평라인에 해당하는 샘플링 영상 데이터들을 래치하고 래치된 한 수평라인의 영상 데이터들을 데이터 라인들로 공급한다. 이때, 이 데이터 드라이버(DD)는 감마기준전압발생부로부터 제공된 감마기준전압들을 이용하여 다수의 감마전압들을 생성하고, 그리고 이 감마전압들을 이용하여 그 디지털 영상 데이터를 아날로그 신호로 변환하여 데이터 라인들로 공급한다.The data driver DD samples the video data according to the data control signal from the timing signal generator TSG, latches the sampling video data corresponding to one horizontal line in each horizontal period, And supplies the data to the data lines. At this time, the data driver DD generates a plurality of gamma voltages using the gamma reference voltages provided from the gamma reference voltage generator, converts the digital image data into analog signals using the gamma voltages, .

한편, 도 2에서 휘도제어부(BC)는 그 히스토그램을 근거로 휘도제어신호를 생성하며, 펄스폭제어부(PWM)는 그 휘도제어신호에 따라 발광제어신호의 듀티비를 조절하여 출력한다. 이 발광제어신호는 백라이트 유닛에 구비된 발광다이오드들로 공급된다.2, the luminance controller BC generates a luminance control signal based on the histogram, and the pulse width controller PWM adjusts the duty ratio of the emission control signal according to the luminance control signal and outputs the adjusted luminance control signal. This emission control signal is supplied to the light emitting diodes provided in the backlight unit.

이와 같이 본 발명에서는 영상의 특성에 따라 제어데이터의 값을 조절하여 표시패널의 로드를 감소시킴으로써 그리니쉬 현상을 방지할 수 있다.As described above, according to the present invention, the value of the control data is adjusted according to the characteristics of the image to reduce the load of the display panel, thereby preventing the occurrence of a grease phenomenon.

본 발명에서의 구동회로는 액정표시장치, 플라즈마표시장치, 발광다이오드표시장치 등과 같은 표시장치에 적용될 수 있다.The driving circuit in the present invention can be applied to a display device such as a liquid crystal display device, a plasma display device, a light emitting diode display device and the like.

이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the general inventive concept as defined by the appended claims and their equivalents. Will be clear to those who have knowledge of.

CC: 클럭조절부 BC: 휘도제어부
HG: 히스토그램생성부 PWM: 펄스폭제어부
CABC: 콘텐츠기반휘도제어부
CC: clock adjusting unit BC: luminance controlling unit
HG: histogram generator PWM: pulse width controller
CABC: Content-based luminance controller

Claims (4)

인터페이스부로부터 입력된 한 프레임의 영상 데이터들에 대한 히스토그램을 생성하는 히스토그램생성부; 및,
상기 히스토그램생성부로부터의 히스토그램을 참조로 하여, 미리 설정된 상한 임계치보다 큰 계조값을 갖는 영상 데이터의 빈도수와, 미리 설정된 하한 임계치보다 작은 계조값을 갖는 영상 데이터의 빈도수를 파악하고, 그 파악된 결과를 근거로 한 수평기간 당 출력되는 기준 클럭펄스의 횟수를 제어하는 제어데이터의 값을 조절하여 상기 인터페이스부로 제공하는 클럭조절부를 포함함을 특징으로 하는 표시장치용 구동회로.
A histogram generation unit for generating a histogram of image data of one frame input from the interface unit; And
The frequency of image data having a tone value larger than a preset upper limit threshold value and the frequency of image data having tone value lower than a preset lower limit threshold value are determined with reference to the histogram from the histogram generation section, And adjusting a value of control data for controlling the number of reference clock pulses output in a horizontal period based on the clock signal and providing the clock signal to the interface unit.
제 1 항에 있어서,
상기 클럭조절부는, 상기 상한 임계치보다 큰 계조값을 갖는 영상 데이터의 수를 미리 설정된 상한 기준치와 비교하고, 상기 하한 임계치보다 작은 계조값을 갖는 영상 데이터의 수를 미리 설정된 하한 기준치와 비교하고, 그 비교 결과에 따라 상기 제어데이터의 값을 조절함을 특징으로 하는 표시장치용 구동회로.
The method according to claim 1,
Wherein the clock adjusting unit compares the number of image data having a tone value larger than the upper limit threshold value with a predetermined upper limit reference value and compares the number of image data having a tone value lower than the lower limit threshold value with a predetermined lower limit reference value, And adjusts the value of the control data according to the comparison result.
제 2 항에 있어서,
상기 클럭조절부는,
상기 상한 임계치보다 큰 계조값을 갖는 영상 데이터의 수가 그 상한 기준치보다 크고, 그리고 상기 하한 임계치보다 작은 계조값을 갖는 영상 데이터의 수가 그 하한 기준치보다 작을 경우 상기 제어데이터의 값을 원래의 값보다 높이고;
상기 상한 임계치보다 큰 계조값을 갖는 영상 데이터의 수가 그 상한 기준치보다 작거나 같고, 또는 상기 하한 임계치보다 작은 계조값을 갖는 영상 데이터의 수가 그 하한 기준치보다 크거나 같을 경우 상기 제어데이터의 값을 원래의 값으로 유지함을 특징으로 하는 표시장치용 구동회로.
3. The method of claim 2,
The clock regulator includes:
When the number of image data having a tone value larger than the upper limit threshold value is larger than the upper limit reference value and the number of image data having a tone value smaller than the lower limit threshold value is smaller than the lower limit reference value, ;
When the number of image data having a tone value larger than the upper limit threshold value is smaller than or equal to the upper limit reference value or the number of image data having a tone value smaller than the lower limit threshold value is greater than or equal to the lower limit reference value, Of the driving current.
제 1 항에 있어서,
상기 클럭조절부로부터의 제어데이터 및 한 프레임의 영상 데이터들을 상기 인터페이스를 통해 공급받아 래치한 후 출력하는 인터페이스/데이터래치부;
상기 기준 클럭펄스를 생성하는 오실레이터;
상기 인터페이스/데이터래치부로부터의 제어데이터를 근거로 상기 오실레이터를 제어하여 상기 오실레이터로부터 출력되는 기준 클럭펄스의 주파수를 변조하는 커맨드디코더; 및,
상기 오실레이터로부터의 기준 클럭펄스와, 상기 커맨드디코더로부터의 수평동기신호 및 수직동기신호를 이용하여 데이터 제어신호 및 게이트 제어신호를 생성하는 타이밍신호생성부를 더 포함함을 특징으로 하는 표시장치용 구동회로.
The method according to claim 1,
An interface / data latch unit for receiving control data from the clock controller and image data of one frame through the interface, latching the data, and outputting the latched data;
An oscillator for generating the reference clock pulse;
A command decoder for controlling the oscillator based on control data from the interface / data latch unit to modulate a frequency of a reference clock pulse output from the oscillator; And
Further comprising a timing signal generator for generating a data control signal and a gate control signal by using a reference clock pulse from the oscillator, a horizontal synchronizing signal from the command decoder, and a vertical synchronizing signal, .
KR1020130167651A 2013-12-30 2013-12-30 Driving circuit for display device KR102113628B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020130167651A KR102113628B1 (en) 2013-12-30 2013-12-30 Driving circuit for display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130167651A KR102113628B1 (en) 2013-12-30 2013-12-30 Driving circuit for display device

Publications (2)

Publication Number Publication Date
KR20150078362A true KR20150078362A (en) 2015-07-08
KR102113628B1 KR102113628B1 (en) 2020-05-21

Family

ID=53790909

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130167651A KR102113628B1 (en) 2013-12-30 2013-12-30 Driving circuit for display device

Country Status (1)

Country Link
KR (1) KR102113628B1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107509241A (en) * 2017-09-29 2017-12-22 珠海市魅族科技有限公司 A kind of data processing method and subscriber terminal equipment
WO2024029778A1 (en) * 2022-08-04 2024-02-08 삼성전자 주식회사 Electronic device comprising display and method for operating same

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020059233A (en) * 2000-12-20 2002-07-12 아끼구사 나오유끼 Liquid crystal display
KR20080000918A (en) * 2006-06-28 2008-01-03 엘지.필립스 엘시디 주식회사 Liquid crystal display and method for driving the same
JP2008193285A (en) * 2007-02-02 2008-08-21 Mitsubishi Electric Corp Video display device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020059233A (en) * 2000-12-20 2002-07-12 아끼구사 나오유끼 Liquid crystal display
KR20080000918A (en) * 2006-06-28 2008-01-03 엘지.필립스 엘시디 주식회사 Liquid crystal display and method for driving the same
JP2008193285A (en) * 2007-02-02 2008-08-21 Mitsubishi Electric Corp Video display device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107509241A (en) * 2017-09-29 2017-12-22 珠海市魅族科技有限公司 A kind of data processing method and subscriber terminal equipment
WO2024029778A1 (en) * 2022-08-04 2024-02-08 삼성전자 주식회사 Electronic device comprising display and method for operating same

Also Published As

Publication number Publication date
KR102113628B1 (en) 2020-05-21

Similar Documents

Publication Publication Date Title
JP6735725B2 (en) OLED display, data driver, and data driver driving method
KR101222991B1 (en) Driving circuit of back light and method for driving the same
KR101219143B1 (en) Liquid crystal display apparatus and method of driving thereof
US11132959B2 (en) Electronic device and control method thereof
KR101146408B1 (en) Display and Driving Method thereof
JP5280627B2 (en) Liquid crystal display device and driving method thereof
KR20150078980A (en) Organic light emitting diode display device and driving method the same
US9990878B2 (en) Data clipping method using red, green, blue and white data, and display device using the same
KR20150070559A (en) Display device and luminance control method thereof
KR20160084035A (en) Liquid Crystal Display and Driving Method of the Same
KR101319354B1 (en) Liquid crystal display device and video processing method thereof
KR102023930B1 (en) Liquid crystal display device and method for driving the same
KR20160141915A (en) Organic light emitting display device and driving method thereof
KR102435424B1 (en) Display Device having Duty Driving Function and Driving Method thereof
KR20090082861A (en) Image display device and electronic apparatus
KR20150075641A (en) Liquid crystal display device and driving method thereof
US20200335034A1 (en) Display apparatus and control method thereof
US20110057964A1 (en) Image display apparatus and method for controlling the same
KR102113628B1 (en) Driving circuit for display device
KR20160147166A (en) Backlight unit
JP2010250193A (en) Image display device
KR20150033213A (en) Back light unit and liquid crystal display device using the same and driving method thereof
KR102654572B1 (en) Light Emitting Display and Driving Method of the same
KR101282252B1 (en) Media processing apparatus and media processing method thereof
KR101990532B1 (en) Method of driving a light source, light source apparatus for performing the method and display apparatus having the light source apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right