KR20140087696A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20140087696A
KR20140087696A KR1020120158265A KR20120158265A KR20140087696A KR 20140087696 A KR20140087696 A KR 20140087696A KR 1020120158265 A KR1020120158265 A KR 1020120158265A KR 20120158265 A KR20120158265 A KR 20120158265A KR 20140087696 A KR20140087696 A KR 20140087696A
Authority
KR
South Korea
Prior art keywords
common voltage
line
edge
transmission line
common
Prior art date
Application number
KR1020120158265A
Other languages
English (en)
Other versions
KR101987320B1 (ko
Inventor
변형섭
김성훈
손지원
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020120158265A priority Critical patent/KR101987320B1/ko
Priority to US13/927,713 priority patent/US9513521B2/en
Priority to CN201310349798.6A priority patent/CN103913905B/zh
Priority to JP2013196817A priority patent/JP6438187B2/ja
Publication of KR20140087696A publication Critical patent/KR20140087696A/ko
Priority to US15/357,417 priority patent/US9791749B2/en
Application granted granted Critical
Publication of KR101987320B1 publication Critical patent/KR101987320B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133388Constructional arrangements; Manufacturing methods with constructional differences between the display region and the peripheral region
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 표시 장치에 관한 것으로, 더 구체적으로 공통 전압 전달선을 포함하는 표시 장치에 관한 것이다. 본 발명의 한 실시예에 따른 표시 장치는 복수의 화소가 위치하는 표시 영역 및 그 주변의 주변 영역을 포함하는 기판, 상기 기판의 상기 표시 영역 위에 위치하며 제1 절연막을 사이에 두고 서로 중첩하는 공통 전극 및 화소 전극, 상기 공통 전극의 위 또는 아래에서 상기 공통 전극과 접촉하는 공통 전압선, 상기 공통 전압선과 연결되어 있고 상기 표시 영역의 가장자리를 따라 형성되어 있는 가장자리 공통 전압선, 그리고 상기 주변 영역에서 상기 가장자리 공통 전압선과 접촉하며 상기 공통 전압선에 공통 전압을 전달하는 제1 공통 전압 전달선을 포함한다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것으로, 더 구체적으로 공통 전압 전달선을 포함하는 표시 장치에 관한 것이다.
현재 널리 사용되는 표시 장치로서 액정 표시 장치(liquid crystal display), 유기 발광 표시 장치(organic light emitting display), 전기 영동 표시 장치(electrophoretic display) 등이 있다.
표시 장치는 복수의 화소와 복수의 표시 신호선을 포함한다. 각 화소는 스위칭 소자 및 이에 연결된 화소 전극을 포함하며, 스위칭 소자는 표시 신호선과 연결되어 있다. 표시 신호선은 게이트 신호를 전달하는 게이트선 및 데이터 전압을 전달하는 데이터선을 포함한다. 화소 전극은 스위칭 소자를 통해 게이트 신호에 따른 데이터 전압을 인가 받는다. 스위칭 소자는 박막 트랜지스터 등의 삼단자 소자일 수 있다. 화소 전극 및 스위칭 소자 등은 박막 트랜지스터 표시판에 위치할 수 있다.
이러한 표시 장치의 한 예로, 액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중 하나로서, 화소 전극과 공통 전극 등 전기장 생성 전극(field generating electrode)이 형성되어 있는 두 장의 표시판과 그 사이에 들어 있는 액정층을 포함한다. 액정 표시 장치는 전기장 생성 전극에 전압을 인가하여 액정층에 전기장을 생성하고 이를 통하여 액정층의 액정 분자들의 방향을 결정하고 입사광의 편광을 제어함으로써 영상을 표시한다.
표시 장치가 포함하는 표시판은 공통 전극에 공통 전압(Vcom)을 전달하는 공통 전압 인가선을 포함할 수 있다. 각 화소가 표시하는 영상은 데이터 전압과 공통 전압의 차이에 따라 달라지므로 표시판 전체에 분포하는 화소에 인가되는 공통 전압의 크기는 일정한 것이 바람직하다. 그러나 표시판에서 공통 전압을 전달하는 배선 또는 전극의 저항 또는 기생 용량 등에 따른 부하(load)에 의해 표시판의 위치에 따라 공통 전압의 크기가 균일하지 않아 표시 불량이 생길 수 있다.
본 발명이 해결하고자 하는 과제는 표시판에 인가되는 공통 전압의 위치에 따른 편차를 줄여 표시 불량을 줄이는 것이다.
본 발명이 해결하고자 하는 또 다른 과제는 표시판에 공통 전압을 인가하는 부분에서의 접촉 저항을 줄여 공통 전압의 신호 지연에 의한 공통 전압이 불균일성을 줄이는 것이다.
본 발명이 해결하고자 하는 또 다른 과제는 표시판에 공통 전압을 인가하는 부분의 면적을 줄여 표시판의 가장자리 영역의 면적을 줄이고, 표시판의 가장자리 영역에서의 설계 자유도를 높이는 것이다.
본 발명의 한 실시예에 따른 표시 장치는 복수의 화소가 위치하는 표시 영역 및 그 주변의 주변 영역을 포함하는 기판, 상기 기판의 상기 표시 영역 위에 위치하며 제1 절연막을 사이에 두고 서로 중첩하는 공통 전극 및 화소 전극, 상기 공통 전극의 위 또는 아래에서 상기 공통 전극과 접촉하는 공통 전압선, 상기 공통 전압선과 연결되어 있고 상기 표시 영역의 가장자리를 따라 형성되어 있는 가장자리 공통 전압선, 그리고 상기 주변 영역에서 상기 가장자리 공통 전압선과 접촉하며 상기 공통 전압선에 공통 전압을 전달하는 제1 공통 전압 전달선을 포함한다.
상기 가장자리 공통 전압선은 상기 공통 전압선과 동일한 층에 위치할 수 있다.
상기 가장자리 공통 전압선과 상기 제1 공통 전압 전달선 사이에 위치하는 제2 절연막을 더 포함하고, 상기 제2 절연막은 상기 제1 공통 전압 전달선을 드러내는 적어도 하나의 접촉 구멍을 포함하며, 상기 가장자리 공통 전압선은 상기 접촉 구멍을 통해 상기 제1 공통 전압 전달선과 접촉할 수 있다.
상기 적어도 하나의 접촉 구멍은 상기 표시 영역의 가장자리를 따라 연장되어 서로 연결되어 있을 수 있다.
상기 접촉 구멍은 상기 제1 공통 전압 전달선의 측면을 드러낼 수 있다.
상기 공통 전극은 상기 주변 영역으로 연장되어 상기 제1 공통 전압 전달선과 중첩할 수 있다.
상기 제1 절연막은 상기 가장자리 공통 전압선 위에 위치할 수 있다.
상기 기판 위에 위치하며 게이트 신호를 전달하는 게이트선, 상기 게이트선과 절연되어 있으며 데이터 신호를 전달하는 데이터선, 그리고 상기 게이트선과 상기 데이터선 사이에 위치하는 제2 절연막을 더 포함하고, 상기 제1 공통 전압 전달선은 상기 게이트선 및 상기 데이터선 중 어느 하나와 동일한 층에 위치할 수 있다.
상기 제2 절연막은 색필터를 포함하는 유기 물질을 포함할 수 있다.
상기 공통 전압선 및 상기 가장자리 공통 전압선은 금속을 포함할 수 있다.
상기 공통 전압선은 상기 게이트선 및 상기 데이터선 중 적어도 하나와 중첩할 수 있다.
상기 주변 영역에는 상기 데이터선과 연결된 팬아웃부가 위치하고, 상기 제1 공통 전압 전달선은 상기 팬아웃부가 위치하는 영역에서는 제거되어 있을 수 있다.
상기 표시 영역은 네 면을 포함하고, 상기 제1 공통 전압 전달선은 상기 표시 영역의 상기 네 면 중 적어도 한 면의 가장자리를 따라 뻗는 부분을 포함할 수 있다.
상기 표시 영역의 상기 네 면은 상기 제1 공통 전압 전달선의 입력 패드와 가장 인접한 제1면, 상기 제1면과 마주하는 제2면, 상기 제1면 및 상기 제2면을 연결하는 제3면을 포함하고, 상기 제1 공통 전압 전달선은 상기 제3면의 가장자리를 따라 뻗고, 상기 제3면의 가장자리를 따라 뻗으며 상기 제2면에 인접한 상기 제1 공통 전압 전달선의 끝 부분에 공통 전압의 편차를 보상하기 위한 보완 공통 전압을 전달하는 제2 공통 전압 전달선을 더 포함할 수 있다.
상기 제3면의 가장자리를 따라 뻗고 상기 제2면에 인접한 상기 제1 공통 전압 전달선의 끝 부분의 전압을 받아 피드백 전압으로서 출력 패드로 전달하는 공통 전압 피드백선을 더 포함할 수 있다.
상기 공통 전압 피드백선은 상기 가장자리 공통 전압선과 동일한 층에 위치할 수 있다.
상기 가장자리 공통 전압선과 상기 제1 공통 전압 전달선은 동일한 층에 위치하며 서로 직접 연결되어 있을 수 있다.
상기 보완 공통 전압은 상기 피드백 전압을 바탕으로 생성될 수 있다.
본 발명의 실시예에 따르면 표시 장치의 표시판에 인가되는 공통 전압의 위치에 따른 편차를 줄여 표시 불량을 줄일 수 있다. 또한 표시판에 공통 전압을 인가하는 부분에서의 접촉 저항을 줄여 공통 전압의 신호 지연에 의한 공통 전압의 불균일성을 줄일 수 있다. 또한 표시판에 공통 전압을 인가하는 부분의 면적을 줄여 표시판의 가장자리 영역의 면적을 줄이고, 표시판의 가장자리 영역에서의 설계 자유도를 높일 수 있다.
도 1 및 도 2는 각각 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 3은 본 발명의 한 실시예에 따른 표시 장치의 한 화소에 대한 배치도이고,
도 4는 도 3의 표시 장치를 IV-VV 선을 따라 자른 단면도이고,
도 5는 도 3의 표시 장치를 V-V 선을 따라 자른 단면도이고,
도 6은 도 3의 표시 장치를 IV-IV 선을 따라 자른 단면도의 다른 예이고,
도 7은 도 3의 표시 장치를 V-V 선을 따라 자른 단면도의 다른 예이고,
도 8은 본 발명의 한 실시예에 따른 표시 장치의 한 화소에 대한 배치도이고,
도 9는 도 8의 표시 장치를 IX-IX 선을 따라 자른 단면도이고,
도 10은 도 8의 표시 장치를 X-X 선을 따라 자른 단면도이고,
도 11은 본 발명의 한 실시예에 따른 표시 장치의 신호선의 배치도이고,
도 12 내지 도 19는 각각 도 1 또는 도 2의 표시 장치를 A-A’선을 따라 자른 단면도이고,
도 20 내지 도 25는 각각 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 26 및 도 27은 각각 도 24 또는 도 25의 표시 장치를 B-B’선을 따라 자른 단면도이고,
도 28은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 29는 도 28의 표시 장치를 XXIX-XXIX 선을 따라 자른 단면도이고,
도 30은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 31은 도 30의 표시 장치를 XXXI-XXXI 선을 따라 자른 단면도이고,
도 32는 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 33은 도 32의 표시 장치를 XXXIII-XXXIII 선을 따라 자른 단면도이고,
도 34는 본 발명의 한 실시예에 따른 표시 장치의 평면도이고,
도 35는 도 34의 표시 장치를 XXXV-XXXV 선을 따라 자른 단면도이다.
그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우 뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
먼저, 도 1 내지 도 3을 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다.
도 1 및 도 2는 각각 본 발명의 한 실시예에 따른 표시 장치의 평면도이다.
도 1 및 도 2를 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 영상을 표시하는 표시 영역(DA) 및 그 주변의 주변 영역(PA)을 포함하는 제1 표시판(100), 그리고 제1 표시판(100)과 마주하는 제2 표시판(200)을 포함한다. 주변 영역(PA)에는 차광 부재(도시하지 않음)가 위치하고, 표시 영역(DA)은 주변 영역(PA)의 차광 부재의 개구부에 의해 정의될 수 있다. 액정 표시 장치의 경우 제1 표시판(100) 및 제2 표시판(200) 사이에 위치하는 액정층(도시하지 않음)을 더 포함할 수 있다.
표시 영역(DA)에는 복수의 구동 신호선(driving signal line)과 이에 연결되어 있으며 대략 행렬 형태로 배열된 복수의 화소가 형성되어 있다.
구동 신호선은 제1 표시판(100)에 구비되어 있으며, 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(도시하지 않음)과 데이터 전압을 전달하는 복수의 데이터선(도시하지 않음)을 포함한다.
또한, 제1 표시판(100)의 표시 영역(DA)에는 공통 전압(Vcom)을 전달하는 공통 전압선(301) 및 이와 연결된 공통 전극(131)이 위치한다.
공통 전극(131)은 표시 영역(DA)의 전면에 형성되어 있으며 적어도 하나의 개구부를 포함할 수 있다. 공통 전극(131)은 ITO 또는 IZO 등의 투명한 도전 물질로 만들어질 수 있다. 도 1 및 도 2에서는 공통 전극(131)이 표시 영역(DA)에만 형성되어 있는 것으로 도시하였으나 이에 한정되지 않고 공통 전극(131)은 주변 영역(PA)으로 연장될 수도 있다.
공통 전압선(301)은 대략 행 방향으로 뻗는 복수의 가로부와 대략 열 방향으로 뻗는 복수의 세로부를 포함할 수 있다. 이 경우 가로부와 세로부는 서로 연결되어 있다. 공통 전압선(301)은 구동 신호선, 예를 들어 게이트선 및 데이터선과 중첩할 수 있으며, 이 경우 공통 전압선(301)은 중첩하는 구동 신호선의 폭보다 크거나 같은 폭을 가질 수 있다. 그러나, 본 발명의 다른 실시예에 따르면 가로부와 세로부 중 어느 한 부분은 생략될 수도 있다.
공통 전압선(301)은 불투명하고 도전성이 높은 금속으로 이루어질 수 있다. 예를 들어 공통 전압선(301)은 알루미늄(Al), 몰리브덴(Mo), 티타늄(Ti), 구리(Cu) 또는 이들의 합금 등의 단일막으로 이루어지거나 이들의 다중막으로 이루어질 수 있다. 그러나 본 발명의 다른 실시예에 따르면, 공통 전압선(301)은 전기 전도성이 높은 도전성 유기물로 형성할 수도 있다. 이 경우, 빛의 반사를 방지할 수 있고, 액정 표시 장치의 개구율을 더 높일 수 있다.
공통 전압선(301)은 공통 전극(131)의 바로 위 또는 아래에서 공통 전극(131)과 직접 접촉할 수도 있고, 공통 전극(131)과의 사이에 절연층(도시하지 않음)을 두고 절연층의 접촉 구멍을 통해 공통 전극(131)과 전기적, 물리적으로 연결될 수도 있다.
이와 같이 표시 영역(DA)에 공통 전압선(301)을 형성함으로써 공통 전극(131)에 인가되는 공통 전압의 신호 지연을 방지할 수 있다. 공통 전압선(301)이 공통 전극(131)과 직접 접촉하는 경우 접촉 구멍이 필요하지 않으므로 접촉 구멍에 의한 개구율 감소를 막을 수 있다. 또한 공통 전압선(301)을 불투명한 구동 신호선과 중첩하도록 형성하면 표시 장치의 개구율 감소를 막을 수 있다.
각 화소는 구동 신호선에 연결된 박막 트랜지스터 등의 스위칭 소자와 이에 연결된 화소 전극(도시하지 않음), 그리고 화소 전극과 마주하는 공통 전극(대향 전극이라고도 함)을 포함할 수 있다. 유기 발광 표시 장치의 경우에는 화소 전극과 공통 전극 사이에 발광층이 위치하여 발광 다이오드를 형성할 수 있다. 즉, 화소 전극이 애노드로 기능하고 공통 전극이 캐소드로 기능하여 애노드와 캐소드 사이의 출력 전류에 따라 발광층이 발광하여 영상을 표시할 수 있다. 액정 표시 장치의 경우 동일한 제1 표시판(100)에 위치하거나 서로 다른 두 표시판(100, 200)에 각각 위치할 수 있는 화소 전극 및 공통 전극이 액정층을 사이에 두고 위치하여 액정층에 전기정을 생성할 수 있다. 액정층(3)에 전기장을 생성함으로써 화소 전극과 공통 전극 사이의 액정층의 액정 분자의 방향을 결정하여 액정층을 통과하는 빛의 휘도를 제어할 수 있다.
제1 표시판(100)의 주변 영역(PA)의 일부는 제2 표시판(200)에 의해 덮이지 않고 드러날 수 있다. 제1 표시판(100)의 드러난 주변 영역(PA)에는 표시 영역(DA)의 구동 신호선에 게이트 신호, 데이터 신호 등의 구동 신호를 입력하기 위한 신호 입력 패드와 구동 신호를 구동 신호선에 인가하는 구동 회로부(550)가 위치할 수 있다.
또한, 제1 표시판(100)의 주변 영역(PA)에는 가장자리 공통 전압선(302) 및 이와 연결되어 있는 제1 공통 전압 전달선(77)이 위치한다.
가장자리 공통 전압선(302)과 제1 공통 전압 전달선(77) 중 적어도 하나는 표시 영역(DA)의 적어도 한 면의 가장자리를 따라 형성되어 있으며 표시 영역(DA)을 둘러싸는 형태를 가질 수 있다. 구체적으로 가장자리 공통 전압선(302)과 제1 공통 전압 전달선(77) 중 적어도 하나는 도 1 또는 도 2에 도시한 바와 같이 표시 영역(DA)의 모든 면을 둘러싸는 폐곡선 또는 폐다각형일 수도 있고, 표시 영역(DA)의 위쪽 면 또는 아래쪽 면을 따라 열려 있는 열린 곡선 또는 열린 다각형일 수도 있다. 도 1 또는 도 2는 표시 영역(DA)의 네 면의 가장자리를 따라 형성되어 있는 가장자리 공통 전압선(302)과 제1 공통 전압 전달선(77)을 예로서 도시한다.
제1 공통 전압 전달선(77)은 복수의 연결 배선(78)을 통해 드러난 제1 표시판(100)의 주변 영역(PA)에 위치하는 복수의 입력 패드(75)와 연결될 수 있다. 연결 배선(78)은 표시 영역(DA)을 기준으로 아래쪽에 위치하는 제1 공통 전압 전달선(77)을 따라 일정 간격을 두고 배치되어 제1 공통 전압 전달선(77)과 연결될 수 있다. 입력 패드(75)는 가요성 인쇄 회로막(도시하지 않음) 등을 통해 공통 전압(Vcom)을 인가받을 수도 있고, 도 1 또는 도 2에 도시한 바와 같이 구동 회로부(550)로부터 공통 전압(Vcom)을 인가받을 수도 있다.
제1 공통 전압 전달선(77)은 구리 등의 금속과 같이 저항이 낮은 도전성 물질로 이루어질 수 있으며 단일막 또는 다중막으로 이루어질 수 있다.
가장자리 공통 전압선(302)은 표시 영역(DA)의 공통 전압선(301)과 연결되어 있다. 더 구체적으로, 가장자리 공통 전압선(302)은 표시 영역(DA)의 공통 전압선(301)의 세로부 또는 가로부의 끝 부분을 연결할 수 있다. 가장자리 공통 전압선(302)은 공통 전압선(301)과 동일한 물질로 이루어질 수 있고 공통 전압선(301)과 동일한 층에 위치할 수 있다.
가장자리 공통 전압선(302)은 제1 공통 전압 전달선(77)의 적어도 일부와 중첩한다.
가장자리 공통 전압선(302)은 제1 공통 전압 전달선(77)과의 사이에 절연층(도시하지 않음)을 둘 수 있고, 절연층의 적어도 하나의 접촉 구멍(187)을 통해 제1 공통 전압 전달선(77)과 전기적, 물리적으로 연결될 수 있다. 접촉 구멍(187)은 도 1에 도시한 바와 같이 복수 개로 마련될 수 있으며, 이 경우 복수의 접촉 구멍(187)은 표시 영역(DA)의 주변을 따라 소정 간격을 두고 이격되어 배열되어 있을 수 있다. 이와 달리 하나의 접촉 구멍(187)이 도 2에 도시한 바와 같이 표시 영역(DA)의 주변을 따라 연속하여 형성되어 있을 수도 있다. 이와 같이 접촉 구멍(187)을 표시 영역(DA)의 주변을 따라 연속하여 형성하면 접촉 저항을 낮출 수 있고 접촉 구멍(187)의 폭도 줄일 수 있다. 그러나 도 2에 도시한 바와 달리, 표시 영역(DA)의 주변을 따라 형성된 접촉 구멍(187)의 적어도 일부는 끊어져 복수의 접촉 구멍(187)을 형성할 수도 있다.
본 발명의 다른 실시예에 따르면, 가장자리 공통 전압선(302)은 제1 공통 전압 전달선(77)의 바로 위 또는 아래에서 제1 공통 전압 전달선(77)과 직접 접촉하여 전기적으로 연결될 수도 있다. 즉, 가장자리 공통 전압선(302)은 접촉 구멍(187)을 통하지 않고 제1 공통 전압 전달선(77)과 직접 연결될 수도 있다.
본 발명의 다른 실시예에 따르면, 공통 전압선(301)은 가장자리 공통 전압선(302)을 통하지 않고 제1 공통 전압 전달선(77)과 직접 전기적으로 연결될 수도 있다. 즉, 공통 전압선(301)은 제1 공통 전압 전달선(77)과 동일한 층에 위치하여 서로 직접 연결될 수도 있다.
이와 같이 본 발명의 실시예에 따르면 표시 영역( DA )의 공통 전압선(301)과 연결되어 있는 가장자리 공통 전압선(302)이 표시 영역( DA )의 적어도 세 면의 가장자리를 따라 형성되어 있는 제1 공통 전압 전달선(77)으로부터 공통 전압을 인가받으므로 위치에 따른 공통 전압의 크기를 균일하게 할 수 있다. 또한 도전성이 높은 금속으로 이루어진 가장자리 공통 전압선(302)이 제1 공통 전압 전달선(77)과 접촉하여 공통 전압을 인가받으므로 접촉 저항을 줄일 수 있고 공통 전압의 신호 지연에 의한 공통 전압의 불균일성을 줄일 수 있다. 이와 같이 가장자리 공통 전압선(302)과 제1 공통 전압 전달선(77)의 접촉 저항이 낮아지므로 가장자리 공통 전압선(302)과 제1 공통 전압 전달선(77)의 폭을 줄일 수 있고, 나아가 주변 영역( PA )의 면적을 줄일 수 있다. 따라서 주변 영역( PA )에 구동 회로를 집적하는 표시 장치의 경우 집적된 구동 회로와 연결된 신호 배선의 면적이 충분히 확보될 수 있어 신호 배선의 저항이 감소될 수 있고 주변 영역( PA )에서의 설계 자유도를 높일 수 있다.
그러면, 도 3 내지 도 7을 참조하여 본 발명의 한 실시예에 따른 공통 전압선(301)을 포함하는 표시 장치의 구체적인 구조에 대해 설명한다.
도 3은 본 발명의 한 실시예에 따른 표시 장치의 한 화소에 대한 배치도이고, 도 4는 도 3의 표시 장치를 IV-VV 선을 따라 자른 단면도이고, 도 5는 도 3의 표시 장치를 V-V 선을 따라 자른 단면도이고, 도 6은 도 3의 표시 장치를 IV-IV 선을 따라 자른 단면도의 다른 예이고, 도 7은 도 3의 표시 장치를 V-V 선을 따라 자른 단면도의 다른 예이다.
본 발명의 한 실시예에 따른 표시 장치는 액정 표시 장치로서 서로 마주하는 제1 표시판(100)과 제2 표시판(200) 및 이들 두 표시판(100, 200) 사이에 위치하는 액정층(3)을 포함한다.
먼저 제1 표시판(100)에 대하여 설명하면, 절연 기판(110) 위에 복수의 게이트 전극(124)을 포함하는 복수의 게이트선(121)이 위치한다. 게이트선(121)은 게이트 신호를 전달하고 주로 행 방향인 가로 방향으로 뻗는다.
게이트선(121) 위에는 게이트 절연막(gate insulating layer)(140)이 위치하고, 그 위에 복수의 반도체(151)가 위치한다. 반도체(151)는 게이트 전극(124) 위에 위치하는 돌출부(154)를 포함한다.
반도체(151) 위에는 인 따위의 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소 따위의 물질로 만들어지거나 실리사이드(silicide)로 만들어질 수 있는 복수의 저항성 접촉 부재(ohmic contact)(161, 163, 165)가 위치할 수 있다. 저항성 접촉 부재(161, 163, 165)는 생략될 수 있다.
저항성 접촉 부재(161, 163, 165) 위에는 복수의 데이터선(171)과 복수의 드레인 전극(drain electrode)(175)을 포함하는 데이터 도전체가 위치한다. 데이터선(171)은 데이터 신호를 전달하며 주로 열 방향인 세로 방향으로 뻗는다. 각 데이터선(171)은 게이트 전극(124)을 향하여 뻗은 복수의 소스 전극(source electrode)(173)을 포함한다. 드레인 전극(175)은 게이트 전극(124)을 중심으로 소스 전극(173)과 마주한다.
게이트 전극(124), 소스 전극(173) 및 드레인 전극(175)은 반도체 돌출부(154)와 함께 스위칭 소자인 박막 트랜지스터(thin film transistor, TFT)를 이룬다.
박막 트랜지스터 위에는 제1 보호막(180a)이 위치하고, 그 위에는 복수의 색필터(230A, 230B, 230C)가 위치할 수 있다. 이와 달리 색필터(230A, 230B, 230C)는 제2 표시판(200)에 위치할 수도 있다.
색필터(230A, 230B, 230C) 위에는 공통 전압선(301) 및 공통 전극(131)이 위치한다.
공통 전압선(301)은 게이트선(121)과 평행한 가로부와 데이터선(171)과 평행한 세로부를 포함할 수 있다. 세로부와 가로부는 서로 연결되어 있다. 가로부와 세로부 중 적어도 하나가 생략될 수도 있다. 공통 전압선(301)은 금속 등의 도전성이 높은 물질로 이루어질 수 있다. 또한 데이터선(171)과 중첩하는 공통 전압선(301)은 데이터선(171)과 같거나 넓은 폭을 가질 수 있다. 본 발명의 다른 실시예에 따르면 공통 전압선(301)은 전기 전도성이 높은 도전성 유기물로 형성할 수도 있다. 이 경우, 빛의 반사를 방지할 수 있고 액정 표시 장치의 개구율을 더 높일 수 있다.
공통 전극(131)은 공통 전압선(301)의 위 또는 아래에서 공통 전압선(301)과 직접 접촉한다. 도 4 및 도 5는 공통 전극(131)이 공통 전압선(301) 위에 위치하는 예를 도시하고, 도 6 및 도 7은 공통 전극(131)이 공통 전압선(301) 아래에 위치하는 예를 도시한다. 공통 전극(131)은 ITO 또는 IZO 등의 투명한 도전 물질로 만들어질 수 있다. 공통 전극(131)은 면형으로서 절연 기판(110) 전면 위에 통판으로 형성되어 있을 수 있고, 드레인 전극(175)에 대응하는 영역에 개구부(35)를 가질 수 있다.
공통 전압선(301) 및 공통 전극(131) 위에는 제2 보호막(180b)이 위치하고, 그 위에는 화소 전극(191)이 위치한다. 화소 전극(191)은 서로 대체로 평행하게 뻗으며 서로 이격되어 있는 복수의 가지 전극(193)과 가지 전극(193)의 위 및 아래의 끝 부분을 연결하는 하부 및 상부의 가로부(192)를 포함한다. 화소 전극(191)의 가지 전극(193)은 데이터선(171)을 따라 꺾여 있을 수 있다. 그러나, 본 발명의 다른 한 실시예에 따르면 데이터선(171)과 화소 전극(191)의 가지 전극(193)은 일직선으로 뻗어 있을 수 있다. 화소 전극(191)은 ITO 또는 IZO 등의 투명한 도전 물질로 만들어질 수 있다.
제1 보호막(180a) 및 제2 보호막(180b)은 드레인 전극(175)을 드러내는 접촉 구멍(185)을 포함하고, 색필터(230A, 230B, 230C)의 개구부(35)는 접촉 구멍(185)을 둘러쌀 수 있다. 화소 전극(191)은 접촉 구멍(185)을 통하여 드레인 전극(175)과 전기적으로 연결되어 데이터 전압을 전달받는다.
제1 표시판(100) 안쪽 면에는 제1 배향막(alignment layer)(11)이 도포되어 있다.
다음 제2 표시판(200)에 대하여 설명하면, 절연 기판(210) 위에 제2 배향막(21)이 도포되어 있다.
제1 배향막(11) 및 제2 배향막(21)은 수평 배향막일 수 있다.
제1 표시판(100)과 제2 표시판(200) 사이에 들어 있는 액정층(3)은 액정 분자(도시하지 않음)를 포함하며 액정 분자는 전기장이 없는 상태에서 그 장축이 두 표시판(100, 200)의 표면에 대하여 수평을 이루도록 배향되어 있을 수 있다. 액정층(3)은 양의 유전률 이방성을 가질 수도 있고, 음의 유전률 이방성을 가질 수도 있다. 액정층(3)의 액정 분자는 일정한 방향으로 선경사를 가지도록 배향되어 있을 수 있는데, 이러한 액정 분자의 선경사 방향은 액정층(3)의 유전률 이방성에 따라 변화 가능하다.
데이터 전압이 인가된 화소 전극(191)은 공통 전압을 인가받는 공통 전극(131)과 함께 액정층(3)에 전기장을 생성함으로써 액정층(3)의 액정 분자의 방향을 결정하고 해당 영상을 표시한다.
공통 전압선(301)과 관련한 효과는 앞에서 설명한 실시예에 대한 설명에서 하였으므로 여기서 상세한 설명은 생략한다.
다음 도 8 내지 도 10을 참조하여 본 발명의 한 실시예에 따른 공통 전압선(301)을 포함하는 표시 장치의 구조의 다른 예에 대해 설명한다.
도 8은 본 발명의 한 실시예에 따른 표시 장치의 한 화소에 대한 배치도이고, 도 9는 도 8의 표시 장치를 IX-IX 선을 따라 자른 단면도이고, 도 10은 도 8의 표시 장치를 X-X 선을 따라 자른 단면도이다.
본 실시예에 따른 액정 표시 장치는 앞에서 설명한 도 3 내지 도 7에 도시한 실시예와 대부분 동일하나 화소 전극(191)과 공통 전극(131)의 상하 위치가 바뀔 수 있다.
구체적으로, 색필터(230A, 230B, 230C) 위에 복수의 화소 전극(191)이 위치한다. 화소 전극(191)은 게이트선(121) 및 데이터선(171)으로 둘러싸인 영역을 대부분 채우는 면형일 수 있다. 화소 전극(191)의 전체적인 모양은 대체로 게이트선(121) 및 데이터선(171)에 거의 평행한 변을 가지는 다각형일 수 있다. 화소 전극(191)은 ITO 또는 IZO 등의 투명한 도전 물질로 만들어질 수 있다.
제1 보호막(180a) 및 색필터(230A)에는 드레인 전극(175)을 드러내는 복수의 접촉 구멍(185)이 형성되어 있고, 화소 전극(191)은 접촉 구멍(185)을 통하여 드레인 전극(175)과 전기적으로 연결되어 데이터 전압을 전달받는다.
색필터(230A, 230B, 230C) 및 화소 전극(191) 위에는 제2 보호막(180b)이 위치하고, 그 위에 공통 전극(131)이 위치한다. 공통 전극(131)은 ITO 또는 IZO 등의 투명한 도전 물질로 만들어질 수 있다. 공통 전극(131)은 각 화소 전극(191)과 중첩하는 복수의 가지 전극(133)을 포함한다. 각 가지 전극(133)은 서로 실질적으로 평행하고, 데이터선(171)을 따라 꺾여 있을 수 있다. 그러나, 본 발명의 다른 한 실시예에 따르면 데이터선(171)과 공통 전극(131)의 가지 전극(133)은 일직선으로 뻗어 있을 수도 있다.
공통 전극(131)의 위 또는 아래에는 공통 전극(131)과 직접 접촉하는 공통 전압선(301)이 위치한다. 도 9 및 도 10은 공통 전압선(301)이 공통 전극(131)의 위에 위치하는 예를 도시한다. 공통 전압선(301)의 특징은 앞에서 설명한 도 3 내지 도 7에 도시한 실시예와 동일하므로 여기서 상세한 설명은 생략한다.
앞에서 설명한 실시예와 같은 공통 전압선(301)은 다양한 밀도로 배치될 수 있다. 이에 대해 도 11을 참조하여 설명한다.
도 11은 본 발명의 한 실시예에 따른 표시 장치의 신호선의 배치도이다.
도 11을 참조하면, 본 발명의 한 실시예에 따른 액정 표시 장치의 데이터선(171)은 이웃한 두 게이트선(121) 사이에서 적어도 한 번 꺾여 있을 수 있고, 공통 전압선(301)은 게이트선(121)과 중첩하는 가로부(301a)와 데이터선(171)과 중첩하는 세로부(301b)를 가질 수 있다. 도 11에서 공통 전압선(301)의 가로부(301a)는 모든 게이트선(121)과 중첩하는 것으로 도시하였으나 두 개 이상의 게이트선(121)마다 하나씩 배치될 수도 있다. 또한 도 11에서 공통 전압선(301)의 세로부(301b)는 서로 이웃하는 세 개의 데이터선(171)마다 하나씩 배치되어 있는 것으로 도시하였으나 모든 데이터선(171)과 중첩하게 배치될 수도 있고 세 개와 다른 수의 데이터선(171)마다 하나씩 배치될 수도 있다.
본 발명의 다른 실시예에 따르면, 공통 전압선(301)의 가로부(301a) 및 세로부(301b) 중 어느 하나가 생략될 수도 있다. 이 밖에 공통 전압선(301)의 배치는 이에 한하지 않고 다양하게 변화 가능하다.
이제 앞에서 설명한 여러 도면들과 함께 도 12 내지 도 19를 참조하여 본 발명의 한 실시예에 따른 표시 장치의 주변 영역(PA)의 구체적인 구조에 대해 설명한다. 앞에서 설명한 실시예와 동일한 구성 요소에 대해서는 동일한 도면 부호를 부여하고, 동일한 설명은 생략하며 차이점을 중심으로 설명한다. 특히 표시 장치의 서로 마주하는 두 표시판 중 하부 표시판인 제1 표시판(100)을 중심으로 설명한다.
도 12 내지 도 19는 각각 도 1 또는 도 2의 표시 장치를 A-A’선을 따라 자른 단면도이다.
먼저 도 12 및 도 13을 참조하면, 절연 기판(110) 위에 제1 공통 전압 전달선(77)이 위치한다. 따라서 제1 공통 전압 전달선(77)은 앞에서 설명한 실시예에 따른 게이트선(121)과 동일한 층에 위치하며 게이트선(121)과 동일한 물질을 포함할 수 있다.
제1 공통 전압 전달선(77) 위에는 게이트 절연막(140) 및 제1 보호막(180a)이 차례대로 위치한다. 제1 보호막(180a) 위에는 제2 보호막(180b)을 사이에 두고 화소 전극(191) 및 공통 전극(131)이 위치한다. 도 12 및 도 13은 제1 보호막(180a) 위에 화소 전극(191)이 위치하고 그 위에 공통 전극(131)이 위치하는 예를 도시한다. 그러나 이와 달리 제1 보호막(180a) 위에 공통 전극(131)이 위치하고 그 위에 화소 전극(191)이 위치할 수도 있다. 어느 경우든 공통 전극(131) 또는 화소 전극(191) 중 위쪽에 위치하는 전극은 아래쪽에 위치하는 전극과 중첩하는 가지 전극을 포함할 수 있다.
공통 전극(131)의 위 또는 아래에는 공통 전극(131)과 직접 접촉하는 공통 전압선(301) 및 이와 연결된 가장자리 공통 전압선(302)이 위치한다. 도 12는 공통 전압선(301) 및 가장자리 공통 전압선(302)이 공통 전극(131)의 아래에 위치하는 예를 도시하고, 도 13은 공통 전압선(301) 및 가장자리 공통 전압선(302)이 공통 전극(131)의 위에 위치하는 예를 도시한다.
본 실시예에 따르면 표시 영역(DA)에 위치하는 공통 전압선(301)과 주변 영역(PA)에 위치하는 가장자리 공통 전압선(302)은 서로 동일한 층에 위치하며 서로 연결되어 있다.
게이트 절연막(140), 제1 보호막(180a) 및 제2 보호막(180b)은 제1 공통 전압 전달선(77)을 드러내는 접촉 구멍(187)을 포함한다. 가장자리 공통 전압선(302)은 접촉 구멍(187)을 통해 제1 공통 전압 전달선(77)과 접촉하여 공통 전압을 인가받는다. 접촉 구멍(187)은 제1 공통 전압 전달선(77)의 측면은 드러내지 않고 윗면을 드러낼 수 있다. 이때 일정 영역의 제1 공통 전압 전달선(77)에 대해, 접촉 구멍(187)이 드러내지 않는 제1 공통 전압 전달선(77)의 윗면의 면적은 제1 공통 전압 전달선(77)의 윗면의 전체 면적의 대략 50% 이하일 수 있으며, 나아가 접촉 구멍(187)은 제1 공통 전압 전달선(77)의 윗면을 모두 드러낼 수도 있다.
이 밖에 접촉 구멍(187)의 형태는 앞에서 설명한 도 1 또는 도 2에 도시한 실시예에서와 동일할 수 있다.
다음 도 14 및 도 15를 참조하면, 절연 기판(110) 위에 제1 공통 전압 전달선(77)이 위치하고, 그 위에 게이트 절연막(140) 및 제1 보호막(180a)이 차례대로 위치한다. 또한 제1 보호막(180a) 위에 색필터(230)가 위치할 수 있다. 본 발명의 다른 실시예에 따르면 색필터(230) 대신 유기 절연 물질로 이루어진 유기막(도시하지 않음)이 위치할 수도 있다.
색필터(230) 위에는 제2 보호막(180b)을 사이에 두고 화소 전극(191) 및 공통 전극(131)이 위치한다. 도 14 및 도 15는 색필터(230) 위에 공통 전극(131)이 위치하고 그 위에 화소 전극(191)이 위치하는 예를 도시한다. 그러나 이와 달리 색필터(230) 위에 화소 전극(191)이 위치하고 그 위에 공통 전극(131)이 위치할 수도 있다.
공통 전극(131)의 위 또는 아래에는 공통 전극(131)과 직접 접촉하는 공통 전압선(301) 및 이와 연결된 가장자리 공통 전압선(302)이 위치한다. 도 14는 공통 전압선(301) 및 가장자리 공통 전압선(302)이 공통 전극(131)의 아래에 위치하는 예를 도시하고, 도 15는 공통 전압선(301) 및 가장자리 공통 전압선(302)이 공통 전극(131)의 위에 위치하는 예를 도시한다.
게이트 절연막(140) 및 제1 보호막(180a)은 제1 공통 전압 전달선(77)을 드러내는 접촉 구멍(187)을 포함한다. 가장자리 공통 전압선(302)은 접촉 구멍(187)을 통해 제1 공통 전압 전달선(77)과 접촉하여 공통 전압을 인가받는다. 접촉 구멍(187)의 형태는 앞에서 설명한 도 1 또는 도 2에 도시한 실시예에서와 동일할 수 있다.
본 실시예에서 가장자리 공통 전압선(302) 위에는 제2 보호막(180b)이 위치할 수 있다.
다음 도 16을 참조하면, 절연 기판(110) 위에 게이트 절연막(140)이 위치하고, 그 위에 제1 공통 전압 전달선(77)이 위치한다. 따라서 제1 공통 전압 전달선(77)은 앞에서 설명한 실시예에 따른 데이터선(171)과 동일한 층에 위치하며 데이터선(171)과 동일한 물질을 포함할 수 있다.
제1 공통 전압 전달선(77) 위에 제1 보호막(180a)이 위치하고, 그 위에는 제2 보호막(180b)을 사이에 두고 화소 전극(191) 및 공통 전극(131)이 위치한다. 도 16은 제1 보호막(180a) 위에 공통 전극(131)이 위치하고 그 위에 화소 전극(191)이 위치하는 예를 도시한다. 그러나 이와 달리 제1 보호막(180a) 위에 화소 전극(191)이 위치하고 그 위에 공통 전극(131)이 위치할 수도 있다.
공통 전극(131)의 위 또는 아래에는 공통 전극(131)과 직접 접촉하는 공통 전압선(301) 및 이와 연결된 가장자리 공통 전압선(302)이 위치한다. 도 16은 공통 전압선(301) 및 가장자리 공통 전압선(302)이 공통 전극(131)의 아래에 위치하는 예를 도시한다.
본 실시예에 따르면 표시 영역(DA)에 위치하는 공통 전압선(301)과 주변 영역(PA)에 위치하는 가장자리 공통 전압선(302)은 동일한 층에 위치하며 서로 연결되어 있다.
제1 보호막(180a)은 제1 공통 전압 전달선(77)을 드러내는 접촉 구멍(187)을 포함한다. 가장자리 공통 전압선(302)은 접촉 구멍(187)을 통해 제1 공통 전압 전달선(77)과 접촉하여 공통 전압을 인가받는다. 접촉 구멍(187)의 형태는 앞에서 설명한 도 1 또는 도 2에 도시한 실시예에서와 동일할 수 있다.
본 실시예에서 가장자리 공통 전압선(302) 위에는 제2 보호막(180b)이 위치할 수 있다.
다음 도 17을 참조하면, 절연 기판(110) 위에 게이트 절연막(140) 및 제1 보호막(180a)이 차례대로 위치하고, 그 위에 색필터(230)가 위치할 수 있다. 그러나 색필터(230)는 다른 유기막으로 대체될 수도 있고 생략될 수도 있다.
색필터(230) 위에는 공통 전압선(301) 및 이와 연결된 가장자리 공통 전압선(302) 및 제1 공통 전압 전달선(77)이 위치한다. 본 실시예에 따르면 제1 표시판(100)의 주변 영역(PA)의 가장자리 공통 전압선(302)은 직접 제1 공통 전압선(77)과 연결되며 제1 공통 전압선(77)과 동일한 층에 위치한다. 즉, 공통 전압선(301), 가장자리 공통 전압선(302) 및 제1 공통 전압 전달선(77)은 모두 동일한 층에 위치할 수 있다.
공통 전압선(301)과 제1 공통 전압 전달선(77) 위에는 제2 보호막(180b)을 사이에 두고 화소 전극(191) 및 공통 전극(131)이 위치한다. 도 17은 화소 전극(191)이 공통 전극(131)의 위에 위치하는 예를 도시한다. 이 경우 공통 전압선(301)은 도 17에 도시한 바와 같이 공통 전극(131)의 아래에서 공통 전극(131)과 직접 접촉할 수 있다. 그러나 이와 달리 공통 전압선(301)은 공통 전극(131)의 위에서 공통 전극(131)과 직접 접촉할 수도 있다. 또한 도 17에 도시한 바와 달리 공통 전극(131) 및 공통 전압선(301)의 아래에 화소 전극(191)이 위치할 수도 있다.
본 실시예에서 제1 공통 전압 전달선(77) 위에는 제2 보호막(180b)이 위치할 수 있다.
다음 도 18을 참조하면, 절연 기판(110) 위에 게이트 절연막(140) 및 제1 보호막(180a)이 차례대로 위치하고, 그 위에 제2 보호막(180b)을 사이에 두고 화소 전극(191) 및 공통 전극(131)이 위치한다. 도 18은 화소 전극(191)이 공통 전극(131)의 아래에 위치하는 예를 도시한다. 그러나 이와 달리 공통 전극(131) 위에 화소 전극(191)이 위치할 수도 있다.
공통 전극(131)의 위 또는 아래에는 공통 전극(131)과 직접 접촉하는 공통 전압선(301) 및 이와 연결된 제1 공통 전압 전달선(77)이 위치한다. 도 18은 공통 전압선(301) 및 공통 전극(131)의 위에 위치하는 예를 도시한다. 본 실시예에 따르면 주변 영역(PA)의 가장자리 공통 전압선(302)은 직접 제1 공통 전압선(77)과 연결되며 제1 공통 전압선(77)과 동일한 층에 위치한다. 즉, 공통 전압선(301), 가장자리 공통 전압선(302) 및 제1 공통 전압 전달선(77)은 모두 동일한 층에 위치할 수 있다.
본 실시예에서 제1 공통 전압 전달선(77) 아래에 제2 보호막(180b)이 위치할 수 있다.
도 17 및 도 18에 도시한 실시예에 따르면 주변 영역( PA )에서 공통 전압선(301)과 제1 공통 전압 전달선(77)을 연결시키기 위한 게이트 절연막(140), 제1 보호막(180a) 또는 제2 보호막(180b)의 접촉 구멍을 형성할 필요 없다. 따라서 주변 영역( PA )에서 접촉 구멍에 의한 접촉 저항을 줄일 수 있고, 제1 공통 전압 전달선(77)의 폭을 최소화할 수 있어 제1 표시판(100)의 주변 영역( PA )의 면적을 줄일 수 있다.
다음 도 19를 참조하면, 절연 기판(110) 위에 제1 공통 전압 전달선(77)이 위치하고, 그 위에 유기 절연 물질 또는 무리 절연 물질을 포함하는 보호막(180)이 위치한다. 보호막(180)은 앞에서 설명한 도 1 및 도 2에 도시한 실시예와 달리 제1 공통 전압 전달선(77)을 완전히 드러내는 접촉 구멍(187)을 포함할 수 있다. 즉, 접촉 구멍(187)은 제1 공통 전압 전달선(77)을 폭 방향으로 완전히 드러내며 제1 공통 전압 전달선(77)의 측면을 드러낼 수 있다.
보호막(180) 위에는 공통 전압선(301) 및 이와 연결된 가장자리 공통 전압선(302)이 위치한다. 표시 영역(DA)에 위치하는 공통 전압선(301)과 주변 영역(PA)에 위치하는 가장자리 공통 전압선(302)은 동일한 층에 위치하며 서로 연결될 수 있다. 가장자리 공통 전압선(302)은 접촉 구멍(187)을 통해 제1 공통 전압 전달선(77)과 접촉하여 공통 전압을 인가받는다.
실시예에 따르면 접촉 구멍(187)의 폭이 제1 공통 전압 전달선(77)의 폭보다 크므로 가장자리 공통 전압선(302)과 제1 공통 전압 전달선(77) 사이의 접촉 저항을 줄일 수 있고, 제1 공통 전압 전달선(77)의 폭을 최소화할 수 있어 제1 표시판(100)의 주변 영역( PA )의 면적을 줄일 수 있다.
도 19에 도시한 실시예에서 보호막(180)은 앞에서 설명한 여러 실시예에서의 게이트 절연막(140), 제1 보호막(180a) 및 제2 보호막(180b) 중 적어도 하나를 포함할 수 있다. 제1 공통 전압 전달선(77) 아래에는 게이트 절연막(140) 및 제1 보호막(180a) 적어도 하나가 위치할 수도 있고 절연층이 위치하지 않을 수도 있다. 또한 공통 전압선(301) 위에 절연층이 위치하지 않을 수도 있고 절연층이 위치할 수도 있다. 공통 전압선(301) 위에 절연층이 위치한다면 앞에서 설명한 실시예에서의 제2 보호막(180b)이 위치할 수 있다.
그러면 도 20 내지 도 23을 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다. 앞에서 설명한 실시예와 동일한 구성 요소에 대해서는 동일한 도면 부호를 부여하고, 동일한 설명은 생략하며 차이점을 중심으로 설명한다.
도 20 내지 도 23은 각각 본 발명의 한 실시예에 따른 표시 장치의 평면도이다.
도 20 또는 도 21을 참조하면, 본 실시예에 따른 표시 장치는 앞에서 설명한 도 1 또는 도 2에 도시한 실시예에 따른 표시 장치와 대부분 동일하므로 차이점을 중심으로 설명한다. 다만 공통 전극(131)의 도시는 편의상 생략하였으나 앞에서의 여러 실시예와 동일한 특징을 가진다.
본 실시예에 따르면, 가장자리 공통 전압선(302)과 제1 공통 전압 전달선(77) 중 적어도 하나가 표시 영역(DA)의 세 면의 가장자리를 따라 형성될 수 있다. 즉, 가장자리 공통 전압선(302)과 제1 공통 전압 전달선(77) 중 적어도 하나가 표시 영역(DA)의 위쪽 면 또는 아래쪽 면을 따라 형성되어 있지 않은 열린 곡선 또는 열린 다각형일 수 있다. 도 20 또는 도 21은 표시 영역(DA)의 좌우측 및 아래쪽의 세 면의 가장자리를 따라 형성되어 있는 제1 공통 전압 전달선(77)을 예로서 도시한다. 가장자리 공통 전압선(302)은 도 20 또는 도 21에 도시한 바와 같이 표시 영역(DA)의 네 면의 가장자리를 따라 형성되어 있을 수도 있고 제1 공통 전압 전달선(77)과 같이 세 면의 가장자리에만 형성되어 있을 수도 있다.
이 밖에 앞에서 설명한 도 1 또는 도 2에 도시한 실시예의 여러 특징이 본 실시예에도 동일하게 적용될 수 있다.
다음 도 22를 참조하면, 본 실시예에 따른 표시 장치는 앞에서 설명한 도 20 또는 도 21에 도시한 실시예에 따른 표시 장치와 대부분 동일하나 제1 공통 전압 전달선(77)이 표시 영역(DA)의 마주하는 두 면의 가장자리를 따라 형성된 예를 도시한다. 즉, 제1 공통 전압 전달선(77)은 표시 영역(DA)의 좌우측 가장자리를 따라 뻗는 마주하는 두 부분을 포함할 수 있다. 제1 공통 전압 전달선(77)의 두 부분은 각각의 입력 패드(75)로부터 시작하여 표시 영역(DA)의 위쪽 가장자리를 향해 표시 영역(DA)의 좌우측의 가장자리를 따라 위로 뻗을 수 있다.
도 22에 도시한 바와 달리 제1 공통 전압 전달선(77)은 하나의 입력 패드(75)로부터 시작하여 표시 영역(DA)의 한 쪽 가장자리를 따라 위로 뻗는 한 부분만을 포함할 수도 있다.
다음 도 23을 참조하면, 본 실시예에 따른 표시 장치는 앞에서 설명한 도 20 또는 도 21에 도시한 실시예에 따른 표시 장치와 대부분 동일하나 제1 공통 전압 전달선(77)의 구조가 다를 수 있다. 본 실시예에 따르면 제1 공통 전압 전달선(77)은 적어도 하나의 절단부(777)를 포함할 수 있다. 적어도 하나의 절단부(777)는 제1 공통 전압 전달선(77)의 상부 또는 하부에 위치할 수 있다. 도 23은 한 쌍의 절단부(777)가 제1 공통 전압 전달선(77)의 상부 및 하부에 각각 위치하여 제1 공통 전압 전달선(77)이 적어도 두 부분으로 분리되어 있는 예를 도시한다.
이 밖에 제1 공통 전압 전달선(77) 및 가장자리 공통 전압선(302)은 다양한 변형 가능한 형태를 가질 수 있다.
그러면 도 24 및 도 25를 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대해 설명한다. 앞에서 설명한 실시예와 동일한 구성 요소에 대해서는 동일한 도면 부호를 부여하고, 동일한 설명은 생략하며 차이점을 중심으로 설명한다.
도 24 및 도 25는 각각 본 발명의 한 실시예에 따른 표시 장치의 평면도이다.
다음 도 24 및 도 25에 도시한 실시예에 따른 표시 장치는 각각 앞에서 설명한 도 1 및 도 2에 도시한 실시예에 따른 표시 장치와 대부분 동일하나 공통 전극(131)이 표시 영역(DA)뿐만 아니라 주변 영역(PA)으로도 연장되어 형성될 수 있다. 공통 전극(131)은 주변 영역(PA)에서 가장자리 공통 전압선(302) 및 제1 공통 전압 전달선(77)과 중첩할 수 있다.
주변 영역(PA)에서의 구체적인 적층 구조에 대해 도 26 및 도 27을 참조하여 설명한다.
도 26 및 도 27은 각각 도 24 또는 도 25의 표시 장치를 B-B’선을 따라 자른 단면도이다.
본 실시예에 따른 표시 장치의 주변 영역(PA)에서의 구조는 앞에서 설명한 도 12 내지 도 19에 도시한 실시예에 따른 표시 장치와 대부분 동일하므로 여기서는 차이점을 중심으로 설명한다.
도 26 및 도 27을 참조하면, 본 발명의 한 실시예에 따른 표시 장치에서 공통 전극(131)은 주변 영역(PA)까지 확장되어 제1 공통 전압 전달선(77)과 중첩한다. 더 구체적으로, 공통 전극(131)이 공통 전압선(301) 또는 가장자리 공통 전압선(302)의 아래쪽에 위치하는 경우 주변 영역(PA)에서 제1 공통 전압 전달선(77)은 접촉 구멍(187)을 통해 공통 전극(131)과 직접 접촉하여 연결될 수 있다. 이 경우 공통 전극(131)은 공통 전압선(301) 및 가장자리 공통 전압선(302)과 실질적으로 동일한 평면 모양을 가질 수 있다.
도 26 및 도 27에 도시한 바와 달리 공통 전극(131)이 공통 전압선(301) 또는 가장자리 공통 전압선(302)의 위쪽에 위치하는 경우 주변 영역(PA)에서 제1 공통 전압 전달선(77)은 접촉 구멍(187)을 통해 가장자리 공통 전압선(302)과 직접 접촉하여 연결될 수 있다. 이 경우에도 공통 전극(131)은 공통 전압선(301) 및 가장자리 공통 전압선(302)과 실질적으로 동일한 평면 모양을 가질 수 있다.
도 26은 화소 전극(191)이 공통 전극(131)의 위쪽에 위치하고, 가장자리 공통 전압선(302)의 위에 제2 보호막(180b)이 위치하는 예를 도시하고, 도 27은 화소 전극(191)이 공통 전극(131)의 아래쪽에 위치하고, 가장자리 공통 전압선(302)의 아래에 제2 보호막(180b)이 위치하는 예를 도시한다.
또한 도 26은 제1 공통 전압 전달선(77)과 공통 전압선(301) 사이에 게이트 절연막(140) 및 제1 보호막(180a)이 위치하는 예를 도시하고, 도 27은 제1 공통 전압 전달선(77)과 공통 전압선(301) 사이에 게이트 절연막(140), 제1 보호막(180a) 및 제2 보호막(180b)과 함께 색필터(230)가 위치하는 예를 도시한다. 색필터(230)는 생략될 수 있다.
도 26 및 도 27에 도시한 바와 달리 제1 공통 전압 전달선(77)이 공통 전압선(301)과 직접 제1 공통 전압선(77)과 연결될 수도 있다. 이 경우에는 공통 전극(131)이 공통 전압선(301) 또는 가장자리 공통 전압선(302)의 위쪽에 위치할 수 있다.
다음 도 28 내지 도 31을 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대해 설명한다.
도 28은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고, 도 29는 도 28의 표시 장치를 XXIX-XXIX 선을 따라 자른 단면도이고, 도 30은 본 발명의 한 실시예에 따른 표시 장치의 평면도이고, 도 31은 도 30의 표시 장치를 XXXI-XXXI 선을 따라 자른 단면도이다.
본 실시예에 따른 표시 장치는 앞에서 설명한 여러 실시예에 따른 표시 장치와 동일하므로 차이점을 중심으로 설명한다.
제1 표시판(100)의 표시 영역(DA)에 위치하는 공통 전압선(301)은 도 28에 도시한 바와 같이 가로부만을 포함할 수 있으나 이에 한정되지 않고 앞에서 설명한 여러 실시예와 같이 세로부도 함께 포함할 수 있다.
제1 표시판(100)의 표시 영역(DA)에 위치하는 구동 신호선은 복수의 게이트선과 복수의 데이터선(171)을 포함한다. 특히 데이터선(171)은 아래쪽 주변 영역(PA)으로 연장되어 팬아웃부(179)를 형성할 수 있다. 팬아웃부(179)는 제1 표시판(100)의 드러난 주변 영역(PA)에 위치하는 데이터 구동 회로(554)와 연결되어 데이터 신호를 전달받을 수 있다.
제1 표시판(100)은 구동 신호를 제어하기 위한 여러 회로 요소가 구비되어 있는 인쇄 회로 기판(560)과 가요성 인쇄 회로막(552)을 통해 연결될 수 있다. 데이터 구동 회로(554)는 가요성 인쇄 회로막(552)을 통해 인쇄 회로 기판(560)으로부터 여러 제어 신호를 입력받을 수 있다. 데이터 구동 회로(554)는 가요성 인쇄 회로막(552) 또는 인쇄 회로 기판(560) 위에 장착될 수도 있다.
표시 영역(DA)의 공통 전압선(301)과 연결되어 있는 가장자리 공통 전압선(302)은 표시 영역(DA)의 가장자리를 따라 형성되어 있다. 도 28 및 도 30은 각각 가장자리 공통 전압선(302)이 표시 영역(DA)의 좌우측 및 아래쪽의 세 면의 가장자리의 따라 형성되어 있는 예를 도시한다. 따라서 가장자리 공통 전압선(302)의 일부, 즉 가장자리 공통 전압선(302)의 하측 부분(302b)은 데이터선(171)의 팬아웃부(179)와 중첩할 수 있다.
구체적으로 도 29 또는 도 31을 참조하면, 데이터선(171)의 팬아웃부(179)는 절연 기판(110) 위에 위치하는 게이트 절연막(140) 위에 위치할 수 있다. 데이터선(171)의 팬아웃부(179)는 제1 보호막(180a)을 사이에 두고 공통 전압선(302)의 하측 부분(302b)과 중첩할 수 있다. 이 경우 기생 용량에 의해 데이터 신호의 지연이 생길 수 있다. 따라서 가장자리 공통 전압선(302)의 하측 부분(302b)의 폭(W1)을 작게 하여 데이터 신호의 지연을 줄일 수 있다.
가장자리 공통 전압선(302)의 하측 부분(302b)은 연결부(38)를 통해 가요성 인쇄 회로막(552)과 연결되어 공통 전압을 인가받을 수 있다. 그러나 연결부(38)는 생략될 수도 있다.
제1 공통 전압 전달선(77)은 표시 영역(DA)의 적어도 한 면의 가장자리를 따라 형성될 수 있다. 도 28은 제1 공통 전압 전달선(77)이 표시 영역(DA)의 마주하는 두 면의 가장자리를 따라 형성된 예를 도시한다. 즉, 제1 공통 전압 전달선(77)은 표시 영역(DA)의 좌우측 가장자리를 따라 뻗는 마주하는 두 부분을 포함할 수 있다. 제1 공통 전압 전달선(77)은 연결 배선(78)을 통해 가요성 인쇄 회로막(552)과 연결되어 공통 전압을 인가받을 수 있다.
본 실시예와 같이 제1 공통 전압 전달선(77)을 데이터선(171)의 팬아웃부(179)가 위치하는 표시 영역(DA)의 아래쪽 가장자리 주변에는 형성하지 않음으로써 제1 공통 전압 전달선(77)과 데이터선(171)의 팬아웃부(179)의 중첩에 의한 신호 지연을 없앨 수 있다.
도 30은 제1 공통 전압 전달선(77)이 표시 영역(DA)의 좌우측 및 아래쪽 가장자리의 세 면의 가장자리를 따라 형성된 예를 도시한다. 즉, 제1 공통 전압 전달선(77)은 표시 영역(DA)의 좌우측 가장자리를 따라 뻗는 마주하는 두 부분 및 두 부분을 연결하는 하측 부분(77b)을 더 포함할 수 있다. 이 경우 제1 공통 전압 전달선(77)의 하측 부분(77b)은 데이터선(171)의 팬아웃부(179)와 중첩할 수 있다. 도 31을 참조하면, 데이터선(171)의 팬아웃부(179)는 게이트 절연막(140) 사이에 두고 제1 공통 전압 전달선(77)의 하측 부분(77b)과 중첩할 수 있다. 이 경우에도 제1 공통 전압 전달선(77)의 하측 부분(77b)의 폭(W2)을 작게 하여 기생 용량에 의한 데이터 신호의 지연을 줄일 수 있다.
이제 앞에서 설명한 도면들과 함께 도 32 및 도 33을 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다.
도 32는 본 발명의 한 실시예에 따른 표시 장치의 평면도이고, 도 33은 도 32의 표시 장치를 XXXIII-XXXIII 선을 따라 자른 단면도이다.
본 실시예에 따른 표시 장치는 앞에서 설명한 여러 실시예에 따른 표시 장치와 대부분 동일하므로 차이점을 중심으로 설명한다.
도 32를 참조하면, 제1 표시판(100) 및 제2 표시판(200)의 표시 영역(DA)은 서로 마주하는 제1 가장자리(E1)와 제2 가장자리(E2), 그리고 제1 및 제2 가장자리(E1, E2)를 연결하며 서로 마주하는 제3 가장자리(E3) 및 제4 가장자리(E4)를 포함할 수 있다. 도 32에서는 표시 영역(DA)이 대략 직사각형으로 도시되어 있으나 그 모양이 이에 한정되는 것은 아니다.
제1 표시판(100)의 주변 영역(PA)에는 표시 영역(DA)의 공통 전압선(301)과 연결되어 있는 가장자리 공통 전압선(302)이 위치한다. 가장자리 공통 전압선(302)은 표시 영역(DA)의 네 면의 가장자리(E1-E4)를 따라 형성되어 있으며, 상측 부분(302a) 및 하측 부분(302b)을 포함할 수 있다. 그러나 가장자리 공통 전압선(302)의 상측 부분(302a) 및 하측 부분(302b) 중 적어도 하나는 생략될 수 있다.
또한, 제1 표시판(100)의 주변 영역(PA)에는 제1 공통 전압 전달선(70a, 70b) 및 제2 공통 전압 전달선(90a, 90b)이 위치한다. 도 33을 참조하면 단면 구조로 볼 때, 제1 공통 전압 전달선(70a, 70b)과 제2 공통 전압 전달선(90a, 90b)은 동일한 층에 위치할 수도 있고 서로 다른 층에 위치할 수도 있다. 평면 구조로 볼 때, 제2 공통 전압 전달선(90a, 90b)과 표시 영역(DA)의 가장자리 사이에 제1 공통 전압 전달선(70a, 70b)이 위치할 수 있으나 제1 공통 전압 전달선(70a, 70b)과 제2 공통 전압 전달선(90a, 90b)의 배치는 이에 한정되는 것은 아니다.
제1 공통 전압 전달선(70a, 70b)은 표시 영역(DA)의 제1 가장자리(E1)에 인접한 주변 영역(PA)에 위치하는 입력 패드(75a, 75b)로부터 시작하여 표시 영역(DA)의 제2 가장자리(E2)를 향해 제3 가장자리(E3) 또는 제4 가장자리(E4)를 따라 뻗을 수 있다. 도 32는 제3 가장자리(E3)를 따라 뻗는 제1 공통 전압 전달선(70a) 및 제4 가장자리(E4)를 따라 뻗는 제1 공통 전압 전달선(70b)을 예로 들고 있으나, 어느 한 쪽은 생략될 수도 있다.
제1 공통 전압 전달선(70a, 70b)은 앞에서 설명한 여러 실시예와 같이 가장자리 공통 전압선(302)과 연결되어 있으며 가장자리 공통 전압선(302)에 공통 전압을 전달한다. 도 33은 제1 공통 전압 전달선(70a, 70b)이 접촉 구멍(187)을 통해 가장자리 공통 전압선(302)과 연결되어 있는 예를 도시한다.
제2 공통 전압 전달선(90a, 90b)은 표시 영역(DA)의 제1 가장자리(E1) 근처에 위치하는 입력 패드(95a, 95b)로부터 시작하여 표시 영역(DA)의 제2 가장자리(E2)를 향해 제3 가장자리(E3) 또는 제4 가장자리(E4)를 따라 뻗을 수 있다. 도 32에 도시한 실시예에서는 제3 가장자리(E3)를 따라 뻗는 제2 공통 전압 전달선(90a) 및 제4 가장자리(E4)를 따라 뻗는 제2 공통 전압 전달선(90b)을 예로 들고 있으나, 이에 한정되지 않고 어느 한 쪽은 생략될 수도 있다.
제2 공통 전압 전달선(90a, 90b)은 제2 가장자리(E2) 부근에서 제1 공통 전압 전달선(70a, 70b)과 연결되어 보완 공통 전압을 제1 공통 전압 전달선(70a, 70b) 및 표시 영역(DA)에 전달할 수 있다. 보완 공통 전압은 제1 공통 전압 전달선(70a, 70b)을 따라 전달되는 공통 전압의 편차를 보완할 수 있다. 구체적으로, 제1 공통 전압 전달선(70a, 70b)이 전달하는 공통 전압은 저항, 기생 용량 등의 부하(load)에 의해 편차가 생길 수 있다. 구체적으로, 제1 가장자리(E1)에서 멀어질수록 제1 공통 전압 전달선(70a, 70b)이 전달하는 공통 전압의 크기가 작아질 수 있다. 이러한 공통 전압의 편차가 생기면 표시 영역(DA)의 위치에 따라 화질이 균일하지 않고 얼룩이 생길 수 있다. 그러나 본 발명의 한 실시예에 따르면, 제2 공통 전압 전달선(90a, 90b)은 제1 가장자리(E1) 근처에서 입력되는 공통 전압과 제2 가장자리(E2) 근처에서 입력되는 공통 전압의 차이를 최소화할 수 있는 보완 공통 전압을 제2 가장자리(E2) 근처의 제1 공통 전압 전달선(70a, 70b) 및 표시 영역(DA)에 입력할 수 있다.
도 32 도 33을 참조하면, 본 발명의 한 실시예에 따른 표시 장치의 제1 표시판(100)의 주변 영역(PA)에는 공통 전압 피드백선(common voltage feedback line)(80a, 80b)이 더 위치할 수 있다. 단면 구조로 볼 때 공통 전압 피드백선(80a, 80b)은 가장자리 공통 전압선(302)과 동일한 층에 위치하며 동일한 물질로 형성될 수 있다.
공통 전압 피드백선(80a, 80b)은 표시 영역(DA)의 제1 가장자리(E1)와 인접한 주변 영역(PA)에 위치하는 출력 패드(85a, 85b)로부터 시작하여 표시 영역(DA)의 제2 가장자리(E2)를 향해 제3 가장자리(E3) 또는 제4 가장자리(E4)를 따라 뻗을 수 있다. 도 32 및 도 33에 도시한 실시예에서는 제3 가장자리(E3)를 따라 뻗는 공통 전압 피드백선(80a) 및 제4 가장자리(E4)를 따라 뻗는 공통 전압 피드백선(80b)을 예로 도시하고 있으나 이에 한정되지 않고 한 쪽은 생략될 수도 있다.
공통 전압 피드백선(80a, 80b)은 제2 가장자리(E2) 부근의 제1 공통 전압 전달선(70a, 70b)의 끝 부분 또는 이와 연결된 가장자리 공통 전압선(302)으로부터 공통 전압을 피드백 받아 이를 피드백 전압으로서 출력 패드(85a, 85b)로 전달한다. 공통 전압 피드백선(80a, 80b)에 의해 전달된 피드백 전압을 바탕으로 제1 공통 전압 전달선(70a, 70b)의 공통 전압 또는 제2 공통 전압 전달선(90a, 90b)의 보완 공통 전압의 크기를 결정할 수 있다.
도 32를 참조하면, 본 발명의 한 실시예에 따른 표시 장치는 신호 제어부(signal controller)(700)를 더 포함할 수 있다. 신호 제어부(700)는 공통 전압을 입력 패드(75a, 75b)를 통해 제1 공통 전압 전달선(70a, 70b)에 전달하고, 보완 공통 전압을 입력 패드(95a, 95b)를 통해 제2 공통 전압 전달선(90a, 90b)에 전달할 수 있다. 또한 신호 제어부(700)는 공통 전압 피드백선(80a, 80b)으로부터 피드백 전압을 입력 받아 이를 바탕으로 공통 전압 및 보완 공통 전압을 결정할 수 있다. 신호 제어부(700)는 집적 회로 칩의 형태로 제1 표시판(100)에 직접 장착되거나, 가요성 인쇄 회로막(552) 위에 장착되어 제1 표시판(100)에 부착되거나, 도 32에 도시한 바와 같이 인쇄 회로 기판(560) 위에 장착되어 가요성 인쇄 회로막(552)을 통해 입력 패드(75a, 75b, 95a, 95b) 및 출력 패드(85a, 85b)와 연결될 수도 있다.
다음 도 34 및 도 35를 참조하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 설명한다.
도 34는 본 발명의 한 실시예에 따른 표시 장치의 평면도이고, 도 35는 도 34의 표시 장치를 XXXV-XXXV 선을 따라 자른 단면도이다.
본 실시예에 따른 표시 장치는 앞에서 설명한 도 32 및 도 33에 도시한 실시예에 따른 표시 장치와 대부분 동일하므로 차이점을 중심으로 설명한다.
가장자리 공통 전압선(302)은 표시 영역(DA)의 네 면 중 제2 가장자리(E2)를 따라 형성될 수 있다.
또한, 제1 표시판(100)의 주변 영역(PA)에는 제1 공통 전압 전달선(70a, 70b) 및 제2 공통 전압 전달선(90a, 90b)이 위치한다. 제1 공통 전압 전달선(70a, 70b)은 복수의 공통 전압 입력 포인트(common voltage input point)(이하, 줄여서 입력 포인트(input point)라 함)(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)(n은 2 이상의 자연수)를 통해 표시 영역(DA)의 공통 전압선(301) 또는 공통 전극(131)에 공통 전압을 입력한다. 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)는 표시 영역(DA)과 인접한 주변 영역(PA)에 위치할 수 있으나, 표시 영역(DA)의 가장자리에 위치할 수도 있다. 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)는 표시 영역(DA)의 제3 가장자리(E3) 또는 제4 가장자리(E4)를 따라 차례로 배열될 수 있다. 도 35를 참조하면, 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)는 예를 들어 접촉 구멍을 포함할 수 있다. 즉, 입력 포인트(Pa_1, ···, Pa_n, Pb_1, ···, Pb_n)에서 제1 공통 전압 전달선(70a, 70b)은 게이트 절연막(140) 및 제1 보호막(180a) 중 적어도 하나의 접촉 구멍을 통해 공통 전극(131) 또는 공통 전압선(301)과 연결될 수 있다.
제2 공통 전압 전달선(90a, 90b)은 앞에서 설명한 실시예와 같이 표시 영역(DA)의 제2 가장자리(E2) 부근에서 제1 공통 전압 전달선(70a, 70b)과 연결되어 보완 공통 전압을 제1 공통 전압 전달선(70a, 70b) 및 표시 영역(DA)에 전달할 수 있다.
도 32 도 33을 참조하면, 본 발명의 한 실시예에 따른 표시 장치의 제1 표시판(100)의 주변 영역(PA)에는 공통 전압 피드백선(80a, 80b)이 더 위치할 수 있다. 단면 구조로 볼 때 공통 전압 피드백선(80a, 80b)은 가장자리 공통 전압선(302)과 동일한 층에 위치할 수 있다.
공통 전압 피드백선(80a, 80b)은 제2 가장자리(E2) 부근의 가장자리 공통 전압선(302)의 끝 부분으로부터 공통 전압을 피드백 받아 이를 피드백 전압으로서 출력 패드(85a, 85b)로 전달한다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
3: 액정층 11, 21: 배향막
70a, 70b, 77: 제1 공통 전압 전달선
80, 80a, 80b: 공통 전압 피드백선
90a, 90b: 제2 공통 전압 전달선
100: 제1 표시판 110, 210: 절연 기판
121: 게이트선 124: 게이트 전극
131: 공통 전극
140: 게이트 절연막 151, 154: 반도체
161, 163, 165: 저항성 접촉 부재 171: 데이터선
173: 소스 전극 175: 드레인 전극
180a, 180b: 보호막 185, 187: 접촉 구멍
191: 화소 전극 200: 제2 표시판
230: 색필터 550: 구동 회로부
552: 가요성 인쇄 회로막 700: 신호 제어부

Claims (30)

  1. 복수의 화소가 위치하는 표시 영역 및 그 주변의 주변 영역을 포함하는 기판,
    상기 기판의 상기 표시 영역 위에 위치하며 제1 절연막을 사이에 두고 서로 중첩하는 공통 전극 및 화소 전극,
    상기 공통 전극의 위 또는 아래에서 상기 공통 전극과 접촉하는 공통 전압선,
    상기 공통 전압선과 연결되어 있고 상기 표시 영역의 가장자리를 따라 형성되어 있는 가장자리 공통 전압선, 그리고
    상기 주변 영역에서 상기 가장자리 공통 전압선과 접촉하며 상기 공통 전압선에 공통 전압을 전달하는 제1 공통 전압 전달선
    을 포함하는 표시 장치.
  2. 제1항에서,
    상기 가장자리 공통 전압선은 상기 공통 전압선과 동일한 층에 위치하는 표시 장치.
  3. 제2항에서,
    상기 가장자리 공통 전압선과 상기 제1 공통 전압 전달선 사이에 위치하는 제2 절연막을 더 포함하고,
    상기 제2 절연막은 상기 제1 공통 전압 전달선을 드러내는 적어도 하나의 접촉 구멍을 포함하며,
    상기 가장자리 공통 전압선은 상기 접촉 구멍을 통해 상기 제1 공통 전압 전달선과 접촉하는
    표시 장치.
  4. 제3항에서,
    상기 적어도 하나의 접촉 구멍은 상기 표시 영역의 가장자리를 따라 연장되어 서로 연결되어 있는 표시 장치.
  5. 제4항에서,
    상기 접촉 구멍은 상기 제1 공통 전압 전달선의 측면을 드러내는 표시 장치.
  6. 제5항에서,
    상기 공통 전극은 상기 주변 영역으로 연장되어 상기 제1 공통 전압 전달선과 중첩하는 표시 장치.
  7. 제6항에서,
    상기 제1 절연막은 상기 가장자리 공통 전압선 위에 위치하는 표시 장치.
  8. 제7항에서,
    상기 기판 위에 위치하며 게이트 신호를 전달하는 게이트선,
    상기 게이트선과 절연되어 있으며 데이터 신호를 전달하는 데이터선, 그리고
    상기 게이트선과 상기 데이터선 사이에 위치하는 제2 절연막
    을 더 포함하고,
    상기 제1 공통 전압 전달선은 상기 게이트선 및 상기 데이터선 중 어느 하나와 동일한 층에 위치하는
    표시 장치.
  9. 제8항에서,
    상기 제2 절연막은 색필터를 포함하는 유기 물질을 포함하는 표시 장치.
  10. 제9항에서,
    상기 공통 전압선 및 상기 가장자리 공통 전압선은 금속을 포함하는 표시 장치.
  11. 제10항에서,
    상기 공통 전압선은 상기 게이트선 및 상기 데이터선 중 적어도 하나와 중첩하는 표시 장치.
  12. 제11항에서,
    상기 주변 영역에는 상기 데이터선과 연결된 팬아웃부가 위치하고,
    상기 제1 공통 전압 전달선은 상기 팬아웃부가 위치하는 영역에서는 제거되어 있는
    표시 장치.
  13. 제12항에서,
    상기 표시 영역은 네 면을 포함하고,
    상기 제1 공통 전압 전달선은 상기 표시 영역의 상기 네 면 중 적어도 한 면의 가장자리를 따라 뻗는 부분을 포함하는
    표시 장치.
  14. 제13항에서,
    상기 표시 영역의 상기 네 면은 상기 제1 공통 전압 전달선의 입력 패드와 가장 인접한 제1면, 상기 제1면과 마주하는 제2면, 상기 제1면 및 상기 제2면을 연결하는 제3면을 포함하고,
    상기 제1 공통 전압 전달선은 상기 제3면의 가장자리를 따라 뻗고,
    상기 제3면의 가장자리를 따라 뻗으며 상기 제2면에 인접한 상기 제1 공통 전압 전달선의 끝 부분에 공통 전압의 편차를 보상하기 위한 보완 공통 전압을 전달하는 제2 공통 전압 전달선을 더 포함하는
    표시 장치.
  15. 제14항에서,
    상기 제3면의 가장자리를 따라 뻗고 상기 제2면에 인접한 상기 제1 공통 전압 전달선의 끝 부분의 전압을 받아 피드백 전압으로서 출력 패드로 전달하는 공통 전압 피드백선을 더 포함하는 표시 장치.
  16. 제15항에서,
    상기 공통 전압 피드백선은 상기 가장자리 공통 전압선과 동일한 층에 위치하는 표시 장치.
  17. 제3항에서,
    상기 접촉 구멍은 상기 제1 공통 전압 전달선의 측면을 드러내는 표시 장치.
  18. 제2항에서,
    상기 가장자리 공통 전압선과 상기 제1 공통 전압 전달선은 동일한 층에 위치하며 서로 직접 연결되어 있는 표시 장치.
  19. 제2항에서,
    상기 공통 전극은 상기 주변 영역으로 연장되어 상기 제1 공통 전압 전달선과 중첩하는 표시 장치.
  20. 제2항에서,
    상기 제1 절연막은 상기 가장자리 공통 전압선 위에 위치하는 표시 장치.
  21. 제2항에서,
    상기 기판 위에 위치하며 게이트 신호를 전달하는 게이트선,
    상기 게이트선과 절연되어 있으며 데이터 신호를 전달하는 데이터선, 그리고
    상기 게이트선과 상기 데이터선 사이에 위치하는 제2 절연막
    을 더 포함하고,
    상기 제1 공통 전압 전달선은 상기 게이트선 및 상기 데이터선 중 어느 하나와 동일한 층에 위치하는
    표시 장치.
  22. 제21항에서,
    상기 제2 절연막은 색필터를 포함하는 유기 물질을 포함하는 표시 장치.
  23. 제2항에서,
    상기 공통 전압선 및 상기 가장자리 공통 전압선은 금속을 포함하는 표시 장치.
  24. 제2항에서,
    상기 공통 전압선은 상기 게이트선 및 상기 데이터선 중 적어도 하나와 중첩하는 표시 장치.
  25. 제2항에서,
    상기 주변 영역에는 상기 데이터선과 연결된 팬아웃부가 위치하고,
    상기 제1 공통 전압 전달선은 상기 팬아웃부가 위치하는 영역에서는 제거되어 있는
    표시 장치.
  26. 제2항에서,
    상기 표시 영역은 네 면을 포함하고,
    상기 제1 공통 전압 전달선은 상기 표시 영역의 상기 네 면 중 적어도 한 면의 가장자리를 따라 뻗는 부분을 포함하는
    표시 장치.
  27. 제26항에서,
    상기 표시 영역의 상기 네 면은 상기 제1 공통 전압 전달선의 입력 패드와 가장 인접한 제1면, 상기 제1면과 마주하는 제2면, 상기 제1면 및 상기 제2면을 연결하는 제3면을 포함하고,
    상기 제1 공통 전압 전달선은 상기 제3면의 가장자리를 따라 뻗고,
    상기 제3면의 가장자리를 따라 뻗으며 상기 제2면에 인접한 상기 제1 공통 전압 전달선의 끝 부분에 공통 전압의 편차를 보상하기 위한 보완 공통 전압을 전달하는 제2 공통 전압 전달선을 더 포함하는
    표시 장치.
  28. 제27항에서,
    상기 제3면의 가장자리를 따라 뻗고 상기 제2면에 인접한 상기 제1 공통 전압 전달선의 끝 부분의 전압을 받아 피드백 전압으로서 출력 패드로 전달하는 공통 전압 피드백선을 더 포함하는 표시 장치.
  29. 제28항에서,
    상기 공통 전압 피드백선은 상기 가장자리 공통 전압선과 동일한 층에 위치하는 표시 장치.
  30. 제29항에서,
    상기 보완 공통 전압은 상기 피드백 전압을 바탕으로 생성되는 표시 장치.
KR1020120158265A 2012-12-31 2012-12-31 표시 장치 KR101987320B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020120158265A KR101987320B1 (ko) 2012-12-31 2012-12-31 표시 장치
US13/927,713 US9513521B2 (en) 2012-12-31 2013-06-26 Display device
CN201310349798.6A CN103913905B (zh) 2012-12-31 2013-08-12 显示装置
JP2013196817A JP6438187B2 (ja) 2012-12-31 2013-09-24 表示装置
US15/357,417 US9791749B2 (en) 2012-12-31 2016-11-21 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120158265A KR101987320B1 (ko) 2012-12-31 2012-12-31 표시 장치

Publications (2)

Publication Number Publication Date
KR20140087696A true KR20140087696A (ko) 2014-07-09
KR101987320B1 KR101987320B1 (ko) 2019-06-11

Family

ID=51016838

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120158265A KR101987320B1 (ko) 2012-12-31 2012-12-31 표시 장치

Country Status (4)

Country Link
US (2) US9513521B2 (ko)
JP (1) JP6438187B2 (ko)
KR (1) KR101987320B1 (ko)
CN (1) CN103913905B (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190107210A (ko) * 2018-03-06 2019-09-19 삼성디스플레이 주식회사 표시 장치
CN112255846A (zh) * 2020-10-23 2021-01-22 深圳市华星光电半导体显示技术有限公司 Lcd显示模组及其制作方法
KR20210063158A (ko) * 2019-11-22 2021-06-01 엘지디스플레이 주식회사 디스플레이 장치 및 구동 방법

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9761613B2 (en) * 2010-12-22 2017-09-12 Beijing Boe Optoelectronics Technology Co., Ltd. TFT array substrate and manufacturing method thereof
KR101994971B1 (ko) * 2012-05-16 2019-07-02 삼성디스플레이 주식회사 표시 장치
CN103235456B (zh) * 2013-04-23 2016-07-06 合肥京东方光电科技有限公司 阵列基板及其制造方法和显示装置
CN104280954B (zh) * 2014-08-06 2017-02-08 深圳市华星光电技术有限公司 一种液晶显示器及其液晶显示器下基板组件
KR20160042256A (ko) * 2014-10-07 2016-04-19 삼성디스플레이 주식회사 빛샘 현상이 방지된 액정 표시 장치 및 그의 제조방법
KR20160053262A (ko) * 2014-10-31 2016-05-13 삼성디스플레이 주식회사 표시 기판 및 이의 제조 방법
KR102200255B1 (ko) * 2014-11-24 2021-01-07 엘지디스플레이 주식회사 액정표시장치
CN104460071A (zh) * 2014-12-31 2015-03-25 深圳市华星光电技术有限公司 薄膜晶体管阵列基板及液晶显示面板
JP2016139073A (ja) * 2015-01-29 2016-08-04 株式会社ジャパンディスプレイ 液晶表示装置
KR102477299B1 (ko) 2015-06-12 2022-12-14 삼성디스플레이 주식회사 디스플레이 장치
KR102454383B1 (ko) * 2015-12-28 2022-10-17 엘지디스플레이 주식회사 프린지 필드 스위칭 방식의 액정 표시장치
TWI597830B (zh) 2016-05-13 2017-09-01 群創光電股份有限公司 顯示裝置
KR102526508B1 (ko) * 2016-06-30 2023-04-26 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 액정 표시 장치
CN106054472B (zh) * 2016-08-22 2019-09-10 武汉华星光电技术有限公司 低温多晶硅薄膜晶体管阵列基板及其制作方法、液晶面板
US10249649B2 (en) * 2017-03-10 2019-04-02 Shenzhen China Star Optoelectronics Technology Co., Ltd. Thin film transistor array substrate and display panel
CN107085331A (zh) * 2017-04-25 2017-08-22 深圳市华星光电技术有限公司 显示面板的***金属线结构、制作方法及显示面板
CN113325642B (zh) * 2018-06-29 2022-12-30 上海中航光电子有限公司 一种阵列基板、显示面板及显示装置
KR20200123314A (ko) * 2019-04-18 2020-10-29 삼성디스플레이 주식회사 표시 장치
KR102627346B1 (ko) * 2019-09-05 2024-01-19 엘지디스플레이 주식회사 터치 센서를 갖는 표시장치와 이의 구동 방법
CN110867478B (zh) * 2019-11-29 2022-01-07 武汉天马微电子有限公司 显示面板及其制作方法、显示装置
KR20210086309A (ko) 2019-12-31 2021-07-08 엘지디스플레이 주식회사 발광 표시 장치와 이를 이용한 멀티 스크린 표시 장치
CN111308820B (zh) 2020-03-11 2022-07-05 京东方科技集团股份有限公司 阵列基板、显示装置及其控制方法
CN111290156B (zh) * 2020-03-27 2022-07-29 京东方科技集团股份有限公司 显示基板及其制作方法、和显示面板
CN115128873B (zh) * 2021-03-29 2023-12-05 株式会社日本显示器 显示装置及显示装置的阵列基板
CN115202093B (zh) * 2021-04-13 2024-03-22 合肥京东方显示技术有限公司 显示面板及其制作方法、显示装置
CN117296000A (zh) * 2022-02-28 2023-12-26 京东方科技集团股份有限公司 调光面板及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002296615A (ja) * 2001-01-29 2002-10-09 Hitachi Ltd 液晶表示装置
JP2007193334A (ja) * 2006-01-16 2007-08-02 Samsung Electronics Co Ltd 液晶表示パネル及びその製造方法
JP2008257168A (ja) * 2007-03-15 2008-10-23 Epson Imaging Devices Corp 液晶装置
JP2010008758A (ja) * 2008-06-27 2010-01-14 Epson Imaging Devices Corp 液晶表示パネル
JP2011053443A (ja) * 2009-09-02 2011-03-17 Sony Corp 液晶表示パネル

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3788649B2 (ja) * 1996-11-22 2006-06-21 株式会社半導体エネルギー研究所 液晶表示装置
KR100524873B1 (ko) 1998-04-02 2005-12-30 엘지.필립스 엘시디 주식회사 액정표시장치및그제조방법
KR100507271B1 (ko) 1999-06-30 2005-08-10 비오이 하이디스 테크놀로지 주식회사 고개구율 및 고투과율 액정표시장치 및 그 제조방법
KR20020052562A (ko) 2000-12-26 2002-07-04 구본준, 론 위라하디락사 횡전계방식 액정표시장치 및 그 제조방법
TW575775B (en) * 2001-01-29 2004-02-11 Hitachi Ltd Liquid crystal display device
KR100829786B1 (ko) 2001-12-28 2008-05-16 엘지디스플레이 주식회사 횡전계 방식 액정표시장치용 어레이기판과 그 제조방법
JP3787107B2 (ja) 2002-05-20 2006-06-21 ホシデン株式会社 双方向光通信用光学部品及び光送受信器
KR101054819B1 (ko) 2003-06-24 2011-08-05 엘지디스플레이 주식회사 횡전계 방식 액정표시장치용 어레이기판과 그 제조방법
KR101093279B1 (ko) 2003-12-12 2011-12-14 엘지디스플레이 주식회사 횡전계 방식의 액정표시장치 및 그 제조방법
JP4884660B2 (ja) 2004-08-11 2012-02-29 シャープ株式会社 薄膜トランジスタ装置の製造方法
JP5036173B2 (ja) 2004-11-26 2012-09-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
KR101086121B1 (ko) 2004-12-23 2011-11-25 엘지디스플레이 주식회사 수평전계방식 액정표시소자 및 그 제조방법
KR101125254B1 (ko) * 2004-12-31 2012-03-21 엘지디스플레이 주식회사 프린지 필드 스위칭 타입의 박막 트랜지스터 기판 및 그제조 방법과, 그를 이용한 액정 패널 및 그 제조 방법
JP4758170B2 (ja) 2005-08-09 2011-08-24 三菱電機株式会社 半導体装置の製造方法
KR101158902B1 (ko) * 2005-09-03 2012-06-25 삼성전자주식회사 어레이 기판, 액정표시패널 및 이를 구비한 액정표시장치
KR20070088886A (ko) 2006-02-27 2007-08-30 삼성전자주식회사 표시 기판 및 이의 제조 방법
JP2008016600A (ja) 2006-07-05 2008-01-24 Nec Electronics Corp 半導体装置およびその製造方法
KR20080056960A (ko) 2006-12-19 2008-06-24 삼성전자주식회사 박막 트랜지스터 기판 및 이의 제조 방법
TWI414864B (zh) 2007-02-05 2013-11-11 Hydis Tech Co Ltd 邊緣電場切換模式之液晶顯示器
US8068202B2 (en) * 2007-03-15 2011-11-29 Sony Corporation Liquid crystal device
US8144295B2 (en) 2008-11-18 2012-03-27 Apple Inc. Common bus design for a TFT-LCD display
KR20100067814A (ko) 2008-12-12 2010-06-22 삼성전자주식회사 표시 기판 및 이의 제조 방법
KR20120058231A (ko) 2010-11-29 2012-06-07 엘지디스플레이 주식회사 프린지 필드 스위칭 모드 액정표시장치용 어레이 기판
JP2012124506A (ja) 2012-01-20 2012-06-28 Renesas Electronics Corp 半導体装置
KR101994971B1 (ko) 2012-05-16 2019-07-02 삼성디스플레이 주식회사 표시 장치
KR101972878B1 (ko) * 2012-06-29 2019-04-29 삼성디스플레이 주식회사 액정표시패널 및 이를 포함하는 액정표시장치
KR102009388B1 (ko) * 2012-12-13 2019-08-12 엘지디스플레이 주식회사 액정 디스플레이 장치
KR102140644B1 (ko) * 2013-12-11 2020-08-04 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 이의 제조방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002296615A (ja) * 2001-01-29 2002-10-09 Hitachi Ltd 液晶表示装置
JP2007193334A (ja) * 2006-01-16 2007-08-02 Samsung Electronics Co Ltd 液晶表示パネル及びその製造方法
JP2008257168A (ja) * 2007-03-15 2008-10-23 Epson Imaging Devices Corp 液晶装置
JP2010008758A (ja) * 2008-06-27 2010-01-14 Epson Imaging Devices Corp 液晶表示パネル
JP2011053443A (ja) * 2009-09-02 2011-03-17 Sony Corp 液晶表示パネル

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190107210A (ko) * 2018-03-06 2019-09-19 삼성디스플레이 주식회사 표시 장치
KR20210063158A (ko) * 2019-11-22 2021-06-01 엘지디스플레이 주식회사 디스플레이 장치 및 구동 방법
CN112255846A (zh) * 2020-10-23 2021-01-22 深圳市华星光电半导体显示技术有限公司 Lcd显示模组及其制作方法

Also Published As

Publication number Publication date
CN103913905A (zh) 2014-07-09
US9513521B2 (en) 2016-12-06
JP2014130321A (ja) 2014-07-10
CN103913905B (zh) 2019-07-05
KR101987320B1 (ko) 2019-06-11
US20140184964A1 (en) 2014-07-03
US9791749B2 (en) 2017-10-17
US20170068136A1 (en) 2017-03-09
JP6438187B2 (ja) 2018-12-12

Similar Documents

Publication Publication Date Title
KR101987320B1 (ko) 표시 장치
KR101994971B1 (ko) 표시 장치
KR101771562B1 (ko) 액정 표시 장치 및 그 제조 방법
KR100865332B1 (ko) 표시장치용 배선기판 및 표시장치
US8477252B2 (en) Display apparatus with gate leading lines of differing lengths
KR102007833B1 (ko) 프린지 필드 스위칭 모드 액정표시장치용 어레이 기판
KR101098084B1 (ko) 액정 표시 장치
US20090237342A1 (en) Liquid crystal display device
KR20140102348A (ko) 액정 표시 장치
US10622384B2 (en) Liquid crystal display panel and liquid crystal display
KR20140084601A (ko) 디스플레이 장치용 어레이 기판
US20190280013A1 (en) Active matrix substrate and display panel
JP2008064961A (ja) 配線構造、及び表示装置
KR20120050147A (ko) 박막 트랜지스터 표시판
JP2011164329A (ja) 電気光学表示パネル
US20060158577A1 (en) Thin film transistor array panel for liquid crystal display and liquid crystal display
KR20150040153A (ko) 액정 표시 장치 및 이의 제조 방법
KR102490030B1 (ko) 박막 트랜지스터 표시판 및 그 제조 방법
KR100992139B1 (ko) 박막 트랜지스터 표시판
JP2015079041A (ja) 表示装置
JP2015118205A (ja) 液晶表示装置
KR20070114881A (ko) 표시 장치
KR20050046926A (ko) 박막 트랜지스터 표시판
KR20070076956A (ko) 표시판
KR20040070913A (ko) 박막 트랜지스터 표시판 및 이를 포함하는 표시 장치

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant