KR20130137860A - 스테이지 회로 및 이를 이용한 발광제어선 구동부 - Google Patents

스테이지 회로 및 이를 이용한 발광제어선 구동부 Download PDF

Info

Publication number
KR20130137860A
KR20130137860A KR20120061491A KR20120061491A KR20130137860A KR 20130137860 A KR20130137860 A KR 20130137860A KR 20120061491 A KR20120061491 A KR 20120061491A KR 20120061491 A KR20120061491 A KR 20120061491A KR 20130137860 A KR20130137860 A KR 20130137860A
Authority
KR
South Korea
Prior art keywords
node
input terminal
supplied
signal
transistor
Prior art date
Application number
KR20120061491A
Other languages
English (en)
Inventor
우민규
김동휘
송화영
김지혜
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR20120061491A priority Critical patent/KR20130137860A/ko
Priority to US13/711,952 priority patent/US9019191B2/en
Publication of KR20130137860A publication Critical patent/KR20130137860A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B47/00Circuit arrangements for operating light sources in general, i.e. where the type of light source is not relevant
    • H05B47/10Controlling the light source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 발광 제어신호를 공급하기 위한 스테이지 회로에 관한 것이다.
본 발명의 스테이지 회로는 제 1노드 및 제 2노드에 인가되는 전압에 대응하여 제 1전원 또는 제 2전원을 출력단자로 공급하기 위한 출력부와; 제어신호들에 대응하여 제 1입력단자 및 제 2입력단자로 공급되는 신호 또는 제 7입력단자 및 제 6입력단자로 공급되는 신호를 각각 제 5노드 및 제 6노드로 공급하기 위한 양방향 구동부와; 제 3입력단자로 공급되는 제 1클럭신호에 대응하여 상기 제 5노드와 상기 제 2노드, 상기 제 6노드와 상기 제 1노드의 접속을 제어하는 제 2구동부와; 상기 제 2구동부와 상기 출력부 사이에 접속되며, 상기 제 6노드로부터 제 4노드로 공급되는 전압에 대응하여 제 3노드로 샘플링신호를 출력하기 위한 제 1구동부를 구비하며; 상기 제 1구동부는 제 4입력단자로 공급되는 제 2클럭신호에 대응하여 상기 출력단자로 전압손실없이 상기 제 2전원이 출력될 수 있도록 제어한다.

Description

스테이지 회로 및 이를 이용한 발광제어선 구동부{Stage Circuit and Emission Driver Using the same}
본 발명의 실시예는 스테이지 회로 및 이를 이용한 발광제어선 구동부에 관한 것으로, 특히 발광 제어신호를 공급하기 위한 스테이지 회로 및 이를 이용한 발광제어선 구동부에 관한 것이다.
최근 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 전계방출 표시장치(Field Emission Display), 플라즈마 표시패널(Plasma Display Panel) 및 유기전계발광 표시장치(Organic Light Emitting Display Device) 등이 있다.
평판표시장치 중 유기전계발광 표시장치는 전자와 정공의 재결합에 의하여 빛을 발생하는 유기 발광 다이오드를 이용하여 영상을 표시한다. 이러한, 유기전계발광 표시장치는 빠른 응답속도를 가짐과 동시에 낮은 소비전력으로 구동되는 장점이 있다. 일반적인 유기전계발광 표시장치는 화소마다 형성되는 트랜지스터를 이용하여 데이터신호에 대응하는 전류를 유기 발광 다이오드로 공급함으로써 유기 발광 다이오드에서 빛이 발생되게 한다.
이와 같은 유기전계발광 표시장치는 데이터선들로 데이터신호를 공급하기 위한 데이터 구동부, 주사선들로 주사신호를 순차적으로 공급하기 위한 주사 구동부, 발광 제어선으로 발광 제어신호를 공급하기 위한 발광제어선 구동부 및 데이터선들, 주사선들 및 발광 제어선들과 접속되는 복수의 화소를 구비하는 화소부를 구비한다.
화소부에 포함된 화소들은 주사선으로 주사신호가 공급될 때 선택되어 데이터선으로부터 데이터신호를 공급받는다. 데이터신호를 공급받은 화소들은 데이터신호에 대응하는 소정 휘도의 빛을 생성하면서 소정의 영상을 표시한다. 여기서, 화소들의 발광시간은 발광 제어선으로부터 공급되는 발광 제어신호에 의하여 제어된다. 일반적으로 발광 제어신호는 하나의 주사선 또는 두개의 주사선으로 공급되는 주사신호와 중첩되도록 공급되면서 데이터신호가 공급되는 화소들을 비발광 상태로 설정한다.
이를 위하여, 발광제어선 구동부는 발광 제어신호들 각각과 접속되는 스테이지를 구비한다. 스테이지는 4개 이상의 클럭신호 및 구동신호들에 의하여 구동되면서 출력단자로 하이 또는 로우의 전압을 출력한다.
하지만, 4개 이상의 클럭신호에 의하여 구동되는 종래의 발광제어선 구동부는 다수의 트랜지스터들, 다수의 커패시터들 및 신호배선 등에 의하여 넓은 실장면적을 차지하는 단점이 있다. 또한, 발광제어선 구동부가 PMOS 트랜지스터로 구성되는 경우 트랜지스터의 문턱전압 등에 의하여 높은 로우전압이 출력되고, 이에 따라 높은 소비전력이 소모되는 문제점이 있다.
따라서, 본 발명의 실시예의 목적은 실장면적을 최소화함과 동시에 소비전력을 저감하기 위한 스테이지 회로 및 이를 이용한 발광제어선 구동부를 제공하는 것이다.
본 발명의 실시예에 의한 스테이지 회로는 제 1노드 및 제 2노드에 인가되는 전압에 대응하여 제 1전원 또는 제 2전원을 출력단자로 공급하기 위한 출력부와; 제어신호들에 대응하여 제 1입력단자 및 제 2입력단자로 공급되는 신호 또는 제 7입력단자 및 제 6입력단자로 공급되는 신호를 각각 제 5노드 및 제 6노드로 공급하기 위한 양방향 구동부와; 제 3입력단자로 공급되는 제 1클럭신호에 대응하여 상기 제 5노드와 상기 제 2노드, 상기 제 6노드와 상기 제 1노드의 접속을 제어하는 제 2구동부와; 상기 제 2구동부와 상기 출력부 사이에 접속되며, 상기 제 6노드로부터 제 4노드로 공급되는 전압에 대응하여 제 3노드로 샘플링신호를 출력하기 위한 제 1구동부를 구비하며; 상기 제 1구동부는 제 4입력단자로 공급되는 제 2클럭신호에 대응하여 상기 출력단자로 전압손실없이 상기 제 2전원이 출력될 수 있도록 제어한다.
바람직하게, 상기 출력부는 상기 제 1전원과 상기 출력단자 사이에 접속되며, 게이트전극이 상기 제 1노드에 접속되는 제 1트랜지스터와; 상기 출력단자와 상기 제 2전원 사이에 접속되며, 게이트전극이 상기 제 2노드에 접속되는 제 2트랜지스터를 구비한다. 상기 제 1구동부는 상기 제 1전원과 상기 제 3노드 사이에 접속되며, 게이트전극이 상기 출력단자에 접속되는 제 3트랜지스터와; 상기 제 3노드와 상기 제 2전원 사이에 접속되며, 게이트전극이 상기 제 4노드에 접속되는 제 4트랜지스터와; 상기 제 1전원과 상기 제 2노드 사이에 접속되며, 게이트전극이 상기 제 1노드에 접속되는 제 5트랜지스터와; 상기 제 1전원과 상기 제 4노드 사이에 접속되며, 게이트전극이 상기 제 5노드에 접속되는 제 6트랜지스터와; 상기 제 1노드와 상기 제 1전원 사이에 접속되는 제 1커패시터와; 상기 제 2노드와 상기 제 4입력단자 사이에 접속되는 제 2커패시터와; 상기 제 4노드와 상기 제 4입력단자 사이에 접속되는 제 3커패시터를 구비한다. 상기 제 5트랜지스터 및 상기 제 6트랜지스터 각각은 복수의 트랜지스터가 직렬로 접속되어 형성된다.
상기 제 2구동부는 상기 제 5노드와 상기 제 2노드 사이에 접속되며, 게이트전극이 상기 제 3입력단자에 접속되는 제 7트랜지스터와; 상기 제 6노드와 상기 제 1노드 사이에 접속되며, 게이트전극이 상기 제 3입력단자에 접속되는 제 8트랜지스터와; 상기 제 6노드와 상기 제 4노드 사이에 접속되며, 게이트전극이 상기 제 3입력단자에 접속되는 제 9트랜지스터를 구비한다. 상기 양방향 구동부는 상기 제 1입력단자와 상기 제 5노드 사이에 접속되어 제 1제어신호가 공급될 때 턴-온되는 제 10트랜지스터와; 상기 제 7입력단자와 상기 제 5노드 사이에 접속되어 상기 제 2제어신호가 공급될 때 턴-온되는 제 11트랜지스터와; 상기 제 2입력단자와 상기 제 6노드 사이에 접속되어 상기 제 1제어신호가 공급될 때 턴-온되는 제 12트랜지스터와; 상기 제 6입력단자와 상기 제 6노드 사이에 접속되어 상기 제 2제어신호가 공급될 때 턴-온되는 제 13트랜지스터를 구비한다. 상기 제 6노드와 제 5입력단자 사이에 접속되며, 게이트전극이 상기 제 5입력단자에 접속되는 제 14트랜지스터를 더 구비한다.
본 발명의 실시예에 의한 발광제어선 구동부는 발광 제어선들과 각각 접속되는 스테이지 회로를 구비하며; 상기 스테이지 회로들 각각은 제 1노드 및 제 2노드에 인가되는 전압에 대응하여 제 1전원 또는 제 2전원을 출력단자로 공급하기 위한 출력부와; 제어신호들에 대응하여 제 1입력단자 및 제 2입력단자로 공급되는 신호 또는 제 7입력단자 및 제 6입력단자로 공급되는 신호를 각각 제 5노드 및 제 6노드로 공급하기 위한 양방향 구동부와; 제 3입력단자로 공급되는 클럭신호에 대응하여 상기 제 5노드와 상기 제 2노드, 상기 제 6노드와 상기 제 1노드의 접속을 제어하는 제 2구동부와; 상기 제 2구동부와 상기 출력부 사이에 접속되며, 상기 제 6노드로부터 제 4노드로 공급되는 전압에 대응하여 제 3노드로 샘플링신호를 출력하기 위한 제 1구동부를 구비하며; 상기 제 1구동부는 제 4입력단자로 공급되는 클럭신호에 대응하여 상기 출력단자로 전압손실없이 상기 제 2전원이 출력될 수 있도록 제어한다.
바람직하게, k(k는 홀수 또는 짝수)번째 스테이지의 제 3입력단자는 제 1클럭신호, 제 4입력단자는 제 2클럭신호를 공급받고, k+1번째 스테이지의 제 3입력단자는 제 2클럭신호, 제 4입력단자는 제 1클럭신호를 공급받는다. 상기 제 1클럭신호 및 제 2클럭신호는 동일한 주기를 가지며, 서로 다른 수평기간에 공급된다. 상기 제 1입력단자는 제 1시작신호 또는 이전단 스테이지의 발광 제어신호, 제 2입력단자는 제 2시작신호 또는 이전단 스테이지의 샘플링신호, 제 6입력단자는 다음단 스테이지의 샘플링신호 또는 상기 제 2시작신호, 제 7입력단자는 다음단 스테이지의 발광 제어신호 또는 상기 제 1시작신호를 공급받는다. 첫번째 스테이지의 상기 제 1입력단자는 상기 제 1시작신호, 상기 제 2입력단자는 상기 제 2시작신호를 공급받는다. 마지막 스테이지의 상기 제 6입력단자는 상기 제 2시작신호, 상기 제 7입력단자는 상기 제 1시작신호를 공급받는다. 상기 제 1시작신호 및 제 2시작신호는 동일한 폭을 가지며, 서로 반대의 위상으로 설정된다.
본 발명의 실시예에 의한 스테이지 회로 및 이를 이용한 발광제어선 구동부에 의하면 2개의 클럭신호에 의하여 스테이지 회로가 구동되고, 이에 따라 스테이지 회로의 구조를 간략하게 유지할 수 있다. 즉, 본원 발명의 스테이지 회로는 종래에 비하여 실장면적이 줄어들어 데드 스페이스(dead space)를 최소화할 수 있는 장점이 있다. 또한, 본원 발명의 경우 출력단자로 낮은 로우전압을 출력할 수 있고, 이에 따라 소비전력을 최소화할 수 있는 장점이 있다.
도 1은 본 발명의 실시예에 의한 유기전계발광 표시장치를 나타내는 도면이다.
도 2는 도 1에 도시된 발광제어선 구동부의 스테이지의 실시예를 나타내는 도면이다.
도 3은 도 2에 도시된 스테이지의 제 1실시예를 나타내는 회로도이다.
도 4는 스테이지의 구동방법의 실시예를 나타내는 도면이다.
도 5은 본원 발명의 스테이지들의 연결 실시예를 나타내는 도면이다.
도 6은 도 2에 도시된 스테이지의 제 2실시예를 나타내는 회로도이다.
도 7은 본 발명의 실시예에 의한 발광제어선 구동부의 제 1시뮬레이션 결과를 나타내는 도면이다.
도 8은 본 발명의 실시예에 의한 발광제어선 구동부의 제 2시뮬레이션 결과를 나타내는 도면이다.
이하, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있는 바람직한 실시 예가 첨부된 도 1 내지 도 8을 참조하여 자세히 설명하면 다음과 같다.
도 1은 본 발명의 실시예에 의한 유기전계발광 표시장치를 나타내는 도면이다.
도 1을 참조하면, 본 발명의 실시예에 의한 유기전계발광 표시장치는 주사선들(S1 내지 Sn), 데이터선들(D1 내지 Dm) 및 발광 제어선들(E1 내지 En)의 교차부에 위치되는 화소들(50)을 포함하는 화소부(40)와, 주사선들(S1 내지 Sn)을 구동하기 위한 주사 구동부(10)와, 데이터선들(D1 내지 Dm)을 구동하기 위한 데이터 구동부(20)와, 발광 제어선들(E1 내지 En)을 구동하기 위한 발광제어선 구동부(30)와, 구동부들(10, 20, 30)을 제어하기 위한 타이밍 제어부(60)를 구비한다.
주사 구동부(10)는 주사선들(S1 내지 Sn)로 주사신호를 공급한다. 주사선들(S1 내지 Sn)로 주사신호가 공급되면 화소들(50)이 수평라인 단위로 선택된다.
데이터 구동부(20)는 주사신호에 동기되도록 데이터선들(D1 내지 Dm)로 데이터신호를 공급한다. 데이터선들(D1 내지 Dm)로 공급된 데이터신호는 주사신호에 의하여 선택된 화소들(50)로 공급된다.
발광제어선 구동부(30)는 발광 제어선들(E1 내지 En)로 발광 제어신호를 순차적으로 공급한다. 여기서, 발광제어선 구동부(30)는 데이터신호가 공급되는 기간 동안 화소들(50)이 비발광 상태로 설정되도록 발광 제어신호를 공급한다. 이를 위하여, i(i는 자연수)번째 발광 제어선(Ei)으로 공급되는 발광 제어신호는 i번째 주사선(Si)으로 공급되는 주사신호와 중첩된다.
한편, 발광제어선 구동부(30)는 구동 방법에 대응하여 제 1발광 제어선(E1)으로부터 제 n발광 제어선(En)으로 발광 제어신호를 순차적으로 공급하거나, 제 n발광 제어선(En)으로부터 제 1발광 제어선(E1)으로 발광 제어신호를 순차적으로 공급할 수 있다. 또한, 발광제어선 구동부(30)는 구동 방법에 대응하여 발광 제어신호의 폭, 한 프레임 기간 내에 공급되는 발광 제어신호의 수 등을 제어할 수 있다.
도 2는 도 1에 도시된 발광제어선 구동부의 스테이지의 실시예를 나타내는 도면이다. 도 2에서는 설명의 편의성을 위하여 4개의 스테이지만을 도시하기로 한다.
도 2를 참조하면, 본 발명의 실시예에 의한 발광제어선 구동부(30)는 n개의 발광 제어선(E1 내지 En)과 각각 접속되는 n개의 스테이지(321, 322,...)를 구비한다. 스테이지(321, 322,...) 각각은 자신과 접속된 발광 제어선(E1 내지 En 중 어느 하나)으로 발광 제어신호를 공급한다.
이를 위하여, 스테이지(321, 322,...) 각각은 제 1입력단자(31), 제 2입력단자(32), 제 3입력단자(33), 제 4입력단자(34), 제 5입력단자(35), 제 6입력단자(36), 제 7입력단자(37) 및 출력단자(38)를 구비한다.
k(k는 홀수 또는 짝수)번째 스테이지(32k)에 포함된 제 3입력단자(33)는 제 1클럭신호(CLK1)를 공급받고, 제 4입력단자(34)는 제 2클럭신호(CLK2)를 공급받는다. 그리고, k+1번째 스테이지(32k+1)에 포함된 제 3입력단자(33)는 제 2클럭신호(CLK2)를 공급받고, 제 4입력단자(34)는 제 1클럭신호(CLK1)를 공급받는다.
스테이지(321, 322,...) 각각에 포함된 제 1입력단자(31)는 이전단 스테이지의 발광 제어신호를 공급받고, 제 2입력단자(32)는 이전단 스테이지의 샘플링신호를 공급받는다. 여기서, 첫번째 스테이지(321)의 제 1입력단자(31)는 제 1시작신호(FLM1)를 공급받고, 제 2입력단자(32)는 제 2시작신호(FLM2)를 공급받는다. 한편, 제 1시작신호(FLM1) 및 제 2시작신호(FLM2)는 동일한 폭을 가지며 서로 반전된 신호로 설정된다. 마찬가지로, 동일 스테이지에서 출력되는 발광 제어신호 및 샘플링신호는 동일한 폭을 가지며 서로 반전된 신호로 설정된다.
스테이지(321, 322,...) 각각에 포함된 제 5입력단자(35)는 리셋신호(Reset), 제 6입력단자(36)는 다음단 스테이지의 샘플링신호, 제 7입력단자(37)는 다음단 스테이지의 발광 제어신호를 공급받는다. 여기서, 마지막 스테이지(321)의 제 6입력단자(36)는 제 2시작신호(FLM2), 제 7입력단자(37)는 제 1시작신호(FLM1)를 공급받는다. 그리고, 스테이지(321, 322,...) 각각에 포함된 출력단자(38)는 발광 제어선(E1 내지 En 중 어느 하나)과 접속되어 발광 제어선(E1 내지 En 중 어느 하나)으로 발광 제어신호를 공급한다.
이와 같은 스테이지들(321, 322,...)은 동일한 회로로 구성되며, 미도시된 제어신호에 대응하여 제 1방향(예를 들면, 제 1발광 제어선(E1)으로부터 제 n발광 제어선(En)) 또는 제 2방향(예를 들면, 제 n발광 제어선(En)으로부터 제 1발광 제어선(E1))으로 발광 제어신호를 순차적으로 출력한다. 여기서, 제 1방향으로 발광 제어신호가 공급되는 경우 스테이지들(321, 322,...) 각각은 제 1입력단자(31) 및 제 2입력단자(32)로 공급된 신호에 의하여 구동되며, 제 2방향으로 발광 제어신호가 공급되는 경우 제 6입력단자(36) 및 제 7입력단자(37)로 공급된 신호에 의하여 구동된다. 또한, 스테이지들(321, 322,...)은 제 1시작신호(FLM1) 및 제 2시작신호(FLM2)의 폭에 대응하여 발광 제어신호의 폭이 제어된다.
도 3은 도 2에 도시된 스테이지의 제 1실시예를 나타내는 회로도이다. 도 3에서는 설명의 편의성을 위하여 제 1스테이지(321)를 도시하기로 한다. 추가적으로, 도 3에서 트랜지스터들이 PMOS로 형성되는 것으로 도시되었지만 본원 발명은 이에 한정되지 않는다.
도 3을 참조하면, 본 발명의 제 1실시예에 의한 스테이지(321)는 출력부(100), 제 1구동부(102), 제 2구동부(104) 및 양방향 구동부(106)를 구비한다.
출력부(100)는 제 1노드(N1) 및 제 2노드(N2)에 인가되는 전압에 대응하여 출력단자(38)로 제 1전원(VDD) 또는 제 1전원(VDD) 보다 낮은 전압으로 설정되는 제 2전원(VSS)을 출력한다. 이를 위하여, 출력부(100)는 제 1트랜지스터(M1) 및 제2트랜지스터(M2)를 구비한다.
제 1트랜지스터(M1)는 제 1전원(VDD)과 출력단자(38) 사이에 위치되며, 게이트전극은 제 1노드(N1)에 접속된다. 이와 같은 제 1트랜지스터(M1)는 제 1노드(N1)의 전압에 대응하여 출력단자(38)로 제 1전원(VDD)의 전압을 공급한다. 출력단자(38)로 공급되는 제 1전원(VDD)의 전압(즉, 하이전압)은 발광 제어신호로서 발광 제어선(E1)으로 공급된다.
제 2트랜지스터(M2)는 출력단자(38)와 제 2전원(VSS) 사이에 위치되며, 게이트전극은 제 2노드(N2)에 접속된다. 이와 같은 제 2트랜지스터(M2)는 제 2노드(N2)의 전압에 대응하여 출력단자(38)로 제 2전원(VSS)의 전압을 공급한다. 이 경우, 발광 제어선(E1)으로는 제 2전원(VSS)의 전압(즉, 로우전압)이 공급되어 발광 제어신호의 공급이 중단된다.
제 1구동부(102)는 제 4입력단자(34)로 공급되는 클럭신호(도 3에서는 제 2클럭신호(CLK2))에 대응하여 출력부(100)에서 전압손실없이 제 2전원(VSS)이 출력되도록 제어한다. 또한, 제 1구동부(102)는 제 2구동부(104)로부터 공급되는 전압에 대응하여 샘플링신호(SR1)를 출력한다. 이를 위하여, 제 1구동부(102)는 제 3트랜지스터(M3), 제 4트랜지스터(M4), 제 5트랜지스터(M5), 제 6트랜지스터(M6), 제 1커패시터(C1), 제 2커패시터(C2) 및 제 3커패시터(C3)를 구비한다.
제 3트랜지스터(M3)는 제 1전원(VDD)과 제 3노드(N3) 사이에 위치되며, 게이트전극은 출력단자(38)에 접속된다. 이와 같은 제 3트랜지스터(M3)는 출력단자(38)의 전압에 대응하여 제 1전원(VDD)의 전압을 제 3노드(N3)로 공급한다. 여기서, 제 3노드(N3)는 샘플링신호(SR1)를 출력하는 단자로 사용된다.
제 4트랜지스터(M4)는 제 3노드(N3)와 제 2전원(VSS) 사이에 위치되며, 게이트전극은 제 4노드(N4)에 접속된다. 이와 같은 제 4트랜지스터(M4)는 제 4노드(N4)의 전압에 대응하여 제 2전원(VSS)의 전압을 제 3노드(N3)로 공급한다.
제 5트랜지스터(M5)는 제 1전원(VDD)과 제 2노드(N2) 사이에 위치되며, 게이트전극은 제 1노드(N1)에 접속된다. 이와 같은 제 5트랜지스터(M5)는 제 1노드(N1)의 전압에 대응하여 제 1전원(VDD)의 전압을 제 2노드(N2)로 공급한다.
제 6트랜지스터(M6)는 제 1전원(VDD)과 제 4노드(N4) 사이에 위치되며, 게이트전극은 제 5노드(N5)에 접속된다. 이와 같은 제 6트랜지스터(M6)는 제 5노드(N5)의 전압에 대응하여 제 1전원(VDD)의 전압을 제 4노드(N4)로 공급한다.
제 1커패시터(C1)는 제 1전원(VDD)과 제 1노드(N1) 사이에 접속된다. 이와 같은 제 1커패시터(C1)는 제 1노드(N1)의 전압을 충전한다.
제 2커패시터(C2)는 제 4입력단자(34)와 제 2노드(N2) 사이에 접속된다. 이와 같은 제 2커패시터(C2)는 제 4입력단자(34)로 공급되는 제 2클럭신호(CLK2)에 대응하여 제 2노드(N2)의 전압을 제어한다. 실제로, 제 2커패시터(C2)는 제 2클럭신호(CLK2)에 대응하여 충분히 낮은 로우전압이 출력단자(38)로 공급되도록 제 2노드(N2)의 전압을 제어한다.
제 3커패시터(C3)는 제 4입력단자(34)와 제 4노드(N4) 사이에 접속된다. 이와 같은 제 3커패시터(C3)는 제 4입력단자(34)로 공급되는 제 2클럭신호(CLK2)에 대응하여 제 4노드(N4)의 전압을 제어한다. 실제로, 제 3커패시터(C3)는 제 2클럭신호(CLK2)에 대응하여 충분히 낮은 로우전압이 제 3노드(N3)로 공급되도록 제 4노드(N4)의 전압을 제어한다.
제 2구동부(104)는 제 1클럭신호(CLK1)에 대응하여 양방향 구동부(106)로부터 공급되는 전압을 제 1구동부(102)로 전달한다. 이를 위하여, 제 2구동부(104)는 제 7트랜지스터(M7), 제 8트랜지스터(M8) 및 제 9트랜지스터(M9)를 구비한다.
제 7트랜지스터(M7)는 제 5노드(N5)와 제 2노드(N2) 사이에 위치되며, 게이트전극은 제 3입력단자(33)에 접속된다. 이와 같은 제 7트랜지스터(M7)는 제 3입력단자(33)로 공급되는 클럭신호, 즉 제 1클럭신호(CLK1)에 대응하여 제 5노드(N5)와 제 2노드(N2)의 접속을 제어한다.
제 8트랜지스터(M8)는 제 6노드(N6)와 제 1노드(N1) 사이에 위치되며, 게이트전그은 제 3입력단자(33)에 접속된다. 이와 같은 제 8트랜지스터(M8)는 제 3입력단자(33)로 공급되는 제 1클럭신호(CLK1)에 대응하여 제 6노드(N6) 및 제 1노드(N1)의 접속을 제어한다.
제 9트랜지스터(M9)는 제 6노드(N6)와 제 4노드(N4) 사이에 위치되며, 게이트전극은 제 3입력단자(33)에 접속된다. 이와 같은 제 9트랜지스터(M9)는 제 3입력단자(33)로 공급되는 제 1클럭신호(CLK1)에 대응하여 제 6노드(N6) 및 제 4노드(N4)의 접속을 제어한다.
양방향 구동부(106)는 제 1제어신호(CS1) 및 제 2제어신호(CS2)에 대응하여 제 1입력단자(31), 제 2입력단자(32) 또는 제 7입력단자(37), 제 6입력단자(36)를 양방향 구동부(104)와 접속시킨다.
실제로, 양방향 구동부(106)는 제 1제어신호(CS1) 및 제 2제어신호(CS2)에 대응하여 제 1입력단자(31)로 공급되는 제 1시작신호(FLM1) 또는 제 7입력단자(37)로 공급되는 다음단 스테이지의 발광 제어신호(E2)를 양방향 구동부(104)로 공급한다. 그리고, 양방향 구동부(104)는 제 1제어신호(CS1) 및 제 2제어신호(CS2)에 대응하여 제 2입력단자(32)로 공급되는 제 2시작신호(FLM2) 또는 제 6입력단자(36)로 공급되는 샘플링펄스(SR2)를 양방향 구동부(104)로 공급한다. 이를 위하여, 양방향 구동부(106)는 제 10트랜지스터(M10), 제 11트랜지스터(M11), 제 12트랜지스터(M12), 제 13트랜지스터(M13)를 구비한다.
제 10트랜지스터(M10)는 제 1입력단자(31)와 제 5노드(N5) 사이에 위치되며, 게이트전극은 제 1제어신호(CS1)를 공급받는다. 이와 같은 제 10트랜지스터(M10)는 제 1제어신호(CS1)에 대응하여 제 1입력단자(31)와 제 5노드(N5)의 접속을 제어한다.
제 11트랜지스터(M11)는 제 7입력단자(37)와 제 5노드(N5) 사이에 위치되며, 게이트전극은 제 2제어신호(CS2)를 공급받는다. 이와 같은 제 11트랜지스터(M11)는 제 2제어신호(CS2)에 대응하여 제 7입력단자(37)와 제 5노드(N5)의 접속을 제어한다.
제 12트랜지스터(M12)는 제 2입력단자(32)와 제 6노드(N6) 사이에 위치되며, 게이트전극은 제 1제어신호(CS1)를 공급받는다. 이와 같은 제 12트랜지스터(M12)는 제 1제어신호(CS1)에 대응하여 제 2입력단자(32)와 제 6노드(N6)의 접속을 제어한다.
제 13트랜지스터(M13)는 제 6입력단자(36)와 제 6노드(N6) 사이에 위치되며, 게이트전극은 제 2제어신호(CS2)를 공급받는다. 이와 같은 제 13트랜지스터(M13)는 제 2제어신호(CS2)에 대응하여 제 6입력단자(36)와 제 6노드(N6)의 접속을 제어한다.
한편, 발광 제어신호가 제 1방향으로 공급되는 경우 제 1제어신호(CS1)가 공급되어 제 10트랜지스터(M10) 및 제 12트랜지스터(M12)가 턴-온된다. 그러면, 시작신호들(FLM1, FLM2)(또는 이전단 발광 제어신호 및 이전단 샘플링신호)이 제 2구동부(104)로 공급되어 발광 제어신호가 제 1방향으로 순차적으로 공급될 수 있다. 그리고, 발광 제어신호가 제 2방향으로 공급되는 경우 제 2제어신호(CS2)가 공급되어 제 11트랜지스터(M11) 및 제 13트랜지스터(M13)가 턴-온된다. 그러면, 다음단 발광 제어신호(E2) 및 다음단 샘플링신호(SR2)가 제 2구동부(104)로 공급되어 발광 제어신호가 제 2방향으로 순차적으로 공급될 수 있다.
추가적으로 본원 발명의 스테이지 회로(321)는 제 6노드(N6)와 제 5입력단자(35) 사이에 접속되는 제 14트랜지스터(M14)를 구비한다. 제 14트랜지스터(M14)의 게이트전극은 제 5입력단자(35)에 접속된다. 이와 같은 제 14트랜지스터(M14)는 리셋신호(Reset)에 대응하여 제 6노드(N6)의 전압을 로우전압으로 설정한다. 여기서, 리셋신호(Reset)가 공급되는 기간 동안 제 6노드(N6)로 공급된 로우전압은 제 8트랜지스터(M8)를 경유하여 제 1노드(N1)로 공급된다. 그러면, 제 1트랜지스터(M1)가 턴-온되어 제 1전원(VDD)의 전압이 출력단자(38)로 공급된다.
한편, 리셋신호(Reset)는 모든 스테이지들(321, 322,...)로 공통적으로 공급되기 때문에 리셋신호(Reset)가 공급되는 기간 동안 발광 제어선들(E1 내지 En)로 제 1전원(VDD)이 공급된다. 이와 같은 리셋신호(Reset)는 전원이 공급되는 초기기간 등에 공급되어 불필요한 발광 및 오동작 등이 발생되는 것을 방지한다.
도 4는 스테이지의 구동방법의 실시예를 나타내는 도면이다. 설명의 편의성을 위하여 도 4에서는 제 1제어신호(CS1)가 공급되어 제 1방향으로 발광 제어신호가 공급되는 것으로 가정하기로 한다.
도 4를 참조하면, 제 1클럭신호(CLK1) 및 제 2클럭신호(CLK2)는 동일한 주기를 가지며, 서로 다른 수평기간에 공급된다. 그리고, 제 1시작신호(FLM1) 및 제 2시작신호(FLM2)는 동일한 폭을 가지며 서로 반대의 위상으로 공급된다. 여기서, 제 1시작신호(FLM1) 및 제 2시작신호(FLM2)는 제 1클럭신호(CLK1) 및 제 2클럭신호(CLK2)와 적어도 한번 이상 중첩되도록 공급된다.
동작과정을 설명하면, 먼저 제 1제어신호(CS1)에 의하여 제 10트랜지스터(M10) 및 제 12트랜지스터(M12)가 턴-온 상태로 설정된다. 그리고, 제 2제어신호(CS2)가 공급되지 않기 때문에 제 11트랜지스터(M11) 및 제 13트랜지스터(M13)는 턴-오프 상태로 설정된다.
이후, 제 1시작신호(FLM1)(하이전압) 및 제 2시작신호(FLM2)(로우전압)가 공급된다. 제 1입력단자(31)로 공급된 제 1시작신호(FLM1)는 제 10트랜지스터(M10)를 경유하여 제 5노드(N5)로 공급된다. 이 경우, 제 5노드(N5)가 하이전압으로 설정되고, 이에 따라 제 6트랜지스터(M6)가 턴-오프된다. 제 2입력단자(32)로 공급된 제 2시작신호(FLM2)는 제 12트랜지스터(M12)를 경유하여 제 6노드(N6)로 공급되고, 이에 따라 제 6노드(N6)가 로우전압으로 설정된다.
이후, 제 1시점(T1)에 제 3입력단자(33)로 제 1클럭신호(CLK1)가 공급된다. 제 1클럭신호(CLK1)가 공급되면 제 7트랜지스터(M7), 제 8트랜지스터(M8) 및 제 9트랜지스터(M9)가 턴-온된다.
제 7트랜지스터(M7)가 턴-온되면 제 5노드(N5)와 제 2노드(N2)가 전기적으로 접속되고, 이에 따라 제 2노드(N2)는 하이전압으로 설정된다. 제 2노드(N2)가 하이전압으로 설정되면 제 2트랜지스터(M2)가 턴-오프 상태로 설정된다.
제 8트랜지스터(M8)가 턴-온되면 제 6노드(N6)와 제 1노드(N1)가 전기적으로 접속되고, 이에 따라 제 1노드(N1)는 로우전압으로 설정된다. 제 1노드(N1)가 로우전압으로 설정되면 제 1트랜지스터(M1) 및 제 5트랜지스터(M5)가 턴-온된다. 제 1트랜지스터(M1)가 턴-온되면 출력단자(38)로 제 1전원(VDD)의 전압, 즉 발광 제어신호가 출력된다. 제 5트랜지스터(M5)가 턴-온되면 제 2노드(N2)로 제 1전원(VDD)의 전압이 공급된다.
제 9트랜지스터(M9)가 턴-온되면 제 6노드(N6)와 제 4노드(N4)가 전기적으로 접속되고, 이에 따라 제 4노드(N4)는 로우전압으로 설정된다. 제 4노드(N4)가 로우전압으로 설정되면 제 4트랜지스터(M4)가 턴-온되어 제 3노드(N3)로 제 2전원(VSS)의 전압이 공급된다. 여기서, 제 3노드(N3)로 공급된 전압은 샘플링신호(SR1)로서 다음단 스테이지(및 이전단 스테이지)로 공급된다.
한편, 제 4노드(N4)로 공급되는 로우전압은 트랜지스터들의 문턱전압 등에 의하여 제 2시작신호(FLM2)의 전압보다 높은 전압으로 설정된다. 따라서, 제 3노드(N3)로 공급되는 전압은 트랜지스터들은 턴-온 시키기에는 충분하지만 제 2전원(VSS)의 전압보다는 다소 높은 전압으로 설정된다.
제 2시점(T2)에 제 4입력단자(34)로 제 2클럭신호(CLK2)가 공급된다. 제 4입력단자(34)로 제 2클럭신호(CLK2)가 공급되면 제 3커패시터(C3)에 의하여 제 4노드(N4)의 전압이 하강한다. 제 4노드(N4)의 전압이 하강되면 제 4트랜지스터(M4)가 완전히 턴-온되고, 이에 따라 제 3노드(N3)로 제 2전원(VSS)의 전압이 공급된다.
이후, 제 1시작신호(FLM1) 및 제 2시작신호(FLM2)의 공급이 중단된다. 제 1시작신호(FLM1)의 공급이 중단되면 제 1입력단자(31)로 로우전압이 공급되고, 제 2시작신호(FLM2)의 공급이 중단되면 제 2입력단자(32)로 하이전압이 공급된다. 제 1입력단자(31)로 공급된 로우전압은 제 5노드(N5)로 공급되고, 이에 따라 제 6트랜지스터(M6)가 턴-온된다. 제 6트랜지스터(M6)가 턴-온되면 제 4노드(N4)로 제 1전원(VDD)의 전압이 공급되고, 이에 따라 제 4트랜지스터(M4)가 턴-오프된다. 제 4트랜지스터(M4)가 턴-오프되면 제 3노드(N3)는 플로팅 상태로 설정된다. 이 경우, 제 3노드(N3)는 기생 캡 등에 의하여 이전 전압(즉, 로우전압)을 유지한다.
제 3시점(T3)에는 제 3입력단자(33)로 제 1클럭신호(CLK1)가 공급된다. 제 1클럭신호(CLK1)가 공급되면 제 7트랜지스터(M7), 제 8트랜지스터(M8) 및 제 9트랜지스터(M9)가 턴-온된다.
제 7트랜지스터(M7)가 턴-온되면 제 5노드(N5)와 제 2노드(N2)가 전기적으로 접속되고, 이에 따라 제 2노드(N2)는 로우전압으로 설정된다. 제 2노드(N2)가 로우전압으로 설정되면 제 2트랜지스터(M2)가 턴-온되고, 이에 따라 출력단자(38)로 제 2전원(VSS)이 공급된다. 출력단자(38)로 제 2전원(VSS)이 공급되면 발광 제어선(E1)으로 발광 제어신호의 공급이 중단된다.
제 8트랜지스터(M8)가 턴-온되면 제 6노드(N6)와 제 1노드(N1)가 전기적으로 접속되고, 이에 따라 제 1노드(N1)는 하이전압으로 설정된다. 제 1노드(N1)가 하이전압으로 설정되면 제 1트랜지스터(M1) 및 제 5트랜지스터(M5)가 턴-오프된다. 제 9트랜지스터(M9)가 턴-온되면 제 6노드(N6)와 제 4노드(N4)가 전기적으로 접속되고, 이에 따라 제 4노드(N4)는 하이전압으로 설정된다.
한편, 제 2노드(N2)로 공급되는 로우전압은 트랜지스터들의 문턱전압 등에 의하여 제 1입력단자(31)로 공급되는 전압보다 높은 전압으로 설정된다. 이 경우, 출력단자(38)로 공급되는 전압은 제 2전원(VSS)의 전압보다 다소 높은 전압으로 설정된다.
제 4시점(T4)에 제 4입력단자(34)로 제 2클럭신호(CLK2)가 공급된다. 제 4입력단자(34)로 제 2클럭신호(CLK2)가 공급되면 제 2커패시터(C2)에 의하여 제 2노드(N2)의 전압이 하강한다. 제 2노드(N2)의 전압이 하강되면 제 2트랜지스터(M2)가 완전히 턴-온되고, 이에 따라 출력단자(38)로 제 2전원(VSS)의 전압을 공급할 수 있다.
실제로, 본원 발명의 스테이지는 상술한 과정을 반복하면서 발광 제어선(E1 내지 En)로 발광 제어신호를 공급한다. 한편, 본원 발명의 스테이지로 공급되는 신호 중 프레임 기간 내에 4개의 신호, 즉 제 1클럭신호(CLK1), 제 2클럭신호(CLK2), 제 1시작신호(FLM1) 및 제 2시작신호(FLM4) 만이 변화된다. 이와 같이 스테이지로 공급되는 신호들 중 최소한의 신호만이 변화되면 스테이지를 실장할 때 신호배선 등에 의한 실장면적을 최소화할 수 있는 장점이 있다. 또한, 본원 발명의 경우 발광 제어선으로 제 2전원(VSS)의 전압을 전압손실 없이 출력할 수 있고, 이에 따라 소비전력을 저감할 수 있는 장점이 있다.
도 5은 본원 발명의 스테이지들의 연결 실시예를 나타내는 도면이다.
도 5를 참조하면, k번째 스테이지(32k)에 포함된 제 3입력단자(33)는 제 1클럭신호(CLK1)를 공급받고, 제 4입력단자(34)는 제 2클럭신호(CLK2)를 공급받는다. 그리고, k+1번째 스테이지(32k+1)에 포함된 제 3입력단자(33)는 제 2클럭신호(CLK2)를 공급받고, 제 4입력단자(34)는 제 1클럭신호(CLK1)를 공급받는다.
또한, 스테이지(321, 322,...)의 제 1입력단자(31)는 이전단 스테이지의 발광 제어신호 또는 제 1시작신호(FLM1)를 공급받고, 제 2입력단자는 이전단 스테이지의 샘플링신호(SR) 또는 제 2시작신호(FLM2)를 공급받는다. 그리고, 스테이지(321, 322,...)의 제 7입력단자(37)는 다음단 스테이지의 발광 제어신호, 제 6입력단자(36)는 다음단 스테이지의 샘플링신호(SR)를 공급받는다.
이와 같은 스테이지들은 제어신호(CS1, CS2)에 대응하여 제 1방향 또는 제 2방향으로 발광 제어신호들을 순차적으로 공급한다. 여기서, 발광 제어신호의 폭은 시작신호(FLM1, FLM2)의 폭에 대응하여 결정된다. 그리고, 한 프레임 기간 동안 복수의 시작신호(FLM1, FLM2)가 공급되는 경우 발광 제어신호도 시작신호와 동일한 횟수로 발광 제어선으로 공급된다.
도 6은 도 2에 도시된 스테이지의 제 2실시예를 나타내는 회로도이다. 도 6을 설명할 때 도 3과 동일한 구성에 대해서는 동일한 도면부호를 할당함과 아울러 상세한 설명은 생략하기로 한다.
도 6을 참조하면, 본 발명의 제 2실시예에 의한 스테이지(321)에서 제 5트랜지스터(M5) 및 제 6트랜지스터(M6)는 복수의 트랜지스터가 직렬로 접속되어 형성된다.
상세히 설명하면, 제 5트랜지스트(M5)는 제 1전원(VDD)과 제 2노드(N2) 사이에 복수의 트랜지스터(M5-1, M5-2)가 직렬로 접속되어 형성된다. 이 경우, 제 1전원(VDD)으로부터 제 2노드(N2)로 흐르는 누설전류가 최소화되어 소비전력을 저감할 수 있다.
제 6트랜지스터(M6)는 제 1전원(VDD)과 제 4노드(N4) 사이에 복수의 트랜지스터(M6-1, M6-2)가 직렬로 접속되어 형성된다. 이 경우, 제 1전원(VDD)으로부터 제 4노드(N4)로 흐르는 누설전류가 최소화되어 소비전력을 저감할 수 있다.
도 7은 본 발명의 실시예에 의한 발광제어선 구동부의 제 1시뮬레이션 결과를 나타내는 도면이다.
도 7을 참조하면, 본 발명의 발광제어선 구동부(30)는 제 1제어신호(CS1) 및 제 2제어신호(CS2)의 공급여부에 대응하여 제 1방향 또는 제 2방향으로 발광 제어신호를 순차적으로 공급한다. 즉, 본원 발명의 발광제어선 구동부(30)는 구동방법에 대응하여 제 1제어신호(CS1) 또는 제 2제어신호(CS2)를 공급함으로써 발광 제어신호의 공급방향을 제어할 수 있다.
도 8은 본 발명의 실시예에 의한 발광제어선 구동부의 제 2시뮬레이션 결과를 나타내는 도면이다.
도 8을 참조하면, 본 발명의 발광제어선 구동부(30)는 시작신호(FLM1, FLM2)의 공급횟수 및 폭에 대응하여 발광 제어신호의 공급횟수 및 폭이 제어된다. 즉, 본원 발명의 발광제어선 구동부(30)는 구동방법에 대응하여 시작신호(FLM1, FLM2)의 공급횟수 및 폭을 제어하면서 발광 제어신호의 공급횟수 및 폭을 제어할 수 있다.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 지식을 가진 자라면 본 발명의 기술 사상의 범위 내에서 다양한 변형예가 가능함을 이해할 수 있을 것이다.
10 : 주사 구동부 20 : 데이터 구동부
30 : 발광제어선 구동부 31,32,33,34,35,36,37 : 입력단자
38 : 출력단자 40 : 화소부
50 : 화소 60 : 타이밍 제어부
100 : 출력부 102,104 : 구동부
106 : 양방향 구동부 321,322,323,324 : 스테이지

Claims (22)

  1. 제 1노드 및 제 2노드에 인가되는 전압에 대응하여 제 1전원 또는 제 2전원을 출력단자로 공급하기 위한 출력부와;
    제어신호들에 대응하여 제 1입력단자 및 제 2입력단자로 공급되는 신호 또는 제 7입력단자 및 제 6입력단자로 공급되는 신호를 각각 제 5노드 및 제 6노드로 공급하기 위한 양방향 구동부와;
    제 3입력단자로 공급되는 제 1클럭신호에 대응하여 상기 제 5노드와 상기 제 2노드, 상기 제 6노드와 상기 제 1노드의 접속을 제어하는 제 2구동부와;
    상기 제 2구동부와 상기 출력부 사이에 접속되며, 상기 제 6노드로부터 제 4노드로 공급되는 전압에 대응하여 제 3노드로 샘플링신호를 출력하기 위한 제 1구동부를 구비하며;
    상기 제 1구동부는 제 4입력단자로 공급되는 제 2클럭신호에 대응하여 상기 출력단자로 전압손실없이 상기 제 2전원이 출력될 수 있도록 제어하는 것을 특징으로 하는 스테이지 회로.
  2. 제 1항에 있어서,
    상기 출력부는
    상기 제 1전원과 상기 출력단자 사이에 접속되며, 게이트전극이 상기 제 1노드에 접속되는 제 1트랜지스터와;
    상기 출력단자와 상기 제 2전원 사이에 접속되며, 게이트전극이 상기 제 2노드에 접속되는 제 2트랜지스터를 구비하는 것을 특징으로 하는 스테이지 회로.
  3. 제 1항에 있어서,
    상기 제 1구동부는
    상기 제 1전원과 상기 제 3노드 사이에 접속되며, 게이트전극이 상기 출력단자에 접속되는 제 3트랜지스터와;
    상기 제 3노드와 상기 제 2전원 사이에 접속되며, 게이트전극이 상기 제 4노드에 접속되는 제 4트랜지스터와;
    상기 제 1전원과 상기 제 2노드 사이에 접속되며, 게이트전극이 상기 제 1노드에 접속되는 제 5트랜지스터와;
    상기 제 1전원과 상기 제 4노드 사이에 접속되며, 게이트전극이 상기 제 5노드에 접속되는 제 6트랜지스터와;
    상기 제 1노드와 상기 제 1전원 사이에 접속되는 제 1커패시터와;
    상기 제 2노드와 상기 제 4입력단자 사이에 접속되는 제 2커패시터와;
    상기 제 4노드와 상기 제 4입력단자 사이에 접속되는 제 3커패시터를 구비하는 것을 특징으로 하는 스테이지 회로.
  4. 제 3항에 있어서,
    상기 제 5트랜지스터 및 상기 제 6트랜지스터 각각은 복수의 트랜지스터가 직렬로 접속되어 형성되는 것을 특징으로 하는 스테이지 회로.
  5. 제 1항에 있어서,
    상기 제 2구동부는
    상기 제 5노드와 상기 제 2노드 사이에 접속되며, 게이트전극이 상기 제 3입력단자에 접속되는 제 7트랜지스터와;
    상기 제 6노드와 상기 제 1노드 사이에 접속되며, 게이트전극이 상기 제 3입력단자에 접속되는 제 8트랜지스터와;
    상기 제 6노드와 상기 제 4노드 사이에 접속되며, 게이트전극이 상기 제 3입력단자에 접속되는 제 9트랜지스터를 구비하는 것을 특징으로 하는 스테이지 회로.
  6. 제 1항에 있어서,
    상기 양방향 구동부는
    상기 제 1입력단자와 상기 제 5노드 사이에 접속되어 제 1제어신호가 공급될 때 턴-온되는 제 10트랜지스터와;
    상기 제 7입력단자와 상기 제 5노드 사이에 접속되어 상기 제 2제어신호가 공급될 때 턴-온되는 제 11트랜지스터와;
    상기 제 2입력단자와 상기 제 6노드 사이에 접속되어 상기 제 1제어신호가 공급될 때 턴-온되는 제 12트랜지스터와;
    상기 제 6입력단자와 상기 제 6노드 사이에 접속되어 상기 제 2제어신호가 공급될 때 턴-온되는 제 13트랜지스터를 구비하는 것을 특징으로 하는 스테이지 회로.
  7. 제 1항에 있어서,
    상기 제 6노드와 제 5입력단자 사이에 접속되며, 게이트전극이 상기 제 5입력단자에 접속되는 제 14트랜지스터를 더 구비하는 것을 특징으로 하는 스테이지 회로.
  8. 발광 제어선들과 각각 접속되는 스테이지 회로를 구비하며;
    상기 스테이지 회로들 각각은
    제 1노드 및 제 2노드에 인가되는 전압에 대응하여 제 1전원 또는 제 2전원을 출력단자로 공급하기 위한 출력부와;
    제어신호들에 대응하여 제 1입력단자 및 제 2입력단자로 공급되는 신호 또는 제 7입력단자 및 제 6입력단자로 공급되는 신호를 각각 제 5노드 및 제 6노드로 공급하기 위한 양방향 구동부와;
    제 3입력단자로 공급되는 클럭신호에 대응하여 상기 제 5노드와 상기 제 2노드, 상기 제 6노드와 상기 제 1노드의 접속을 제어하는 제 2구동부와;
    상기 제 2구동부와 상기 출력부 사이에 접속되며, 상기 제 6노드로부터 제 4노드로 공급되는 전압에 대응하여 제 3노드로 샘플링신호를 출력하기 위한 제 1구동부를 구비하며;
    상기 제 1구동부는 제 4입력단자로 공급되는 클럭신호에 대응하여 상기 출력단자로 전압손실없이 상기 제 2전원이 출력될 수 있도록 제어하는 것을 특징으로 하는 발광제어선 구동부.
  9. 제 8항에 있어서,
    k(k는 홀수 또는 짝수)번째 스테이지의 제 3입력단자는 제 1클럭신호, 제 4입력단자는 제 2클럭신호를 공급받고,
    k+1번째 스테이지의 제 3입력단자는 제 2클럭신호, 제 4입력단자는 제 1클럭신호를 공급받는 것을 특징으로 하는 발광제어선 구동부.
  10. 제 8항에 있어서,
    상기 제 1클럭신호 및 제 2클럭신호는 동일한 주기를 가지며, 서로 다른 수평기간에 공급되는 것을 특징으로 하는 발광제어선 구동부.
  11. 제 8항에 있어서,
    상기 제 1입력단자는 제 1시작신호 또는 이전단 스테이지의 발광 제어신호, 제 2입력단자는 제 2시작신호 또는 이전단 스테이지의 샘플링신호, 제 6입력단자는 다음단 스테이지의 샘플링신호 또는 상기 제 2시작신호, 제 7입력단자는 다음단 스테이지의 발광 제어신호 또는 상기 제 1시작신호를 공급받는 것을 특징으로 하는 발광제어선 구동부.
  12. 제 11항에 있어서,
    첫번째 스테이지의 상기 제 1입력단자는 상기 제 1시작신호, 상기 제 2입력단자는 상기 제 2시작신호를 공급받는 것을 특징으로 하는 발광제어선 구동부.
  13. 제 11항에 있어서,
    마지막 스테이지의 상기 제 6입력단자는 상기 제 2시작신호, 상기 제 7입력단자는 상기 제 1시작신호를 공급받는 것을 특징으로 하는 발광제어선 구동부.
  14. 제 11항에 있어서,
    상기 제 1시작신호 및 제 2시작신호는 동일한 폭을 가지며, 서로 반대의 위상으로 설정되는 것을 특징으로 하는 발광제어선 구동부.
  15. 제 8항에 있어서,
    상기 출력부는
    상기 제 1전원과 상기 출력단자 사이에 접속되며, 게이트전극이 상기 제 1노드에 접속되는 제 1트랜지스터와;
    상기 출력단자와 상기 제 2전원 사이에 접속되며, 게이트전극이 상기 제 2노드에 접속되는 제 2트랜지스터를 구비하는 것을 특징으로 하는 발광제어선 구동부.
  16. 제 8항에 있어서,
    상기 제 1구동부는
    상기 제 1전원과 상기 제 3노드 사이에 접속되며, 게이트전극이 상기 출력단자에 접속되는 제 3트랜지스터와;
    상기 제 3노드와 상기 제 2전원 사이에 접속되며, 게이트전극이 상기 제 4노드에 접속되는 제 4트랜지스터와;
    상기 제 1전원과 상기 제 2노드 사이에 접속되며, 게이트전극이 상기 제 1노드에 접속되는 제 5트랜지스터와;
    상기 제 1전원과 상기 제 4노드 사이에 접속되며, 게이트전극이 상기 제 5노드에 접속되는 제 6트랜지스터와;
    상기 제 1노드와 상기 제 1전원 사이에 접속되는 제 1커패시터와;
    상기 제 2노드와 상기 제 4입력단자 사이에 접속되는 제 2커패시터와;
    상기 제 4노드와 상기 제 4입력단자 사이에 접속되는 제 3커패시터를 구비하는 것을 특징으로 하는 발광제어선 구동부.
  17. 제 16항에 있어서,
    상기 제 5트랜지스터 및 제 6트랜지스터 각각은 복수의 트랜지스터가 직렬로 접속되어 형성되는 것을 특징으로 하는 발광제어선 구동부.
  18. 제 8항에 있어서,
    상기 제 2구동부는
    상기 제 5노드와 상기 제 2노드 사이에 접속되며, 게이트전극이 상기 제 3입력단자에 접속되는 제 7트랜지스터와;
    상기 제 6노드와 상기 제 1노드 사이에 접속되며, 게이트전극이 상기 제 3입력단자에 접속되는 제 8트랜지스터와;
    상기 제 6노드와 상기 제 4노드 사이에 접속되며, 게이트전극이 상기 제 3입력단자에 접속되는 제 9트랜지스터를 구비하는 것을 특징으로 하는 발광제어선 구동부.
  19. 제 8항에 있어서,
    상기 양방향 구동부는
    상기 제 1입력단자와 상기 제 5노드 사이에 접속되어 제 1제어신호가 공급될 때 턴-온되는 제 10트랜지스터와;
    상기 제 7입력단자와 상기 제 5노드 사이에 접속되어 상기 제 2제어신호가 공급될 때 턴-온되는 제 11트랜지스터와;
    상기 제 2입력단자와 상기 제 6노드 사이에 접속되어 상기 제 1제어신호가 공급될 때 턴-온되는 제 12트랜지스터와;
    상기 제 6입력단자와 상기 제 6노드 사이에 접속되어 상기 제 2제어신호가 공급될 때 턴-온되는 제 13트랜지스터를 구비하는 것을 특징으로 하는 발광제어선 구동부.
  20. 제 19항에 있어서,
    상기 제 1제어신호가 공급될 때 상기 발광제어선들의 제 1방향으로 발광 제어신호가 순차적으로 공급되고,
    상기 제 2제어신호가 공급될 때 상기 제 1방향과 역방향인 제 2방향으로 발광 제어신호가 순차적으로 공급되는 것을 특징으로 하는 발광제어선 구동부.
  21. 제 8항에 있어서,
    상기 제 6노드와 제 5입력단자 사이에 접속되며, 게이트전극이 상기 제 5입력단자에 접속되는 제 14트랜지스터를 더 구비하는 것을 특징으로 하는 발광제어선 구동부.
  22. 제 21항에 있어서,
    상기 제 5입력단자는 상기 발광제어선들로 동시에 발광제어신호가 공급될 수 있도록 리셋신호를 공급받는 것을 특징으로 하는 발광제어선 구동부.
KR20120061491A 2012-06-08 2012-06-08 스테이지 회로 및 이를 이용한 발광제어선 구동부 KR20130137860A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR20120061491A KR20130137860A (ko) 2012-06-08 2012-06-08 스테이지 회로 및 이를 이용한 발광제어선 구동부
US13/711,952 US9019191B2 (en) 2012-06-08 2012-12-12 Stage circuit and emission control driver using the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20120061491A KR20130137860A (ko) 2012-06-08 2012-06-08 스테이지 회로 및 이를 이용한 발광제어선 구동부

Publications (1)

Publication Number Publication Date
KR20130137860A true KR20130137860A (ko) 2013-12-18

Family

ID=49714736

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20120061491A KR20130137860A (ko) 2012-06-08 2012-06-08 스테이지 회로 및 이를 이용한 발광제어선 구동부

Country Status (2)

Country Link
US (1) US9019191B2 (ko)
KR (1) KR20130137860A (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9947274B2 (en) 2016-04-08 2018-04-17 Samsung Display Co., Ltd. Gate driver and display device having the same
US10217414B2 (en) 2016-04-19 2019-02-26 Samsung Display Co., Ltd. Emission control driver and display device having the same
US10235955B2 (en) 2015-07-28 2019-03-19 Samsung Display Co., Ltd. Stage circuit and scan driver using the same
KR20190080545A (ko) * 2017-12-28 2019-07-08 엘지디스플레이 주식회사 발광 제어 구동부
US11380265B2 (en) 2018-05-08 2022-07-05 Samsung Display Co., Ltd. Scan driver and display device including the same
WO2022226765A1 (zh) * 2021-04-27 2022-11-03 京东方科技集团股份有限公司 驱动电路、驱动方法、移位寄存器和显示装置

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI519073B (zh) * 2013-05-28 2016-01-21 友達光電股份有限公司 移位暫存器電路及其操作方法
KR20150016706A (ko) * 2013-08-05 2015-02-13 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR102061256B1 (ko) * 2013-08-29 2020-01-03 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR102120070B1 (ko) * 2013-12-31 2020-06-08 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR20160053050A (ko) * 2014-10-30 2016-05-13 삼성디스플레이 주식회사 화소 및 이를 포함하는 유기발광표시장치
CN105989798B (zh) * 2015-02-09 2018-10-16 上海和辉光电有限公司 一种双向扫描发射信号电路
CN104809978B (zh) * 2015-05-21 2017-05-17 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
KR102425574B1 (ko) * 2015-06-29 2022-07-27 삼성디스플레이 주식회사 발광 제어 구동 장치 및 이를 포함하는 유기 발광 표시 장치
CN105139795B (zh) 2015-09-22 2018-07-17 上海天马有机发光显示技术有限公司 一种栅极扫描电路及其驱动方法、栅极扫描级联电路
KR102511947B1 (ko) * 2016-06-17 2023-03-21 삼성디스플레이 주식회사 스테이지 및 이를 이용한 유기전계발광 표시장치
KR102573340B1 (ko) * 2016-10-25 2023-09-01 엘지디스플레이 주식회사 유기발광표시장치 및 그 구동장치
CN108520724B (zh) * 2018-04-18 2020-02-28 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
KR20210081507A (ko) * 2019-12-23 2021-07-02 삼성디스플레이 주식회사 발광 구동부 및 이를 포함하는 표시 장치

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100986887B1 (ko) * 2009-02-17 2010-10-08 삼성모바일디스플레이주식회사 발광제어선 구동부 및 이를 이용한 유기전계발광 표시장치
KR101056213B1 (ko) 2009-10-07 2011-08-11 삼성모바일디스플레이주식회사 구동부 및 이를 이용한 유기전계발광 표시장치
KR101146990B1 (ko) 2010-05-07 2012-05-22 삼성모바일디스플레이주식회사 주사 구동부와 그 구동 방법 및 이를 포함하는 유기 전계 발광 표시 장치
KR101761794B1 (ko) * 2010-09-13 2017-07-27 삼성디스플레이 주식회사 표시 장치 및 그의 구동 방법
KR20130000020A (ko) * 2011-06-22 2013-01-02 삼성디스플레이 주식회사 스테이지 회로 및 이를 이용한 발광 제어선 구동부

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10235955B2 (en) 2015-07-28 2019-03-19 Samsung Display Co., Ltd. Stage circuit and scan driver using the same
US9947274B2 (en) 2016-04-08 2018-04-17 Samsung Display Co., Ltd. Gate driver and display device having the same
US10217414B2 (en) 2016-04-19 2019-02-26 Samsung Display Co., Ltd. Emission control driver and display device having the same
KR20190080545A (ko) * 2017-12-28 2019-07-08 엘지디스플레이 주식회사 발광 제어 구동부
US11380265B2 (en) 2018-05-08 2022-07-05 Samsung Display Co., Ltd. Scan driver and display device including the same
WO2022226765A1 (zh) * 2021-04-27 2022-11-03 京东方科技集团股份有限公司 驱动电路、驱动方法、移位寄存器和显示装置
US11854458B2 (en) 2021-04-27 2023-12-26 Chengdu Boe Optoelectronics Technology Co., Ltd. Driving circuit connecting first control voltage terminal and second voltage control terminal, driving method, shift register and display device

Also Published As

Publication number Publication date
US20130328495A1 (en) 2013-12-12
US9019191B2 (en) 2015-04-28

Similar Documents

Publication Publication Date Title
KR101944465B1 (ko) 발광 제어선 구동부 및 이를 이용한 유기전계발광 표시장치
KR20130137860A (ko) 스테이지 회로 및 이를 이용한 발광제어선 구동부
KR101962432B1 (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
KR102061256B1 (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치
US9183781B2 (en) Stage circuit and bidirectional emission control driver using the same
KR101056213B1 (ko) 구동부 및 이를 이용한 유기전계발광 표시장치
KR100986862B1 (ko) 발광제어선 구동부 및 이를 이용한 유기전계발광 표시장치
JP5760045B2 (ja) 発光制御駆動部及びそれを含む有機発光表示装置
US9368069B2 (en) Stage circuit and organic light emitting display device using the same
US9443464B2 (en) Stage circuit and organic light emitting display device using the same
KR101988590B1 (ko) 발광제어선 구동부
KR101101105B1 (ko) 발광제어선 구동부 및 이를 이용한 유기전계발광 표시장치
US8803562B2 (en) Stage circuit and scan driver using the same
US8665182B2 (en) Emission control driver and organic light emitting display device using the same
KR102052065B1 (ko) 스테이지 회로 및 이를 이용한 주사 구동부
US20110273418A1 (en) Emission driver, light emitting display device using the same, and driving method of emission control signals
KR20130003252A (ko) 스테이지 회로 및 이를 이용한 주사 구동부
US9252747B2 (en) Stage circuits and scan driver using the same
KR101813215B1 (ko) 스테이지 회로 및 이를 이용한 주사 구동부
US20130002307A1 (en) Stage circuit and scan driver using the same
KR20190050310A (ko) 발광 제어 구동부 및 그것을 포함하는 유기발광 표시장치
KR20200037762A (ko) 발광 제어 구동부 및 그것을 포함하는 유기발광 표시장치
KR20190137734A (ko) 스테이지 회로 및 이를 이용한 유기전계발광 표시장치

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application