KR20130132186A - 주기신호생성회로 - Google Patents

주기신호생성회로 Download PDF

Info

Publication number
KR20130132186A
KR20130132186A KR1020120056371A KR20120056371A KR20130132186A KR 20130132186 A KR20130132186 A KR 20130132186A KR 1020120056371 A KR1020120056371 A KR 1020120056371A KR 20120056371 A KR20120056371 A KR 20120056371A KR 20130132186 A KR20130132186 A KR 20130132186A
Authority
KR
South Korea
Prior art keywords
current
reference voltage
response
control node
internal temperature
Prior art date
Application number
KR1020120056371A
Other languages
English (en)
Inventor
김동균
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020120056371A priority Critical patent/KR20130132186A/ko
Priority to US13/716,032 priority patent/US8811098B2/en
Priority to CN201210558545.5A priority patent/CN103426464B/zh
Publication of KR20130132186A publication Critical patent/KR20130132186A/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • G11C11/40615Internal triggering or timing of refresh, e.g. hidden refresh, self refresh, pseudo-SRAMs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4074Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/402Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration individual to each memory cell, i.e. internal refresh
    • G11C11/4023Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells with charge regeneration individual to each memory cell, i.e. internal refresh using field effect transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/147Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Dram (AREA)

Abstract

주기신호생성회로는 제1 기준전압에 응답하여 구동되는 제어노드로부터 제1 전류를 방전하는 제1 방전부; 및 상기 제어노드로부터 제2 전류를 방전하는 제2 방전부를 포함한다. 상기 제1 및 제2 전류의 전류량 합은 내부온도가 기설정된 설정온도보다 낮은 경우 일정하고, 상기 내부온도가 상기 기설정된 설정온도보다 높은 경우에는 가변한다.

Description

주기신호생성회로{PRERIOD SIGNAL GENERATION CIRCUIT}
본 발명은 온도에 따라 상이한 특성을 갖는 주기신호를 생성하는 주기신호생성회로에 관한 것이다.
일반적으로 반도체메모리장치는 외부전원이 차단될 때 데이터가 보존되는지 여부에 따라 휘발성 메모리와 비휘발성 메모리로 구분된다. 외부전원의 차단에 의해 데이터가 보존되지 않는 휘발성 메모리로는 에스램(SRAM)및 디램(DRAM) 등이 있다. 에스램(SRAM)의 단위셀은 플립플롭 회로와 2개의 스위치로 이루어지며, 전원이 인가되어 있는 한 플립플롭의 피드백 효과에 의해 데이터가 저장된다. 한편, 디램 (DRAM)의 단위셀은 스위치 역할을 하는 셀트랜지스터와 데이터를 저장하는 역할을 하는 커패시터로 구성되어, 턴온된 셀트랜지스터를 통해 입력된 데이터를 셀커패시터에 저장한다.
그런데, 디램 (DRAM)의 경우 셀트랜지스터에 누설전류가 있어서 셀커패시터에 저장된 초기의 전하량이 소멸되므로 데이터가 소실될 수 있다. 이를 방지하기 위해서 데이터가 소실되기 전에 셀커패시터에 저장된 데이터를 초기의 전하량으로 재충전해 주어야 한다. 이러한 셀커패시터에 저장된 데이터의 재충전 과정을 리프레쉬(refresh)라 부른다.
리프레쉬는 동작 방법에 따라 두가지로 분류 되는데, 메모리 컨트롤러에서 리프레쉬 명령을 주는 오토리프레쉬(auto refresh)와, 메모리 컨트롤러에서 리프레쉬 개시신호만 주고 리프레쉬 종료신호가 올 때까지 디램 내부에서 자체적으로 리프레쉬를 수행하는 셀프리프레쉬(self refresh)가 있다.
셀프리프레쉬는 내부에서 정한 리프레쉬 주기에 따라 주기적으로 리프레쉬를 수행하게 된다. 리프레쉬주기는 셀커패시터가 올바른 논리레벨로 인식되도록 충분한 전하량을 보유하는 시간인 리텐션 타임(retention time)에 의해 결정된다. 리텐션타임(retention time)은 셀트랜지스터의 누설전류의 영향으로 디램의 내부온도에 따라 가변한다.
리텐션타임은 저온에서는 증가하고, 고온에서는 감소하는 특성이 있으므로, 리프레쉬주기 또한 디램의 내부온도에 따라 가변하도록 설정해야 한다. 즉, 리프레쉬주기는 내부온도가 높아질수록 리프레쉬 특성을 보장하기 위해 짧게 설정되어야 하고, 내부온도가 낮아질수록 전력소모를 줄이기 위해 길게 설정되어야 한다. 종래의 디램에서는 주기신호생성회로를 구비하여 디램의 내부온도에 따라 리프레쉬 주기를 조절하고 있다.
도 1은 종래기술에 따른 주기신호생성회로의 구성을 도시한 블럭도이다.
도 1에 도시된 바와 같이, 종래기술의 주기신호생성회로는 제1 오실레이터(11), 제2 오실레이터(12), 온도센서(13) 및 선택출력부(14)로 구성된다. 제1 오실레이터(11)는 내부온도의 변화에 따라 일정한 주기를 갖는 제1 오실레이션신호(OSC1)를 생성한다. 제2 오실레이터(12)는 내부온도에 따라 가변하는 주기를 갖는 제2 오실레이션신호(OSC2)를 생성한다. 온도센서(13)는 내부온도가 기설정된 설정온도일 때 레벨 천이하는 온도신호(TS)를 생성한다. 선택출력부(14)는 온도신호(TS)에 따라 기설정된 설정온도이하 구간에서는 제1 오실레이션신호(OSC1)를 주기신호(PSRF)로 출력하고, 기설정된 설정온도보다 큰 구간에서는 제2 오실레이션신호(OSC2)를 주기신호(PSRF)로 출력한다.
이와 같이 구성된 주기신호생성회로에서 생성되는 주기신호(PSRF)의 주기는 기설정된 설정온도 이하 구간에서는 제1 오실레이션신호(OSC1)의 주기로 설정되고, 기설정된 설정온도보다 큰 구간에서는 제2 오실레이션신호(OSC2)의 주기로 설정된다. 따라서, 주기신호(PSRF)에 따라 리프레쉬주기를 설정하는 경우 리프레쉬주기는 기설정된 설정온도 이하 구간에서 일정한 주기로 설정되고, 기설정된 설정온도보다 큰 구간에서는 내부온도의 변화에 따라 가변한다.
종래의 주기신호생성회로에서 선택출력부(14)는 온도신호(TS)에 따라 제1 오실레이션신호(OSC1) 및 제2 오실레이션신호(OSC2)의 주기를 비교하여 주기신호(PSRF)로 출력하는 비교기의 동작을 수행한다. 그런데, 제1 오실레이션신호(OSC1) 및 제2 오실레이션신호(OSC2)의 주기가 비슷한 경우 비교기 동작을 수행하는 선택출력부(14)의 동작에 오류가 발생할 가능성이 많다.
본 발명은 회로구성이 단순하여 면적 소모가 적고, 주기가 비슷한 신호를 비교하는 비교동작을 수행하지 않아 안정적인 동작이 가능하도록 한 주기신호생성회로를 제공한다.
이를 위해 본 발명은 제1 기준전압에 응답하여 구동되는 제어노드로부터 제1 전류를 방전하는 제1 방전부; 및 상기 제어노드로부터 제2 전류를 방전하는 제2 방전부를 포함하되, 상기 제1 및 제2 전류의 전류량 합은 내부온도가 기설정된 설정온도보다 낮은 경우 일정하고, 상기 내부온도가 상기 기설정된 설정온도보다 높은 경우에는 가변하는 주기신호생성회로를 제공한다.
또한, 본 발명은 제어노드의 전압과 제1 기준전압을 비교하여 비교신호를 생성하는 비교부; 상기 비교신호에 응답하여 상기 제어노드를 전원전압으로 구동하는 구동부; 및 상기 제어노드로부터 제1 및 제2 전류를 방전하되, 상기 제1 및 제2 전류의 전류량 합은 내부온도가 기설정된 설정온도보다 낮은 경우 일정하고, 상기 내부온도가 상기 기설정된 설정온도보다 높은 경우에는 가변하는 주기신호생성회로를 제공한다.
본 발명에 의하면 온도센서, 오실레이션신호를 생성하는 회로 및 오실레이션신호들을 비교하는 회로를 사용하지 않아 회로구성을 단순화함으로써, 면적 소모를 감소시킬 수 있는 효과가 있다.
또한, 본 발명에 의하면 주기가 비슷한 신호를 비교하는 비교동작을 수행하지 않아 안정적인 동작이 가능한 효과도 있다.
도 1은 종래기술에 따른 주기신호생성회로의 구성을 도시한 블럭도이다.
도 2는 본 발명의 일 실시예에 따른 주기신호생성회로의 구성을 도시한 도면이다.
도 3은 도 2에 도시된 주기신호생성회로에 포함된 제2 기준전압생성부의 일 실시예에 따른 회로도이다.
도 4는 도 2에 도시된 주기신호생성회로에 포함된 제1 방전부의 일 실시예에 따른 회로도이다.
도 5는 도 2에 도시된 주기신호생성회로에 포함된 제2 방전부의 일 실시예에 따른 회로도이다.
도 6은 도 2에 도시된 주기신호생성회로에서 내부온도에 따른 제1 및 제2 방전전류의 전류량을 보여주는 도면이다.
도 7은 도 2에 도시된 주기신호생성회로에서 생성된 주기신호의 파형을 도시한 도면이다.
이하, 실시예를 통하여 본 발명을 더욱 상세히 설명하기로 한다. 이들 실시예는 단지 본 발명을 예시하기 위한 것이며, 본 발명의 권리 보호 범위가 이들 실시예에 의해 제한되는 것은 아니다.
도 2는 본 발명의 일 실시예에 따른 주기신호생성회로의 구성을 도시한 도면이다.
도 2에 도시된 바와 같이, 본 실시예에 따른 주기신호생성회로는 제1 기준전압생성부(2), 비교부(3), 구동부(4), 버퍼부(5), 제2 기준전압생성부(6), 방전부(7) 및 안정화부(8)로 구성된다.
제1 기준전압생성부(2)는 일정한 레벨을 갖는 제1 기준전압(VREF1)을 생성한다. 비교부(3)는 제1 기준전압(VREF1)과 제어노드(nd_CTR)의 전압을 비교하여 비교신호(COM)를 생성한다. 비교신호(COM)는 제어노드(nd_CTR)의 전압이 제1 기준전압(VREF1)보다 작은 레벨인 경우 로직로우레벨로 인에이블된다. 구동부(4)는 로직로우레벨로 인에이블된 비교신호(COM)를 입력받아 제어노드(nd_CTR)을 전원전압으로 구동한다. 버퍼부(5)는 비교신호(COM)를 버퍼링하여 주기신호(PSRFN)를 생성한다. 제2 기준전압생성부(6)는 내부온도의 변화에 따라 선형적으로 가변하는 레벨을 갖도록 설정된 제2 기준전압(VREF2)을 생성한다. 안정화부(8)는 제어노드(nd_CTR)로부터 전하를 공급받아 충전되는 커패시터로 구성되어, 제어노드(nd_CTR)의 전압을 안정화시킨다. 버퍼부(9)는 비교신호(COM)를 버퍼링하여 주기신호(PSRFN)를 생성한다.
방전부(7)는 제1 방전부(71) 및 제2 방전부(72)로 구성된다. 제1 방전부(71)는 제2 기준전압(VREF2)에 응답하여 내부온도가 증가할수록 선형적으로 감소하는 전류량을 갖는 제1 전류(I1)를 제어노드(nd_CTR)로부터 방전한다. 제2 방전부(72)는 내부온도가 증가할수록 비선형적으로 증가하는 전류량을 갖는 제2 전류(I2)를 제어노드(nd_CTR)로부터 방전한다. 제1 방전부(71) 및 제2 방전부(72)는 인에이블신호(EN)에 응답하여 함께 구동되어, 제어노드(nd_CTR)로부터 제1 전류(I1) 및 제2 전류(I2)를 방전한다. 인에이블신호(EN)는 주기신호(PSRFN)의 생성을 위해 로직하이레벨로 인에이블된다. 제1 전류(I1) 및 제2 전류(I2)의 전류량 합은 내부온도가 기설정된 설정온도(본 실시예에서는 45℃) 미만일 때 일정하고, 기설정된 설정온도 이상에서는 내부온도가 증가할수록 비선형적으로 증가한다.
이하, 도 3 내지 도 5를 참고하여, 제2 기준전압생성부(6), 제1 방전부(71) 및 제2 방전부(72)의 구성을 보다 구체적으로 살펴본다.
도 3에 도시된 바와 같이, 제2 기준전압생성부(6)는 제1 전류원(61), 제2 전류원(62), 기준전압구동부(63), 선형조절부(64) 및 저항소자들(R61, R62)로 구성된다. 제1 전류원(61)은 노드(nd61) 및 노드(nd62)의 전압에 응답하여 정전류원으로 동작하여 노드(nd61)에 전하를 공급한다. 제2 전류원(62)은 노드(nd63)의 전압에 응답하여 정전류원으로 동작하여 노드(nd62)의 전하를 방출한다. 저항소자(R61)는 노드(nd61) 및 노드(nd62) 사이에 연결되고, 저항소자(R62)는 제2 전류원(62) 및 접지전압 사이에 연결된다. 저항소자들(R61, R62)에 의해 제2 기준전압(VREF2)은 내부온도의 변화에 따라 선형적으로 변하는 특성을 갖게 된다. 기준전압구동부(63)는 노드(nd61) 및 노드(nd62)의 전압에 응답하여 제2 기준전압(VREF2)을 전원전압으로 구동한다. 선형조절부(64)는 MOS 트랜지스터로 구현된 다이오드소자로 구성되어, MOS 트랜지스터의 사이즈를 조절하여 제2 기준전압(VREF2)의 내부온도에 따른 레벨 변화의 기울기를 조절할 수 있다. 본 실시예에서 제2 기준전압생성부(6)에서 생성되는 제2 기준전압(VREF2)은 내부온도가 증가할수록 레벨이 선형적으로 감소하도록 설정되는 것이 바람직하다.
도 4에 도시된 바와 같이, 제1 방전부(71)는 스위치부(711) 및 활성화부(712)로 구성된다. 스위치부(711)는 제2 기준전압(VREF2)을 게이트로 인가받아 턴온되는 NMOS 트랜지스터들(N71~N73)로 구성되어, 제어노드(nd_CTR)로부터 제1 전류(I1)를 방전시키는 동작을 수행한다. 활성화부(712)는 인에이블신호(EN)가 로직하이레벨인 경우 노드(nd71)를 접지전압에 연결하여 스위치부(711)의 동작을 활성화시킨다.
도 5에 도시된 바와 같이, 제2 방전부(72)는 다이오드부(721) 및 활성화부(722)로 구성된다. 다이오드부(721)는 다이오드소자로 동작하는 NMOS 트랜지스터들(N74~N76)로 구성되어, 제어노드(nd_CTR)로부터 제2 전류(I2)를 방전시키는 동작을 수행한다. 활성화부(722)는 인에이블신호(EN)가 로직하이레벨인 경우 노드(nd72)를 접지전압에 연결하여 다이오드부(721)의 동작을 활성화시킨다.
도 6을 참고하면 제1 방전부(71)에서 방전되는 제1 전류(I1)의 전류량과 제2 방전부(72)에서 방전되는 제2 전류(I2)의 전류량을 확인할 수 있다. 즉, 제1 전류(I1)는 내부온도가 증가할수록 전류량이 선형적으로 감소하고, 제2 전류(I2)는 내부온도가 증가할수록 전류량이 비선형적으로 증가한다. 제1 전류(I1) 및 제2 전류(I2)의 전류량 합은 설정온도(45℃)를 기준으로 서로 다른 특성을 갖도록 설정된다. 즉, 제1 전류(I1) 및 제2 전류(I2)의 전류량 합은 내부온도가 설정온도보다 낮은 온도에서는 일정하고, 설정온도보다 높은 온도에서는 내부온도가 증가할수록 비선형적으로 증가하도록 생성되는 것이 바람직하다. 제2 전류(I2)의 경우 내부온도가 증가할수록 비선형적으로 증가하는 전류량을 갖지만 설정온도(45℃)미만에서는 내부온도 변화에 따른 전류량 변화가 작아 선형에 가까운 기울기로 증가하게 된다. 따라서, 내부온도가 설정온도보다 낮은 온도일 때 제1 전류(I1) 및 제2 전류(I2)의 전류량 합은 거의 일정하게 생성된다.
이상 살펴본 본 실시예에 따른 주기신호생성회로에서 주기신호(PSRFN)의 생성 동작을 살펴보되, 내부온도가 기설정된 설정온도(45℃)보다 낮은 경우와 내부온도가 기설정된 설정온도(45℃)보다 높은 경우로 나누어 살펴본다.
우선, 내부온도가 기설정된 설정온도(45℃)보다 낮은 경우 제어노드(nd_CTR)는 구동부(4)에 의해 전하가 충전되고, 제1 방전부(71) 및 제2 방전부(72)에 의해 전하가 방전된다. 주기신호(PSRFN)의 상승에지(rising edge)는 구동부(4)에 의한 제어노드(nd_CTR)의 전하 충전 동작에 의존하고, 주기신호(PSRFN)의 하강에지(falling edge)는 제1 방전부(71) 및 제2 방전부(72)에 의한 제어노드(nd_CTR)의 전하 방전 동작에 의존한다. 내부온도가 기설정된 설정온도(45℃)보다 낮을 때 제1 방전부(71) 및 제2 방전부(72)를 통해 방전되는 제1 전류(I1) 및 제2 전류(I2)의 전류량 합은 일정하다. 따라서, 도 7에서 확인할 수 있듯이, 주기신호(PSRFN)의 주기는 내부온도가 설정온도(45℃)보다 낮은 구간에서 일정하게 생성된다.
다음으로, 내부온도가 기설정된 설정온도(45℃)보다 높은 경우에는 제1 방전부(71) 및 제2 방전부(72)를 통해 방전되는 제1 전류(I1) 및 제2 전류(I2)의 전류량 합은 내부온도가 증가할수록 비선형적으로 증가한다. 따라서, 도 7에서 확인할 수 있듯이, 내부온도가 기설정된 설정온도(45℃)이상인 경우 주기신호(PSRFN)의 주기는 내부온도가 증가할수록 비선형적으로 감소한다.
이상 살펴본 주기신호생성회로에서 생성된 주기신호(PSRFN)는 셀프리프레쉬 주기를 설정하는 경우 뿐만 아니라 주기동작이 필요한 다양한 회로에 사용될 수 있다. 본 실시예의 주기신호생성회로는 온도센서, 복수의 오실레이션신호를 생성하는 회로 및 복수의 오실레이션신호를 비교하는 회로를 사용하지 않아 회로 구성을 단순화시킴으로써, 적은 면적으로 구현할 수 있다. 또한, 본 실시예의 주기신호생성회로는 복수의 오실레이션신호를 비교하는 동작을 수행하지 않으므로, 비슷한 주기의 오실레이션신호를 비교함으로써 발생되는 오류를 방지하여 안정적인 동작이 가능하다.
2: 제1 기준전압생성부 3: 비교부
4: 구동부 5: 버퍼부
6: 제2 기준전압생성부 61: 제1 전류원
62: 제2 전류원 63: 기준전압구동부
64: 선형조절부 7: 방전부
71: 제1 방전부 711: 스위치부
712: 활성화부 72: 제2 방전부
721: 다이오드부 722: 활성화부

Claims (23)

  1. 제1 기준전압에 응답하여 구동되는 제어노드로부터 제1 전류를 방전하는 제1 방전부; 및
    상기 제어노드로부터 제2 전류를 방전하는 제2 방전부를 포함하되, 상기 제1 및 제2 전류의 전류량 합은 내부온도가 기설정된 설정온도보다 낮은 경우 일정하고, 상기 내부온도가 상기 기설정된 설정온도보다 높은 경우에는 가변하는 주기신호생성회로.
  2. 제 1 항에 있어서, 상기 제어노드는 제1 기준전압보다 낮은 레벨인 경우 전원전압으로 구동되는 주기신호생성회로.
  3. 제 1 항에 있어서, 상기 제1 전류의 전류량은 상기 내부온도가 증가할수록 선형적으로 감소하는 주기신호생성회로.
  4. 제 3 항에 있어서, 상기 제2 전류의 전류량은 상기 내부온도가 증가할수록 비선형적으로 증가하는 주기신호생성회로.
  5. 제 4 항에 있어서, 상기 제1 및 제2 전류의 전류량 합은 상기 내부온도 이상에서 상기 내부온도가 증가할수록 비선형적으로 증가하는 주기신호생성회로.
  6. 제 1 항에 있어서, 상기 제1 방전부는
    제2 기준전압에 응답하여 턴온되어 상기 제어노드로부터 상기 제1 전류를 방전하는 스위치부; 및
    인에이블신호에 응답하여 상기 스위치부를 활성화시키는 활성화부를 포함하는 주기신호생성회로.
  7. 제 6 항에 있어서, 상기 스위치부는 상기 제2 기준전압을 게이트로 인가받아 턴온되는 MOS 트랜지스터를 적어도 하나 포함하는 주기신호생성회로.
  8. 제 6 항에 있어서, 상기 제2 기준전압은 상기 내부온도가 증가할수록 선형적으로 감소하는 레벨을 갖도록 설정되는 주기신호생성회로.
  9. 제 8 항에 있어서, 상기 제2 기준전압을 생성하는 기준전압생성부를 더 포함하되, 상기 기준전압생성부는
    제1 및 제2 노드 사이에 연결된 제1 저항소자;
    상기 제1 및 제2 노드의 전압에 응답하여 정전류원으로 동작하는 제1 전류원;
    상기 제2 노드에 연결되어 제3 노드의 전압에 응답하여 정전류원으로 동작하는 제2 전류원;
    상기 제2 전류원에 연결된 제2 저항소자;
    상기 제1 및 제2 노드의 전압에 응답하여 상기 제2 기준전압을 구동하는 기준전압구동부; 및
    상기 제2 기준전압이 출력되는 출력노드에 연결된 선형조절부를 포함하는 주기신호생성회로.
  10. 제 1 항에 있어서, 상기 제2 방전부는
    적어도 하나의 다이오드를 포함하여 상기 제어노드로부터 상기 제2 전류를 방전하는 다이오드부; 및
    인에이블신호에 응답하여 상기 다이오드부를 활성화시키는 활성화부를 포함하는 주기신호생성회로.
  11. 제 2 항에 있어서,
    상기 제어노드의 전압과 상기 제1 기준전압을 비교하여 비교신호를 생성하는 비교부; 및
    상기 비교신호에 응답하여 상기 제어노드를 상기 전원전압으로 구동하는 구동부를 더 포함하는 주기신호생성회로.
  12. 제 1 항에 있어서,
    상기 제어노드의 전압을 안정화시키는 안정화부를 더 포함하는 주기신호생성회로.
  13. 제어노드의 전압과 제1 기준전압을 비교하여 비교신호를 생성하는 비교부;
    상기 비교신호에 응답하여 상기 제어노드를 전원전압으로 구동하는 구동부; 및
    상기 제어노드로부터 제1 및 제2 전류를 방전하되, 상기 제1 및 제2 전류의 전류량 합은 내부온도가 기설정된 설정온도보다 낮은 경우 일정하고, 상기 내부온도가 상기 기설정된 설정온도보다 높은 경우에는 가변하는 주기신호생성회로.
  14. 제 13 항에 있어서, 상기 제1 전류의 전류량은 상기 내부온도가 증가할수록 선형적으로 감소하는 주기신호생성회로.
  15. 제 14 항에 있어서, 상기 제2 전류의 전류량은 상기 내부온도가 증가할수록 비선형적으로 증가하는 주기신호생성회로.
  16. 제 15 항에 있어서, 상기 제1 및 제2 전류의 전류량 합은 상기 내부온도 이상에서 상기 내부온도가 증가할수록 비선형적으로 증가하는 주기신호생성회로.
  17. 제 13 항에 있어서, 상기 방전부는
    인에이블신호에 응답하여 상기 제어노드로부터 상기 제1 전류를 방전하는 제1 방전부; 및
    상기 인에이블신호에 응답하여 상기 제어노드로부터 상기 제2 전류를 방전하는 제2 방전부를 포함하는 주기신호생성회로.
  18. 제 17 항에 있어서, 상기 제1 방전부는
    제2 기준전압에 응답하여 턴온되어 상기 제어노드로부터 상기 제1 전류를 방전하는 스위치부; 및
    상기 인에이블신호에 응답하여 상기 스위치부를 활성화시키는 활성화부를 포함하는 주기신호생성회로.
  19. 제 18 항에 있어서, 상기 스위치부는 상기 제2 기준전압을 게이트로 인가받아 턴온되는 MOS 트랜지스터를 적어도 하나 포함하는 주기신호생성회로.
  20. 제 18 항에 있어서, 상기 제2 기준전압은 상기 내부온도가 증가할수록 선형적으로 감소하는 레벨을 갖도록 설정되는 주기신호생성회로.
  21. 제 20 항에 있어서, 상기 제2 기준전압을 생성하는 기준전압생성부를 더 포함하되, 상기 기준전압생성부는
    제1 및 제2 노드 사이에 연결된 제1 저항소자;
    상기 제1 및 제2 노드의 전압에 응답하여 정전류원으로 동작하는 제1 전류원;
    상기 제2 노드에 연결되어 제3 노드의 전압에 응답하여 정전류원으로 동작하는 제2 전류원;
    상기 제2 전류원에 연결된 제2 저항소자;
    상기 제1 및 제2 노드의 전압에 응답하여 상기 제2 기준전압을 구동하는 기준전압구동부; 및
    상기 제2 기준전압이 출력되는 출력노드에 연결된 선형조절부를 포함하는 주기신호생성회로.
  22. 제 17 항에 있어서, 상기 제2 방전부는
    적어도 하나의 다이오드를 포함하여 상기 제어노드로부터 상기 제2 전류를 방전하는 다이오드부; 및
    상기 인에이블신호에 응답하여 상기 다이오드부를 활성화시키는 활성화부를 포함하는 주기신호생성회로.
  23. 제 13 항에 있어서,
    상기 제어노드의 전압을 안정화시키는 안정화부를 더 포함하는 주기신호생성회로.
KR1020120056371A 2012-05-25 2012-05-25 주기신호생성회로 KR20130132186A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020120056371A KR20130132186A (ko) 2012-05-25 2012-05-25 주기신호생성회로
US13/716,032 US8811098B2 (en) 2012-05-25 2012-12-14 Period signal generation circuit
CN201210558545.5A CN103426464B (zh) 2012-05-25 2012-12-20 周期信号发生电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120056371A KR20130132186A (ko) 2012-05-25 2012-05-25 주기신호생성회로

Publications (1)

Publication Number Publication Date
KR20130132186A true KR20130132186A (ko) 2013-12-04

Family

ID=49621503

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120056371A KR20130132186A (ko) 2012-05-25 2012-05-25 주기신호생성회로

Country Status (3)

Country Link
US (1) US8811098B2 (ko)
KR (1) KR20130132186A (ko)
CN (1) CN103426464B (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150220102A1 (en) * 2014-02-06 2015-08-06 SK Hynix Inc. Level detection circuits and semiconductor devices including the same
KR102276249B1 (ko) * 2014-06-18 2021-07-12 에스케이하이닉스 주식회사 반도체 메모리 장치 및 그 동작 방법
WO2017014976A1 (en) 2015-07-20 2017-01-26 Uop Llc Fuel composition for gci engines and method of production

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07141865A (ja) * 1993-06-28 1995-06-02 Mitsubishi Electric Corp 発振回路および半導体記憶装置
JP3714696B2 (ja) * 1994-10-21 2005-11-09 富士通株式会社 半導体記憶装置
US5870345A (en) * 1997-09-04 1999-02-09 Siemens Aktiengesellschaft Temperature independent oscillator
KR100549621B1 (ko) * 2003-11-25 2006-02-03 주식회사 하이닉스반도체 셀프 리프래쉬용 오실레이터
KR100611775B1 (ko) * 2003-12-29 2006-08-10 주식회사 하이닉스반도체 온도변화에 따라 최적의 리프레쉬 주기를 가지는 반도체메모리 장치
US20050162215A1 (en) * 2004-01-22 2005-07-28 Winbond Electronics Corporation Temperature sensing variable frequency generator
KR100652422B1 (ko) * 2005-08-10 2006-12-01 삼성전자주식회사 온-칩 온도 센서 및 온도 검출 방법, 이를 이용한 리프레쉬제어 방법
KR20080066249A (ko) 2007-01-11 2008-07-16 삼성전자주식회사 반도체 메모리 장치의 리프레시 주파수 제어회로
JP5038742B2 (ja) * 2007-03-01 2012-10-03 ルネサスエレクトロニクス株式会社 セルフリフレッシュ制御回路、半導体装置
KR100974218B1 (ko) * 2008-11-11 2010-08-06 주식회사 하이닉스반도체 주기 신호 생성 회로
US8054141B2 (en) 2008-12-31 2011-11-08 Stmicroelectronics, Inc. Method and circuit for cancelling out comparator-delay in the relaxation oscillator

Also Published As

Publication number Publication date
CN103426464B (zh) 2017-08-08
US20130315009A1 (en) 2013-11-28
US8811098B2 (en) 2014-08-19
CN103426464A (zh) 2013-12-04

Similar Documents

Publication Publication Date Title
KR100549621B1 (ko) 셀프 리프래쉬용 오실레이터
KR100865327B1 (ko) 출력전압의 오버슈트를 감소시키기 위한 고전압 발생회로와그 방법
US7482856B2 (en) VPP voltage generator for generating stable VPP voltage
JP2010283992A (ja) 電源電圧生成回路、及び半導体装置
KR20150095495A (ko) 주기신호 생성회로를 포함하는 반도체 장치 및 이를 이용한 반도체 시스템
US8169846B2 (en) Refresh control circuit and method for semiconductor memory apparatus
US8934307B2 (en) Voltage generator of nonvolatile memory device
KR20130132186A (ko) 주기신호생성회로
US10084311B2 (en) Voltage generator
KR101948899B1 (ko) 주기신호생성회로
US9378802B2 (en) Oscillator and memory device including the same
US11309885B2 (en) Power-on reset signal generating device
US20170117890A1 (en) Circuit, method of controlling a circuit and device
US8049554B2 (en) Integrated circuit
KR101948900B1 (ko) 주기신호생성회로
US9070476B2 (en) Refresh circuits
KR100825021B1 (ko) 내부전압 생성기
US10868467B1 (en) Pump circuit, pump device, and operation method of pump circuit
KR100656427B1 (ko) 반도체 메모리의 파워 업 신호 발생장치
JP2006228383A (ja) 半導体記憶装置
KR20110047840A (ko) 기준전압발생회로

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid