KR20120041043A - 게이트 구동부 및 이를 포함하는 액정표시장치 - Google Patents

게이트 구동부 및 이를 포함하는 액정표시장치 Download PDF

Info

Publication number
KR20120041043A
KR20120041043A KR1020100102616A KR20100102616A KR20120041043A KR 20120041043 A KR20120041043 A KR 20120041043A KR 1020100102616 A KR1020100102616 A KR 1020100102616A KR 20100102616 A KR20100102616 A KR 20100102616A KR 20120041043 A KR20120041043 A KR 20120041043A
Authority
KR
South Korea
Prior art keywords
gate
signal
dummy
liquid crystal
driver
Prior art date
Application number
KR1020100102616A
Other languages
English (en)
Inventor
최일만
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020100102616A priority Critical patent/KR20120041043A/ko
Publication of KR20120041043A publication Critical patent/KR20120041043A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Landscapes

  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

게이트 구동부에 불량 발생시 용이하게 불량 분석을 할 수 있는 게이트 구동부가 제공된다. 게이트 구동부는, 외부로부터 개시 신호와 제1 내지 제4 클럭 신호를 제공받아 구동하는 N개의 스테이지 회로부를 포함하는 쉬프트 레지스터를 포함하는 게이트 구동부에 있어서, 상기 N개의 스테이지 회로부 중에서 적어도 하나의 출력 단자에는 더미 배선이 형성된다.

Description

게이트 구동부 및 이를 포함하는 액정표시장치{Gate driver circuit and liquid crystal display comprising the same}
본 발명은 게이트 구동부에 관한 것으로, 보다 상세하게는 게이트 구동부에 불량 발생시 용이하게 불량 분석을 할 수 있는 게이트 구동부 및 이를 포함하는 액정표시장치에 관한 것이다.
디스플레이장치는 시각정보 전달매체로서, 브라운관 면에 문자나 도형의 형식으로 데이터를 시각적으로 표시하는 것을 말한다.
일반적으로 평판디스플레이(Flat Panel Display : FPD)장치는 TV 또는 컴퓨터 모니터 브라운관을 이용하여 보다 두께가 얇고 가벼운 영상표시장치로서, 그 종류에는 액정을 이용한 LCD(Liquid Crystal Display; 이하, 액정표시장치라 함), 가스 방전을 이용한 PDP(Plasma Display Panel : PDP), 형광성 유기화합물에 전류가 흐르면 빛을 내는 발광현상을 이용하여 만든 유기물질인 OLED(Organic Light Emitting) 및 전기장내 하전된 입자가 양극 또는 음극쪽으로 이동하는 현상을 이용하는 EDP(Electric Paper Display) 등이 있다.
평판디스플레이장치 중 가장 대표적인 액정표시장치는 액티브 매트릭스(Active Matrix) 형태로 배열된 화소들에 화상정보에 따른 데이터신호를 개별적으로 공급하여 화소들의 광투과율을 조절함으로써 원하는 화상을 표시한다.
이러한 액정표시장치는 외부에서 입력되는 화상 데이터를 표시하는 액정패널과 액정패널을 구동하기 위한 구동회로를 포함한다.
최근에는 구동회로를 액정패널 내에 실장하여 제조 원가를 절감하고 전력 소모를 최소화하는 게이트 인 패널(Gate In Panel 이하, GIP) 방식을 사용하는 LCD가 제안되었다.
도 1은 종래 GIP 방식을 사용하는 액정표시장치를 나타내는 도면이다.
도 1에 도시된 바와 같이, 액정패널(10) 내에는 다수의 게이트 라인(GL)과 데이터 라인(DL)이 수직 교차하여 배열되고, 게이트 라인(GL)과 데이터 라인(DL)의 교차영역에는 화소가 배치된다. 이러한 화소에는 박막트랜지스터(Thin Film Transistor 이하, TFT)와 TFT에 연결된 화소 전극이 형성된다. 이때, TFT는 게이트 라인(GL)으로부터 신호를 입력받아 동작하며, 데이터 라인(DL)과 화소 전극을 전기적으로 연결한다.
게이트 구동부(20)는 타이밍 제어부(40)로부터 제어신호(CONT1)를 제공받아 게이트 신호를 생성하고, 생성된 게이트 신호를 게이트 라인(GL)에 순차적으로 공급하여 게이트 라인(GL)에 연결되어 있는 TFT를 턴온시킨다.
데이터 구동부(30)는 타이밍 제어부(40)로부터 제어신호(CONT2)와 영상 신호(DAT)를 제공받아 데이터 라인(DL)에 영상 신호(DAT)에 해당하는 데이터 전압을 인가한다. 이에 따라 화소별로 공급되는 데이터 전압에 따라 화소전극과 공통전극 사이에 형성되는 전계에 의해 액정층의 투과율을 조절함으로써 화상을 표시하게 된다.
타이밍 제어부(40)는 게이트 구동부(20)와 데이터 구동부(30)를 제어하며, 게이트 구동부(20)에는 제어 신호(CONT1)를 공급하고, 데이터 구동부(30)에는 제어 신호(CONT2) 및 영상 신호(DAT) 등을 공급한다.
여기서, 게이트 구동부(20)는 액정패널(10) 상에 TFT 공정시 함께 형성될 수 있으며, 데이터 구동부(30)는 액정패널(10) 상에 형성될 수 있으며, 그렇지 않을 수도 있다.
상기와 같이, GIP 방식을 사용하는 게이트 구동부(20)에서 불량이 발생할 경우, 파괴분석을 통해서 불량 분석이 진행되어야 한다. 그 이유는 게이트 구동부(20) 내부에서 구동되는 트랜지스터들(transistor)의 구동 신호를 외부에서 측정할 수 없기 때문이다.
한편, 파괴분석을 위해서 박막트랜지스터(TFT)가 형성되어 있는 어레이 기판과 컬러필터가 형성되어 있는 컬러필터 기판을 분리할 경우, 기존에 게이트 구동부(20)에 발생한 불량현상을 재현할 수 없게 되고, 그리고 불량이 발생한 위치 등을 파악할 수 없게 된다.
따라서, 결국 액정패널(10) 내부에서 발생한 불량 문제를 어레이 기판과 컬러필터 기판을 분리한 상태에서 확인해야 하므로, 액정패널(10)에 불량이 발생한 경우, 정확한 분석을 할 수 없게 되는 단점이 있다.
본 발명은 상기한 문제를 해결하기 위한 것으로, 게이트 구동부에 불량 발생시 용이하게 불량 분석을 할 수 있는 게이트 구동부 및 이를 포함하는 액정표시장치를 제공함에 있다.
본 발명의 다른 목적 및 특징들은 후술되는 발명의 구성 및 특허청구범위에서 설명될 것이다.
상기한 목적들을 달성하기 위하여, 본 발명의 일실시예에 따른 게이트 구동부는, 외부로부터 개시 신호와 제1 내지 제4 클럭 신호를 제공받아 구동하는 N개의 스테이지 회로부를 포함하는 쉬프트 레지스터를 포함하는 게이트 구동부에 있어서, 상기 N개의 스테이지 회로부 중에서 적어도 하나의 출력 단자에는 더미 배선이 형성된다.
상기 더미 배선에 인가되는 신호는 게이트 라인에 인가되는 게이트 신호이다.
본 발명의 일실시예에 따른 액정표시장치는, 외부에서 입력되는 영상 신호를 표시하며, 다수의 박막트랜지스터 형성된 제1 기판 및 상기 어레이 기판과 대응 배치되는 제2 기판을 포함하는 액정패널, 상기 액정패널과 전기적으로 연결되어 있으며, 게이트 구동부와 데이터 구동부를 구동하기 위한 게이트 및 데이터 제어 신호를 생성하는 타이밍 제어부가 실장되어 있는 인쇄회로기판, 상기 제1 기판에 실장되어 있으며, 상기 타이밍 제어부로부터 상기 데이터 제어 신호를 제공받아 해당 데이터 라인에 영상 신호에 대응되는 데이터 전압을 인가하는 데이터 구동부 및 상기 제1 기판에 형성되어 있으며, 상기 타이밍 제어부로부터 상기 게이트 제어 신호를 제공받아 해당 게이트 라인에 게이트 신호를 인가하며, 외부로부터 개시 신호와 제1 내지 제4 클럭 신호를 제공받아 구동하는 N개의 스테이지 회로부를 포함하는 쉬프트 레지스터를 포함하는 게이트 구동부를 포함하며, 상기 N개의 스테이지 회로부 중에서 적어도 하나의 출력 단자에는 더미 배선이 형성된다.
상기 더미 배선에 인가되는 신호는 게이트 라인에 인가되는 게이트 신호이다.
상기 제1 기판은 화상 표시 영역과 화상 비표시 영역을 포함한다.
상기 제1 기판의 상기 화상 비표시 영역에 형성되며, 일측은 상기 게이트 구동부와 전기적으로 연결되어 있으며, 타측은 상기 데이터 구동부와 전기적으로 연결되어 있는 적어도 하나의 불량 분석용 배선을 포함한다.
상기 데이터 구동부는 다수의 입력 핀, 출력 핀 및 더미 핀을 포함하며, 상기 불량 분석용 배선은 상기 더미 핀 중에서 적어도 하나와 전기적으로 연결된다.
상기 인쇄회로기판에는 적어도 하나의 접촉 패드가 형성된다.
상기 접촉 패드는 상기 불량 분석용 배선과 전기적으로 연결되어 있는 적어도 하나의 더미 핀과 전기적으로 연결된다.
상기 N개의 스테이지 회로부 중에서 적어도 하나의 출력 단자에 형성되어 있는 상기 더미 배선에는 해당 스테이지 회로부에서는 출력되는 게이트 신호가 인가되며, 상기 게이트 신호는 상기 불량 분석용 배선과 상기 데이터 구동부의 더미 핀을 통해 상기 접촉 패드로 전달된다.
상기 게이트 구동부는 GIP(Gate In Panel) 방식을 사용한다.
상술한 바와 같이, 본 발명에 따른 게이트 구동부 및 이를 포함하는 액정표시장치는 게이트 구동부에 불량 발생시 용이하게 불량 분석을 할 수 있는 효과를 제공한다.
도 1은 종래 GIP 방식을 사용하는 액정표시장치를 나타내는 도면.
도 2는 본 발명의 일실시예에 따른 액정표시장치를 나타내는 도면.
도 3은 도 2의 게이트 구동부를 나타내는 도면.
도 4는 도 2의 A 부분을 확대한 도면.
이하, 첨부한 도면을 참조하여 본 발명에 따른 게이트 구동부 및 이를 포함하는 액정표시장치의 바람직한 실시예를 상세히 설명한다.
도 2는 본 발명의 일실시예에 따른 액정표시장치를 나타내는 도면이고, 도 3은 도 2의 게이트 구동부를 나타내는 도면이고, 도 4는 도 2의 A 부분을 확대한 도면이다.
도 2에 도시된 바와 같이, 본 발명에 따른 액정표시장치는 액정패널(100), 게이트 구동부(200), 데이터 구동부(300) 및 타이밍 제어부(410)를 포함한다.
액정패널(100)은 어레이 기판(미도시)과 컬러필터 기판(미도시) 사이에 개재된 액정층(미도시)을 포함한다.
어레이 기판은 화상이 표시되는 화면 표시 영역(110)과 화면 비표시 영역(120)을 포함한다.
이때, 어레이 기판의 화면 표시 영역(110)에는 다수의 게이트 라인(GL) 및 데이터 라인(DL)과 이에 연결되어 있으며, 매트릭스(matrix) 형태로 배열된 다수의 화소를 포함한다. 여기서, 게이트 라인(GL)은 가로방향으로 형성되어 있으며, 데이터 라인(DL)은 세로방향으로 형성될 수 있다.
각 화소는 게이트 라인(GL) 및 데이터 라인(DL)에 연결된 박막트랜지스터(TFT)와 이에 연결된 액정 캐패시터(liquid crystal capacitor) 및 유지 캐패시터(storage capacitor)를 포함한다.
박막트랜지스터(미도시)는 어레이 기판의 화면 표시 영역(110) 상에 형성되어 있으며, 삼단자 소자로서 제어 단자 및 입력 단자는 각각 게이트 라인(GL) 및 데이터 라인(DL)에 연결되어 있으며, 출력 단자는 액정 캐패시터 및 유지 캐패시터에 연결되어 있다.
액정 캐패시터는 어레이 기판의 화소 전극과 컬러필터 기판의 공통 전극을 두 단자로 하며 두 전극 사이의 액정층은 유전체로서 기능한다. 화소 전극은 박막트랜지스터에 연결되며 공통 전극은 컬러필터 기판의 전면에 형성되어 있고 공통 전압(Vcom)을 인가받는다.
유지 캐패시터는 어레이 기판에 구비된 별개의 신호선과 화소 전극이 중첩되어 이루어질 수 있다.
화상 비표시 영역(120)에는 가로방향으로 형성되는 게이트 라인(GL)들(미도시)의 일측 끝단에 형성되는 게이트 패드부(미도시)와 세로방향으로 형성되는 데이터 라인(DL)들(미도시)의 일측 끝단에 형성되는 데이터 패드부(미도시)가 형성되어 있다.
컬러필터 기판에는 색 표시를 구현하기 위해 각 화소가 색상을 표시할 수 있도록 화소 전극에 대응하는 영역에 적색, 녹색, 또는 청색의 컬러 필터가 형성되어 있다. 여기서, 컬러필터는 컬러필터 기판의 해당 영역에 형성할 수 있다.
액정 패널(100)의 어레이 기판 및 컬러필터 기판 중 적어도 하나의 바깥 면에는 빛을 편광시키는 편광자(도시하지 않음)가 부착된다.
게이트 구동부(200)는 GIP 방식을 사용하며, 타이밍 제어부(410)로부터 제공되는 게이트 제어 신호에 따라 게이트 신호를 게이트 라인(GL)에 인가하여 게이트 라인(GL)에 연결되어 있는 박막트랜지스터(TFT)를 턴온시킨다.
또한, 본 발명의 일실시예에 따른 게이트 구동부(200)는 불량 발생시 불량 분석을 용이하게 할 수 있도록 하기 위해 내부에 다수의 더미 배선(미도시)을 구비하며, 게이트 구동부(200)는 불량 분석용 배선(220)에 의해 적어도 하나의 데이터 구동부(300)와 전기적으로 연결되어 있다. 이에 대한 자세한 설명은 도 3 및 도 4를 참조하여 설명하기로 한다.
데이터 구동부(300)는 타이밍 제어부(410)로부터 제공되는 데이터 제어 신호에 따라 한 행의 단위 화소에 대응하는 영상 신호를 차례로 입력받고, 데이터 전압 중 각 영상 신호에 대응하는 데이터 전압을 선택함으로써 영상 신호를 해당 데이터 전압으로 변환한다.
타이밍 제어부(410)는 액정패널(100)과 전기적으로 연결되어 있는 인쇄회로기판(400) 상에 실장되어 있다. 여기서, 타이밍 제어부(410)는 게이트 구동부(200) 및 데이터 구동부(300) 등의 동작을 제어하는 게이트 및 데이터 제어 신호를 생성하여 각 해당하는 제어 신호를 게이트 구동부(200) 및 데이터 구동부(300)에 제공한다.
인쇄회로기판(400)은 커넥터(500)에 의해 액정패널(100)과 전기적으로 연결되어 있다. 이때, 커넥터(500)는 예를 들면, 가용성 인쇄회로(flexible printed circuit) 필름일 수 있다.
또한, 인쇄회로기판(400)에는 타이밍 제어부(410)와 다수의 부품들이 실장되어 있으며, 게이트 구동부(200)에 불량 발생시 액정패널(100)을 파괴하지 않고도 내부의 트랜지스터들의 구동 신호를 외부에서 측정할 수 있도록 다수의 접촉 패드(420)가 형성되어 있다. 이때에 다수의 접촉 패드(420)는 커넥터(500)에 의해 데이터 구동부(300)와 전기적으로 연결되어 있다.
도 3에 도시된 바와 같이, 본 발명의 일실시예에 따른 게이트 구동부(200)는 타이밍 제어부(410)로부터 제공되는 개시 신호(Vst)와 4개의 클럭 신호(CLK1 내지 CLK4)를 제공받아 구동하는 N개의 스테이지 회로부로 구성되는 쉬프트 레지스터(221)와 제1 및 제2 더미 스테이지 회로부로 구성되는 더미 쉬프트 레지스터(223)를 포함한다.
여기서, 쉬프트 레지스터(221)의 N개의 스테이지 회로부 중 제1 스테이지 회로부는 개시 신호(Vst)와 제1 클럭 신호(CLK1)를 제공받아 첫 번째 게이트 라인(GL)에 게이트 신호(Vout1)를 출력하며, 제3 스테이지 회로부에서 출력되는 게이트 신호(Vout3)를 입력받아 리셋 신호(RESET)로 사용한다.
제2 스테이지 회로부는 개시 신호(Vst)와 제2 클럭 신호(CLK2)를 제공받아 두 번째 게이트 라인(GL)에 게이트 신호(Vout2)를 출력하며, 제4 스테이지 회로부에서 출력되는 게이트 신호(Vout4)를 입력받아 리셋 신호(RESET)로 사용한다.
제3 스테이지 회로부는 개시 신호(Vst)로 제1 스테이지 회로부에서 출력되는 게이트 신호(Vout1)와 제3 클럭 신호(CLK3)를 제공받아 세 번째 게이트 라인(GL)에 게이트 신호(Vout3)를 출력하며, 도면에 도시하지 않았으나, 제5 스테이지 회로부에서 출력되는 게이트 신호(Vout5)를 입력받아 리셋 신호(RESET)로 사용한다.
제4 스테이지 회로부는 개시 신호(Vst)로 제2 스테이지 회로부에서 출력되는 게이트 신호(Vout2)와 제4 클럭 신호(CLK4)를 제공받아 네 번째 게이트 라인(GL)에 게이트 신호(Vout4)를 출력하며, 도면에 도시하지 않았으나, 제6 스테이지 회로부에서 출력되는 게이트 신호(Vout6)를 입력받아 리셋 신호(RESET)로 사용한다.
제(N-1) 스테이지 회로부는 개시 신호(Vst)로 제(N-3) 스테이지 회로부(미도시)에서 출력되는 게이트 신호(Vout(N-3))와 제3 클럭 신호(CLK3)를 제공받아 (N-1)번째 게이트 라인(GL)에 게이트 신호(Vout((N-1))를 출력하며, 더미 쉬프트 레지스터(223)의 제1 더미 스테이지 회로부에서 출력되는 더미 게이트 신호(Vout_d1)를 입력받아 리셋 신호(RESET)로 사용한다.
또한, 제N 스테이지 회로부는 개시 신호(Vst)로 제(N-2) 스테이지 회로부에서 출력되는 게이트 신호(Vout(N-2))와 제4 클럭 신호(CLK4)를 제공받아 N번째 게이트 라인(GL)에 게이트 신호(VoutN)를 출력하며, 더미 쉬프트 레지스터(223) 의 제2 더미 스테이지 회로부에서 출력되는 더미 게이트 신호(Vout_d2)를 입력받아 리셋 신호(RESET)로 사용한다.
여기서, 게이트 구동부(200)에 불량 발생시 액정패널(100)을 파괴하지 않고 내부의 트랜지스터들의 구동 신호를 외부에서 측정할 수 있도록 더미 쉬프트 레지스터(223)의 제1 및 제2 더미 스테이지 회로부의 각각의 출력 단에는 제1 및 제2 더미 배선(DL1, DL2)이 형성되어 있다.
도 4에 도시된 바와 같이, 본 발명의 일실시예에 따른 게이트 구동부(200)와 데이터 구동부(300)는 제1 및 제2 불량 분석용 배선(220a, 220b)에 의해 전기적으로 연결되어 있다.
여기서, 데이터 구동부(300)는 다수의 입력핀(미도시)과 다수의 출력핀(미도시) 및 다수의 더미 핀을 가지고 있으며, 다수의 더미 핀 중에서 제1 및 제2 더미 핀(312a, 312b)은 제1 및 제2 불량 분석용 배선(220a, 220b)과 각각 전기적으로 연결되어 있다. 이에 따라 게이트 구동부(200) 내부의 구동 신호들은 제1 및 제2 불량 분석용 배선(220a, 220b)과 데이터 구동부(300)의 제1 및 제2 더미 핀(312a, 312b)을 통해 인쇄회로기판(400)에 형성되어 있는 다수의 접촉 패드(420)로 전달된다. 따라서, 게이트 구동부(200)에 불량 발생시 테스트자가 프로브(미도시)를 사용하여 다수의 접촉 패드(420)에서 접촉함으로써 게이트 구동부(200) 내부에 형성된 트랜지스터들의 구동 신호들을 모니터링 할 수 있다.
상기와 같이, 본 발명의 일실시예에서는 게이트 구동부 내부의 더미 스테이지들의 출력단에 더미 배선을 형성하고, 어레이 기판의 화상 비표시 영역에 게이트 구동부의 더미 배선들과 각각 연결되는 다수의 불량 분석용 배선을 형성함으로써 GIP 방식을 사용하는 게이트 구동부에서 불량이 발생할 경우, 액정패널을 파괴하지 않고도 불량 분석을 진행할 수 있다.
또한, 본 발명의 일실시예에서는 게이트 구동부 내부의 더미 스테이지들의 출력단에 더미 배선을 형성하고, 어레이 기판 상에 게이트 구동부의 더미 배선들과 각각 연결되는 다수의 불량 분석용 배선을 형성함으로써 게이트 구동부 내부에서 불량이 발생한 위치 등을 정확히 파악할 수 있다.
아울러, 또한, 본 발명의 일실시예에서는 게이트 구동부 내부의 더미 스테이지들의 출력단에 더미 배선을 형성하고, 어레이 기판 상에 게이트 구동부의 더미 배선들과 각각 연결되는 다수의 불량 분석용 배선을 형성함으로써 액정패널의 수율을 향상시킬 수 있다.
본 발명의 일실시예에서는 게이트 구동부에 불량 발생시 용이하게 불량 분석을 할 수 있도록 하기 위해 게이트 구동부 내부에 형성된 제1 및 제2 더미 스테이지 회로부 각각의 출력단에 더미 배선을 형성하는 것에 대해 설명하였으나, 게이트 구동부 내부에 형성된 적어도 하나 이상의 스테이지의 출력단에 더미 배선을 형성하는 것도 가능하다.
또한, 본 발명의 일실시예에서는 게이트 구동부 내부에 형성된 제1 및 제2 더미 스테이지 회로부 각각의 출력단에 더미 배선이 형성됨에 따라 어레이 기판의 화면 비표시 영역에 두 개의 불량 분석용 배선을 형성하는 것에 대해 설명하였으나, 더미 배선의 개수에 따라 불량 분석용 배선의 개수가 달라질 수 있다.
상기한 설명에 많은 사항이 구체적으로 기재되어 있으나 이것은 발명의 범위를 한정하는 것이라기보다 바람직한 실시예의 예시로서 해석되어야 한다. 따라서, 발명은 설명된 실시예에 의하여 정할 것이 아니고 특허청구범위와 특허청구범위에 균등한 것에 의하여 정하여져야 한다.
100: 액정패널 110: 화면 표시 영역
120: 화면 비표시 영역 200: 게이트 구동부
220a: 제1 불량 분석용 배선 220b: 제2 불량 분석용 배선
221: 쉬프트 레지스터 223: 더미 쉬프트 레지스터
300: 데이터 구동부 400: 인쇄회로기판
410: 타이밍 제어부 420: 접촉 패드
500: 커넥터

Claims (11)

  1. 외부로부터 개시 신호와 제1 내지 제4 클럭 신호를 제공받아 구동하는 N개의 스테이지 회로부를 포함하는 쉬프트 레지스터를 포함하는 게이트 구동부에 있어서,
    상기 N개의 스테이지 회로부 중에서 적어도 하나의 출력 단자에는 더미 배선이 형성된 것을 특징으로 하는 게이트 구동부.
  2. 제1항에 있어서,
    상기 더미 배선에 인가되는 신호는 게이트 라인에 인가되는 게이트 신호인 것을 특징으로 하는 게이트 구동부.
  3. 외부에서 입력되는 영상 신호를 표시하며, 다수의 박막트랜지스터 형성된 제1 기판 및 상기 어레이 기판과 대응 배치되는 제2 기판을 포함하는 액정패널;
    상기 액정패널과 전기적으로 연결되어 있으며, 게이트 구동부와 데이터 구동부를 구동하기 위한 게이트 및 데이터 제어 신호를 생성하는 타이밍 제어부가 실장되어 있는 인쇄회로기판;
    상기 제1 기판에 실장되어 있으며, 상기 타이밍 제어부로부터 상기 데이터 제어 신호를 제공받아 해당 데이터 라인에 영상 신호에 대응되는 데이터 전압을 인가하는 데이터 구동부; 및
    상기 제1 기판에 형성되어 있으며, 상기 타이밍 제어부로부터 상기 게이트 제어 신호를 제공받아 해당 게이트 라인에 게이트 신호를 인가하며, 외부로부터 개시 신호와 제1 내지 제4 클럭 신호를 제공받아 구동하는 N개의 스테이지 회로부를 포함하는 쉬프트 레지스터를 포함하는 게이트 구동부를 포함하며,
    상기 N개의 스테이지 회로부 중에서 적어도 하나의 출력 단자에는 더미 배선이 형성된 것을 특징으로 하는 액정표시장치.
  4. 제3항에 있어서,
    상기 더미 배선에 인가되는 신호는 게이트 라인에 인가되는 게이트 신호인 것을 특징으로 하는 액정표시장치.
  5. 제3항에 있어서,
    상기 제1 기판은 화상 표시 영역과 화상 비표시 영역을 포함하는 것을 특징으로 하는 액정표시장치.
  6. 제3항에 있어서,
    상기 제1 기판의 상기 화상 비표시 영역에 형성되며,
    일측은 상기 게이트 구동부와 전기적으로 연결되어 있으며, 타측은 상기 데이터 구동부와 전기적으로 연결되어 있는 적어도 하나의 불량 분석용 배선을 포함하는 것을 특징으로 하는 액정표시장치.
  7. 제3항에 있어서,
    상기 데이터 구동부는 다수의 입력 핀, 출력 핀 및 더미 핀을 포함하며, 상기 불량 분석용 배선은 상기 더미 핀 중에서 적어도 하나와 전기적으로 연결된 것을 특징으로 하는 액정표시장치.
  8. 제3항에 있어서,
    상기 인쇄회로기판에는 적어도 하나의 접촉 패드가 형성된 것을 특징으로 하는 액정표시장치.
  9. 제8항에 있어서,
    상기 접촉 패드는 상기 불량 분석용 배선과 전기적으로 연결되어 있는 적어도 하나의 더미 핀과 전기적으로 연결된 것을 특징으로 하는 액정표시장치.
  10. 제3항에 있어서,
    상기 N개의 스테이지 회로부 중에서 적어도 하나의 출력 단자에 형성되어 있는 상기 더미 배선에는 해당 스테이지 회로부에서는 출력되는 게이트 신호가 인가되며,
    상기 게이트 신호는 상기 불량 분석용 배선과 상기 데이터 구동부의 더미 핀을 통해 상기 접촉 패드로 전달되는 것을 특징으로 하는 액정표시장치.
  11. 제3항에 있어서,
    상기 게이트 구동부는 GIP(Gate In Panel) 방식을 사용하는 것을 특징으로 하는 액정표시장치.
KR1020100102616A 2010-10-20 2010-10-20 게이트 구동부 및 이를 포함하는 액정표시장치 KR20120041043A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100102616A KR20120041043A (ko) 2010-10-20 2010-10-20 게이트 구동부 및 이를 포함하는 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100102616A KR20120041043A (ko) 2010-10-20 2010-10-20 게이트 구동부 및 이를 포함하는 액정표시장치

Publications (1)

Publication Number Publication Date
KR20120041043A true KR20120041043A (ko) 2012-04-30

Family

ID=46140753

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100102616A KR20120041043A (ko) 2010-10-20 2010-10-20 게이트 구동부 및 이를 포함하는 액정표시장치

Country Status (1)

Country Link
KR (1) KR20120041043A (ko)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140073698A (ko) * 2012-12-06 2014-06-17 엘지디스플레이 주식회사 패드부 핀 맵 구조 및 그 구조를 갖는 평판 표시 장치
US9672087B2 (en) 2013-07-16 2017-06-06 Samsung Display Co., Ltd. Error detecting apparatus for gate driver, display apparatus having the same and method of detecting error of gate driver
CN108305576A (zh) * 2017-01-13 2018-07-20 元太科技工业股份有限公司 显示装置
CN109036316A (zh) * 2018-09-07 2018-12-18 深圳市华星光电技术有限公司 Goa电路以及液晶显示面板
KR20200082404A (ko) * 2018-12-28 2020-07-08 엘지디스플레이 주식회사 디스플레이 장치

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140073698A (ko) * 2012-12-06 2014-06-17 엘지디스플레이 주식회사 패드부 핀 맵 구조 및 그 구조를 갖는 평판 표시 장치
US9672087B2 (en) 2013-07-16 2017-06-06 Samsung Display Co., Ltd. Error detecting apparatus for gate driver, display apparatus having the same and method of detecting error of gate driver
CN108305576A (zh) * 2017-01-13 2018-07-20 元太科技工业股份有限公司 显示装置
CN108305576B (zh) * 2017-01-13 2021-11-30 元太科技工业股份有限公司 显示装置
CN109036316A (zh) * 2018-09-07 2018-12-18 深圳市华星光电技术有限公司 Goa电路以及液晶显示面板
KR20200082404A (ko) * 2018-12-28 2020-07-08 엘지디스플레이 주식회사 디스플레이 장치

Similar Documents

Publication Publication Date Title
US7425942B2 (en) Liquid crystal display apparatus and driving method thereof
JP4006304B2 (ja) 画像表示装置
KR101913839B1 (ko) 표시 장치 및 그것의 테스트 방법
KR100951357B1 (ko) 액정 표시 장치
KR101393635B1 (ko) 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
US8023058B2 (en) Panel assembly for display device, display device including the same, and repairing method for display device
JP2006053555A (ja) アレイ基板、これを有する母基板、及び液晶表示装置
JP2009516174A (ja) 集積ドライバicを有するtft−lcdの検査用ショートバーおよび高周波クロック信号を用いたアレイ試験
JPH08201841A (ja) 表示装置及びその検査方法
KR20070040505A (ko) 표시 장치 및 이의 검사 방법
JP2008122965A (ja) 液晶表示装置及びその製造方法
KR101304415B1 (ko) 표시 장치
KR20060127316A (ko) 표시 장치
KR20120041043A (ko) 게이트 구동부 및 이를 포함하는 액정표시장치
US20160343279A1 (en) Display device
TWI411832B (zh) 陣列基板與具有此基板之顯示器裝置
JP4637868B2 (ja) 画像表示装置
KR20120075096A (ko) 액정표시장치 및 그의 검사 방법
KR101472130B1 (ko) 액정표시장치
KR20080022354A (ko) 액정표시장치
KR101469041B1 (ko) 표시 장치 및 그 구동 방법
US9159259B2 (en) Testing circuits of liquid crystal display and the testing method thereof
KR101192050B1 (ko) 평판표시장치의 검사방법 및 장치
KR101222979B1 (ko) 박막 트랜지스터 기판
KR20060022498A (ko) 표시 장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination