KR20120032238A - Bifacial solar cell module - Google Patents

Bifacial solar cell module Download PDF

Info

Publication number
KR20120032238A
KR20120032238A KR1020100093774A KR20100093774A KR20120032238A KR 20120032238 A KR20120032238 A KR 20120032238A KR 1020100093774 A KR1020100093774 A KR 1020100093774A KR 20100093774 A KR20100093774 A KR 20100093774A KR 20120032238 A KR20120032238 A KR 20120032238A
Authority
KR
South Korea
Prior art keywords
substrate
solar cell
electrode
film
layer
Prior art date
Application number
KR1020100093774A
Other languages
Korean (ko)
Other versions
KR101699301B1 (en
Inventor
장재원
심구환
김진성
최영호
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020100093774A priority Critical patent/KR101699301B1/en
Publication of KR20120032238A publication Critical patent/KR20120032238A/en
Application granted granted Critical
Publication of KR101699301B1 publication Critical patent/KR101699301B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/06Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers
    • H01L31/068Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells
    • H01L31/0684Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices characterised by potential barriers the potential barriers being only of the PN homojunction type, e.g. bulk silicon PN homojunction solar cells or thin film polycrystalline silicon PN homojunction solar cells double emitter cells, e.g. bifacial solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0216Coatings
    • H01L31/02161Coatings for devices characterised by at least one potential jump barrier or surface barrier
    • H01L31/02167Coatings for devices characterised by at least one potential jump barrier or surface barrier for solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/02Details
    • H01L31/0216Coatings
    • H01L31/02161Coatings for devices characterised by at least one potential jump barrier or surface barrier
    • H01L31/02167Coatings for devices characterised by at least one potential jump barrier or surface barrier for solar cells
    • H01L31/02168Coatings for devices characterised by at least one potential jump barrier or surface barrier for solar cells the coatings being antireflective or having enhancing optical properties for the solar cells
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/04Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof adapted as photovoltaic [PV] conversion devices
    • H01L31/042PV modules or arrays of single PV cells
    • H01L31/05Electrical interconnection means between PV cells inside the PV module, e.g. series connection of PV cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/52PV systems with concentrators
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/547Monocrystalline silicon PV cells

Landscapes

  • Engineering & Computer Science (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Sustainable Development (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electromagnetism (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Sustainable Energy (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Photovoltaic Devices (AREA)

Abstract

PURPOSE: A double-sided light receiving solar cell module is provided to improve durability of a module by solving a corrosion problem due to air and oxygen absorption from ultraviolet exposure. CONSTITUTION: A light transmissive front substrate(40) is arranged on the front surface of solar cells. A light transmissive rear substrate(50) is arranged on the rear surface of the solar cells. A protective film(30) is arranged between the light transmissive front substrate and the light transmissive rear substrate. The protective film protects a plurality of solar cells. The protective film is comprised of a silicon resin.

Description

양면 수광형 태양전지 모듈{BIFACIAL SOLAR CELL MODULE}Double sided light receiving solar cell module {BIFACIAL SOLAR CELL MODULE}

본 발명은 양면 수광형 태양전지 모듈에 관한 것이다. The present invention relates to a double-sided light receiving solar cell module.

광전 변환 효과를 이용하여 광 에너지를 전기 에너지로 변환하는 태양광 발전은 무공해 에너지를 얻는 수단으로서 널리 이용되고 있다. 그리고 태양전지의 광전 변환 효율의 향상에 수반하여, 개인 주택에서도 다수의 태양전지 모듈을 이용하는 태양광 발전 시스템이 설치되고 있다.Photovoltaic power generation, which converts light energy into electrical energy using a photoelectric conversion effect, is widely used as a means for obtaining pollution-free energy. And with the improvement of the photoelectric conversion efficiency of a solar cell, the photovoltaic power generation system which uses many solar cell modules is installed also in a private house.

태양광에 의해 발전하는 복수의 태양전지를 구비하는 태양전지 모듈은 외부 충격 및 습기 등의 외부 환경으로부터 상기 태양전지를 보호하기 위해 태양전지의 상부 및 하부에 배치되는 보호 부재를 포함한다.The solar cell module having a plurality of solar cells generated by solar light includes a protection member disposed above and below the solar cell to protect the solar cell from an external environment such as external shock and moisture.

통상의 태양전지 모듈은 하부 보호 부재로 불투명 재질의 시트를 사용하고 있으나, 최근에는 상기 하부 보호 부재로 광 투과성의 기판을 사용하여 채광성을 확보하거나, 태양전지의 후면도 광 입사 표면으로 활용하는 기술이 개발되고 있다.Conventional solar cell modules use a sheet of opaque material as a lower protective member, but recently, using a light-transmissive substrate as the lower protective member to secure the light, or to utilize the rear surface of the solar cell as a light incident surface Technology is being developed.

본 발명이 이루고자 하는 기술적 과제는 양면 수광형 태양전지 모듈을 제공하는 것이다.The technical problem to be achieved by the present invention is to provide a double-sided light receiving solar cell module.

본 발명의 한 측면에 따르면, 양면 수광형 태양전지 모듈은 복수의 양면 수광형 태양전지들; 태양전지들의 전면에 위치하는 광 투과성 전면 기판; 태양전지들의 후면에 위치하는 광 투과성 후면 기판; 및 광 투과성 전면 기판과 광 투과성 후면 기판 사이에 위치하며, 복수의 태양전지들을 보호하는 보호막을 포함한다.According to an aspect of the present invention, a double-sided light receiving solar cell module comprises a plurality of double-sided light receiving solar cells; A light transmissive front substrate positioned in front of the solar cells; A light transmissive back substrate positioned at the back of the solar cells; And a passivation layer positioned between the light transmissive front substrate and the light transmissive rear substrate and protecting the plurality of solar cells.

보호막은 300㎚ 내지 500㎚에서의 광 투과율이 70% 이상인 실리콘 수지(silicon resin)로 이루어진다.The protective film is made of a silicone resin having a light transmittance of at least 70% at 300 nm to 500 nm.

실리콘 수지는 실록산으로 이루어지며, 실록산은 폴리디메틸실록산(PDMS, polydimethylsiloxane) 또는 폴리디알킬실록산(PDAS, polydialkylsiloxane)을 포함한다.The silicone resin consists of siloxanes, and the siloxanes include polydimethylsiloxane (PDMS, polydimethylsiloxane) or polydialkylsiloxane (PDAS).

보호막은 태양전지와 광 투과성 전면 기판의 사이 공간 및 태양전지와 광 투과성 후면 기판의 사이 공간에 위치하며, 또한 인접한 태양전지의 사이 공간에도 위치한다.The protective film is located in the space between the solar cell and the light transmissive front substrate and in the space between the solar cell and the light transmissive back substrate and also in the space between adjacent solar cells.

태양전지는 기판, 기판의 전면(front surface)에 위치하는 에미터부, 상기 기판의 전면에 위치하며 에미터부와 전기적으로 연결된 제1 전극, 기판의 후면에 위치하는 후면 전계부 및 후면 전계부와 전기적으로 연결된 제2 전극을 포함한다.The solar cell is electrically connected to a substrate, an emitter portion located on the front surface of the substrate, a first electrode located on the front surface of the substrate and electrically connected to the emitter portion, a rear electric field portion located at the rear of the substrate and a rear electric field portion. It includes a second electrode connected to.

태양전지는 제1 전극이 위치하지 않는 영역의 에미터부에 위치하는 제1 반사방지막과, 제2 전극이 위치하지 않는 영역의 후면 전계부에 위치하는 제2 반사방지막을 더 포함할 수 있으며, 기판의 전면 및 후면 중 적어도 한 면은 텍스처링 표면으로 형성될 수 있다.The solar cell may further include a first anti-reflection film positioned at an emitter portion in a region where the first electrode is not located, and a second anti-reflection film positioned at a rear electric field portion in the region where the second electrode is not positioned, and the substrate At least one of the front side and the back side of the can be formed of a textured surface.

그리고 양면 수광형 태양전지 모듈은 태양전지들을 전기적으로 연결하는 인터커넥터를 더 포함한다.The double-sided light receiving solar cell module further includes an interconnector for electrically connecting the solar cells.

이러한 특징에 따르면, 광 투과성 전면 기판은 물론 광 투과성 후면 기판을 통해 양면 수광형 태양전지로 입사되는 빛에 의해서도 발전이 일어나게 되므로, 단락전류밀도가 증가하여 효율이 증가한다.According to this feature, power generation is also caused by light incident on the double-sided light receiving solar cell through the light-transmissive front substrate as well as the light-transmissive front substrate, thereby increasing the short-circuit current density and increasing efficiency.

그리고 보호막이 300㎚ 내지 500㎚에서의 광 투과율이 70% 이상인 실리콘 수지, 특히 폴리디메틸실록산(PDMS, polydimethylsiloxane) 또는 폴리디알킬실록산(PDAS, polydialkylsiloxane)을 포함하는 실록산으로 형성되므로, 자외선 노출로 인한 보호막의 탈색 문제 및 공기와 산소 흡수로 인한 부식 문제를 억제할 수 있어 모듈의 내구성이 증가한다.And since the protective film is formed of a silicone resin having a light transmittance of 300% to 500nm or more, in particular, a siloxane including polydimethylsiloxane (PDMS, polydimethylsiloxane) or polydialkylsiloxane (PDAS, polydialkylsiloxane), The durability of the module can be increased by suppressing the discoloration of the protective film and corrosion problems caused by the absorption of air and oxygen.

그리고 실리콘 수지는 기존에 보호막으로 사용하던 에틸렌 비닐 아세테이트(EVA, ethylene vinyl acetate)에 비해 얇은 두께로 형성이 가능하므로 모듈의 두께를 줄일 수 있다.In addition, since the silicone resin can be formed in a thinner thickness than the ethylene vinyl acetate (EVA) used as a protective film, the thickness of the module can be reduced.

또한, 실리콘 수지는 경화 온도가 EVA에 비해 낮으므로 모듈화 공정을 보다 낮은 온도에서 실시할 수 있으며, 경화 시간을 단축하는 것도 가능하다.In addition, since the silicone resin has a lower curing temperature than EVA, the modularization process can be carried out at a lower temperature, and the curing time can be shortened.

도 1은 본 발명의 실시예에 따른 양면 수광형 태양전지 모듈의 개략적인 구성을 나타내는 개념도이다.
도 2는 빛의 파장대에 따른 실리콘 수지와 에틸렌 비닐 아세테이트의 빛의 흡수 계수를 도시한 그래프이다.
도 3은 본 발명의 제1 실시예에 따른 양면 수광형 태양전지의 개략적인 단면도이다.
도 4는 도 3의 주요부 확대 단면도이다.
도 5 내지 도 7은 도 3에 도시한 양면 수광형 태양전지의 제조 방법을 나타내는 공정 순서도이다.
도 8은 도 5에 도시한 태양전지의 제조 방법을 나타내는 공정 순서도이다.
도 9는 본 발명의 제2 실시예에 따른 양면 수광형 태양전지의 개략적인 단면도이다.
도 10 및 도 11은 도 9에 도시한 태양전지의 제조 방법을 나타내는 공정 순서도이다.
도 12는 본 발명의 제3 실시예에 따른 양면 수광형 태양전지의 개략적인 단면도이다.
도 13은 도 12에 도시한 태양전지의 주요부 확대 단면도이다.
도 14 내지 도 20는 도 12에 도시한 태양전지의 제조 방법을 나타내는 공정 순서도이다.
도 21은 본 발명의 제4 실시예에 따른 양면 수광형 태양전지의 개략적인 단면도이다.
도 22 내지 도 26은 도 21에 도시한 태양전지의 제조 방법을 나타내는 공정 순서도이다.
도 27은 본 발명의 제5 실시예에 따른 양면 수광형 태양전지의 주요부 단면도이다.
도 28은 본 발명의 제6 실시예에 따른 양면 수광형 태양전지의 개략적인 단면도이다.
도 29는 도 28의 주요부 확대 단면도이다.
도 30 내지 도 33은 도 28에 도시한 태양전지의 제조 방법을 나타내는 공정 순서도이다.
도 34 및 도 35는 도 33의 주요부 확대 단면도이다.
1 is a conceptual diagram showing a schematic configuration of a double-sided light receiving solar cell module according to an embodiment of the present invention.
2 is a graph showing the absorption coefficient of light of the silicone resin and ethylene vinyl acetate according to the wavelength range of light.
3 is a schematic cross-sectional view of a double-sided light receiving solar cell according to the first embodiment of the present invention.
4 is an enlarged cross-sectional view of an essential part of FIG. 3.
5 to 7 are process flowcharts illustrating a method of manufacturing the double-sided light receiving solar cell shown in FIG. 3.
8 is a flowchart illustrating a method of manufacturing the solar cell shown in FIG. 5.
9 is a schematic cross-sectional view of a double-sided light receiving solar cell according to a second embodiment of the present invention.
10 and 11 are process flowcharts illustrating a method of manufacturing the solar cell shown in FIG. 9.
12 is a schematic cross-sectional view of a double-sided light receiving solar cell according to a third embodiment of the present invention.
FIG. 13 is an enlarged cross-sectional view of an essential part of the solar cell illustrated in FIG. 12.
14 to 20 are process flowcharts illustrating a method of manufacturing the solar cell shown in FIG. 12.
21 is a schematic cross-sectional view of a double-sided light receiving solar cell according to a fourth embodiment of the present invention.
22 to 26 are process flowcharts illustrating the method of manufacturing the solar cell shown in FIG. 21.
27 is a cross-sectional view of an essential part of a double-sided light receiving solar cell according to a fifth embodiment of the present invention.
28 is a schematic cross-sectional view of a double-sided light receiving solar cell according to the sixth embodiment of the present invention.
29 is an enlarged cross-sectional view of a main part of FIG. 28.
30 to 33 are process flowcharts illustrating the method of manufacturing the solar cell shown in FIG. 28.
34 and 35 are enlarged cross-sectional views of main parts of FIG. 33.

아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙였다.DETAILED DESCRIPTION Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention. The present invention may, however, be embodied in many different forms and should not be construed as limited to the embodiments set forth herein. In the drawings, parts irrelevant to the description are omitted in order to clearly describe the present invention, and like reference numerals designate like parts throughout the specification.

도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 다른 부분이 있는 경우도 포함한다. In the drawings, the thickness of layers, films, panels, regions, etc., are exaggerated for clarity. Like parts are designated by like reference numerals throughout the specification. When a layer, film, region, plate, or the like is referred to as being "on" another portion, it includes not only the case directly above another portion but also the case where there is another portion in between.

반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다. 또한 어떤 부분이 다른 부분 위에 "전체적"으로 형성되어 있다고 할 때에는 다른 부분의 전체 면(또는 전면)에 형성되어 있는 것뿐만 아니라 가장 자리 일부에는 형성되지 않은 것도 포함한다.On the contrary, when a part is "just above" another part, there is no other part in the middle. In addition, when a part is formed "overall" on another part, it includes not only being formed in the whole surface (or front surface) of another part but also not formed in the edge part.

그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 따른 양면 수광형 태양전지 모듈에 대하여 설명한다.Next, a double-sided light receiving type solar cell module according to an embodiment of the present invention will be described with reference to the accompanying drawings.

도 1은 본 발명의 한 실시예에 따른 양면 수광형 태양전지 모듈의 개략적인 구성을 나타내는 개념도이다.1 is a conceptual diagram showing a schematic configuration of a double-sided light receiving solar cell module according to an embodiment of the present invention.

본 실시예에 따른 양면 수광형 태양전지 모듈은 복수의 양면 수광형 태양전지(10), 복수의 태양전지(10)를 전기적으로 연결하는 인터커넥터(20), 복수의 태양전지(10)를 보호하는 보호막(30), 태양전지(10)의 전면에 위치하는 광 투과성 전면 기판(40), 및 태양전지(10)의 후면에 위치하는 광 투과성 후면 기판(50)을 포함한다.The double-sided light-receiving solar cell module according to the present embodiment protects the plurality of double-sided light-receiving solar cell 10, the interconnector 20 electrically connecting the plurality of solar cells 10, and the plurality of solar cells 10. The passivation layer 30, a light transmissive front substrate 40 positioned on the front surface of the solar cell 10, and a light transmissive rear substrate 50 positioned on the rear surface of the solar cell 10 are included.

광 투과성 전면 기판(40)은 투과율이 높은 강화 유리로 이루어져 있다. 이때, 강화 유리는 철 성분 함량이 낮은 저 철분 강화 유리(low iron tempered glass)일 수 있다. 이러한 광 투과성 전면 기판(40)은 빛의 산란 효과를 높이기 위해서 내측면이 엠보싱(embossing) 처리될 수 있다.The light transmissive front substrate 40 is made of tempered glass with high transmittance. In this case, the tempered glass may be a low iron tempered glass having a low iron content. The light transmissive front substrate 40 may be embossed with an inner surface to enhance the light scattering effect.

보호막(30)은 습기 침투로 인한 금속의 부식 등을 방지하고 태양전지(10)를 충격으로부터 보호한다. The protective film 30 prevents corrosion of metal due to moisture penetration and protects the solar cell 10 from impact.

본 실시예에서, 보호막(30)은 단파장 대역, 예컨대 300㎚ 내지 500㎚에서의 광 투과율이 70% 이상인 실리콘 수지(silicon resin)로 이루어진다. 이때, 실리콘 수지는 액상 또는 필름 형태의 것을 사용할 수 있다.In the present embodiment, the protective film 30 is made of a silicone resin having a light transmittance of 70% or more in the short wavelength band, for example, 300 nm to 500 nm. In this case, the silicone resin may be a liquid or film form.

실리콘 수지는 폴리디메틸실록산(PDMS, polydimethylsiloxane) 또는 폴리디알킬실록산(PDAS, polydialkylsiloxane)와 같은 실록산으로 이루어진다.The silicone resin consists of siloxanes such as polydimethylsiloxane (PDMS, polydimethylsiloxane) or polydialkylsiloxane (PDAS).

도 2를 참고하여 빛의 파장에 따른 실리콘 수지와 EVA의 빛 흡수계수(absorption coefficient, cm-1)를 살펴보면 다음과 같다.Referring to Figure 2 looking at the light absorption coefficient (absorption coefficient, cm -1 ) of the silicone resin and EVA according to the wavelength of light as follows.

도 2에 도시한 그래프에서, "A" 그래프는 빛의 파장대에 따른 EVA의 빛의 흡수 계수의 변화를 도시한 그래프이고, "B" 그래프는 빛의 파장대에 따른 실리콘 수지의 빛의 흡수 계수의 변화를 도시한 그래프이다.In the graph shown in Fig. 2, the "A" graph is a graph showing the change of the absorption coefficient of light of EVA according to the wavelength range of light, and the "B" graph is a graph of the absorption coefficient of light of the silicone resin according to the wavelength of light. It is a graph showing the change.

실험에 사용된 EVA는 일반적으로 사용되는 제품이고, 그래프 "B"에 사용된 실리콘 수지는 폴리디메틸실록산(PDMS)이다.EVA used in the experiment is a commonly used product, and the silicone resin used in the graph "B" is polydimethylsiloxane (PDMS).

도 2에 도시한 것처럼, 단파장 대역, 예컨대 300㎚ 내지 500㎚에서의 EVA의 빛의 흡수 계수가 PDMS보다 높다. 따라서, 단파장 대역에서의 빛 흡수율은 실리콘 수지가 EVA에 비해 낮다.As shown in Fig. 2, the light absorption coefficient of EVA in the short wavelength band, for example, 300 nm to 500 nm, is higher than that of PDMS. Therefore, the light absorption in the short wavelength band is lower than that of EVA in silicone resin.

단파장 대역에서의 빛 흡수율이 낮다는 것은 단파장 대역의 빛을 잘 투과시킨다는 의미이다. 본 발명인의 실험에 의하면, 실리콘 수지, PDMS 또는 PDAS와 같은 실록산은 단파장 대역에서의 빛 투과율이 70% 이상인 것을 알 수 있었다.Low light absorption in the short wavelength band means that the light in the short wavelength band is well transmitted. According to the inventor's experiment, it was found that siloxanes such as silicone resin, PDMS or PDAS had light transmittance of 70% or more in the short wavelength band.

따라서, 보호막(30)으로 실리콘 수지를 사용할 경우, 보호막(30)에서 흡수되는 빛의 양이 감소하므로, 태양 전지(10)의 내부로 입사되는 빛의 양이 증가한다. 따라서, 태양 전지 모듈의 출력 효율이 향상된다.Therefore, when the silicone resin is used as the protective film 30, the amount of light absorbed by the protective film 30 decreases, so that the amount of light incident into the solar cell 10 increases. Thus, the output efficiency of the solar cell module is improved.

그리고, 자외선 노출로 인한 보호막의 탈색 문제 및 공기와 산소 흡수로 인한 부식 문제를 억제할 수 있어 모듈의 내구성이 증가한다.In addition, it is possible to suppress the discoloration of the protective film due to UV exposure and corrosion problems due to absorption of air and oxygen, thereby increasing the durability of the module.

그리고 실리콘 수지는 기존에 보호막으로 사용하던 에틸렌 비닐 아세테이트(EVA, ethylene vinyl acetate)에 비해 얇은 두께로 형성이 가능하므로 모듈의 두께를 줄일 수 있다. 예를 들면, EVA는 대략 1.0㎜의 두께로 형성되지만, 실리콘 수지는 대략 0.7㎜ 내외의 두께로 형성되므로, 모듈의 두께를 대략 0.6㎜ 정도 줄일 수 있다.In addition, since the silicone resin can be formed in a thinner thickness than the ethylene vinyl acetate (EVA) used as a protective film, the thickness of the module can be reduced. For example, the EVA is formed to a thickness of approximately 1.0mm, but the silicone resin is formed to a thickness of approximately 0.7mm, so that the thickness of the module can be reduced by approximately 0.6mm.

또한, 실리콘 수지는 경화 온도가 EVA에 비해 낮으므로 모듈화 공정을 낮은 온도에서 실시할 수 있으며, 경화 시간을 단축하는 것도 가능하다.In addition, since the silicone resin has a lower curing temperature than EVA, the modularization process can be carried out at a low temperature, and the curing time can be shortened.

예를 들면, 실리콘 수지는 대략 100℃의 온도에서 경화되지만, EVA는 대략 165℃의 온도에서 경화된다. 따라서, 모듈화 공정을 낮은 온도에서 실시할 수 있다.For example, the silicone resin cures at a temperature of approximately 100 ° C., while EVA cures at a temperature of approximately 165 ° C. Thus, the modularization process can be carried out at low temperatures.

그리고 실리콘 수지를 경화하는 데에는 대략 1.5분(min) 정도의 시간이 소비되지만, EVA를 경화하는 데에는 대략 16분 정도의 시간이 소비된다. 따라서, 보호막의 경화 및 모듈화 공정에 소비되는 시간을 단축할 수 있다.And about 1.5 minutes (min) time is used to harden | cure a silicone resin, but about 16 minutes time is used to harden EVA. Therefore, the time spent on the hardening and modularization process of a protective film can be shortened.

이하, 첨부 도면을 참고하여 본 발명의 양면 수광형 태양전지 모듈에 사용 가능한 양면 수광형 태양전지에 대해 설명한다.Hereinafter, a double-sided light-receiving solar cell that can be used in the double-sided light-receiving solar cell module of the present invention will be described with reference to the accompanying drawings.

도 3 내지 도 8은 본 발명의 제1 실시예에 따른 양면 수광형 태양전지에 관한 도면으로서, 도 3은 제1 실시예에 따른 태양전지의 개략적인 단면도이고, 도 4는 도 3의 주요부 확대 단면도이다. 그리고 도 5 내지 도 7 도 3에 도시한 태양전지의 제조 방법을 나타내는 공정 순서도이고, 도 8은 도 5에 도시한 태양전지의 제조 방법을 나타내는 공정 순서도이다.3 to 8 are views of a double-sided light receiving solar cell according to the first embodiment of the present invention, Figure 3 is a schematic cross-sectional view of the solar cell according to the first embodiment, Figure 4 is an enlarged main part of FIG. It is a cross section. 5-7 is a process flowchart which shows the manufacturing method of the solar cell shown in FIG. 3, and FIG. 8 is a process flowchart which shows the manufacturing method of the solar cell shown in FIG.

태양전지는 기판(110), 기판(110)의 한쪽 면, 예를 들면 전면(front surface)에 위치하는 에미터부(120), 에미터부(120)의 위에 위치하는 제1 반사방지막(130), 제1 반사방지막(130)이 위치하지 않는 영역의 에미터부(120) 위에 위치한 제1 전극(140), 기판(110)의 후면(back surface)에 위치하는 후면 전계(back surface field, BSF)부(150), 후면 전계부(150)의 후면에 위치하는 제2 반사방지막(160), 제2 반사방지막(160)이 위치하지 않는 영역의 후면 전계부(150)의 후면에 위치하는 제2 전극(170)를 포함한다.The solar cell includes a substrate 110, an emitter portion 120 positioned on one surface of the substrate 110, for example, a front surface, a first anti-reflection film 130 positioned on the emitter portion 120, The first electrode 140 positioned on the emitter portion 120 in the region where the first anti-reflection film 130 is not located, and the back surface field (BSF) portion located on the back surface of the substrate 110. 150, the second anti-reflection film 160 positioned on the rear of the rear electric field unit 150, the second electrode located on the rear of the rear electric field unit 150 in an area where the second anti-reflection film 160 is not located. And 170.

기판(110)은 제1 도전성 타입, 예를 들어 n형 도전성 타입의 실리콘 웨이퍼로 이루어진다. 이때, 실리콘은 단결정 실리콘, 다결정 실리콘 기판 또는 비정질 실리콘일 수 있다.The substrate 110 is made of a silicon wafer of a first conductivity type, for example an n-type conductivity type. In this case, the silicon may be monocrystalline silicon, a polycrystalline silicon substrate, or amorphous silicon.

기판(110)이 n형의 도전성 타입을 가지므로, 기판(110)은 인(P), 비소(As), 안티몬(Sb) 등과 같이 5가 원소의 불순물을 함유한다. 이때, 기판(110)은 1Ωㆍ㎠ 내지 10Ωㆍ㎠의 비저항을 갖는 것이 바람직하다.Since the substrate 110 has an n-type conductivity type, the substrate 110 contains impurities of pentavalent elements such as phosphorus (P), arsenic (As), and antimony (Sb). At this time, the substrate 110 preferably has a specific resistance of 1Ω · cm 2 to 10Ω · cm 2.

하지만, 이와는 달리, 기판(110)은 p형 도전성 타입일 수 있고, 실리콘 이외의 다른 반도체 물질로 이루어질 수도 있다.Alternatively, the substrate 110 may be of a p-type conductivity type and may be made of a semiconductor material other than silicon.

기판(110)이 p형의 도전성 타입을 가질 경우, 기판(110)은 붕소(B), 갈륨, 인듐 등과 같은 3가 원소의 불순물을 함유할 수 있다.When the substrate 110 has a p-type conductivity type, the substrate 110 may contain impurities of trivalent elements such as boron (B), gallium, and indium.

이러한 기판(110)은 전면 및 후면 중 적어도 한 면이 텍스처링(texturing)된 텍스처링 표면(texturing surface)으로 형성된다. The substrate 110 is formed of a texturing surface on which at least one of the front and back surfaces is textured.

보다 구체적으로, 기판(110)은 에미터부(120)가 위치하는 전면(front surface)에 제1 텍스처링 표면(111)을 구비하고, 후면 전계부(150)가 위치하는 후면(back surface)에 제2 텍스처링 표면(113)을 구비한다.More specifically, the substrate 110 includes a first texturing surface 111 on a front surface on which the emitter portion 120 is located, and a substrate on the back surface on which the rear electric field 150 is located. Two texturing surfaces 113.

기판(110) 전면(front surface)의 제1 텍스처링 표면(111)에 위치하는 에미터부(120)는 기판(110)의 도전성 타입과 반대인 제2 도전성 타입, 예를 들어, p형의 도전성 타입을 갖는 불순물부로서, 기판(110)과 p-n 접합을 이룬다. The emitter portion 120 located on the first texturing surface 111 of the front surface of the substrate 110 is of a second conductivity type, for example a p-type conductivity type, which is opposite to the conductivity type of the substrate 110. As an impurity portion having a pn junction with the substrate 110.

이러한 p-n 접합으로 인한 내부 전위차(built-in potential difference)에 의해, 기판(110)에 입사된 빛에 의해 생성된 전하인 전자-정공 쌍은 전자와 정공으로 분리되어 전자는 n형 쪽으로 이동하고 정공은 p형 쪽으로 이동한다. Due to the built-in potential difference due to this pn junction, the electron-hole pairs, which are charges generated by light incident on the substrate 110, are separated into electrons and holes, and the electrons move toward the n-type and the holes Moves toward p-type.

따라서, 기판(110)이 n형이고 에미터부(120)가 p형일 경우, 분리된 전자는 기판(110)쪽으로 이동하고 분리된 정공은 에미터부(120)쪽으로 이동한다. 따라서, 기판(110)에서는 전자가 다수 캐리어가 되며, 에미터부(120)에서는 정공이 다수 캐리어가 된다.Therefore, when the substrate 110 is n-type and the emitter portion 120 is p-type, the separated electrons move toward the substrate 110 and the separated holes move toward the emitter portion 120. Therefore, electrons are the majority carriers in the substrate 110, and holes are the majority carriers in the emitter part 120.

에미터부(120)가 p형의 도전성 타입을 가질 경우, 에미터부(120)는 붕소(B), 갈륨(Ga), 인듐(In) 등과 같은 3가 원소의 불순물을 기판(110)에 도핑하여 형성할 수 있다. 이때, 에미터부(120)는 30Ω/sq 내지 120Ω/sq의 면저항을 갖는 것이 바람직하다.When the emitter unit 120 has a p-type conductivity type, the emitter unit 120 may be doped with an impurity of a trivalent element such as boron (B), gallium (Ga), indium (In), etc. on the substrate 110. Can be formed. At this time, the emitter unit 120 preferably has a sheet resistance of 30Ω / sq to 120Ω / sq.

이와는 달리, 기판(110)이 p형의 도전성 타입을 가질 경우, 에미터부(120)는 n형의 도전성 타입을 가진다. 이 경우, 분리된 정공은 기판(110)쪽으로 이동하고 분리된 전자는 에미터부(120)쪽으로 이동한다.On the contrary, when the substrate 110 has a p-type conductivity type, the emitter portion 120 has an n-type conductivity type. In this case, the separated holes move toward the substrate 110 and the separated electrons move toward the emitter part 120.

에미터부(120)가 n형의 도전성 타입을 가질 경우, 인(P), 비소(As), 안티몬(Sb) 등과 같이 5가 원소의 불순물을 기판(110)에 도핑하여 형성할 수 있다.When the emitter part 120 has an n-type conductivity type, impurities of pentavalent elements such as phosphorus (P), arsenic (As), and antimony (Sb) may be formed by doping the substrate 110.

기판(110) 전면(front surface)의 에미터부(120) 위에 형성된 제1 반사방지막(130)은 금속 산화물(metal oxide) 계열의 물질을 포함한다.The first anti-reflection film 130 formed on the emitter part 120 on the front surface of the substrate 110 includes a metal oxide-based material.

예를 들면, 제1 반사방지막(130)은 실리콘 질화막(SiNx:H)으로 이루어지는 상부막(131)과, 에미터부(120)와 상부막(131) 사이에 위치하는 하부막(133)으로 형성된다.For example, the first anti-reflection film 130 is formed of an upper film 131 made of a silicon nitride film (SiNx: H) and a lower film 133 positioned between the emitter portion 120 and the upper film 131. do.

하부막(133)은 실리콘 질화막과 빛 흡수계수(absorption coefficient) 또는 밴드갭(Eg)의 차이가 큰 물질, 예컨대 산화 알루미늄막(AlOx)으로 이루어질 수 있다.The lower layer 133 may be formed of a material having a large difference between the silicon nitride layer and the light absorption coefficient or the band gap Eg, for example, an aluminum oxide layer AlOx.

이러한 구성의 하부막(133)을 포함하는 제1 반사방지막(130)은 기판(110)의 전면(front surface)을 통해 입사되는 빛의 반사도를 줄이고 특정한 파장 영역의 선택성을 증가시키는 반사방지막으로 기능하며, 또한 패시베이션 막으로도 기능한다.The first anti-reflection film 130 including the lower layer 133 having such a configuration functions as an anti-reflection film that reduces reflectivity of light incident through the front surface of the substrate 110 and increases selectivity of a specific wavelength region. It also functions as a passivation film.

한편, 하부막(133)으로 산화 알루미늄막(133) 대신에 실리콘 산화막(SiOx: H)을 사용하는 것도 가능하다.On the other hand, it is also possible to use a silicon oxide film (SiOx: H) instead of the aluminum oxide film 133 as the lower film 133.

제1 반사방지막(130)은 에미터부(120)의 일부를 노출하는 복수의 제1 콘택 라인(CL1)을 포함한다. 그리고 제1 콘택 라인(CL1)을 통해 노출된 에미터부(120)에는 제1 전극(140)이 형성된다.The first anti-reflection film 130 includes a plurality of first contact lines CL1 exposing a part of the emitter unit 120. The first electrode 140 is formed in the emitter part 120 exposed through the first contact line CL1.

제1 전극(140)을 미세 선폭 및 높은 종횡비로 형성하기 위해, 제1 콘택 라인(CL1)은 20㎛ 내지 60㎛의 폭(W1)으로 형성되며, 에미터부(120)의 평면적의 2% 내지 6%의 평면적으로 형성된다.In order to form the first electrode 140 with a fine line width and a high aspect ratio, the first contact line CL1 is formed to have a width W1 of 20 μm to 60 μm, and is from 2% to the planar area of the emitter part 120. 6% planar.

제1 콘택 라인(CL1)을 상기 폭(W1)으로 형성하면, 도금 공정을 이용하여 제1 전극(140)을 형성할 때, 제1 전극(140)을 20㎛ 내지 50㎛의 두께(T1)로 형성할 수 있다.When the first contact line CL1 is formed to the width W1, when the first electrode 140 is formed using the plating process, the first electrode 140 has a thickness T1 of 20 μm to 50 μm. It can be formed as.

도 3은 에미터부(120)의 철부(凸部)로부터 제1 전극(140)의 상부 표면까지의 거리를 두께(T1)로 도시하였지만, 제1 전극(140)의 두께에 비해 에미터부(120)의 요부(凹部)로부터 철부까지의 높이 값이 크지 않으므로, 에미터부(120)의 요부로부터 제1 전극(140)의 상부 표면까지의 거리를 두께라 표현하는 것도 무방하다.3 shows the distance from the convex portion of the emitter portion 120 to the upper surface of the first electrode 140 in thickness T1, the emitter portion 120 compared to the thickness of the first electrode 140. Since the height value from the recessed part to the iron part is not large, the distance from the recessed part of the emitter part 120 to the upper surface of the first electrode 140 may be expressed as a thickness.

이러한 구조에 따르면, 제1 전극(140)은 높은 종횡비, 예를 들어 0.83 내지 1의 종횡비를 갖는다.According to this structure, the first electrode 140 has a high aspect ratio, for example, an aspect ratio of 0.83 to 1.

제1 콘택 라인(CL1)을 통해 노출된 에미터부(120)에 형성되는 제1 전극(140)은 에미터부(120)와 전기적 및 물리적으로 연결된다. 이때, 제1 전극(140)은 거의 평행하게 정해진 방향으로 뻗어 있다.The first electrode 140 formed in the emitter part 120 exposed through the first contact line CL1 is electrically and physically connected to the emitter part 120. At this time, the first electrode 140 extends in a direction determined substantially in parallel.

이러한 제1 전극(140)은 에미터부(120)쪽으로 이동한 전하, 예를 들면 정공을 수집한다. 본 발명에서, 제1 전극(140)은 핑거 전극(finger electrode)일 수 있다. 이와는 달리, 제1 전극(140)은 핑거 전극용 집전부일 수도 있으며, 핑거 전극 및 핑거 전극용 집전부 모두일 수도 있다.The first electrode 140 collects charges, for example, holes moved toward the emitter unit 120. In the present invention, the first electrode 140 may be a finger electrode. Alternatively, the first electrode 140 may be a finger electrode current collector, or both a finger electrode and a finger electrode current collector.

본 실시예에서, 제1 전극(140)은 도금층으로 구성되며, 도금층은 에미터부(120) 위에 순차적으로 형성되는 금속 시드층(141), 확산방지층(142) 및 도전층(143)을 각각 포함한다.In the present embodiment, the first electrode 140 is composed of a plating layer, and the plating layer includes a metal seed layer 141, a diffusion barrier layer 142, and a conductive layer 143 that are sequentially formed on the emitter part 120, respectively. do.

금속 시드층(141)은 니켈을 포함하는 물질, 예컨대 니켈 실리사이드(Ni2Si, NiSi, NiSi2 등을 포함)로 형성되며, 50㎚ 내지 200㎚의 두께로 형성된다.The metal seed layer 141 is formed of a material containing nickel, such as nickel silicide (including Ni 2 Si, NiSi, NiSi 2 , and the like), and is formed to a thickness of 50 nm to 200 nm.

여기에서 금속 시드층(141)의 두께를 상기 범위로 제한하는 이유는 두께가 50㎚ 미만일 경우 저항이 높고 균일한 막 형성이 어려워 이후에 실시되는 확산방지층(142)의 도금 공정에서 균일도(uniformity)를 확보하는 것이 용이하지 않고, 두께가 200㎚ 이상일 경우 열처리 과정에서 금속 시드층(141)이 일정한 비율로 실리콘 쪽으로 확산되어 니켈 실리사이드 층을 형성하기 때문에 니켈 확산으로 인한 션트 리키지(shunt leakage)가 발생될 수 있기 때문이다.The reason for limiting the thickness of the metal seed layer 141 to the above range is that if the thickness is less than 50 nm, the resistance is high and uniform film formation is difficult, so that uniformity in the plating process of the diffusion barrier layer 142 is performed later. When the thickness is 200 nm or more, the metal seed layer 141 diffuses toward the silicon at a constant rate to form a nickel silicide layer in the heat treatment process, so that shunt leakage due to nickel diffusion may occur. Because it can occur.

금속 시드층(141) 위에 형성되는 확산방지층(142)은 도전층(143)을 형성하는 물질이 금속 시드층(141)을 통해 실리콘 계면으로 확산됨으로 인해 정션 디그라데이션(junction degradation)이 발생하는 것을 방지하기 위한 것으로, 5㎛ 내지 15㎛의 두께로 형성된 니켈을 포함한다.The diffusion barrier layer 142 formed on the metal seed layer 141 may be used to prevent junction degradation due to diffusion of the material forming the conductive layer 143 into the silicon interface through the metal seed layer 141. In order to prevent it, it includes nickel formed to a thickness of 5㎛ to 15㎛.

그리고 확산방지층(142) 위에 형성되는 도전층(143)은 적어도 하나의 도전성 금속 물질을 포함한다. 이들 도전성 금속 물질의 예는 니켈(Ni), 구리(Cu), 은(Ag), 알루미늄(Al), 주석(Sn), 아연(Zn), 인듐(In), 티타늄(Ti), 금(Au) 및 이들의 조합으로 이루어진 군으로부터 선택된 적어도 하나일 수 있지만, 이외의 다른 도전성 금속 물질로 이루어질 수 있다.The conductive layer 143 formed on the diffusion barrier layer 142 includes at least one conductive metal material. Examples of these conductive metal materials include nickel (Ni), copper (Cu), silver (Ag), aluminum (Al), tin (Sn), zinc (Zn), indium (In), titanium (Ti), and gold (Au). And at least one selected from the group consisting of a combination thereof, but may be made of another conductive metal material.

본 실시예에서 도전층(143)은 구리층(143a)을 포함한다. 구리층(143a)은 실질적인 전기적 도선으로 기능하며, 10㎛ 내지 30㎛의 두께로 형성된다. 그런데, 구리의 경우 공기 중에서 쉽게 산화되며 모듈화 공정에서 인접한 태양전지들을 전기적으로 연결하는 인터커넥터, 예컨대 리본(도시하지 않음)을 구리층(143a)에 직접 솔더링(soldering)하는 것이 용이하지 않은 것으로 알려져 있다. In the present embodiment, the conductive layer 143 includes a copper layer 143a. The copper layer 143a functions as a substantially electrical conductor and is formed to a thickness of 10 μm to 30 μm. However, in the case of copper, it is known that it is not easy to directly solder the copper layer 143a to an interconnector, such as a ribbon (not shown), which is easily oxidized in air and electrically connects adjacent solar cells in a modular process. have.

따라서, 도전층(143)이 구리층(143a)을 포함하는 경우에는 구리의 산화를 방지하고 리본의 솔더링 작업이 원활히 이루어지도록 하기 위해 구리층(143a) 위에 주석층(143b)이 더 형성되며, 주석층(143b)은 5㎛ 내지 15㎛의 두께로 형성된다. Therefore, when the conductive layer 143 includes the copper layer 143a, a tin layer 143b is further formed on the copper layer 143a to prevent oxidation of the copper and to facilitate soldering of the ribbon. The tin layer 143b is formed to a thickness of 5 µm to 15 µm.

물론, 구리층(143a) 외에 다른 금속 물질로 도전층을 형성하는 경우, 상기 다른 금속 물질이 공기 중에서 쉽게 산화되지 않고 리본과의 솔더링이 가능한 경우에는 주석층(143b)을 생략하는 것도 가능하다.Of course, when the conductive layer is formed of a metal material other than the copper layer 143a, the tin layer 143b may be omitted when the other metal material is easily oxidized in the air and can be soldered with the ribbon.

제1 전극(140)이 핑거 전극인 경우, 기판(110)의 전면(front surface)에는 핑거 전극으로 이동한 전하를 수집하는 집전부가 더 형성될 수 있다. 집전부는 제1 전극(140)과 마찬가지로 도금 전극으로 형성할 수 있지만, 핑거 전극과는 달리 도전성 물질을 함유하는 도전 페이스트를 인쇄, 건조 및 소성하여 형성할 수도 있다.When the first electrode 140 is a finger electrode, a collector may be further formed on the front surface of the substrate 110 to collect electric charges transferred to the finger electrode. Like the first electrode 140, the current collector may be formed of a plated electrode. However, unlike the finger electrode, the current collector may be formed by printing, drying, and baking a conductive paste containing a conductive material.

기판(110)의 후면에 위치하는 제2 전극(170)은 기판(110)쪽으로 이동하는 전하, 예를 들어 전자를 수집하여 외부 장치로 출력한다. 본 발명에서, 제2 전극(170)은 핑거 전극(finger electrode)일 수 있다. 이와는 달리, 제2 전극(170)은 핑거 전극용 집전부일 수도 있으며, 핑거 전극 및 핑거 전극용 집전부 모두일 수도 있다.The second electrode 170 positioned on the rear surface of the substrate 110 collects electric charges, for example, electrons moving toward the substrate 110 and outputs the electrons to an external device. In the present invention, the second electrode 170 may be a finger electrode. Alternatively, the second electrode 170 may be a finger electrode current collector, or both a finger electrode and a finger electrode current collector.

제2 전극(170)은 알루미늄(A), 니켈(Ni), 구리(Cu), 은(Ag), 주석(Sn), 아연(Zn), 인듐(In), 티타늄(Ti), 금(Au) 및 이들의 조합으로 이루어진 군으로부터 선택된 적어도 하나의 도전성 물질로 이루어질 수 있다. 본 실시예에서, 제2 전극(170)은 은(Ag)으로 형성된다.The second electrode 170 is made of aluminum (A), nickel (Ni), copper (Cu), silver (Ag), tin (Sn), zinc (Zn), indium (In), titanium (Ti), and gold (Au). And at least one conductive material selected from the group consisting of a combination thereof. In the present embodiment, the second electrode 170 is formed of silver (Ag).

그리고 선저항을 확보하기 위해, 제2 전극(170)은 제1 전극(140), 보다 구체적으로 제1 콘택 라인(CL1)의 폭(W1)보다 큰 폭(W2)으로 형성되며, 제2 전극(170)간의 피치는 제1 전극(140)간의 피치보다 좁게 형성된다. 여기에서, 전극간의 피치는 인접한 전극간의 거리를 말한다.In order to secure the line resistance, the second electrode 170 is formed to have a width W2 greater than the width W1 of the first electrode 140, more specifically, the first contact line CL1, and the second electrode 170. The pitch between 170 is narrower than the pitch between the first electrodes 140. Here, the pitch between electrodes refers to the distance between adjacent electrodes.

제2 전극(170)이 전기적 및 물리적으로 연결되는 후면 전계부(150)는 기판(110)의 후면 전체에 위치하며, 기판(110)과 동일한 도전성 타입의 불순물이 기판(110)보다 고농도로 도핑된 영역, 예를 들면, n+ 영역으로 형성된다. 이때, 후면 전계부(150)는 50Ω/sq 내지 150Ω/sq의 면저항을 갖는 것이 바람직하다.The rear electric field unit 150, to which the second electrode 170 is electrically and physically connected, is positioned on the entire rear surface of the substrate 110, and impurities of the same conductivity type as the substrate 110 are doped at a higher concentration than the substrate 110. Regions, for example n + regions. At this time, the rear electric field unit 150 preferably has a sheet resistance of 50Ω / sq to 150Ω / sq.

후면 전계부(150)는 기판(110)과의 불순물 농도 차이로 인해 전위 장벽을 형성함으로써 기판(110) 후면쪽으로의 정공 이동을 방해한다. 따라서 기판(110)의 표면 근처에서 전자와 정공이 재결합하여 소멸되는 것이 감소된다.The back surface field part 150 forms a potential barrier due to a difference in impurity concentration with the substrate 110, thereby preventing hole movement toward the back surface of the substrate 110. As a result, electrons and holes are recombined and disappeared near the surface of the substrate 110.

제2 전극(170)이 위치하지 않는 상기 후면 전계부(150)의 후면에는 제2 반사방지막(160)이 위치하며, 제2 반사방지막(160)은 실리콘 질화막(SiNx:H)으로 형성된다.The second anti-reflection film 160 is positioned on the rear surface of the rear electric field unit 150 in which the second electrode 170 is not located, and the second anti-reflection film 160 is formed of silicon nitride (SiNx: H).

이러한 구성의 양면 수광형 태양전지에서, 태양전지로 조사된 빛이 에미터부(120) 및/또는 후면 전계부(150)를 통해 기판(110)으로 입사되면, 기판(110)으로 입사된 빛 에너지에 의해 전자-정공 쌍이 발생한다.In the double-sided light receiving solar cell having such a configuration, when light irradiated to the solar cell is incident on the substrate 110 through the emitter unit 120 and / or the rear electric field unit 150, the light energy incident on the substrate 110 is input. By means of electron-hole pairs.

이때, 기판(110)의 전면(front surface) 및 후면(back surface)이 제1 텍스처링 표면(111) 및 제2 텍스처링 표면(113)으로 각각 형성되므로, 기판(110)의 전면(front surface) 및 후면(back surface)에서의 빛 반사도가 감소하고, 제1 및 제2 텍스처링 표면(111, 113)에서 입사와 반사 동작이 행해져 태양전지 내부에 빛이 갇히게 되므로, 빛의 흡수율이 증가되어 태양전지의 효율이 향상된다.In this case, the front surface and the back surface of the substrate 110 are formed of the first texturing surface 111 and the second texturing surface 113, respectively, so that the front surface of the substrate 110 and The light reflectivity at the back surface is reduced, and incident and reflective operations are performed on the first and second texturing surfaces 111 and 113 to trap light inside the solar cell, thereby increasing the absorption of light and increasing the absorption rate of the solar cell. The efficiency is improved.

이에 더하여, 제1 반사방지막(130) 및 제2 반사방지막(160)에 의해 기판(110)으로 입사되는 빛의 반사 손실이 줄어들어 기판(110)으로 입사되는 빛의 양은 더욱 증가한다. In addition, the reflection loss of light incident on the substrate 110 by the first anti-reflection film 130 and the second anti-reflection film 160 is reduced, so that the amount of light incident on the substrate 110 is further increased.

이들 전자-정공 쌍은 기판(110)과 에미터부(120)의 p-n접합에 의해 서로 분리되며, 전자는 n형의 도전성 타입을 갖는 기판(110)쪽으로 이동하고, 정공은 p형의 도전성 타입을 갖는 에미터부(120)쪽으로 이동한다. These electron-hole pairs are separated from each other by the pn junction of the substrate 110 and the emitter portion 120, and the electrons move toward the substrate 110 having an n-type conductivity type, and the holes form a p-type conductivity type. It moves to the emitter portion 120 having a.

이처럼, 기판(110)쪽으로 이동한 전자는 후면 전계부(150)를 통해 제2 전극(170)으로 이동하고, 에미터부(120)쪽으로 이동한 정공은 제1 전극(140)으로 이동한다. As such, the electrons moved toward the substrate 110 move to the second electrode 170 through the rear electric field part 150, and the holes moved toward the emitter part 120 move to the first electrode 140.

따라서, 어느 한 태양전지의 제1 전극(140)과 인접한 태양전지의 제2 전극(170)을 인터커넥터(20) 등의 도선으로 연결하면 전류가 흐르게 되고, 이를 외부에서 전력으로 이용하게 된다.Therefore, when the first electrode 140 of one solar cell and the second electrode 170 of the solar cell adjacent to each other are connected with a conductor such as the interconnector 20, a current flows, and this is used as power from the outside.

이하, 도 5 내지 도 8을 참조하여 상기한 구성의 태양전지를 제조하는 방법에 대해 설명한다.Hereinafter, a method of manufacturing the solar cell of the above configuration will be described with reference to FIGS. 5 to 8.

먼저, 도 5에 도시한 바와 같이, 기판(110)의 전면(front surface)에 제1 텍스처링 표면(111), 에미터부(120) 및 제1 반사방지막(130)을 형성하고, 기판(110)의 후면(back surface)에 제2 텍스처링 표면(113), 후면 전계부(150) 및 제2 반사방지막(160)을 형성한다.First, as shown in FIG. 5, the first texturing surface 111, the emitter portion 120, and the first antireflection film 130 are formed on the front surface of the substrate 110, and the substrate 110 is formed. A second texturing surface 113, a backside electric field 150, and a second antireflection film 160 are formed on a back surface of the back surface.

이하, 도 8을 참조하여 도 5에 도시한 구조의 기판 제조 방법에 대해 구체적으로 설명한다.Hereinafter, a method of manufacturing a substrate having the structure shown in FIG. 5 will be described in detail with reference to FIG. 8.

일반적으로, 실리콘 웨이퍼로 이루어진 기판(110)은 실리콘 블록(block)이나 잉곳(ingot)을 블레이드(blade) 또는 멀티 와이어 소우(multi wire saw)로 슬라이스(slice)하여 제조된다.In general, the substrate 110 made of a silicon wafer is manufactured by slicing a silicon block or ingot with a blade or a multi wire saw.

실리콘 웨이퍼가 준비되면, 5가 원소의 불순물, 예컨대 인(P)을 실리콘 웨이퍼에 도핑하여 n형의 도전성 타입을 갖는 반도체 기판을 기판(110)을 제조한다.When the silicon wafer is prepared, the semiconductor 110 having an n-type conductivity type is manufactured by doping a silicon wafer with impurities of a pentavalent element, such as phosphorus (P).

한편, 실리콘 블록이나 잉곳을 슬라이스 할 때 실리콘 웨이퍼에는 기계적 손상층(mechanical damage layer)이 형성된다.Meanwhile, when the silicon block or the ingot is sliced, a mechanical damage layer is formed on the silicon wafer.

따라서 기계적 손상층으로 인한 태양전지의 특성 저하를 방지하기 위해, 상기 기계적 손상층을 제거하기 위한 습식 식각 공정을 실시한다. 이때, 습식 식각 공정에는 알칼리(alkaline) 또는 산(acid) 식각액(etchant)을 사용한다.Therefore, in order to prevent deterioration of the characteristics of the solar cell due to the mechanical damage layer, a wet etching process for removing the mechanical damage layer is performed. In this case, an alkaline or acid etchant is used for the wet etching process.

기계적 손상층을 제거한 후, 습식 식각 공정 또는 플라즈마를 이용한 건식 식각 공정을 이용하여 기판(110)의 전면(front surface)을 제1 텍스처링 표면(111)으로 형성하고, 기판(110)의 후면(back surface)을 제2 텍스처링 표면(113)으로 형성한다.After removing the mechanical damage layer, the front surface of the substrate 110 is formed as the first texturing surface 111 using a wet etching process or a dry etching process using plasma, and a back of the substrate 110 is formed. surface) to the second texturing surface 113.

제1 텍스처링 표면(111) 및 제2 텍스처링 표면(113)을 형성한 후, 기판(110)의 전면 및 후면에 5가 원소의 불순물을 도핑하여 후면 전계부(150)를 형성한다.After forming the first texturing surface 111 and the second texturing surface 113, the front surface and back surface of the substrate 110 is doped with impurities of pentavalent elements to form the back surface electric field 150.

그리고 실리콘 질화막(SiNx: H)으로 이루어진 제2 반사방지막(160)을 기판(110)의 후면에 위치한 후면 전계부(150)의 후면에 형성한다.In addition, a second anti-reflection film 160 made of silicon nitride (SiNx) H is formed on the rear surface of the rear electric field unit 150 located on the rear surface of the substrate 110.

계속하여, 제2 반사방지막(160)을 마스크로 하여 기판(110)의 전면(front surface)을 에치백(etch back)함으로써 기판(110)의 전면에 형성된 후면 전계부(150)를 제거하고, 기판(110)의 전면(front surface)에 3가 원소의 불순물을 도핑하여 에미터부(120)를 형성한다.Subsequently, the back surface field portion 150 formed on the front surface of the substrate 110 is removed by etching back the front surface of the substrate 110 using the second anti-reflection film 160 as a mask. The emitter portion 120 is formed by doping a trivalent element with impurities on the front surface of the substrate 110.

이어서, 자연 산화막 제거를 위하여 기판을 불산(HF)으로 식각하고, 에미터부(120) 위에 제1 반사방지막(130)을 형성한다.Subsequently, the substrate is etched with hydrofluoric acid (HF) to remove the native oxide film, and the first anti-reflection film 130 is formed on the emitter portion 120.

이때, 제1 반사방지막(130)은 플라즈마 증착(PECVD) 또는 스퍼터링(sputtering) 등의 방법을 이용하여 산화 알루미늄막으로 이루어진 하부막(133)과 실리콘 질화막으로 이루어진 상부막(131)을 순차적으로 적층하여 형성할 수 있다.In this case, the first anti-reflection film 130 is sequentially laminated with a lower film 133 made of an aluminum oxide film and an upper film 131 made of silicon nitride by using a method such as plasma deposition (PECVD) or sputtering. Can be formed.

한편, 하부막(133)으로 산화 알루미늄막 대신에 실리콘 산화막(SiOx)을 형성하는 것도 가능하다.It is also possible to form a silicon oxide film (SiOx) instead of the aluminum oxide film as the lower film 133.

이후, 습식 식각 또는 레이저를 이용한 건식 식각을 실시하여 일부 영역의 제1 반사방지막(130)을 제거하여 복수의 제1 콘택 라인(CL1)을 형성한다.Thereafter, wet etching or dry etching using a laser is performed to remove the first anti-reflection film 130 in some regions to form a plurality of first contact lines CL1.

제1 콘택 라인(CL1)을 형성한 후, 은(Ag)과 글라스 프릿(glass frit)이 혼합된 도전 페이스트를 제2 반사방지막(160)의 아래에 전극 패턴으로 인쇄한 후, 건조 및 소성을 실시한다.After forming the first contact line CL1, the conductive paste mixed with silver and glass frit is printed with an electrode pattern under the second antireflection film 160, and then dried and baked. Conduct.

소성을 실시하면, 글라스 프릿에 함유된 납(Pb) 성분으로 인해 펀치 스루(punch-through) 작용이 발생되므로, 후면 전계부(150)와 전기적 및 물리적으로 연결된 제2 전극(170)이 형성된다.When firing, a punch-through action occurs due to the lead (Pb) contained in the glass frit, thereby forming a second electrode 170 electrically and physically connected to the rear field part 150. .

제2 전극(170)을 형성한 후에는 도금 공정을 이용하여 제1 전극(140)을 형성한다. 이하, 제1 전극(140)의 형성 방법에 대해 설명하면 다음과 같다.After the second electrode 170 is formed, the first electrode 140 is formed using a plating process. Hereinafter, the method of forming the first electrode 140 will be described.

제1 반사방지막(130)의 전체 표면 및 제1 콘택 라인(CL1)을 통해 노출된 에미터부(120) 위에 금속 시드층(141)을 형성한다. 금속 시드층(141)은 진공 방법, 예컨대 스퍼터링법 또는 전자 빔 증착법을 실시하여 50㎚ 내지 200㎚의 두께로 니켈을 증착한 후, 질소 분위기에서 300℃ 내지 600℃의 온도로 열처리를 실시하는 것에 따라 형성할 수 있다.The metal seed layer 141 is formed on the entire surface of the first anti-reflection film 130 and the emitter portion 120 exposed through the first contact line CL1. The metal seed layer 141 is formed by depositing nickel at a thickness of 50 nm to 200 nm by performing a vacuum method such as sputtering or electron beam deposition, and then performing heat treatment at a temperature of 300 ° C. to 600 ° C. in a nitrogen atmosphere. Can be formed accordingly.

또한, 니켈 무전해도금 공정을 이용하여 50nm 내지 200nm의 두께로 니켈을 증착한 후, 질소 분위기에서 300℃ 내지 600℃의 온도로 열처리를 실시하는 것에 따라 금속 시드층(141)을 형성할 수 있다.In addition, the metal seed layer 141 may be formed by depositing nickel at a thickness of 50 nm to 200 nm using a nickel electroless plating process and then performing heat treatment at a temperature of 300 ° C. to 600 ° C. in a nitrogen atmosphere. .

이러한 공정에 따르면 니켈 실리사이드(Ni2Si, NiSi, NiSi2)로 이루어진 금속시드층(141)이 형성된다.According to this process, a metal seed layer 141 made of nickel silicide (Ni 2 Si, NiSi, NiSi 2 ) is formed.

다음, 금속 시드층(141)의 일부 영역에 확산방지층(142) 및 도전층(143)을 형성하기 위하여 금속 시드층(141) 위에 배리어 막을 형성하고, 전해도금을 실시하여 5㎛ 내지 15㎛의 두께를 갖는 니켈 확산방지층(142), 10㎛ 내지 30㎛의 두께를 갖는 구리층(143a) 및 5㎛ 내지 15㎛의 두께를 갖는 주석층(143b)을 금속 시드층(141) 위에 순차적으로 형성한다.Next, a barrier film is formed on the metal seed layer 141 to form the diffusion barrier layer 142 and the conductive layer 143 in a portion of the metal seed layer 141, and then electroplated to obtain a thickness of 5 μm to 15 μm. A nickel diffusion barrier layer 142 having a thickness, a copper layer 143a having a thickness of 10 μm to 30 μm, and a tin layer 143b having a thickness of 5 μm to 15 μm are sequentially formed on the metal seed layer 141. do.

이후, 배리어 막을 제거한 후 주석층(143b)을 마스크로 이용한 식각 공정을 실시하여 금속 시드층(141)의 노출 영역을 제거하여 제1 전극(140)을 형성한다.Thereafter, after the barrier film is removed, an etching process using the tin layer 143b as a mask is performed to remove the exposed region of the metal seed layer 141 to form the first electrode 140.

이하에서는 도 9 내지 도 11을 참조하여 본 발명의 제2 실시예에 따른 양면 수광형 태양전지 및 이의 제조 방법에 대해 설명한다.Hereinafter, a double-sided light receiving solar cell and a manufacturing method thereof according to a second embodiment of the present invention will be described with reference to FIGS. 9 to 11.

도 9는 본 발명의 제2 실시예에 따른 양면 수광형 태양전지의 개략적인 단면도이고, 도 10 및 도 11은 도 9에 도시한 태양전지의 제조 방법을 나타내는 공정 순서도이다.9 is a schematic cross-sectional view of a double-sided light receiving solar cell according to a second embodiment of the present invention, and FIGS. 10 and 11 are process flowcharts illustrating a method of manufacturing the solar cell shown in FIG. 9.

본 실시예의 태양전지는 기판 전면의 구조가 전술한 실시예와 동일하므로, 이하에서는 기판 후면의 구조에 대해서만 설명한다.In the solar cell of this embodiment, the structure of the front surface of the substrate is the same as the above-described embodiment, and only the structure of the rear surface of the substrate will be described below.

기판(210)의 전면에는 에미터부(220), 상부막(231) 및 하부막(233)으로 이루어진 제1 반사방지막(230), 제1 전극(240)이 위치하고, 기판(210)의 후면에는 후면 전계부(250), 제2 반사방지막(260) 및 제2 전극(270)이 위치한다.The first anti-reflection film 230 and the first electrode 240 including the emitter unit 220, the upper layer 231, and the lower layer 233 are disposed on the front surface of the substrate 210, and the rear surface of the substrate 210 is disposed on the rear surface of the substrate 210. The rear electric field part 250, the second antireflection film 260, and the second electrode 270 are positioned.

이때, 제1 전극(240)과 제2 전극(270)은 전술한 제1 실시예의 제1 전극(140)과 마찬가지로 도금 공정에 의해 형성된다.In this case, the first electrode 240 and the second electrode 270 are formed by a plating process similarly to the first electrode 140 of the first embodiment described above.

제2 전극(270)을 형성하기 위해, 제2 반사방지막(260)은 후면 전계부(250)의 일부를 노출하는 복수의 제2 콘택 라인(CL2)을 포함한다.In order to form the second electrode 270, the second anti-reflection film 260 includes a plurality of second contact lines CL2 exposing a portion of the back surface field part 250.

선저항을 확보하기 위해 제2 콘택 라인(CL2)은 제1 콘택 라인(CL1)의 폭(W1)보다 큰 폭(W3), 예를 들어 40㎛ 내지 100㎛의 폭(W3)으로 형성되고, 후면 전계부(250) 전체 평면적의 5% 내지 15%의 평면적으로 형성된다. 그리고, 제2 전극(270)간의 피치는 제1 전극(240)간의 피치보다 좁게 형성된다.In order to secure the line resistance, the second contact line CL2 is formed to have a width W3 larger than the width W1 of the first contact line CL1, for example, a width W3 of 40 μm to 100 μm, 5 to 15% of the total area of the rear electric field 250 is formed in the planar area. The pitch between the second electrodes 270 is smaller than the pitch between the first electrodes 240.

구체적으로 도시하지는 않았지만, 도금 공정으로 형성되는 제2 전극(270)은 전술한 제1 실시예의 제1 전극(140)과 마찬가지로, 제2 콘택 라인(CL2)을 통해 노출된 후면 전계부(250)에 순차적으로 적층된 금속 시드층, 확산방지층, 구리층 및 주석층으로 형성될 수 있다.Although not shown in detail, the second electrode 270 formed by the plating process, like the first electrode 140 of the first embodiment described above, has the rear electric field part 250 exposed through the second contact line CL2. It may be formed of a metal seed layer, a diffusion barrier layer, a copper layer and a tin layer sequentially stacked on the.

이러한 구성의 태양전지는 다음에 설명하는 방법에 따라 제조할 수 있다.The solar cell of such a structure can be manufactured by the method demonstrated below.

본 실시예의 태양전지를 제조하는 방법에 있어서, 기판의 양쪽 표면에 제1 텍스처링 표면 및 제2 텍스처링 표면을 각각 형성하는 단계; 기판 전면(front surface)의 제1 텍스처링 표면에는 에미터부를 형성하고, 기판 후면(back surface)의 제2 텍스처링 표면에는 후면 전계부를 형성하는 단계; 에미터부의 전면(front surface)에는 제1 반사방지막을 형성하고, 후면 전계부의 후면에는 제2 반사방지막을 형성하는 단계까지는 전술한 제1 실시예의 도 8과 동일하다. 따라서, 이하에서는 그 다음 단계부터 설명한다.A method of manufacturing a solar cell of this embodiment, comprising: forming a first texturing surface and a second texturing surface on both surfaces of a substrate; Forming an emitter portion on the first texturing surface of the substrate front surface and forming a back surface field portion on the second texturing surface of the substrate back surface; The first anti-reflection film is formed on the front surface of the emitter part and the second anti-reflection film is formed on the rear surface of the rear electric field part, which is the same as that of FIG. 8 of the first embodiment. Therefore, below, it demonstrates from the next step.

텍스처링 표면을 갖는 기판(210)에 에미터부(220), 제1 반사방지막(230), 후면 전계부(250) 및 제2 반사방지막(260)을 형성한 후, 제1 반사방지막(230)에는 복수의 제1 콘택 라인(CL1)을 형성하고, 제2 반사방지막(260)에는 복수의 제2 콘택 라인(CL2)을 형성한다.After the emitter part 220, the first antireflection film 230, the back electric field part 250, and the second antireflection film 260 are formed on the substrate 210 having the texturing surface, the first antireflection film 230 is formed on the substrate 210. A plurality of first contact lines CL1 are formed, and a plurality of second contact lines CL2 are formed in the second anti-reflection film 260.

이때, 제1 콘택 라인(CL1) 및 제2 콘택 라인(CL2)은 습식 식각 또는 레이저를 이용한 건식 식각을 실시하여 일부 영역의 제1 반사방지막(230) 및 제2 반사방지막(260)을 각각 제거하는 것에 따라 형성할 수 있다.In this case, the first contact line CL1 and the second contact line CL2 may be wet etched or dry etched using a laser to remove the first antireflection film 230 and the second antireflection film 260 in some regions, respectively. It can form by doing.

레이저를 이용한 건식 식각에 의해 제1 콘택 라인(CL1) 및 제2 콘택 라인(CL2)을 형성하는 경우, 레이저에 의해 손상된 에미터부(220)의 손상부(221) 및 후면 전계부(250)의 손상부(251)를 제거하기 위해 불산(HF) 용액으로 한번의 식각을 더 실시할 수 있다.When the first contact line CL1 and the second contact line CL2 are formed by dry etching using a laser, the damaged part 221 and the rear electric field part 250 of the emitter part 220 damaged by the laser are formed. In order to remove the damaged portion 251, one more etching may be performed with hydrofluoric acid (HF) solution.

제1 콘택 라인(CL1) 및 제2 콘택 라인(CL2)을 형성한 후, 도금 공정을 이용하여 제1 전극(240) 및 제2 전극(270)을 형성한다.After forming the first contact line CL1 and the second contact line CL2, the first electrode 240 and the second electrode 270 are formed using a plating process.

이상에서는 제1 전극(240) 및 제2 전극(270)을 다층 구조의 다중막으로 각각 형성하는 것을 예로 들어 설명하였지만, 딥핑(deeping) 방식을 이용하는 경우에는 제1 전극(240) 및 제2 전극(270)을 단일막 구조로 형성하는 것도 가능하다.In the above description, the first electrode 240 and the second electrode 270 are formed as a multi-layered multi-layer, for example, but the first electrode 240 and the second electrode in the case of using a deeping method have been described. It is also possible to form 270 in a single film structure.

이하, 도 12 내지 도 20을 참고하여 본 발명의 제3 실시예에 따른 양면 수광형 태양전지 및 이의 제조 방법에 대해 설명한다.Hereinafter, a double-sided light receiving solar cell and a manufacturing method thereof according to a third embodiment of the present invention will be described with reference to FIGS. 12 to 20.

도 12는 본 발명의 제3 실시예에 따른 양면 수광형 태양전지의 개략적인 단면도이고, 도 13은 도 12에 도시한 태양전지의 주요부 확대 단면도이며, 도 14 내지 도 20은 도 12에 도시한 태양전지의 제조 방법을 나타내는 공정 순서도이다.12 is a schematic cross-sectional view of a double-sided light receiving solar cell according to a third embodiment of the present invention, FIG. 13 is an enlarged cross-sectional view of an essential part of the solar cell shown in FIG. 12, and FIGS. 14 to 20 are shown in FIG. 12. It is a process flowchart which shows the manufacturing method of a solar cell.

본 실시예의 태양전지는 기판(310), 기판의 전면에 위치하는 에미터부(320)와 제1 반사방지막(330) 및 제1 전극(340), 기판(310)의 후면에 위치하는 후면 전계부(350)와 제2 반사방지막(360) 및 제2 전극(370)을 포함한다.In the solar cell of this embodiment, the emitter unit 320 and the first anti-reflection film 330 and the first electrode 340 and the rear electric field unit located at the rear of the substrate 310 are positioned on the substrate 310 and the substrate. And a second anti-reflective film 360 and a second electrode 370.

후면 전계부(350)는 기판(310)의 후면과 측면 전체 및 기판 전면의 일부, 예컨대 기판 전면의 테두리에 위치한다. 따라서, 빛에 의해 생성된 전하(carrier)가 내부 전계(電界)에서 유효하게 수집된다.The rear electric field unit 350 is positioned on the entire rear and side surfaces of the substrate 310 and a part of the front surface of the substrate, for example, the edge of the front surface of the substrate. Thus, the charge generated by the light is effectively collected in the internal electric field.

제2 전극(370)은 알루미늄(A), 니켈(Ni), 구리(Cu), 은(Ag), 주석(Sn), 아연(Zn), 인듐(In), 티타늄(Ti), 금(Au) 및 이들의 조합으로 이루어진 군으로부터 선택된 적어도 하나의 도전성 물질로 이루어질 수 있다. 본 실시예에서, 제2 전극(370)은 은(Ag) 또는 은(Ag)과 알루미늄의 혼합물(Ag:Al)로 형성될 수 있다.The second electrode 370 includes aluminum (A), nickel (Ni), copper (Cu), silver (Ag), tin (Sn), zinc (Zn), indium (In), titanium (Ti), and gold (Au). And at least one conductive material selected from the group consisting of a combination thereof. In the present embodiment, the second electrode 370 may be formed of silver (Ag) or a mixture of silver (Ag) and aluminum (Ag: Al).

이와는 달리, 제2 전극(370)은 금속 물질을 도금하여 형성한 도금층으로 형성될 수도 있다. 이때, 도금층은 니켈 실리사이드(Ni2Si, NiSi, NiSi2)로 이루어진 금속 시드층, 니켈 확산방지층, 구리층 및 주석층을 포함할 수 있으며, 이 외에도 다양한 층 구조를 가질 수 있다.Alternatively, the second electrode 370 may be formed of a plating layer formed by plating a metal material. In this case, the plating layer may include a metal seed layer, a nickel diffusion barrier layer, a copper layer, and a tin layer made of nickel silicide (Ni 2 Si, NiSi, NiSi 2 ), and may have various layer structures.

제2 반사방지막(360)은 제2 전극(370)이 위치하는 영역을 제외한 기판(310)의 후면 전체와 측면 전체, 그리고 기판 전면의 테두리 부분에 위치한다.The second anti-reflection film 360 is positioned on the entire rear surface and the entire side surface of the substrate 310 except for the region where the second electrode 370 is located, and on the edge portion of the front surface of the substrate.

이때, 제2 반사방지막(360) 중에서 기판 전면의 테두리 부분에 위치하는 부분은 대략 1㎜ 이하의 폭(W4)으로 형성된다.At this time, the portion of the second anti-reflection film 360 positioned at the edge portion of the front surface of the substrate is formed to have a width W4 of about 1 mm or less.

그리고 후면 전계부(350) 중에서 기판 전면의 테두리 부분에 위치하는 부분의 폭은 제2 반사방지막(360) 중에서 기판 전면의 테두리 부분에 위치하는 부분의 폭(W4)과 동일하거나, 상기 폭(W4)보다 작게 형성된다.The width of the portion of the rear electric field portion 350 positioned at the edge of the front surface of the substrate is the same as the width W4 of the portion of the second anti-reflection film 360 positioned at the edge of the front surface of the substrate, or the width W4 of the second anti-reflective layer 360. It is formed smaller than).

즉, 후면 전계부(350)의 단부는 도 13에 도시한 바와 같이 제2 반사방지막(360)의 단부보다 몰입될 수 있지만, 동일 선상에 위치할 수도 있다. 따라서 에미터부(320)와 전기적으로 절연된다.That is, the end of the rear electric field unit 350 may be immersed than the end of the second anti-reflection film 360 as shown in FIG. 13, but may also be located on the same line. Therefore, it is electrically insulated from the emitter unit 320.

제2 반사방지막(360)은 전술한 실시예들과 마찬가지로 실리콘 질화막(SiNx:H)으로 형성될 수 있다.The second anti-reflection film 360 may be formed of silicon nitride (SiNx: H) as in the above-described embodiments.

기판(310)의 전면(front surface)에 위치하는 에미터부(320)는 위에서 설명한 바와 같이 기판 전면의 테두리 부분에 위치하는 후면 전계부(350)의 단부와 이격된 상태에서 제1 텍스처링 표면(311)에 형성된다.As described above, the emitter part 320 positioned at the front surface of the substrate 310 is spaced apart from the end of the rear electric field part 350 positioned at the edge of the front surface of the substrate 310. Is formed.

이때, 에미터부(320)의 단부는 제2 반사방지막(360)의 단부와 동일선상에 위치할 수 있다.In this case, an end portion of the emitter portion 320 may be positioned on the same line as the end portion of the second anti-reflection film 360.

에미터부(320) 위에 위치하는 제1 반사방지막(330)은 그의 단부가 기판 후면의 테두리 부분에 위치하도록 연장되어 형성된다. 이때, 제1 반사방지막(330) 중에서 기판 후면의 테두리 부분에 위치하는 부분은 제2 반사방지막(360)과 마찬가지로 대략 1㎜ 이내의 폭으로 형성될 수 있다.The first anti-reflection film 330 positioned on the emitter part 320 is formed to extend so that an end thereof is positioned at an edge of the rear surface of the substrate. In this case, a portion of the first anti-reflection film 330 positioned at the edge of the rear surface of the substrate may be formed to have a width within about 1 mm like the second anti-reflection film 360.

따라서, 기판(310)의 측면은 물론 기판 전면의 테두리 부분과 후면 테두리 부분에서는 후면 전계부(350), 제2 반사방지막(360) 및 제1 반사방지막(330)이 서로 중첩한다.Accordingly, the rear electric field unit 350, the second anti-reflection film 360, and the first anti-reflection film 330 overlap each other at the edge portion of the substrate front and the rear edge portion as well as the side surface of the substrate 310.

도시하지는 않았지만, 제1 반사방지막(330)은 기판 전면의 테두리 부분을 제외한 에미터부(320)의 전체 면에 형성되거나, 기판 전면의 테두리 부분까지만 연장되어 형성될 수도 있다.Although not shown, the first anti-reflection film 330 may be formed on the entire surface of the emitter portion 320 except for the edge portion of the front surface of the substrate, or may extend to only the edge portion of the front surface of the substrate.

제1 반사방지막(330)은 전술한 실시예들과 마찬가지로 실리콘 질화막(SiNx:H)으로 형성된 상부막(331)과 산화 알루미늄막(AlOx)으로 형성된 하부막(333)으로 이루어진다.The first anti-reflection film 330 is formed of an upper film 331 formed of a silicon nitride film (SiNx: H) and a lower film 333 formed of an aluminum oxide film (AlOx) as in the above-described embodiments.

한편, 하부막(333)으로는 산화 알루미늄막 대신에 열 산화막(thermal oxide)이 사용될 수도 있다.Meanwhile, a thermal oxide film may be used as the lower film 333 instead of the aluminum oxide film.

복수의 제1 전극(340)은 제2 전극(370)과 동일한 폭 및 피치로 형성된다. 하지만, 제1 전극(340)의 폭은 제2 전극(370)의 폭보다 좁게 형성될 수도 있다.The plurality of first electrodes 340 are formed to have the same width and pitch as the second electrode 370. However, the width of the first electrode 340 may be smaller than the width of the second electrode 370.

이러한 복수의 제1 전극(340)은 제2 전극(370)과 마찬가지로 니켈(Ni), 구리(Cu), 주석(Sn), 아연(Zn), 인듐(In), 티타늄(Ti), 금(Au) 및 이들의 조합으로 이루어진 군으로부터 선택된 적어도 하나의 도전성 물질로 형성된다. 예를 들어, 제1 전극(140)은 은(Ag)으로 형성되거나, 은(Ag)과 알루미늄(Al)이 혼합된 혼합물(AgAl)로 형성될 수 있다. 이와는 달리, 제1 전극(140)은 도금층으로 형성될 수도 있다.Like the second electrode 370, the plurality of first electrodes 340 may include nickel (Ni), copper (Cu), tin (Sn), zinc (Zn), indium (In), titanium (Ti), and gold ( Au) and combinations thereof. For example, the first electrode 140 may be formed of silver (Ag) or may be formed of a mixture (AgAl) in which silver (Ag) and aluminum (Al) are mixed. Alternatively, the first electrode 140 may be formed of a plating layer.

이하, 도 14 내지 도 20을 참조하여 상기한 구성의 태양전지를 제조하는 방법에 대해 설명한다.Hereinafter, a method of manufacturing the solar cell of the above-described configuration will be described with reference to FIGS. 14 to 20.

기판(310)의 전면 및 후면을 제1 텍스처링 표면(311) 및 제2 텍스처링 표면(313)으로 각각 형성한 후, 기판(310)의 전면과 후면 및 측면에 5가 원소의 불순물을 도핑하여 후면 전계부(350)를 형성한다.After the front and rear surfaces of the substrate 310 are formed of the first texturing surface 311 and the second texturing surface 313, respectively, the front, rear and side surfaces of the substrate 310 are doped with impurities of pentavalent elements. The electric field unit 350 is formed.

그리고 실리콘 질화막(SiNx: H)으로 이루어진 제2 반사방지막(360)을 기판(310)의 후면 및 측면의 전체와 기판 전면의 테두리 부분에 형성하고, 제2 반사방지막(360)을 마스크로 하여 기판(310)의 전면(front surface)을 에치백(etch back)함으로써 기판(310)의 전면에 형성된 후면 전계부(350)를 제거한다.The second anti-reflection film 360 made of silicon nitride (SiNx: H) is formed on the entire surface of the rear and side surfaces of the substrate 310 and the edge of the front surface of the substrate, and the substrate is formed using the second anti-reflection film 360 as a mask. The back surface field portion 350 formed on the front surface of the substrate 310 is removed by etching back the front surface of the substrate 310.

이때, 후면 전계부(350)와 에미터부(320)의 전기적 절연이 확실히 이루어지도록 하기 위해, 후면 전계부(350)의 단부가 제2 반사방지막(360)의 단부 안쪽으로 몰입되도록 에치백을 실시할 수 있다.At this time, in order to ensure the electrical insulation between the rear electric field unit 350 and the emitter unit 320 is surely etched, the end of the rear electric field unit 350 is etched back into the end of the second anti-reflection film 360 can do.

에치백을 실시한 다음, 기판(310)의 전면(front surface)에 3가 원소의 불순물을 도핑하여 에미터부(320)를 형성한다.After the etch back is performed, the emitter part 320 is formed by doping the impurity of trivalent element on the front surface of the substrate 310.

이때, 기판 전면의 테두리 부분에는 제2 반사방지막(360)이 위치하고 있으므로, 제2 반사방지막(360)이 불순물의 확산 방지 기능을 하게 된다. At this time, since the second anti-reflection film 360 is positioned at the edge portion of the front surface of the substrate, the second anti-reflection film 360 serves to prevent diffusion of impurities.

따라서, 에미터부(320)는 제2 반사방지막(360)에 의해 덮여있지 않은 영역의 제1 텍스처링 표면(311)에 형성되고, 이로 인해 후면 전계부(350)와 전기적으로 절연된다.Thus, the emitter portion 320 is formed on the first texturing surface 311 in an area not covered by the second anti-reflection film 360, thereby being electrically insulated from the back surface field portion 350.

이어서, 자연 산화막 제거를 위하여 기판을 불산(HF)으로 식각하고, 에미터부(320) 위에 제1 반사방지막(330)을 형성한다.Subsequently, the substrate is etched with hydrofluoric acid (HF) to remove the native oxide layer, and the first antireflection layer 330 is formed on the emitter unit 320.

이때, 제1 반사방지막(330)은 하부막(333)과 상부막(331)을 순차적으로 적층하여 형성할 수 있다.In this case, the first anti-reflection film 330 may be formed by sequentially stacking the lower film 333 and the upper film 331.

한편, 제1 반사방지막(330)은 도 19에 도시한 바와 같이 기판 후면의 테두리 부분까지 연장하여 형성한다. 하지만, 제1 반사방지막(330)은 에미터부(320) 위에만 형성하거나, 기판 전면의 테두리 부분까지만 형성할 수도 있다.On the other hand, the first anti-reflection film 330 is formed to extend to the edge portion of the back of the substrate as shown in FIG. However, the first anti-reflection film 330 may be formed only on the emitter portion 320 or only up to the edge portion of the front surface of the substrate.

이러한 방법에 따르면, 기판 전면의 테두리 부분, 기판의 측면 및 기판 후면의 테두리 부분에는 후면 전계부(350), 제2 반사방지막(360) 및 제1 반사방지막(330)이 위치한다.According to this method, the rear electric field unit 350, the second anti-reflection film 360, and the first anti-reflection film 330 are positioned at the edge of the front surface of the substrate, the side of the substrate, and the edge of the back of the substrate.

이후, 기판(310)의 전면(front surface)에는 제1 도전 페이스트(341)를 제1 전극 패턴으로 인쇄하고, 기판(310)의 후면(back surface)에는 제2 도전 페이스트(371)를 제2 전극 패턴으로 인쇄한 후, 소성 공정을 실시한다.Thereafter, the first conductive paste 341 is printed on the front surface of the substrate 310 in the first electrode pattern, and the second conductive paste 371 is printed on the back surface of the substrate 310. After printing with an electrode pattern, a firing step is performed.

이때, 제1 도전 페이스트(341)는 은(Ag)과 알루미늄(Al)의 혼합물(AgAl)과 글라스 프릿(glass frit)이 혼합된 물질이며, 제2 도전 페이스트(371)는 은(Ag)과 글라스 프릿이 혼합된 물질이다. At this time, the first conductive paste 341 is a material in which a mixture of silver (Ag) and aluminum (Al) (AgAl) and glass frit is mixed, and the second conductive paste 371 is made of silver (Ag) and Glass frit is a mixed material.

하지만, 제1 도전 페이스트(341) 및 제2 도전 페이스트(371)에 함유된 도전성 물질은 상기 물질 외에도 니켈(Ni), 구리(Cu), 주석(Sn), 아연(Zn), 인듐(In), 티타늄(Ti), 금(Au) 및 이들의 조합으로 이루어진 군으로부터 선택된 적어도 하나의 도전성 물질일 수 있다.However, the conductive materials contained in the first conductive paste 341 and the second conductive paste 371 may be nickel (Ni), copper (Cu), tin (Sn), zinc (Zn), or indium (In) in addition to the above materials. , At least one conductive material selected from the group consisting of titanium (Ti), gold (Au), and combinations thereof.

제1 도전 페이스트(341) 및 제2 도전 페이스트(371)의 소성 공정을 실시하면, 글라스 프릿에 함유된 납(Pb) 성분으로 인해 펀치 스루(punch-through) 작용이 발생된다.When the firing process of the first conductive paste 341 and the second conductive paste 371 is performed, a punch-through action occurs due to the lead (Pb) component contained in the glass frit.

따라서, 에미터부(320)와 전기적 및 물리적으로 연결된 제1 전극(340)이 형성되고, 또한 후면 전계부(350)와 전기적 및 물리적으로 연결된 제2 전극(370)이 형성된다.Accordingly, the first electrode 340 is electrically and physically connected to the emitter unit 320, and the second electrode 370 is electrically and physically connected to the rear electric field unit 350.

도면에 도시하지는 않았지만, 제1 전극(340) 및 제2 전극(370)을 전술한 제2 실시예와 마찬가지로 도금층으로 형성하는 것도 가능하다.Although not shown in the drawings, the first electrode 340 and the second electrode 370 may be formed of a plated layer in the same manner as in the above-described second embodiment.

이하, 도 21 내지 도 26을 참고하여 본 발명의 제4 실시예에 따른 양면 수광형 태양전지 및 이의 제조 방법에 대해 설명한다.Hereinafter, a double-sided light receiving solar cell and a manufacturing method thereof according to a fourth embodiment of the present invention will be described with reference to FIGS. 21 to 26.

도 21은 본 발명의 제4 실시예에 따른 양면 수광형 태양전지의 개략적인 단면도이고, 도 22 내지 도 26은 도 21에 도시한 태양전지의 제조 방법을 나타내는 공정 순서도이다.FIG. 21 is a schematic cross-sectional view of a double-sided light receiving solar cell according to a fourth embodiment of the present invention, and FIGS. 22 to 26 are process flowcharts illustrating a method of manufacturing the solar cell shown in FIG. 21.

본 실시예의 태양전지는 기판(410), 기판의 전면에 위치하는 에미터부(420)와 제1 반사방지막(430) 및 제1 전극(440), 기판(410)의 후면에 위치하는 후면 전계부(450)와 제2 반사방지막(460) 및 제2 전극(470)을 포함한다.In the solar cell of the present embodiment, the substrate 410, the emitter unit 420 disposed on the front surface of the substrate, the first anti-reflection film 430, the first electrode 440, and the rear electric field unit located on the rear surface of the substrate 410. 450, a second anti-reflection film 460, and a second electrode 470.

기판(410) 전면(front surface)의 에미터부(420) 위에 형성된 제1 반사방지막(430)은 전술한 실시예들과 마찬가지로 실리콘 질화막으로 이루어진 상부막(431)과, 산화 알루미늄막으로 이루어진 하부막(433)의 이중막으로 형성된다.The first anti-reflection film 430 formed on the emitter portion 420 on the front surface of the substrate 410 has a top film 431 made of a silicon nitride film and a bottom film made of an aluminum oxide film, as in the above-described embodiments. It is formed of a double film of 433.

이때, 제1 반사방지막(430)에서의 빛 반사도를 최소화 하기 위해, 산화 알루미늄막으로 이루어진 하부막(433)은 1.55 내지 1.7의 굴절률을 가지며, 50㎚ 이하의 두께(T2)로 형성된다. 그리고 실리콘 질화막으로 이루어진 상부막(431)은 1.9 내지 2.3의 굴절률을 갖고, 50㎚ 내지 100㎚의 두께(T3)로 형성된다.At this time, in order to minimize the light reflectivity of the first anti-reflection film 430, the lower layer 433 made of an aluminum oxide film has a refractive index of 1.55 to 1.7, and is formed to a thickness T2 of 50 nm or less. The upper film 431 made of a silicon nitride film has a refractive index of 1.9 to 2.3 and is formed to a thickness T3 of 50 nm to 100 nm.

본 발명인의 실험에 의하면, 제1 반사방지막(430)이 산화 알루미늄막으로 이루어진 하부막(433) 및 실리콘 질화막으로 이루어진 상부막(431)의 이중막으로 구성될 때, 각 막(431, 433)의 굴절률 및 두께가 상기 범위에 속하는 경우 제1 반사방지막(430)에서의 빛 반사도가 가장 낮은 것을 알 수 있었다.According to the experiments of the present inventors, when the first antireflection film 430 is composed of a double film of a lower film 433 made of aluminum oxide film and an upper film 431 made of silicon nitride film, each film 431 and 433 is formed. When the refractive index and the thickness of the above fall within the range it was found that the light reflectance in the first antireflection film 430 is the lowest.

한편, 도 27에 도시한 바와 같이, 제5 실시예에 따른 양면 수광형 태양전지는 산화 알루미늄막으로 이루어진 하부막(433)과 에미터부(420) 사이에 위치하는 실리콘 산화막(435)을 더 포함한다. 이때, 실리콘 산화막은 1㎚ 내지 2㎚의 두께(T4)로 형성될 수 있다.Meanwhile, as shown in FIG. 27, the double-sided light receiving solar cell according to the fifth embodiment further includes a silicon oxide film 435 positioned between the lower film 433 made of aluminum oxide film and the emitter portion 420. do. In this case, the silicon oxide film may be formed to a thickness T4 of 1 nm to 2 nm.

이 경우, 제1 반사방지막(430)은 실리콘 산화막(435), 산화 알루미늄막으로 이루어진 하부막(433) 및 실리콘 질화막으로 이루어진 상부막(431)의 삼중막으로 구성된다.In this case, the first antireflection film 430 is composed of a triple film of a silicon oxide film 435, a lower film 433 made of aluminum oxide film, and an upper film 431 made of silicon nitride film.

제1 전극(440)은 니켈(Ni), 구리(Cu), 주석(Sn), 아연(Zn), 인듐(In), 티타늄(Ti), 금(Au) 및 이들의 조합으로 이루어진 군으로부터 선택된 적어도 하나의 도전성 물질로 형성된다. 본 실시예에서, 제1 전극(440)은 은(Ag)과 알루미늄(Al)이 혼합된 혼합물(Ag:Al)로 형성된다.The first electrode 440 is selected from the group consisting of nickel (Ni), copper (Cu), tin (Sn), zinc (Zn), indium (In), titanium (Ti), gold (Au), and combinations thereof. It is formed of at least one conductive material. In the present embodiment, the first electrode 440 is formed of a mixture (Ag: Al) in which silver (Ag) and aluminum (Al) are mixed.

제2 전극(470)은 제1 전극(440)과 마찬가지로, 니켈(Ni), 구리(Cu), 주석(Sn), 아연(Zn), 인듐(In), 티타늄(Ti), 금(Au) 및 이들의 조합으로 이루어진 군으로부터 선택된 적어도 하나의 도전성 물질로 형성될 수 있으며, 본 실시예에서는 은(Ag)으로 형성된다.Like the first electrode 440, the second electrode 470 may be nickel (Ni), copper (Cu), tin (Sn), zinc (Zn), indium (In), titanium (Ti), or gold (Au). And it may be formed of at least one conductive material selected from the group consisting of, in the present embodiment is formed of silver (Ag).

그리고 제1 전극(440)의 폭(W5)과 제2 전극(470)의 폭(W2)은 서로 동일하게 형성된다(W5=W2).The width W5 of the first electrode 440 and the width W2 of the second electrode 470 are formed to be the same (W5 = W2).

제2 반사방지막(460)은 1.9 내지 2.3의 굴절률을 갖는 실리콘 질화막(SiNx:H)으로 형성되고, 50㎚ 내지 300㎚의 두께(T5)로 형성된다.The second anti-reflection film 460 is formed of a silicon nitride film (SiNx: H) having a refractive index of 1.9 to 2.3, and is formed to a thickness T5 of 50 nm to 300 nm.

이하, 도 22 내지 도 26을 참고하여 상기한 구성의 태양전지를 제조하는 방법에 대해 설명한다.Hereinafter, a method of manufacturing the solar cell of the above configuration will be described with reference to FIGS. 22 to 26.

실리콘 웨이퍼가 준비되면, 5가 원소의 불순물, 예컨대 인(P)을 실리콘 웨이퍼에 도핑하여 1Ωㆍ㎠ 내지 10Ωㆍ㎠의 비저항을 갖는 기판(410)을 제조한다.When the silicon wafer is prepared, a substrate 410 having a specific resistance of 1Ω · cm 2 to 10Ω · cm 2 is prepared by doping a silicon wafer with impurities such as phosphorus (P).

이어서, 기계적 손상층(mechanical damage layer)을 제거하기 위한 습식 식각 공정을 실시한 후, 습식 식각 공정 또는 플라즈마를 이용한 건식 식각 공정을 이용하여 기판(410)의 양쪽 표면을 제1 텍스처링 표면(411) 및 제2 텍스처링 표면(413)으로 각각 형성한다.Subsequently, after performing a wet etching process to remove the mechanical damage layer, both surfaces of the substrate 410 may be formed by using a wet etching process or a dry etching process using plasma. Each forming a second texturing surface 413.

다음으로, 기판(410)의 한쪽 면, 예를 들어 제1 텍스처링 표면(411)에 3가 원소의 불순물을 도핑하여 30Ω/sq 내지 120Ω/sq의 면저항을 갖는 에미터부(420)를 형성하고, 기판(410)의 다른 쪽 면, 예를 들어 제2 텍스처링 표면(413)에 5가 원소의 불순물을 도핑하여 50Ω/sq 내지 150Ω/sq의 면저항을 갖는 후면 전계부(450)를 형성한다.Next, one side of the substrate 410, for example, the first texturing surface 411, is doped with an impurity of a trivalent element to form an emitter portion 420 having a sheet resistance of 30 Ω / sq to 120 Ω / sq, The other side of the substrate 410, for example, the second texturing surface 413, is doped with impurities of pentavalent element to form a backside field portion 450 having a sheet resistance of 50 Ω / sq to 150 Ω / sq.

이어서, 자연 산화막 제거를 위하여 기판(410)을 불산(HF)으로 식각하고, 에미터부(420) 위에 산화 알루미늄막으로 이루어진 하부막(433)을 형성한다.Subsequently, the substrate 410 is etched with hydrofluoric acid (HF) to remove the native oxide layer, and a lower layer 433 formed of an aluminum oxide layer is formed on the emitter portion 420.

하부막(433)은 반사방지 기능 외에 패시베이션 막으로도 기능하는 것으로, 플라즈마 증착(PECVD) 또는 스퍼터링(sputtering) 등의 방법으로 형성할 수 있다.The lower film 433 also functions as a passivation film in addition to an antireflection function, and may be formed by a method such as plasma deposition (PECVD) or sputtering.

이때, 산화 알루미늄막으로 이루어진 하부막(433)은 1.55 내지 1.7의 굴절률과 50㎚ 이하의 두께(T2)를 갖도록 형성한다.At this time, the lower layer 433 made of an aluminum oxide film is formed to have a refractive index of 1.55 to 1.7 and a thickness T2 of 50 nm or less.

한편, 산화 알루미늄막으로 이루어진 하부막(433)을 형성하면, 하부막(433)과 에미터부(420)의 계면에는 1㎚ 내지 2㎚의 두께(T4)로 실리콘 산화막(435)이 형성될 수 있다.Meanwhile, when the lower layer 433 formed of the aluminum oxide layer is formed, the silicon oxide layer 435 may be formed at a thickness T4 of 1 nm to 2 nm at the interface between the lower layer 433 and the emitter unit 420. have.

하부막(433)을 형성한 다음, 하부막(433)과 후면 전계부(450) 위에 실리콘 질화막을 각각 증착하여 상부막(431) 및 제2 반사방지막(460)을 형성한다.After the lower layer 433 is formed, a silicon nitride layer is deposited on the lower layer 433 and the back surface field portion 450 to form an upper layer 431 and a second anti-reflection layer 460.

실리콘 질화막은 하부막(433)과 마찬가지로 플라즈마 증착(PECVD) 또는 스퍼터링(sputtering) 등의 방법으로 형성할 수 있다. Like the lower layer 433, the silicon nitride film may be formed by a method such as plasma deposition (PECVD) or sputtering.

이때, 하부막(433) 위에 위치하는 상부막(431)은 1.9 내지 2.3의 굴절률과 50㎚ 내지 100㎚의 두께(T3)를 갖도록 형성하며, 후면 전계부(450)의 후면에 위치하는 제2 반사방지막(460)은 1.9 내지 2.3의 굴절률과 50㎚ 내지 300㎚의 두께(T5)를 갖도록 형성한다.In this case, the upper layer 431 positioned on the lower layer 433 is formed to have a refractive index of 1.9 to 2.3 and a thickness T3 of 50 nm to 100 nm, and is located on the rear side of the rear electric field unit 450. The anti-reflection film 460 is formed to have a refractive index of 1.9 to 2.3 and a thickness T5 of 50 nm to 300 nm.

이후, 기판(410)의 전면(front surface)에는 은(Ag)과 알루미늄(Al)의 혼합물(Ag:Al)과 글라스 프릿(glass frit)이 혼합된 제1 도전 페이스트(441)를 제1 전극 패턴으로 인쇄하고, 기판(410)의 후면(back surface)에는 은(Ag)과 글라스 프릿이 혼합된 제2 도전 페이스트(471)를 제2 전극 패턴으로 인쇄한 후, 소성 공정을 실시하여 제1 전극(440) 및 제2 전극(470)을 형성한다.Subsequently, a first conductive paste 441 having a mixture of silver (Ag), aluminum (Al) (Ag: Al), and glass frit is mixed on the front surface of the substrate 410. After printing in a pattern, and printing a second conductive paste 471 mixed with silver (Ag) and glass frit on the back surface of the substrate 410 in a second electrode pattern, a firing process was performed to perform a first process. The electrode 440 and the second electrode 470 are formed.

이하, 도 28 내지 도 35를 참고하여 본 발명의 제6 실시예에 따른 양면 수광형 태양전지 및 이의 제조 방법에 대해 설명한다.Hereinafter, a double-sided light receiving solar cell and a manufacturing method thereof according to a sixth embodiment of the present invention will be described with reference to FIGS. 28 to 35.

도 28은 본 발명의 제6 실시예에 따른 양면 수광형 태양전지의 개략적인 단면도이고, 도 29는 도 28의 주요부 확대 단면도이다. 그리고 도 30 내지 도 33은 도 28에 도시한 태양전지의 제조 방법을 나타내는 공정 순서도이고, 도 34 및 도 35는 도 33의 주요부 확대 단면도이다.28 is a schematic cross-sectional view of a double-sided light receiving solar cell according to a sixth embodiment of the present invention, and FIG. 29 is an enlarged cross-sectional view of an essential part of FIG. 28. 30 to 33 are process flowcharts illustrating the method of manufacturing the solar cell shown in FIG. 28, and FIGS. 34 and 35 are enlarged cross-sectional views of the main part of FIG. 33.

본 실시예의 태양전지는 기판(510), 기판의 전면에 위치하는 에미터부(520)와 제1 반사방지막(530) 및 제1 전극(540), 기판(510)의 후면에 위치하는 후면 전계부(550)와 제2 반사방지막(560) 및 제2 전극(570)을 포함한다.In the solar cell of the present embodiment, the substrate 510, the emitter unit 520 disposed on the front surface of the substrate, the first anti-reflection film 530, the first electrode 540, and the rear electric field region disposed on the rear surface of the substrate 510. 550, a second anti-reflection film 560, and a second electrode 570.

제1 반사방지막(530)은 전술한 실시예들과 마찬가지로 실리콘 질화막으로 이루어진 상부막(531)과, 산화 알루미늄막으로 이루어진 하부막(533)의 이중막으로 형성된다. 여기에서, 하부막(533)으로 산화 알루미늄막 대신에 실리콘 산화막을 사용하는 것도 가능하다.The first anti-reflection film 530 is formed of a double film of an upper film 531 made of a silicon nitride film and a lower film 533 made of an aluminum oxide film, as in the above-described embodiments. It is also possible to use a silicon oxide film instead of the aluminum oxide film as the lower film 533 here.

제1 반사방지막(530)은 에미터부(520)의 일부를 노출하는 복수의 개구부, 즉 라인 패턴으로 형성된 복수의 제1 콘택 라인(CL1)을 포함한다. 그리고 제1 콘택 라인(CL1)을 통해 노출된 에미터부(520)에는 제1 전극(540)이 형성된다.The first anti-reflection film 530 includes a plurality of openings exposing a part of the emitter unit 520, that is, a plurality of first contact lines CL1 formed in a line pattern. In addition, a first electrode 540 is formed in the emitter unit 520 exposed through the first contact line CL1.

이때, 기판(510)과 인접한 하부막(533)에 위치하는 개구부의 최대 폭과 상부막(531)에 위치하는 개구부의 최대 폭은 서로 다르게 형성되며, 하부막(533)에 위치하는 개구부의 면적 및 평균 지름은 상부막(531)에 위치하는 개구부의 면적 및 평균 지름보다 크게 형성된다.In this case, the maximum width of the opening located in the lower layer 533 adjacent to the substrate 510 and the maximum width of the opening located in the upper layer 531 are different from each other, and the area of the opening located in the lower layer 533 is different. And the average diameter is larger than the area and the average diameter of the opening located in the upper film 531.

보다 구체적으로 설명하면, 제1 콘택 라인(CL1)은 상부막(531)에 위치하는 제1 부분(CL1-1)과 하부막(533)에 위치하는 제2 부분(CL1-2)을 포함하며, 제1 부분(CL1-1)의 최대 폭과 제2 부분(CL1-2)의 최대 폭은 서로 다르게 형성된다.In more detail, the first contact line CL1 may include a first portion CL1-1 positioned on the upper layer 531 and a second portion CL1-2 positioned on the lower layer 533. The maximum width of the first portion CL1-1 and the maximum width of the second portion CL1-2 are different from each other.

이때, 제1 부분(CL1-1)은 균일한 폭(W1-1)으로 형성되고, 제2 부분(CL1-2)은 제1 부분(CL1-1) 쪽의 폭(W1-2)이 기판(510) 쪽의 폭(W1-3)보다 넓게 형성된다. 따라서, 제1 부분(CL1-1)의 최대 폭은 W1-1이 되고, 제2 부분(CL1-2)의 최대 폭은 W1-2가 되며, 제2 부분(CL1-2)의 최소 폭은 W1-3이 된다.At this time, the first portion CL1-1 is formed to have a uniform width W1-1, and the second portion CL1-2 has a width W1-2 at the side of the first portion CL1-1. It is formed wider than the width (W1-3) of the (510) side. Therefore, the maximum width of the first portion CL1-1 is W1-1, the maximum width of the second portion CL1-2 is W1-2, and the minimum width of the second portion CL1-2 is W1-3.

이러한 구조에 따르면, 제1 부분(CL1-1)에 의해 노출된 상부막(531)의 측면은 일직선 형상으로 형성되고, 제2 부분(CL1-2)에 의해 노출된 하부막(533)의 측면은 곡면 형상으로 형성된다.According to this structure, the side surface of the upper layer 531 exposed by the first portion CL1-1 is formed in a straight line shape, and the side surface of the lower layer 533 exposed by the second portion CL1-2. Is formed into a curved shape.

그리고 제2 부분(CL1-2)의 상단부의 폭(W1-2)은 제1 부분(CL1-1)의 폭(W1-1)보다 크게 형성되고, 제1 부분(CL1-1)은 상단부의 폭과 하단부의 폭이 서로 동일한 폭(W1-1)으로 형성된다.The width W1-2 of the upper end portion of the second portion CL1-2 is formed to be larger than the width W1-1 of the first portion CL1-1, and the first portion CL1-1 is formed on the upper portion of the upper portion. The width and the width of the lower end portion are formed to have the same width W1-1.

제2 부분(CL1-2)은 상단부의 폭(W1-2)이 하단부의 폭(W1-3)보다 넓게 형성되고, 제2 부분(CL1-2)의 하단부의 폭(W1-3)은 제1 부분(CL1-1)의 하단부의 폭(W1-1)보다 넓게 형성된다.The second portion CL1-2 has a width W1-2 of the upper end portion wider than the width W1-3 of the lower end portion, and the width W1-3 of the lower end portion of the second portion CL1-2 is formed in a second manner. It is formed wider than the width W1-1 of the lower end part of 1 part CL1-1.

여기에서, 제1 부분(CL1-1)의 하단부의 폭은 상부막(531)의 하부 표면에서 측정한 상부막(531) 사이의 이격 거리를 말하고, 제1 부분(CL1-1)의 상단부의 폭은 상부막(531)의 상부 표면에서 측정한 상부막(531) 사이의 이격 거리를 말한다.Here, the width of the lower end portion of the first portion CL1-1 refers to the separation distance between the upper layers 531 measured at the lower surface of the upper layer 531, and the upper portion of the upper portion of the first portion CL1-1 The width refers to the separation distance between the upper layers 531 measured at the upper surface of the upper layer 531.

그리고 제2 부분(CL1-2)의 상단부의 폭(W1-2)은 하부막(533)의 상부 표면에서 측정한 하부막(533) 사이의 이격 거리를 말하고, 제2 부분(CL1-2)의 하단부의 폭(W1-3)은 하부막(533)의 하부 표면에서 측정한 하부막(533) 사이의 이격 거리를 말한다.The width W1-2 of the upper end portion of the second portion CL1-2 refers to the separation distance between the lower layers 533 measured at the upper surface of the lower layer 533, and the second portion CL1-2 is formed. The width W1-3 of the lower portion of the lower portion refers to a separation distance between the lower layers 533 measured from the lower surface of the lower layer 533.

따라서, 제1 전극(540)과 상부막(531)의 접촉면은 평탄한 면으로 형성되고, 제1 전극(540)과 하부막(533)의 접촉면은 곡면으로 형성된다.Therefore, the contact surface of the first electrode 540 and the upper layer 531 is formed as a flat surface, and the contact surface of the first electrode 540 and the lower layer 533 is formed as a curved surface.

한편, 제2 부분(CL1-2)의 상단부의 폭(W1-2)과 하단부의 폭(W1-3)은 제1 방사방지막(530)의 식각 조건에 따라 조절이 가능하다.Meanwhile, the width W1-2 and the width W1-3 of the upper end of the second part CL1-2 may be adjusted according to an etching condition of the first anti-radiation film 530.

제1 콘택 라인(CL1)의 제1 부분(CL1-1)의 폭(W1-1)은 20㎛ 내지 60㎛로 형성되고, 제1 콘택 라인(CL1)의 제1 부분(CL1-1)의 평면적은 에미터부(520)의 평면적의 2% 내지 6%로 형성할 수 있다.The width W1-1 of the first portion CL1-1 of the first contact line CL1 is formed to be 20 µm to 60 µm, and the width W1-1 of the first portion CL1-1 of the first contact line CL1 is formed. The planar area may be formed from 2% to 6% of the planar area of the emitter unit 520.

제1 콘택 라인(CL1)의 제1 부분(CL1-1)의 폭(W1-1)을 상기 범위로 형성하면, 도금 공정을 이용하여 제1 전극(540)을 형성할 때, 제1 전극(540)을 20㎛ 내지 50㎛의 두께로 형성할 수 있다.When the width W1-1 of the first portion CL1-1 of the first contact line CL1 is formed in the above range, when the first electrode 540 is formed using the plating process, the first electrode ( 540 may be formed to a thickness of 20 μm to 50 μm.

이러한 구조에 따르면, 제1 전극(540)은 높은 종횡비, 예를 들어 0.83 내지 1의 종횡비를 갖는다.According to this structure, the first electrode 540 has a high aspect ratio, for example, an aspect ratio of 0.83 to 1.

제1 콘택 라인(CL1)을 통해 노출된 에미터부(520)에 형성되는 제1 전극(540)은 도금층으로 구성되며, 도금층은 에미터부(520) 위에 순차적으로 형성되는 금속 시드층(541), 확산방지층(542) 및 도전층(543)을 각각 포함하며, 도전층(543)은 구리층(543a) 및 주석층(543b)을 포함할 수 있다.The first electrode 540 formed on the emitter portion 520 exposed through the first contact line CL1 is formed of a plating layer, and the plating layer is sequentially formed on the emitter portion 520, the metal seed layer 541. A diffusion barrier layer 542 and a conductive layer 543 may be included, and the conductive layer 543 may include a copper layer 543a and a tin layer 543b.

이와는 달리, 제1 전극(540)은 도전성 물질, 예컨대 은(Ag)을 함유하는 도전 페이스트로 이루어질 수도 있다.Alternatively, the first electrode 540 may be made of a conductive paste containing a conductive material such as silver (Ag).

제2 반사방지막(560)은 전술한 제1 반사방지막(530)과 동일한 구조로 형성될 수 있다. 즉, 제2 반사방지막(560)은 실리콘 질화막(SiNx:H)으로 이루어지는 상부막(561)과, 산화 알루미늄막(AlOx) 또는 실리콘 산화막(SiOx)으로 이루어지는 하부막(563)으로 형성된다.The second anti-reflection film 560 may be formed in the same structure as the above-described first anti-reflection film 530. That is, the second antireflection film 560 is formed of an upper film 561 made of silicon nitride film (SiNx: H) and a lower film 563 made of aluminum oxide film (AlOx) or silicon oxide film (SiOx).

하지만, 제2 반사방지막(560)의 상부막(561) 및 하부막(563)은 제1 반사방지막(530)의 상부막(531) 및 하부막(533)과 동일한 재질로 이루어지지 않을 수도 있다.However, the upper film 561 and the lower film 563 of the second anti-reflection film 560 may not be made of the same material as the upper film 531 and the lower film 533 of the first anti-reflection film 530. .

제2 반사방지막(560)은 후면 전계부(550)의 일부를 노출하는 복수의 개구부, 예컨대 라인 패턴으로 형성된 복수의 제2 콘택 라인(CL2)을 포함한다. 그리고 제2 콘택 라인(CL2)을 통해 노출된 후면 전계부(550)에는 제2 전극(570)이 형성된다.The second anti-reflection film 560 includes a plurality of openings exposing a portion of the back surface field part 550, for example, a plurality of second contact lines CL2 formed in a line pattern. In addition, a second electrode 570 is formed in the rear electric field part 550 exposed through the second contact line CL2.

제2 콘택 라인(CL2)은 제1 콘택 라인(CL1)과 동일한 구조로 형성된다. 따라서, 제2 콘택 라인(CL2)은 상부막(561)에 위치하는 제3 부분(CL2-1)과 하부막(563)에 위치하는 제4 부분(CL2-2)을 포함한다.The second contact line CL2 is formed in the same structure as the first contact line CL1. Therefore, the second contact line CL2 includes a third portion CL2-1 positioned in the upper layer 561 and a fourth portion CL2-2 positioned in the lower layer 563.

제3 부분(CL2-1)의 폭은 제1 부분(CL1-1)의 폭(W1-1)과 동일하다. 또한, 제4 부분(CL2-2)의 상단부의 폭은 제2 부분의 상단부의 폭(W1-2)과 동일하며, 하단부의 폭은 제2 부분의 하단부의 폭(W1-3)와 동일하다.The width of the third portion CL2-1 is the same as the width W1-1 of the first portion CL1-1. In addition, the width of the upper end of the fourth part CL2-2 is equal to the width W1-2 of the upper end of the second part, and the width of the lower end is equal to the width W1-3 of the lower end of the second part. .

하지만, 제1 반사방지막(530)과 제2 반사방지막(560)의 재질, 구조 또는 식각 조건 등이 다를 경우에는 제1 콘택 라인(CL1)과 제2 콘택 라인(CL2)의 각 부분의 폭이 서로 다를 수도 있다.However, when the material, structure, or etching conditions of the first antireflection film 530 and the second antireflection film 560 are different, the widths of the respective portions of the first contact line CL1 and the second contact line CL2 are different. It may be different.

따라서, 제2 전극(570)과 제2 반사방지막의 상부막(561)의 접촉면은 평탄한 면으로 형성되고, 제2 전극(570)과 제2 하부막(563)의 접촉면은 곡면으로 형성된다.Therefore, the contact surface of the second electrode 570 and the upper layer 561 of the second anti-reflection film is formed as a flat surface, and the contact surface of the second electrode 570 and the second lower layer 563 is formed as a curved surface.

제2 전극(570)은 전술한 제1 전극(540)과 동일한 물질 또는 다른 물질로 구성될 수 있다. 그리고 제2 전극(570)은 제1 전극(540)의 폭과 동일한 폭으로 형성될 수 있으며, 이와는 달리 선저항을 확보하기 위해 제1 전극(540) 보다 큰 폭으로 형성될 수 있다.The second electrode 570 may be made of the same material as or different from that of the first electrode 540 described above. The second electrode 570 may be formed to have the same width as that of the first electrode 540. Alternatively, the second electrode 570 may be formed to have a larger width than the first electrode 540 to secure the line resistance.

이하, 상기한 구성의 태양전지를 제조하는 방법에 대해 보다 구체적으로 설명한다.Hereinafter, the method of manufacturing the solar cell of the above-mentioned structure is demonstrated more concretely.

먼저, 도 30에 도시한 바와 같이, 태양전지용 기판(510)의 전면(front surface)에 제1 텍스처링 표면(511)을 형성하고, 기판(510)의 후면(back surface)에 제2 텍스처링 표면(513)을 형성한다.First, as shown in FIG. 30, the first texturing surface 511 is formed on the front surface of the solar cell substrate 510, and the second texturing surface () is formed on the back surface of the substrate 510. 513 is formed.

제1 텍스처링 표면(511) 및 제2 텍스처링 표면(513)을 형성한 후, 기판(510)의 전면(front surface)에는 3가 원소의 불순물을 도핑하여 에미터부(520)를 형성하고, 기판(510)의 후면(back surface)에는 5가 원소의 불순물을 도핑하여 후면 전계부(550)를 형성한다.After forming the first texturing surface 511 and the second texturing surface 513, the front surface of the substrate 510 is doped with impurities of trivalent elements to form the emitter portion 520, and the substrate ( The back surface of the 510 is doped with impurities of a pentavalent element to form a backside electric field 550.

그리고 자연 산화막 제거를 위하여 기판을 불산(HF)으로 식각하고, 에미터부(520)에 제1 반사방지막(530)을 형성하며, 후면 전계부(550) 후면에 제2 반사방지막(560)을 형성한다.The substrate is etched with hydrofluoric acid (HF) to remove the native oxide layer, the first anti-reflection film 530 is formed on the emitter part 520, and the second anti-reflection film 560 is formed on the back surface of the rear electric field part 550. do.

이때, 제1 반사방지막(530) 및 제2 반사방지막(560)은 산화 알루미늄막 또는 실리콘 산화막을 플라즈마 증착(PECVD) 또는 스퍼터링(sputtering) 등의 방법으로 증착하여 하부막을 형성한 후, 실리콘 질화막을 플라즈마 증착(PECVD) 또는 스퍼터링(sputtering) 등의 방법으로 증착하여 상부막을 형성하는 것에 따라 제조할 수 있다.In this case, the first anti-reflection film 530 and the second anti-reflection film 560 are formed by depositing an aluminum oxide film or a silicon oxide film by a method such as plasma deposition (PECVD) or sputtering to form a lower layer, and then forming a silicon nitride film. It can be prepared by depositing by a method such as plasma deposition (PECVD) or sputtering to form an upper film.

이후, 레이저를 이용한 건식 식각을 실시하여 제1 반사방지막(530)의 상부막(531)과 제2 반사방지막(560)의 상부막(561)을 제거하여 제1 콘택 라인(CL1)의 제1 부분(CL1-1)과 제2 콘택 라인(CL2)의 제3 부분(CL2-1)을 형성한다.Thereafter, dry etching using a laser is performed to remove the upper layer 531 of the first anti-reflection layer 530 and the upper layer 561 of the second anti-reflection layer 560 to remove the first layer of the first contact line CL1. The part CL1-1 and the third part CL2-1 of the second contact line CL2 are formed.

건식 식각 방법에 대해 보다 구체적으로 설명하면, 하부막(533, 563)이 실리콘 질화막과 빛 흡수계수 또는 밴드갭의 차이가 큰 산화 알루미늄으로 이루어진 경우, 상부막(531, 561)은 대략 355㎚의 파장을 갖는 UV 레이저를 실리콘 질화막의 결합 에너지(bonding energy)에 해당하는 주파수(frequency)로 상부막(531, 561)에 조사하는 것에 따라 제거할 수 있다.In more detail with respect to the dry etching method, when the lower layers 533 and 563 are made of silicon oxide and aluminum oxide having a large difference in light absorption coefficient or band gap, the upper layers 531 and 561 have a thickness of approximately 355 nm. The UV laser having the wavelength may be removed by irradiating the upper layers 531 and 561 at a frequency corresponding to the bonding energy of the silicon nitride layer.

그리고, 하부막(533, 563)이 실리콘 질화막과 빛 흡수계수 또는 밴드갭의 차이가 거의 없는 실리콘 산화막으로 이루어진 경우에도 상부막(531, 561)을 제거하기 위해 상기한 UV 레이저를 사용할 수 있다.In addition, even when the lower layers 533 and 563 are made of a silicon oxide layer and a silicon oxide layer having almost no difference in light absorption coefficient or band gap, the above-described UV laser may be used to remove the upper layers 531 and 561.

이와 같이, 레이저를 이용한 건식 식각을 실시하여 제1 콘택 라인(CL1)의 제1 부분(CL1-1)과 제2 콘택 라인(CL2)의 제3 부분(CL2-1)을 형성하면, 레이저로 인한 손상은 하부막(533, 563)이 각각 흡수한다. 따라서 레이저로 인한 기판 손상이 방지된다.As described above, when dry etching using a laser is performed to form the first portion CL1-1 of the first contact line CL1 and the third portion CL2-1 of the second contact line CL2, The resulting damage is absorbed by the lower layers 533 and 563, respectively. Thus, damage to the substrate due to the laser is prevented.

이어서, 노출된 하부막(533, 563)을 선택적 습식 식각(selective wet etching)법을 사용하여 제거함으로써 제1 콘택 라인(CL1)의 제2 부분(CL1-2)과 제2 콘택 라인(CL2)의 제4 부분(CL2-2)을 형성한다.Subsequently, the exposed lower layers 533 and 563 are removed by using a selective wet etching method, so that the second part CL1-2 and the second contact line CL2 of the first contact line CL1 are removed. To form a fourth portion CL2-2.

이와 같이, 습식 공정으로 하부막(533, 563)을 제거하면, 건식 식각 공정에서 발생한 파티클이 제거되므로, 파티클을 제거하기 위한 별도의 습식 공정을 생략할 수 있다.As such, when the lower layers 533 and 563 are removed by the wet process, particles generated in the dry etching process are removed, so that a separate wet process for removing the particles may be omitted.

한편, 습식 공정에서 사용하는 식각액으로는 하부막(533, 563) 재료만을 식각할 수 있는 종류의 것을 사용한다. 예를 들어, 식각액으로는 실리콘 질화막과 금속 산화막 계열의 선택적 식각이 가능한 BOE(Buffered oxide etchant)를 사용할 수 있다.On the other hand, as the etchant used in the wet process, a type capable of etching only the materials of the lower layers 533 and 563 is used. For example, a buffered oxide etchant (BOE) capable of selectively etching a silicon nitride layer and a metal oxide layer may be used as an etchant.

이러한 방법에 따르면, 제1 콘택 라인(CL1)에 위치하는 제1 전극(540)과 제2 콘택 라인(CL2)에 위치하는 제2 전극(570)이 하부가 상부에 비해 넓은 폭을 갖는 형상으로 형성된다. According to this method, the first electrode 540 positioned in the first contact line CL1 and the second electrode 570 positioned in the second contact line CL2 may have a lower width than that of the upper portion. Is formed.

따라서, 반사방지막의 외부로 노출되는 전극 면적을 줄일 수 있으므로, 전극으로 인해 빛 입사 면적이 감소되는 것을 최대한 억제하면서도 에미터부 또는 후면 전계부와의 접촉 면적을 증가시킬 수 있다.Therefore, since the electrode area exposed to the outside of the anti-reflection film can be reduced, it is possible to increase the contact area with the emitter part or the rear electric field part while maximally suppressing the reduction of the light incident area due to the electrode.

또한, 레이저 사용으로 인해 손상된 부분을 제거하기 위한 공정 및 습식 세정 공정을 생략할 수 있으므로 공정수를 줄일 수 있으며, 레이저를 사용하더라도 기판이 손상을 받지 않는 효과가 있다.In addition, since the process for removing the damaged portion and the wet cleaning process due to the use of the laser can be omitted, the number of processes can be reduced, and even if the laser is used, the substrate is not damaged.

이상에서 본 발명의 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.Although the embodiments of the present invention have been described in detail above, the scope of the present invention is not limited thereto, and various modifications and improvements of those skilled in the art using the basic concepts of the present invention defined in the following claims are also provided. It belongs to the scope of rights.

10: 양면 수광형 태양전지 20: 인터커넥터
30: 보호막 40: 광 투과성 전면 기판
50: 광 투과성 후면 기판 110: 기판
120: 에미터부 130: 제1 반사방지막
140: 제1 전극 150: 후면전계부
160: 제2 반사방지막 170: 제2 전극
10: double-sided light receiving solar cell 20: interconnect
30: protective film 40: light transmissive front substrate
50: light transmissive back substrate 110: substrate
120: emitter portion 130: first antireflection film
140: first electrode 150: rear electric field part
160: second antireflection film 170: second electrode

Claims (10)

복수의 양면 수광형 태양전지들;
상기 태양전지들의 전면에 위치하는 광 투과성 전면 기판;
상기 태양전지들의 후면에 위치하는 광 투과성 후면 기판; 및
상기 광 투과성 전면 기판과 광 투과성 후면 기판 사이에 위치하며, 복수의 태양전지들을 보호하는 보호막
을 포함하며,
상기 보호막은 실리콘 수지(silicon resin)로 이루어지는 양면 수광형 태양전지 모듈.
A plurality of double-sided light receiving solar cells;
A light transmissive front substrate positioned in front of the solar cells;
A light transmissive back substrate positioned at the back of the solar cells; And
A passivation layer disposed between the light transmissive front substrate and the light transmissive rear substrate and protecting the plurality of solar cells;
Including;
The protective film is a double-sided light receiving type solar cell module made of a silicone resin (silicon resin).
제1항에서,
상기 실리콘 수지는 300㎚ 내지 500㎚에서의 광 투과율이 70% 이상인 양면 수광형 태양전지 모듈.
In claim 1,
The silicone resin is a double-sided light receiving solar cell module having a light transmittance of 300% to 500nm or more.
제2항에서,
상기 실리콘 수지는 실록산으로 이루어지는 양면 수광형 태양전지 모듈.
In claim 2,
The silicon resin is a double-sided light receiving solar cell module made of siloxane.
제3항에서,
상기 실록산은 폴리디메틸실록산(PDMS, polydimethylsiloxane) 또는 폴리디알킬실록산(PDAS, polydialkylsiloxane)을 포함하는 양면 수광형 태양전지 모듈.
4. The method of claim 3,
The siloxane is a polydimethylsiloxane (PDMS, polydimethylsiloxane) or a polydialkylsiloxane (PDAS, polydialkylsiloxane) comprising a double-sided light receiving solar cell module.
제1항 내지 제4항 중 어느 한 항에서,
상기 보호막은 상기 태양전지와 광 투과성 전면 기판의 사이 공간 및 상기 태양전지와 광 투과성 후면 기판의 사이 공간에 위치하는 양면 수광형 태양전지 모듈.
The method according to any one of claims 1 to 4,
The protective layer is a double-sided light-receiving solar cell module located in the space between the solar cell and the light transmissive front substrate and the space between the solar cell and the light transmissive back substrate.
제5항에서,
상기 보호막은 인접한 태양전지의 사이 공간에도 위치하는 양면 수광형 태양전지 모듈.
In claim 5,
The protective film is a double-sided light receiving type solar cell module is also located in the space between adjacent solar cells.
제5항에서,
상기 태양전지는 기판, 상기 기판의 전면(front surface)에 위치하는 에미터부, 상기 기판의 전면에 위치하며 상기 에미터부와 전기적으로 연결된 제1 전극, 상기 기판의 후면에 위치하는 후면 전계부 및 상기 후면 전계부와 전기적으로 연결된 제2 전극을 포함하는 태양전지 모듈.
In claim 5,
The solar cell includes a substrate, an emitter portion positioned on a front surface of the substrate, a first electrode positioned on the front surface of the substrate and electrically connected to the emitter portion, a rear electric field portion positioned on a rear surface of the substrate, and the A solar cell module comprising a second electrode electrically connected to a rear electric field.
제7항에서,
상기 태양전지는 상기 제1 전극이 위치하지 않는 영역의 상기 에미터부에 위치하는 제1 반사방지막과, 상기 제2 전극이 위치하지 않는 영역의 상기 후면 전계부에 위치하는 제2 반사방지막을 더 포함하는 태양전지 모듈.
In claim 7,
The solar cell further includes a first anti-reflection film positioned at the emitter portion in a region where the first electrode is not located, and a second anti-reflection film positioned at the rear electric field portion in a region where the second electrode is not located. Solar cell module.
제8항에서,
상기 기판의 전면 및 후면 중 적어도 한 면이 텍스처링 표면으로 형성되는 태양전지.
9. The method of claim 8,
At least one of the front and rear surfaces of the substrate is formed as a textured surface.
제8항에서,
상기 태양전지들을 전기적으로 연결하는 인터커넥터를 더 포함하는 양면 수광형 태양전지 모듈.
9. The method of claim 8,
Double-sided light-receiving solar cell module further comprising an interconnector for electrically connecting the solar cells.
KR1020100093774A 2010-09-28 2010-09-28 Bifacial solar cell module KR101699301B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100093774A KR101699301B1 (en) 2010-09-28 2010-09-28 Bifacial solar cell module

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100093774A KR101699301B1 (en) 2010-09-28 2010-09-28 Bifacial solar cell module

Publications (2)

Publication Number Publication Date
KR20120032238A true KR20120032238A (en) 2012-04-05
KR101699301B1 KR101699301B1 (en) 2017-01-24

Family

ID=46135400

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100093774A KR101699301B1 (en) 2010-09-28 2010-09-28 Bifacial solar cell module

Country Status (1)

Country Link
KR (1) KR101699301B1 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140010555A (en) * 2012-07-13 2014-01-27 엘지전자 주식회사 Manufacturing method of bi-facial solar cell
KR20140092970A (en) * 2013-01-16 2014-07-25 엘지전자 주식회사 Solar cell and manufacturing method thereof
KR20140094698A (en) * 2013-01-21 2014-07-31 엘지전자 주식회사 Solar cell and manufacturing method thereof
KR20160017931A (en) * 2014-08-07 2016-02-17 엘지전자 주식회사 Solar cell and solar cell module including the same
US20230402552A1 (en) * 2022-06-10 2023-12-14 Zhejiang Jinko Solar Co., Ltd. Solar cell and production method thereof, photovoltaic module

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200142379A (en) * 2019-06-12 2020-12-22 울산과학기술원 A solar cell and manufacturing method thereof
KR20230089641A (en) 2021-12-14 2023-06-21 한국생산기술연구원 Soundproof integrated solar module with plastic cover for easy processing and installation and its manufacturing method

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003180093A (en) * 2001-08-28 2003-06-27 Sekisui Jushi Co Ltd Photovoltaic power generating device and outdoor structure
WO2008045511A2 (en) * 2006-10-11 2008-04-17 Gamma Solar Photovoltaic solar module comprising bifacial solar cells
KR20080072834A (en) * 2005-11-04 2008-08-07 다우 코닝 코포레이션 Encapsulation of photovoltaic cells
JP2009043872A (en) * 2007-08-08 2009-02-26 Sharp Corp Solar cell module, and manufacturing method thereof

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003180093A (en) * 2001-08-28 2003-06-27 Sekisui Jushi Co Ltd Photovoltaic power generating device and outdoor structure
KR20080072834A (en) * 2005-11-04 2008-08-07 다우 코닝 코포레이션 Encapsulation of photovoltaic cells
WO2008045511A2 (en) * 2006-10-11 2008-04-17 Gamma Solar Photovoltaic solar module comprising bifacial solar cells
JP2009043872A (en) * 2007-08-08 2009-02-26 Sharp Corp Solar cell module, and manufacturing method thereof

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140010555A (en) * 2012-07-13 2014-01-27 엘지전자 주식회사 Manufacturing method of bi-facial solar cell
KR20140092970A (en) * 2013-01-16 2014-07-25 엘지전자 주식회사 Solar cell and manufacturing method thereof
KR20140094698A (en) * 2013-01-21 2014-07-31 엘지전자 주식회사 Solar cell and manufacturing method thereof
KR20160017931A (en) * 2014-08-07 2016-02-17 엘지전자 주식회사 Solar cell and solar cell module including the same
US20230402552A1 (en) * 2022-06-10 2023-12-14 Zhejiang Jinko Solar Co., Ltd. Solar cell and production method thereof, photovoltaic module
US11887844B2 (en) * 2022-06-10 2024-01-30 Zhejiang Jinko Solar Co., Ltd. Solar cell and production method thereof, photovoltaic module

Also Published As

Publication number Publication date
KR101699301B1 (en) 2017-01-24

Similar Documents

Publication Publication Date Title
KR101661768B1 (en) Solar cell and manufacturing method thereof
KR101699300B1 (en) Solar cell and manufacturing method thereof
KR101665722B1 (en) Solar cell and manufacturing method thereof
KR101002282B1 (en) Solar cell and manufacturing method thereof
KR20120084104A (en) Solar cell
EP2538447B1 (en) Solar cell and method for manufacturing the same
KR101699301B1 (en) Bifacial solar cell module
KR101166361B1 (en) Solar cell
US8927854B2 (en) Solar cell and method for manufacturing the same
KR101708242B1 (en) Solar cell and manufacturing method thereof
KR101752404B1 (en) Solar cell and method for manufacturing the same
KR101757880B1 (en) Solar cell
KR101757887B1 (en) Solar cell
KR102120120B1 (en) Solar cell and manufacturing method thereof

Legal Events

Date Code Title Description
AMND Amendment
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant