KR20080013130A - 표시 장치의 구동 장치 및 구동 방법 - Google Patents

표시 장치의 구동 장치 및 구동 방법 Download PDF

Info

Publication number
KR20080013130A
KR20080013130A KR1020060074230A KR20060074230A KR20080013130A KR 20080013130 A KR20080013130 A KR 20080013130A KR 1020060074230 A KR1020060074230 A KR 1020060074230A KR 20060074230 A KR20060074230 A KR 20060074230A KR 20080013130 A KR20080013130 A KR 20080013130A
Authority
KR
South Korea
Prior art keywords
data
memory
image data
signal
signal controller
Prior art date
Application number
KR1020060074230A
Other languages
English (en)
Inventor
연윤모
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060074230A priority Critical patent/KR20080013130A/ko
Priority to US11/767,609 priority patent/US8077166B2/en
Priority to CN2007101390067A priority patent/CN101123075B/zh
Publication of KR20080013130A publication Critical patent/KR20080013130A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 표시 장치의 구동 장치 및 구동 방법에 관한 것이다.
이 표시 장치의 구동 장치는, 외부로부터의 영상 데이터를 처리하는 신호 제어부와 상기 신호 제어부에 연결되어 있는 메모리를 포함하며, 상기 신호 제어부는 상기 영상 데이터를 변환하여 상기 메모리에 전송하는 데이터 변환부를 포함하고, 상기 데이터 변환부는 상기 영상 데이터를 변환하여 내보내는 데이터 출력부와 상기 메모리로부터의 영상 데이터를 복원하는 데이터 입력부를 포함한다.
이러한 방식으로, 신호 제어부와 메모리 사이에 전송되는 데이터의 천이를 최소화할 수 있으며, 이로 인해 소비 전류를 줄이고 EMI를 줄일 수 있다.
표시장치, 데이터, 변환, 천이, 소비전류, EMI

Description

표시 장치의 구동 장치 및 구동 방법 {DRIVING APPARATUS AND METHOD FOR DISPLAY DEVICE}
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 상세하게 설명함으로써 본 발명을 분명하게 하고자 한다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이다.
도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 3은 도 1에 도시한 데이터 변환부의 블록도이다.
도 4는 도 3에 도시한 데이터 변환부를 이루는 데이터 출력부의 회로도이다.
도 5는 도 3에 도시한 데이터 변환부를 이루는 데이터 입력부의 회로도이다.
도 6a 및 도 6b는 본 발명의 한 실시예에 따른 데이터 변환부에서 행해지는 데이터 변환의 예를 나타내는 표이다.
<도면 부호에 대한 설명>
3: 액정층 100: 하부 표시판
191: 화소 전극 200: 상부 표시판
230: 색 필터 270: 공통 전극
300: 액정 표시판 조립체 400: 게이트 구동부
500: 데이터 구동부 600: 신호 제어부
610: 데이터 변환부 611: 데이터 출력부
613: 데이터 입력부
700: 메모리 800: 계조 전압 생성부
R,G,B: 입력 영상 데이터 DE: 데이터 인에이블 신호
MCLK: 메인 클록 Hsync: 수평 동기 신호
Vsync: 수직 동기 신호 CONT1: 게이트 제어 신호
CONT2: 데이터 제어 신호 DAT: 디지털 영상 신호
Clc: 액정 축전기 Cst: 유지 축전기
Q: 스위칭 소자
본 발명은 표시 장치의 구동 장치 및 구동 방법에 관한 것이다.
최근, 무겁고 큰 음극선관(cathode ray tube, CRT)을 대신하여 유기 전계 발광 표시 장치(organic light emitting diode display, OLED), 플라스마 표시 장치(plasma display panel, PDP), 액정 표시 장치(liquid crystal display, LCD)와 같은 평판 표시 장치가 활발히 개발 중이다.
PDP는 기체 방전에 의하여 발생하는 플라스마를 이용하여 문자나 영상을 표시하는 장치이며, 유기 발광 표시 장치는 특정 유기물 또는 고분자들의 전계 발광 을 이용하여 문자 또는 영상을 표시한다. 액정 표시 장치는 두 표시판의 사이에 들어 있는 액정층에 전기장을 인가하고, 이 전기장의 세기를 조절하여 액정층을 통과하는 빛의 투과율을 조절함으로써 원하는 화상을 얻는다.
이러한 평판 표시 장치 중에서 예를 들어 액정 표시 장치와 유기 발광 표시 장치는 스위칭 소자를 포함하는 화소와 표시 신호선이 구비된 표시판, 그리고 표시 신호선 중 게이트선에 게이트 신호를 내보내어 화소의 스위칭 소자를 턴온/오프시키는 게이트 구동부, 복수의 계조 전압을 생성하는 계조 전압 생성부, 계조 전압 중 영상 데이터에 해당하는 전압을 데이터 전압으로 선택하여 표시 신호선 중 데이터선에 데이터 전압을 인가하는 데이터 구동부, 그리고 이들을 제어하는 신호 제어부를 포함한다.
이때, 신호 제어부는 예를 들어, 현재 프레임과 이전 프레임의 데이터를 비교하여 화면의 휘도를 조정하는 등 표시판의 동작 조건에 맞게 영상 데이터를 처리한다. 이를 위해 데이터를 일시적으로 기억하기 위한 메모리가 필요하다. 그런데, 신호 제어부와 메모리 사이의 데이터 전송시 데이터의 천이(transition)가 심할 경우 소비 전류가 증가하고 EMI가 증가한다.
따라서, 본 발명이 이루고자 하는 기술적 과제는 데이터의 천이를 최소화할 수 있는 표시 장치의 구동 장치 및 구동 방법을 제공하는 것이다.
이러한 기술적 과제를 이루기 위한 본 발명의 한 실시예에 따라, 외부로부터 의 영상 데이터를 처리하는 신호 제어부와 상기 신호 제어부에 연결되어 있는 메모리를 포함하는 표시 장치의 구동 장치는, 상기 신호 제어부는 상기 영상 데이터를 변환하여 상기 메모리에 전송하는 데이터 변환부를 포함하고, 상기 데이터 변환부는 상기 영상 데이터를 변환하여 내보내는 데이터 출력부와 상기 메모리로부터의 영상 데이터를 복원하는 데이터 입력부를 포함한다.
이때, 상기 데이터 출력부는 상기 영상 데이터 중 최상위 비트 하나와 나머지 비트 중 어느 하나를 각각 입력으로 갖는 복수의 논리 회로를 포함할 수 있다.
또한, 상기 데이터 입력부는 상기 메모리로부터의 영상 데이터 중 최상위 비트 하나와 나머지 비트 중 어느 하나를 각각 입력으로 갖는 복수의 논리 회로를 포함할 수 있다.
여기서, 상기 최상위 비트는 상기 논리 회로를 거치지 않을 수 있으며, 상기 논리 회로는 배타적 논리합 회로일 수 있다.
한편, 본 발명의 한 실시예에 따라, 외부로부터의 영상 데이터를 처리하는 신호 제어부와 상기 신호 제어부에 연결되어 있는 메모리를 포함하는 표시 장치의 구동 방법은, 상기 영상 데이터 중 최상위 비트를 제외한 나머지 비트를 변환하여 상기 메모리로 내보내는 단계, 그리고 상기 메모리로부터의 영상 데이터 중 상기 최상위 비트를 제외한 나머지 비트를 복원하는 단계를 포함한다.
이때, 상기 신호 제어부는 상기 영상 데이터 중 최상위 비트를 제외한 나머지 비트를 변환하여 상기 메모리로 내보내는 데이터 출력부와 상기 메모리로부터의 영상 데이터 중 상기 최상위 비트를 제외한 나머지 비트를 복원하는 데이터 입력부 를 포함할 수 있다.
또한, 상기 데이터 출력부 및 상기 데이터 입력부는 복수의 배타적 논리합 회로를 포함할 수 있다.
또한, 상기 최상위 비트 하나와 상기 나머지 비트 중 어느 하나를 입력으로 가질 수 있다.
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
먼저, 도 1 및 도 2를 참고하여 본 발명의 한 실시예에 따른 표시 장치에 대하여 상세하게 설명하며, 액정 표시 장치를 한 예로 설명한다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.
도 1에 도시한 바와 같이, 본 발명의 한 실시예에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300) 및 이와 연결된 게이트 구 동부(400) 및 데이터 구동부(500), 데이터 구동부(500)에 연결된 계조 전압 생성부(800), 이들을 제어하는 신호 제어부(600), 그리고 신호 제어부(600)에 연결되어 있는 메모리(700)를 포함하고, 신호 제어부(600)는 데이터 변환부(610)를 포함한다.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 신호선(G1-Gn, D1-Dm)과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(pixel)(PX)를 포함한다. 반면, 도 2에 도시한 구조로 볼 때 액정 표시판 조립체(300)는 서로 마주하는 하부 및 상부 표시판(100, 200)과 그 사이에 들어 있는 액정층(3)을 포함한다.
신호선(G1-Gn, D1-Dm)은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(G1-Gn)과 데이터 신호를 전달하는 복수의 데이터선(D1-Dm)을 포함한다. 게이트선(G1-Gn)은 대략 행 방향으로 뻗으며 서로가 거의 평행하고, 데이터선(D1-Dm)은 대략 열 방향으로 뻗으며 서로가 거의 평행하다.
각 화소(PX), 예를 들면 i번째(i=1, 2, , n) 게이트선(Gi)과 j번째(j=1, 2, , m) 데이터선(Dj)에 연결된 화소(PX)는 신호선(Gi Dj)에 연결된 스위칭 소자(Q)와 이에 연결된 액정 축전기(liquid crystal capacitor)(Clc) 및 유지 축전기(storage capacitor)(Cst)를 포함한다. 유지 축전기(Cst)는 필요에 따라 생략할 수 있다.
스위칭 소자(Q)는 하부 표시판(100)에 구비되어 있는 박막 트랜지스터 등의 삼단자 소자로서, 그 제어 단자는 게이트선(Gi)과 연결되어 있고, 입력 단자는 데이터선(Dj)과 연결되어 있으며, 출력 단자는 액정 축전기(Clc) 및 유지 축전기(Cst)와 연결되어 있다.
액정 축전기(Clc)는 하부 표시판(100)의 화소 전극(191)과 상부 표시판(200)의 공통 전극(270)을 두 단자로 하며 두 전극(191, 270) 사이의 액정층(3)은 유전체로서 기능한다. 화소 전극(191)은 스위칭 소자(Q)와 연결되며 공통 전극(270)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가받는다. 도 2에서와는 달리 공통 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(191, 270) 중 적어도 하나가 선형 또는 막대형으로 만들어질 수 있다.
액정 축전기(Clc)의 보조적인 역할을 하는 유지 축전기(Cst)는 하부 표시판(100)에 구비된 별개의 신호선(도시하지 않음)과 화소 전극(191)이 절연체를 사이에 두고 중첩되어 이루어지며 이 별개의 신호선에는 공통 전압(Vcom) 따위의 정해진 전압이 인가된다. 그러나 유지 축전기(Cst)는 화소 전극(191)이 절연체를 매개로 바로 위의 전단 게이트선과 중첩되어 이루어질 수 있다.
한편, 색 표시를 구현하기 위해서는 각 화소(PX)가 기본색(primary color) 중 하나를 고유하게 표시하거나(공간 분할) 각 화소(PX)가 시간에 따라 번갈아 기본색을 표시하게(시간 분할) 하여 이들 기본색의 공간적, 시간적 합으로 원하는 색상이 인식되도록 한다. 기본색의 예로는 적색, 녹색, 청색 등 삼원색을 들 수 있 다. 도 2는 공간 분할의 한 예로서 각 화소(PX)가 화소 전극(191)에 대응하는 상부 표시판(200)의 영역에 기본색 중 하나를 나타내는 색 필터(230)를 구비함을 보여주고 있다. 도 2와는 달리 색 필터(230)는 하부 표시판(100)의 화소 전극(191) 위 또는 아래에 형성할 수도 있다.
액정 표시판 조립체(300)의 바깥 면에는 빛을 편광시키는 적어도 하나의 편광자(도시하지 않음)가 부착되어 있다.
다시 도 1을 참고하면, 계조 전압 생성부(800)는 화소(PX)의 투과율과 관련된 두 벌의 계조 전압 집합(또는 기준 계조 전압 집합)을 생성한다. 두 벌 중 한 벌은 공통 전압(Vcom)에 대하여 양의 값을 가지고 다른 한 벌은 음의 값을 가진다.
게이트 구동부(400)는 액정 표시판 조립체(300)의 게이트선(G1-Gn)과 연결되어 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-Gn)에 인가한다.
데이터 구동부(500)는 액정 표시판 조립체(300)의 데이터선(D1-Dm)에 연결되어 있으며, 계조 전압 생성부(800)로부터의 계조 전압을 선택하고 이를 데이터 신호로서 데이터선(D1-Dm)에 인가한다. 그러나 계조 전압 생성부(800)가 모든 계조에 대한 전압을 모두 제공하는 것이 아니라 정해진 수의 기준 계조 전압만을 제공하는 경우에, 데이터 구동부(500)는 기준 계조 전압을 분압하여 전체 계조에 대한 계조 전압을 생성하고 이 중에서 데이터 신호를 선택한다.
신호 제어부(600)는 게이트 구동부(400) 및 데이터 구동부(500) 등을 제어한 다.
이러한 구동 장치(400, 500, 600, 800) 각각은 적어도 하나의 집적 회로 칩의 형태로 액정 표시판 조립체(300) 위에 직접 장착되거나, 가요성 인쇄 회로막(flexible printed circuit film)(도시하지 않음) 위에 장착되어 TCP(tape carrier package)의 형태로 액정 표시판 조립체(300)에 부착되거나, 별도의 인쇄 회로 기판(printed circuit board)(도시하지 않음) 위에 장착될 수도 있다. 이와는 달리, 이들 구동 장치(400, 500, 600, 800)가 신호선(G1-Gn, D1-Dm) 및 박막 트랜지스터 스위칭 소자(Q) 따위와 함께 액정 표시판 조립체(300)에 집적될 수도 있다. 또한, 구동 장치(400, 500, 600, 800)는 단일 칩으로 집적될 수 있으며, 이 경우 이들 중 적어도 하나 또는 이들을 이루는 적어도 하나의 회로 소자가 단일 칩 바깥에 있을 수 있다.
그러면 이러한 액정 표시 장치의 동작에 대하여 상세하게 설명한다.
신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 입력 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호를 수신한다. 입력 제어 신호의 예로는 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등이 있다.
신호 제어부(600)는 입력 영상 신호(R, G, B)와 입력 제어 신호를 기초로 입력 영상 신호(R, G, B)를 액정 표시판 조립체(300)의 동작 조건에 맞게 적절히 처리하고 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2) 등을 생성한 후, 게 이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호(CONT2)와 처리한 영상 신호(DAT)를 데이터 구동부(500)로 내보낸다.
게이트 제어 신호(CONT1)는 주사 시작을 지시하는 주사 시작 신호(STV)와 게이트 온 전압(Von)의 출력 주기를 제어하는 적어도 하나의 클록 신호를 포함한다. 게이트 제어 신호(CONT1)는 또한 게이트 온 전압(Von)의 지속 시간을 한정하는 출력 인에이블 신호(OE)를 더 포함할 수 있다.
데이터 제어 신호(CONT2)는 한 행[묶음]의 화소(PX)에 대한 영상 데이터의 전송 시작을 알리는 수평 동기 시작 신호(STH)와 데이터선(D1-Dm)에 데이터 신호를 인가하라는 로드 신호(LOAD) 및 데이터 클록 신호(HCLK)를 포함한다. 데이터 제어 신호(CONT2)는 또한 공통 전압(Vcom)에 대한 데이터 신호의 전압 극성(이하 "공통 전압에 대한 데이터 신호의 전압 극성"을 줄여 "데이터 신호의 극성"이라 함)을 반전시키는 반전 신호(RVS)를 더 포함할 수 있다.
신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라, 데이터 구동부(500)는 한 행[묶음]의 화소(PX)에 대한 디지털 영상 신호(DAT)를 수신하고, 각 디지털 영상 신호(DAT)에 대응하는 계조 전압을 선택함으로써 디지털 영상 신호(DAT)를 아날로그 데이터 신호로 변환한 다음, 이를 해당 데이터선(D1-Dm)에 인가한다.
게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(Von)을 게이트선(G1-Gn)에 인가하여 이 게이트선(G1-Gn)에 연결 된 스위칭 소자(Q)를 턴온시킨다. 그러면, 데이터선(D1-Dm)에 인가된 데이터 신호가 턴온된 스위칭 소자(Q)를 통하여 해당 화소(PX)에 인가된다.
화소(PX)에 인가된 데이터 신호의 전압과 공통 전압(Vcom)의 차이는 액정 축전기(Clc)의 충전 전압, 즉 화소 전압으로서 나타난다. 액정 분자들은 화소 전압의 크기에 따라 그 배열을 달리하며 이에 따라 액정층(3)을 통과하는 빛의 편광이 변화한다. 이러한 편광의 변화는 표시판 조립체(300)에 부착된 편광자에 의하여 빛의 투과율 변화로 나타난다.
1 수평 주기["1H"라고도 쓰며, 수평 동기 신호(Hsync) 및 데이터 인에이블 신호(DE)의 한 주기와 동일함]를 단위로 하여 이러한 과정을 되풀이함으로써, 모든 게이트선(G1-Gn)에 대하여 차례로 게이트 온 전압(Von)을 인가하여 모든 화소(PX)에 데이터 신호를 인가하여 한 프레임(frame)의 영상을 표시한다.
한 프레임이 끝나면 다음 프레임이 시작되고 각 화소(PX)에 인가되는 데이터 신호의 극성이 이전 프레임에서의 극성과 반대가 되도록 데이터 구동부(500)에 인가되는 반전 신호(RVS)의 상태가 제어된다("프레임 반전"). 이때, 한 프레임 내에서도 반전 신호(RVS)의 특성에 따라 한 데이터선을 통하여 흐르는 데이터 신호의 극성이 바뀌거나(보기: 행 반전, 점 반전), 한 화소행에 인가되는 데이터 신호의 극성도 서로 다를 수 있다(보기: 열 반전, 점 반전).
그러면, 도 3 내지 도 6b를 참고로 하여 본 발명의 한 실시예에 따른 신호 제어부의 데이터 변화부에 대하여 좀더 상세히 설명한다.
도 3은 도 1에 도시한 데이터 변환부의 블록도이고, 도 4는 도 3에 도시한 데이터 변환부를 이루는 데이터 출력부의 회로도이며, 도 5는 도 3에 도시한 데이터 변환부를 이루는 데이터 입력부의 회로도이고, 도 6a 및 도 6b는 본 발명의 한 실시예에 따른 데이터 변환부에서 행해지는 데이터 변환의 예를 나타내는 표이다.
도 3 내지 도 6b를 참고하면, 본 발명의 한 실시예에 따른 데이터 변환부(610)는 데이터 출력부(611)와 데이터 입력부(613)를 포함한다.
데이터 출력부(611) 및 데이터 입력부(613)는 일렬로 배열되어 있는 복수의 배타적 논리합 회로(XOR)를 포함한다.
데이터 출력부(611)와 데이터 입력부(613)는 메모리(700)와 데이터를 병렬 형태로 주고 받는다. 도면에서는 8비트의 데이터를 전송하는 것을 예로 나타내었다.
이때, 데이터 변환부(610)로 입력되기 전의 데이터(이하, '원시 데이터'라 함)(DT1-DT8)는 도 6a에 나타낸 표에서처럼 동일한 열에 속하는 데이터가 병렬 방식으로 한꺼번에 전송되고, 이어 다음 열에 속하는 데이터가 전송된다. 즉, 표에서처럼 첫 번째 열에 속하는 전부 '0'인 데이터가, 다음에는 두 번째 열에 속하는 전부 '1'인 데이터가, 그 다음에는 세 번째 열에 속하는 전부 '0'인 데이터가 전송된다. 이와 같은 경우에는 예를 들어 메모리(700)가 데이터 '1'을 인식하기 위한 전압이 3V라면 배선에 걸리는 전압이 접지 전압에서 3V로 계속하여 변화하여 EMI가 증가한다.
알려진 바와 같이, 배타적 논리합은 두 입력값 중 하나가 '1'인 경우에만 '1'을 출력하고, 두 입력값이 같은 경우, 즉 모두 '0'이거나 '1'인 경우에는 '0'을 출력한다.
이때, 원시 데이터(DT1-DT8) 중 최상위 비트(MSB)(DT1)는 메모리(700)로 바로 전송되는 한편, 배타적 논리합 회로(XOR)로 입력된다.
배타적 논리합 회로(XOR)는 최상위 비트 데이터(DT1)와 나머지 비트의 데이터(DT2-DT8) 중 하나를 입력으로 가지고, 두 입력을 비교하여 출력 데이터(DTO2-DTO8)를 생성한다.
이때, 첫 번째 열에 속하는 원시 데이터(DT1-DT8)는 전부가 '0'인 데이터이므로, 두 입력이 동일하여 도 6b에 나타낸 것처럼 출력 데이터(DTO1-DTO8)는 모두 '0'이다.
마찬가지로, 두 번째 열에 속하는 원시 데이터(DT1-DT8)도 전부가 '1'인 데이터이므로, 두 입력이 동일하여 최상위 비트 데이터(DT1)를 제외한 나머지 비트의 데이터(DT2-DT8)는 모두 '0'이 된다.
한편, 메모리(700)에서 신호 제어부(600)로 전송하는 경우, 원시 데이터(DT1-DT8)를 복원하여야 한다. 이때, 메모리(700)로부터의 입력 데이터(DTI1-DTI8)가 전부 '0'인 경우, 두 입력이 '0'이므로 원시 데이터(DT1-DT8) 역시 모두 '0'으로서 위쪽 표의 첫 번째 열에 나타낸 결과와 동일하다.
마찬가지로, 도 6b에서 두 번째 열에 속하는 입력 데이터(DTI1-DTI8)를 보면, 최상위 비트(DTI1)는 '1'이고, 나머지 비트(DTI2-DTI8)는 '0'으로서, 두 입력이 다르므로 배타적 논리합 회로(XOR)는 '1'을 출력하여 원시 데이터(DT1-DT8)와 동일해진다.
이와 같이, 신호 제어부(600)에서 메모리(700)로 전송하는 경우, 입력된 데이터 중 최상위 비트(DT1)와 나머지 비트(DT2-DT8)를 두 입력으로 하여 배타적 논리합 회로(XOR)에 입력시킴으로써, 데이터의 천이를 최소화하여 EMI를 줄일 수 있다. 또한, 메모리(700)로부터 신호 제어부(600)로 전송하는 경우에도 배타적 논리합 회로(XOR)를 거침으로써 데이터를 복원할 수 있다.
EMI의 발생 정도를 실험한 결과, 기존 방식의 경우에는 제1 고조파(first harmonic)와 제2 고조파에서 각각 28.17dB와 29.68dB였는데, 본 발명의 실시예에 따른 방식에서는 각각 20dB와 26dB로 감소하였다.
이러한 방식으로, 신호 제어부(600)와 메모리(700) 사이에 전송되는 데이터의 천이를 최소화할 수 있으며, 이로 인해 소비 전류를 줄이고 EMI를 줄일 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.

Claims (9)

  1. 외부로부터의 영상 데이터를 처리하는 신호 제어부와 상기 신호 제어부에 연결되어 있는 메모리를 포함하는 표시 장치의 구동 장치로서,
    상기 신호 제어부는 상기 영상 데이터를 변환하여 상기 메모리에 전송하는 데이터 변환부를 포함하고,
    상기 데이터 변환부는 상기 영상 데이터를 변환하여 내보내는 데이터 출력부와 상기 메모리로부터의 영상 데이터를 복원하는 데이터 입력부를 포함하는
    표시 장치의 구동 장치.
  2. 제1항에서,
    상기 데이터 출력부는 상기 영상 데이터 중 최상위 비트 하나와 나머지 비트 중 어느 하나를 각각 입력으로 갖는 복수의 논리 회로를 포함하는 표시 장치의 구동 장치.
  3. 제2항에서,
    상기 데이터 입력부는 상기 메모리로부터의 영상 데이터 중 최상위 비트 하나와 나머지 비트 중 어느 하나를 각각 입력으로 갖는 복수의 논리 회로를 포함하는 표시 장치의 구동 장치.
  4. 제3항에서,
    상기 최상위 비트는 상기 논리 회로를 거치지 않는 표시 장치의 구동 장치.
  5. 제4항에서,
    상기 논리 회로는 배타적 논리합 회로인 표시 장치의 구동 장치.
  6. 외부로부터의 영상 데이터를 처리하는 신호 제어부와 상기 신호 제어부에 연결되어 있는 메모리를 포함하는 표시 장치의 구동 방법으로서,
    상기 영상 데이터 중 최상위 비트를 제외한 나머지 비트를 변환하여 상기 메모리로 내보내는 단계, 그리고
    상기 메모리로부터의 영상 데이터 중 상기 최상위 비트를 제외한 나머지 비트를 복원하는 단계
    를 포함하는 표시 장치의 구동 방법.
  7. 제6항에서,
    상기 신호 제어부는 상기 영상 데이터 중 최상위 비트를 제외한 나머지 비트를 변환하여 상기 메모리로 내보내는 데이터 출력부와 상기 메모리로부터의 영상 데이터 중 상기 최상위 비트를 제외한 나머지 비트를 복원하는 데이터 입력부를 포함하는 표시 장치의 구동 방법.
  8. 제7항에서,
    상기 데이터 출력부 및 상기 데이터 입력부는 복수의 배타적 논리합 회로를 포함하는 표시 장치의 구동 방법.
  9. 제8항에서,
    상기 최상위 비트 하나와 상기 나머지 비트 중 어느 하나를 입력으로 갖는 표시 장치의 구동 방법.
KR1020060074230A 2006-08-07 2006-08-07 표시 장치의 구동 장치 및 구동 방법 KR20080013130A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020060074230A KR20080013130A (ko) 2006-08-07 2006-08-07 표시 장치의 구동 장치 및 구동 방법
US11/767,609 US8077166B2 (en) 2006-08-07 2007-06-25 Driving apparatus and driving method for display device
CN2007101390067A CN101123075B (zh) 2006-08-07 2007-07-20 显示设备的驱动装置和驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060074230A KR20080013130A (ko) 2006-08-07 2006-08-07 표시 장치의 구동 장치 및 구동 방법

Publications (1)

Publication Number Publication Date
KR20080013130A true KR20080013130A (ko) 2008-02-13

Family

ID=39085385

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060074230A KR20080013130A (ko) 2006-08-07 2006-08-07 표시 장치의 구동 장치 및 구동 방법

Country Status (3)

Country Link
US (1) US8077166B2 (ko)
KR (1) KR20080013130A (ko)
CN (1) CN101123075B (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007058188A1 (ja) * 2005-11-15 2007-05-24 Nikon Corporation 露光装置及び露光方法、並びにデバイス製造方法
KR100991387B1 (ko) * 2008-12-31 2010-11-02 주식회사 하이닉스반도체 반도체 메모리의 데이터 출력장치
TWI395192B (zh) * 2009-03-18 2013-05-01 Hannstar Display Corp 像素資料前處理電路及方法
US9361824B2 (en) * 2010-03-12 2016-06-07 Via Technologies, Inc. Graphics display systems and methods
US9729681B2 (en) * 2012-09-28 2017-08-08 Anapass Inc. Data transmission method and data restoration method
KR101235696B1 (ko) * 2012-09-28 2013-02-21 주식회사 아나패스 데이터 전송 방법 및 데이터 복원 방법
TWI737592B (zh) * 2015-03-23 2021-09-01 日商新力股份有限公司 影像感測器、影像處理方法及電子機器
KR102261962B1 (ko) * 2015-07-21 2021-06-07 삼성전자주식회사 디스플레이 구동 장치, 이를 포함하는 디스플레이 장치 및 시스템
CN105741805B (zh) * 2016-04-19 2019-03-19 深圳市华星光电技术有限公司 液晶显示器的驱动***及驱动方法、液晶显示器
CN114373415A (zh) * 2020-10-15 2022-04-19 元太科技工业股份有限公司 显示设备

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4422094A (en) * 1981-11-06 1983-12-20 Rca Corporation Digital signal processor with symmetrical transfer characteristic
US5008938A (en) * 1990-03-09 1991-04-16 Motorola, Inc. Encryption apparatus
US5307409A (en) * 1992-12-22 1994-04-26 Honeywell Inc Apparatus and method for fault detection on redundant signal lines via encryption
US5406518A (en) * 1994-02-08 1995-04-11 Industrial Technology Research Institute Variable length delay circuit utilizing an integrated memory device with multiple-input and multiple-output configuration
JPH09331479A (ja) * 1996-06-13 1997-12-22 Fuji Photo Film Co Ltd 画像フィルタ回路
JPH1049444A (ja) * 1996-08-07 1998-02-20 Oki Electric Ind Co Ltd 記憶装置及び記憶装置の制御方法
US5825879A (en) * 1996-09-30 1998-10-20 Intel Corporation System and method for copy-protecting distributed video content
US6351814B1 (en) * 1999-07-21 2002-02-26 Credence Systems Corporation Field programmable gate array with program encryption
KR101016287B1 (ko) * 2003-12-11 2011-02-22 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 방법
US20060005047A1 (en) * 2004-06-16 2006-01-05 Nec Laboratories America, Inc. Memory encryption architecture
TWI253049B (en) * 2004-06-24 2006-04-11 Hannstar Display Corp Display panel and driving method
KR101127819B1 (ko) * 2004-12-29 2012-03-20 엘지디스플레이 주식회사 액정표시소자의 구동방법 및 장치
US8578116B2 (en) * 2006-03-28 2013-11-05 Broadcom Corporation System and method for memory data protection with secure pad memory
US20070280357A1 (en) * 2006-05-31 2007-12-06 Chih-Ta Star Sung Device for video decompression and display

Also Published As

Publication number Publication date
US8077166B2 (en) 2011-12-13
US20080088611A1 (en) 2008-04-17
CN101123075A (zh) 2008-02-13
CN101123075B (zh) 2012-05-23

Similar Documents

Publication Publication Date Title
KR101197057B1 (ko) 표시 장치
KR20080013130A (ko) 표시 장치의 구동 장치 및 구동 방법
KR20080006037A (ko) 시프트 레지스터, 이를 포함하는 표시 장치, 시프트레지스터의 구동 방법 및 표시 장치의 구동 방법
KR20080030212A (ko) 표시 장치의 구동 장치
US20140375627A1 (en) Display device and driving method thereof
US20110254882A1 (en) Display device
KR20060132122A (ko) 액정 표시 장치와 그 구동 방법
US8887180B2 (en) Display device, electronic device having the same, and method thereof
KR20080066333A (ko) 액정 표시 장치와 그 구동 방법
KR20080054064A (ko) 표시 장치의 구동 장치, 이를 포함하는 표시 장치 및 표시장치의 구동 방법
KR20080026718A (ko) 액정 표시 장치
JP2008170978A (ja) 表示装置及びその駆動方法
KR20070051441A (ko) 액정 표시 장치의 계조 조정 방법 및 시스템
KR20080075612A (ko) 표시 장치
KR20080052916A (ko) 표시 장치의 구동 장치, 이를 포함하는 표시 장치 및 표시장치의 구동 방법
KR20070087404A (ko) 표시 장치
KR101197054B1 (ko) 표시 장치
KR20070064062A (ko) 액정 표시 장치의 수리 시스템
KR20070052084A (ko) 표시 장치
KR20080042425A (ko) 액정 표시 장치
KR20070064061A (ko) 표시 장치
KR20080054567A (ko) 표시 장치
KR20070117042A (ko) 표시 장치
KR20070072724A (ko) 표시 장치
KR20080053733A (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20130516

Effective date: 20140714

Free format text: TRIAL NUMBER: 2013101003682; TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20130516

Effective date: 20140714