KR20060070196A - 어레이 기판 및 이를 갖는 표시장치 - Google Patents

어레이 기판 및 이를 갖는 표시장치 Download PDF

Info

Publication number
KR20060070196A
KR20060070196A KR1020040108854A KR20040108854A KR20060070196A KR 20060070196 A KR20060070196 A KR 20060070196A KR 1020040108854 A KR1020040108854 A KR 1020040108854A KR 20040108854 A KR20040108854 A KR 20040108854A KR 20060070196 A KR20060070196 A KR 20060070196A
Authority
KR
South Korea
Prior art keywords
numbered
odd
gate lines
line
driving voltage
Prior art date
Application number
KR1020040108854A
Other languages
English (en)
Inventor
김성만
허명구
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040108854A priority Critical patent/KR20060070196A/ko
Priority to JP2005084471A priority patent/JP4790292B2/ja
Priority to TW094135331A priority patent/TWI411832B/zh
Priority to US11/250,294 priority patent/US7602363B2/en
Publication of KR20060070196A publication Critical patent/KR20060070196A/ko
Priority to US12/560,699 priority patent/US8264250B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)

Abstract

검사 효율성을 향상시킬 수 있는 어레이 기판 및 이를 갖는 표시장치가 개시된다. 화소부는 다수의 게이트 라인, 다수의 데이터 라인 및 다수의 게이트 라인과 다수의 데이터 라인에 전기적으로 연결된 다수의 화소로 이루어진다. 구동회로는 기판 상에 구비되고, 다수의 게이트 라인의 제1 단부에 전기적으로 연결된 화소부를 구동시킨다. 검사회로는 다수의 게이트 라인의 제2 단부와 전기적으로 연결되고, 외부로부터 제공되는 검사신호에 응답하여 화소부를 검사한다. 따라서, 어레이 기판의 검사 효율성을 향상시킬 수 있다.

Description

어레이 기판 및 이를 갖는 표시장치{ARRAY SUBSTRATE AND DISPLAY APPARATUS HAVING THE SAME}
도 1은 본 발명의 일 실시예에 따른 어레이 기판의 평면도이다.
도 2는 제1 검사시간 동안 도 1에 도시된 검사회로의 동작을 구체적으로 나타낸 회로도이다.
도 3은 도 2에 도시된 검사회로의 입/출력 파형도이다.
도 4는 제2 검사시간 동안 도 1에 도시된 검사회로의 동작을 구체적으로 나타낸 회로도이다.
도 5는 도 4에 도시된 검사회로의 입/출력 파형도이다.
도 6은 그라운딩 시간 동안 도 1에 도시된 검사회로의 동작을 구체적으로 나타낸 회로도이다.
도 7은 도 6에 도시된 검사회로의 입/출력 파형도이다.
도 8은 도 1에 도시된 어레이 기판을 갖는 표시장치의 평면도이다.
*도면의 주요 부분에 대한 부호의 설명*
100 : 어레이 기판 111 : 박막 트랜지스터
112 : 화소전극 120 : 화소부
130 : 게이트 구동회로 140 : 검사회로
300 : 대향기판 350 : 데이터 구동회로
400 : 표시장치
본 발명은 어레이 기판 및 이를 갖는 표시장치에 관한 것으로, 더욱 상세하게는 검사 효율성이 향상된 어레이 기판 및 이를 갖는 표시장치에 관한 것이다.
일반적으로, 표시장치의 하나인 액정표시장치는 영상을 표시하는 액정표시패널 및 액정표시패널을 구동하기 위한 구동부를 포함한다.
액정표시패널은 하부기판, 하부기판과 마주하는 상부기판 및 하부기판과 상부기판과의 사이에 개재된 액정층으로 이루어진다. 하부기판에는 다수의 게이트 라인, 다수의 데이터 라인 및 다수의 화소가 구비된다.
구동부는 게이트 구동부와 데이터 구동부로 이루어진다. 게이트 구동부는 다수의 게이트 라인에 전기적으로 연결되어 다수의 게이트 라인에 게이트 신호를 순차적으로 출력한다. 데이터 구동부는 다수의 데이터 라인에 전기적으로 연결되어 다수의 데이터 라인에 데이터 신호를 출력한다.
최근 들어, 액정표시장치는 게이트 구동부가 하부기판에 다수의 화소를 형성하는 박막 공정을 통해 하부기판의 일측에 형성된 구조를 채택하고 있다. 그러나, 게이트 구동부가 형성된 상태에서 하부기판을 검사하면, 하부기판에서 발생하는 결함의 원인 및 결함의 위치를 정확하게 판별하기가 어렵다.
따라서, 본 발명의 목적은 검사 효율성을 향상시키기 위한 어레이 기판을 제공하는 것이다.
또한, 본 발명의 다른 목적은 상기한 어레이 기판을 채용한 표시장치를 제공하는 것이다.
본 발명의 일 특징에 따른 어레이 기판은 기판, 화소부, 구동회로 및 검사회로를 포함한다.
상기 화소부는 상기 기판 상에 구비되고, 다수의 게이트 라인, 다수의 데이터 라인 및 상기 다수의 게이트 라인과 상기 다수의 데이터 라인에 전기적으로 연결된 다수의 화소를 포함한다. 상기 구동회로는 상기 기판 상에 구비되고, 상기 다수의 게이트 라인의 제1 단부에 전기적으로 연결되어 상기 화소부를 구동시킨다. 상기 검사회로는 상기 기판 상에 구비되고, 상기 다수의 게이트 라인의 제2 단부와 전기적으로 연결되어 상기 화소부를 검사한다.
상기 검사회로는 다수의 제1 및 제2 스위칭 소자, 제1 내지 제3 검사라인을 포함한다.
상기 다수의 제1 스위칭 소자는 상기 다수의 게이트 라인의 제2 단부에 각각 연결되고, 상기 다수의 제2 스위칭 소자는 상기 다수의 제1 스위칭 소자에 각각 병렬 연결된다. 상기 제1 검사라인은 상기 다수의 게이트 라인 중 홀수번째 게이트 라인에 연결된 홀수번째 제1 및 제2 스위칭 소자에 연결된다. 상기 제2 검사라인은 상기 다수의 게이트 라인 중 짝수번째 게이트 라인에 연결된 짝수번째 제1 및 제2 스위칭 소자에 연결된다. 상기 제3 검사라인은 상기 다수의 제1 스위칭 소자에 연결된다.
본 발명의 다른 특징에 따른 표시장치는 어레이 기판 및 상기 어레이 기판과 대향하여 결합하는 대향 기판을 포함하고, 상기 어레이 기판은 기판, 화소부, 구동회로 및 검사회로를 포함한다.
상기 화소부는 상기 기판 상에 구비되고, 다수의 게이트 라인, 다수의 데이터 라인 및 상기 다수의 게이트 라인과 상기 다수의 데이터 라인에 전기적으로 연결된 다수의 화소를 포함한다. 상기 구동회로는 상기 기판 상에 구비되고, 상기 다수의 게이트 라인의 제1 단부에 전기적으로 연결되어 상기 화소부를 구동시킨다. 상기 검사회로는 상기 기판 상에 구비되고, 상기 다수의 게이트 라인의 제2 단부와 전기적으로 연결되어 상기 화소부를 검사한다.
상기 검사회로는 다수의 제1 및 제2 스위칭 소자, 제1 내지 제3 검사라인을 포함한다.
상기 다수의 제1 스위칭 소자는 상기 다수의 게이트 라인의 제2 단부에 각각 연결되고, 상기 다수의 제2 스위칭 소자는 상기 다수의 제1 스위칭 소자에 각각 병렬 연결된다. 상기 제1 검사라인은 상기 다수의 게이트 라인 중 홀수번째 게이트 라인에 연결된 홀수번째 제1 및 제2 스위칭 소자에 연결된다. 상기 제2 검사라인은 상기 다수의 게이트 라인 중 짝수번째 게이트 라인에 연결된 짝수번째 제1 및 제2 스위칭 소자에 연결된다. 상기 제3 검사라인은 상기 다수의 제1 스위칭 소자에 연 결된다.
이러한 어레이 기판 및 이를 갖는 표시장치에 따르면, 검사회로는 다수의 게이트 라인을 두 그룹으로 분할하여 제1 및 제2 검사시간에 두 그룹을 각각 검사함으로써, 화소부에서 발생하는 결함의 원인 및 결함의 위치를 정확하게 판별할 수 있고, 검사가 완료된 후에는 상기 다수의 게이트 라인을 접지시킬 수 있다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 어레이 기판의 평면도이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 어레이 기판(100), 기판(110), 화소부(120), 게이트 구동회로(130) 및 검사회로(140)를 포함한다.
상기 기판(110)은 상기 화소부(120)가 형성되는 화소영역(PA), 상기 게이트 구동회로(130)가 구비되는 구동영역(DA) 및 상기 검사회로(140)가 구비되는 검사영역(IA)을 포함한다. 상기 구동영역(DA)은 상기 화소영역(PA)의 제1 측(S1)에 인접하여 구비되고, 상기 검사영역(IA)은 상기 화소영역(PA)의 제1 측(S1)과 반대하는 제2 측(S2)에 인접하여 구비된다.
상기 화소부(120)는 제1 내지 제2n 게이트 라인(GL1 ~ GL2n), 제1 내지 제m 데이터 라인(DL1 ~ DLm) 및 다수의 화소를 포함한다. 상기 제1 내지 제2n 게이트 라인(GL1 ~ GL2n)은 제1 방향(D1)으로 서로 평행하게 연장되고, 상기 제1 내지 제m 데이터 라인(DL1 ~ DLm)은 상기 제1 방향(D1)과 직교하는 제2 방향(D2)으로 서로 평행하게 연장된다. 상기 제1 내지 제2n 게이트 라인(GL1 ~ GL2n)과 상기 제1 내지 제m 데이터 라인(DL1 ~ DLm)은 서로 절연되게 교차한다.
상기 다수의 화소 각각은 박막 트랜지스터(111)와 화소전극(112)을 포함한다. 예를 들어, 상기 박막 트랜지스터(111)의 게이트 전극은 상기 제1 게이트 라인(GL1)에 연결되고, 소오스 전극은 상기 제1 데이터 라인(DL1)에 연결되며, 드레인 전극은 상기 화소전극(112)에 연결된다.
상기 게이트 구동회로(130)는 상기 제1 내지 제2n 게이트 라인(GL1 ~ GL2n)의 제1 단부(EP1)에 전기적으로 연결된다. 상기 게이트 구동회로(130)는 상기 어레이 기판(100)을 구동시키는 구동시간 동안 상기 제1 내지 제2n 게이트 라인(GL1 ~ GL2n)에 게이트 신호를 순차적으로 출력한다. 따라서, 상기 제1 내지 제2n 게이트 라인(GL1 ~ GL2n)에 결합된 다수의 화소는 상기 게이트 신호에 응답하여 순차적으로 턴-온된다.
한편, 상기 검사회로(140)는 상기 제1 내지 제2n 게이트 라인(GL1 ~ GL2n)의 제2 단부(EP2)에 전기적으로 연결된다. 상기 검사회로(140)는 상기 제1 내지 제2n 게이트 라인(GL1 ~ GL2n) 중 홀수번째 게이트 라인(GL1 ~ GL2n-1)을 검사하는 제1 검사시간 동안 상기 홀수번째 게이트 라인(GL1 ~ GL2n-1)에 제1 구동전압을 출력한다. 따라서, 상기 제1 검사시간 동안 상기 다수의 화소 중 상기 홀수번째 게이트 라인(GL1 ~ GL2n-1)에 연결된 홀수번째 화소는 상기 제1 구동전압에 응답하여 턴-온된다.
또한, 상기 검사회로(140)는 상기 제1 내지 제2n 게이트 라인(GL1 ~ GL2n) 중 짝수번째 게이트 라인(GL2 ~ GL2n)을 검사하는 제2 검사시간 동안 상기 짝수번 째 게이트 라인(GL2 ~ GL2n)에 상기 제1 구동전압을 출력한다. 따라서, 제2 검사시간 동안 상기 다수의 화소 중 상기 짝수번째 게이트 라인(GL2 ~ GL2n)에 연결된 짝수번째 화소는 상기 제1 구동전압에 응답하여 턴-온된다.
상기 검사회로(140)는 검사가 완료된 이후 상기 다수의 게이트 라인(GL1 ~ GL2n)에 접지전압을 제공한다. 여기서, 상기 검사회로(140)가 상기 다수의 게이트 라인(GL1 ~ GL2n)에 접지전압을 제공하는 시간은 접지시간으로 정의된다.
도 2는 제1 검사시간 동안 도 1에 도시된 검사회로의 동작을 구체적으로 나타낸 회로도이고, 도 3은 도 2에 도시된 검사회로의 입/출력 파형도이다.
도 2 및 도 3을 참조하면, 검사회로(140)는 제1 홀수 스위칭소자(IT1), 제1 짝수 스위칭소자(IT2), 제2 홀수 스위칭소자(DT1), 제2 짝수 스위칭소자(DT2), 제1 검사라인(IL1), 제2 검사라인(IL2) 및 제3 검사라인(IL3)을 포함한다.
상기 제1 홀수 스위칭소자(IT1)의 제1 전극은 홀수번째 게이트 라인(GL1 ~ GL2n-1)에 연결되고, 제2 전극은 상기 제3 검사라인(IL3)에 연결되며, 제3 전극은 상기 제1 검사라인(IL1)에 연결된다. 상기 제1 짝수 스위칭소자(IT2)의 제1 전극은 짝수번째 게이트 라인(GL2 ~ GL2n)에 연결되고, 제2 전극은 상기 제3 검사라인(IL3)에 연결되며, 제3 전극은 상기 제2 검사라인(IL2)에 연결된다.
상기 제2 홀수 스위칭소자(DT2)의 제1 전극은 상기 홀수번째 게이트 라인(GL1 ~ GL2n-1)에 연결되고, 제2 전극은 다음 짝수번째 게이트 라인(GL2 ~ GL2n)에 연결되며, 제3 전극은 상기 제1 검사라인(IL1)에 연결된다. 상기 제2 짝수 스위칭소자(DT2)의 제1 전극은 상기 짝수번째 게이트 라인(GL2 ~ GL2n)에 연결되고, 제2 전극은 다음 홀수번째 게이트 라인에 연결되며, 제3 전극은 상기 제2 검사라인(IL2)에 연결된다.
상기 홀수번째 게이트 라인(GL1 ~ GL2n-1)을 검사하는 제1 검사시간(FT1) 동안 상기 제1 검사라인(IL1)은 외부로부터 제1 구동전압(Von)을 입력받고, 상기 제2 검사라인(IL2)은 제2 구동전압(Voff)을 입력받으며, 상기 제3 검사라인(IL3)은 상기 제1 구동전압(Von)을 입력받는다.
상기 제1 검사시간(FT1) 동안 상기 제1 홀수 스위칭소자(IT1)는 상기 제1 및 제3 검사라인(IL1, IL3)을 통해 입력된 상기 제1 구동전압(Von)에 응답하여 상기 홀수번째 게이트 라인(GL1 ~ GL2n-1)으로 상기 제1 구동전압(Von)을 제공한다. 상기 제1 검사시간(FT1) 동안 상기 제2 짝수 스위칭 소자(DT2)는 상기 제3 검사라인(IL3)을 통해 입력된 상기 제1 구동전압(Von)에 응답하여 상기 제2 검사라인(IL2)을 통해 입력된 상기 제2 구동전압(Voff)을 상기 짝수번째 게이트 라인(GL2 ~ GL2n)으로 제공한다. 따라서, 상기 제1 검사시간(FT1) 동안 상기 홀수번째 게이트 라인(GL1 ~ GL2n-1)에 연결된 홀수번째 화소들은 턴-온되지만, 상기 짝수번째 게이트 라인(GL2 ~ GL2n)에 연결된 짝수번째 화소들은 턴-오프된다.
한편, 상기 제1 검사시간(FT1) 동안 상기 제2 홀수 스위칭소자(DT1)는 상기 짝수번째 게이트 라인(GL2 ~ GL2n)으로 인가된 상기 제2 구동전압(Voff)에 의해서 턴-오프되고, 상기 제1 짝수 스위칭소자(IT1)는 상기 제2 검사라인(IL2)으로 인가된 상기 제2 구동전압(Voff)에 의해서 턴-오프된다.
따라서, 상기 제1 검사시간(FT1) 동안 상기 홀수번째 게이트 라인(GL1 ~ GL2n-1)에 연결된 홀수번째 화소들만을 구동시킴으로써 상기 홀수번째 화소들 및 홀수번째 게이트 라인(GL1 ~ GL2n-1)을 검사할 수 있다.
여기서, 상기 제1 및 제2 홀수 스위칭 소자(IT1, DT1), 제1 및 제2 짝수 스위칭 소자(IT2, DT2)는 상기 박막 트랜지스터(111, 도 1에 도시됨)와 같이 아몰퍼스 실리콘형으로 이루어져 상기 박막 트랜지스터(111)와 동시에 형성된다.
도 4는 제2 검사시간 동안 도 1에 도시된 검사회로의 동작을 구체적으로 나타낸 회로도이고, 도 5는 도 4에 도시된 검사회로의 입/출력 파형도이다.
도 4 및 도 5를 참조하면, 짝수번째 게이트 라인(GL2 ~ GL2n)을 검사하는 제2 검사시간(ST2) 동안 제1 검사라인(IL1)은 외부로부터 제2 구동전압(Voff)을 입력받고, 상기 제2 검사라인(IL2)은 제1 구동전압(Von)을 입력받으며, 제3 검사라인(IL3)은 상기 제1 구동전압(Von)을 입력받는다.
상기 제2 검사시간(ST1) 동안 제1 짝수 스위칭소자(IT1)는 제2 및 제3 검사라인(IL2, IL3)을 통해 입력된 상기 제1 구동전압(Von)에 응답하여 상기 짝수번째 게이트 라인(GL2 ~ GL2n)으로 상기 제1 구동전압(Von)을 제공한다. 제2 홀수 스위칭 소자(DT2)는 상기 제3 검사라인(IL3)을 통해 제공된 상기 제1 구동전압(Von)에 응답하여 상기 제1 검사라인(IL1)을 통해 입력된 상기 제2 구동전압(Voff)을 상기 홀수번째 게이트 라인(GL1 ~ GL2n-1)으로 제공한다.
따라서, 상기 제2 검사시간(ST2) 동안 상기 짝수번째 게이트 라인(GL2 ~ GL2n)에 연결된 짝수번째 화소들은 턴-온되지만, 상기 홀수번째 게이트 라인(GL1 ~ GL2n-1)에 연결된 홀수번째 화소들은 턴-오프된다.
한편, 상기 제2 검사시간(ST2) 동안 상기 제2 짝수 스위칭소자(DT2)는 상기 홀수번째 게이트 라인(GL1 ~ GL2n-1)으로 인가된 상기 제2 구동전압(Voff)에 의해서 턴-오프되고, 상기 제1 홀수 스위칭소자(IT1)는 상기 제1 검사라인(IL1)으로 인가된 상기 제2 구동전압(Voff)에 의해서 턴-오프된다.
따라서, 상기 제2 검사시간(ST2) 동안 상기 짝수번째 게이트 라인(GL2 ~ GL2n)에 연결된 짝수번째 화소들만을 구동시킴으로써 상기 짝수번째 화소들 및 짝수번째 게이트 라인(GL2 ~ GL2n)을 검사할 수 있다.
상기 검사회로(140)는 제1 내지 제2n 게이트 라인(GL1 ~ GL2n)을 두 그룹으로 분할하여 제1 및 제2 검사시간(FT1, ST2)에 두 그룹을 각각 검사함으로써, 상기 화소부(120)에서 발생하는 결함의 원인 및 결함의 위치를 정확하게 판별할 수 있고, 그 결과 검사의 효율성을 향상시킬 수 있다.
도 6은 접지시간 동안 도 1에 도시된 검사회로의 동작을 구체적으로 나타낸 회로도이고, 도 7은 도 6에 도시된 검사회로의 입/출력 파형도이다.
도 6 및 도 7을 참조하면, 다수의 게이트 라인(GL1 ~ GL2n)을 접지시키는 접지시간(GT) 동안 제1 검사라인(IL1)은 외부로부터 접지전압(Vgnd)을 입력받고, 상기 제2 검사라인(IL2)은 상기 접지전압(Vgnd)을 입력받으며, 제3 검사라인(IL3)은 제1 구동전압(Von)을 입력받는다.
상기 접지시간(GT) 동안 제1 홀수 스위칭소자(IT1)는 상기 제3 검사라인(IL3)을 통해 입력된 상기 제1 구동전압(Von)에 응답하여 상기 제1 검사라인(Voff)을 통해 입력된 상기 접지전압(Vgnd)을 상기 홀수번째 게이트 라인(GL1 ~ GL2n-1) 으로 제공한다. 상기 접지시간(GT) 동안 제2 짝수 스위칭 소자(DT2)는 상기 제3 검사라인(IL3)을 통해 입력된 상기 제1 구동전압(Von)에 응답하여 상기 제2 검사라인(IL2)을 통해 입력된 상기 접지전압(Vgnd)을 상기 짝수번째 게이트 라인(GL2 ~ GL2n)으로 제공한다.
따라서, 상기 접지시간(GT) 동안 상기 다수의 게이트 라인(GL1 ~ GL2n)에는 상기 접지전압(Vgnd)이 제공되고, 상기 다수의 게이트 라인(GL1 ~ GL2n)에 연결된 다수의 화소들은 상기 접지전압(Vgnd)에 응답하여 턴-오프된다.
이후, 상기 다수의 게이트 라인(GL1 ~ GL2n)을 모두 접지시키면, 상기 제3 검사라인(IL3)에는 상기 접지전압(Vgnd)이 제공된다. 따라서, 상기 제3 검사라인(IL3)에 연결된 상기 제1 홀수 스위칭 소자(IT1)와 제1 짝수 스위칭 소자(IT2)는 턴-오프되고, 그 결과 상기 다수의 게이트 라인(GL1 ~ GL2n)은 상기 게이트 구동회로(130, 도 1에 도시됨)에 의해서 턴-온되기 이전까지 접지상태로 유지된다.
도 8은 본 발명의 또 다른 실시예에 따른 표시장치의 평면도이다. 단, 도 8에 도시된 구성요소 중 도 1에 도시된 구성요소와 동일한 구성요소에 대해서는 동일한 참조부호를 병기하고, 그에 대한 구체적인 설명은 생략한다.
도 8을 참조하면, 본 발명의 또 다른 실시예에 따른 표시장치(400)는 영상을 표시하는 표시패널(330)을 포함한다. 상기 표시패널(330)은 어레이 기판(100), 상기 어레이 기판(100)과 마주하는 대향기판(300) 및 상기 어레이 기판(100)과 상기 대향기판(300)과의 사이에 개재된 액정층(미도시)으로 이루어진다.
상기 표시패널(300)은 영상을 표시하는 유효 표시영역(EDA)과 영상이 표시되 지 않는 비유효 표시영역(NDA)으로 구분된다. 상기 어레이 기판(100)에 형성된 화소영역(PA)은 상기 유효 표시영역(EDA)에 포함되고, 구동영역(DA)과 검사영역(IA)은 상기 비유효 영역(NDA)에 포함된다.
상기 비유효 영역(NDA)은 상기 어레이 기판(100)의 제1 내지 제m 데이터 라인(DL1 ~ DLm)의 일단부와 인접하는 주변영역(SA)을 더 포함한다. 상기 주변영역(SA)에 대응하여 상기 어레이 기판(100) 상에는 상기 제1 내지 제m 데이터 라인(DL1 ~ DLm)에 데이터 신호를 제공하고 칩 형태로 이루어진 데이터 구동회로(350)가 실장된다.
도면에 도시하지는 않았지만, 상기 대향기판(300)에는 레드, 그린 및 블루 색화소를 포함하는 컬러필터층 및 상기 어레이 기판(100)에 형성된 화소전극(112)과 마주하는 공통전극이 형성된다.
이와 같은 어레이 기판 및 이를 갖는 표시장치에 따르면, 검사회로는 다수의 게이트 라인을 두 그룹으로 분할하여 제1 및 제2 검사시간에 두 그룹을 각각 검사하고, 검사가 완료되면 상기 다수의 게이트 라인에 접지전압을 제공한다.
따라서, 화소부에서 발생하는 결함의 원인 및 결함의 위치를 정확하게 판별할 수 있고, 그 결과 검사의 효율성을 향상시킬 수 있다. 또한, 검사가 완료된 후에는 상기 다수의 게이트 라인을 접지시킬 수 있다.
이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.

Claims (13)

  1. 기판;
    상기 기판 상에 구비되고, 다수의 게이트 라인, 다수의 데이터 라인 및 상기 다수의 게이트 라인과 상기 다수의 데이터 라인에 전기적으로 연결된 다수의 화소를 포함하는 화소부;
    상기 기판 상에 구비되고, 상기 다수의 게이트 라인의 제1 단부에 전기적으로 연결되어 상기 화소부를 구동시키는 구동회로; 및
    상기 기판 상에 구비되고, 상기 다수의 게이트 라인의 제2 단부와 전기적으로 연결되어 상기 화소부를 검사하는 검사회로를 포함하고,
    상기 검사회로는,
    상기 다수의 게이트 라인의 제2 단부에 각각 연결된 다수의 제1 스위칭 소자;
    상기 제1 스위칭 소자에 병렬 연결된 다수의 제2 스위칭 소자;
    상기 다수의 게이트 라인 중 홀수번째 게이트 라인에 연결된 홀수번째 제1 및 제2 스위칭 소자에 전기적으로 연결된 제1 검사라인;
    상기 다수의 게이트 라인 중 짝수번째 게이트 라인에 연결된 짝수번째 제1 및 제2 스위칭 소자에 전기적으로 연결된 제2 검사라인; 및
    상기 다수의 제1 스위칭 소자에 연결된 제3 검사라인을 포함하는 것을 특징으로 하는 어레이 기판.
  2. 제1항에 있어서, 상기 홀수번째 제1 스위칭 소자의 제1 전극은 상기 홀수번째 게이트 라인의 제2 단부에 연결되고, 제2 전극은 상기 제3 검사라인에 연결되며, 제3 전극은 상기 제1 검사라인에 연결되고,
    상기 짝수번째 제1 스위칭 소자의 제1 전극은 상기 짝수번째 게이트 라인의 제2 단부에 연결되고, 제2 전극은 상기 제3 검사라인에 연결되며, 제3 전극은 상기 제2 검사라인에 연결되는 것을 특징으로 하는 어레이 기판.
  3. 제2항에 있어서, 상기 다수의 화소 중 상기 홀수번째 게이트 라인에 연결된 홀수번째 화소를 검사하는 제1 검사시간 동안 상기 제1 및 제3 검사라인은 제1 구동전압을 입력받고, 상기 제2 검사라인은 제2 구동전압을 입력받는 것을 특징으로 하는 어레이 기판.
  4. 제3항에 있어서, 상기 제1 검사시간동안 상기 홀수번째 제1 스위칭 소자는 상기 제3 검사라인으로부터의 상기 제1 구동전압에 응답하여 상기 홀수번째 게이트 라인에 상기 제1 구동전압을 제공하고,
    상기 짝수번째 제1 스위칭 소자는 상기 제3 검사라인으로부터의 상기 제1 구동전압에 응답하여 상기 짝수번째 게이트 라인에 상기 제2 구동전압을 제공하는 것을 특징으로 하는 어레이 기판.
  5. 제4항에 있어서, 상기 제1 검사시간동안 상기 홀수번째 화소는 상기 제1 구동전압에 응답하여 턴-온되고, 상기 짝수번째 화소는 상기 제2 구동전압에 응답하여 턴-오프되는 것을 특징으로 하는 어레이 기판.
  6. 제2항에 있어서, 상기 다수의 화소 중 상기 짝수번째 게이트 라인에 연결된 홀수번째 화소를 검사하는 제2 검사시간 동안 상기 제2 및 제3 검사라인은 제1 구동전압을 입력받고, 상기 제1 검사라인은 제2 구동전압을 입력받는 것을 특징으로 하는 어레이 기판.
  7. 제6항에 있어서, 상기 제2 검사시간 동안 상기 홀수번째 제1 스위칭 소자는 상기 제3 검사라인으로부터의 상기 제1 구동전압에 응답하여 상기 홀수번째 게이트 라인에 상기 제2 구동전압을 제공하고,
    상기 짝수번째 제1 스위칭 소자는 상기 제3 검사라인으로부터의 상기 제1 구동전압에 응답하여 상기 짝수번째 게이트 라인에 상기 제1 구동전압을 제공하는 것을 특징으로 하는 어레이 기판.
  8. 제7항에 있어서, 상기 제1 검사시간동안 상기 짝수번째 화소는 상기 제1 구동전압에 응답하여 턴-온되고, 상기 홀수번째 화소는 상기 제2 구동전압에 응답하여 턴-오프되는 것을 특징으로 하는 어레이 기판.
  9. 제2항에 있어서, 상기 다수의 게이트 라인을 접지시키는 접지시간 동안 상기 제1 및 제2 검사라인은 접지전압을 입력받고, 상기 제3 검사라인은 제1 구동전압을 입력받는 것을 특징으로 하는 어레이 기판.
  10. 제9항에 있어서, 상기 접지시간 동안 상기 다수의 제1 스위칭 소자는 상기 제3 검사라인으로부터의 상기 제1 구동전압에 응답하여 상기 다수의 게이트 라인에 상기 접지전압을 제공하는 것을 특징으로 하는 어레이 기판.
  11. 제1항에 있어서, 상기 홀수번째 제2 스위칭 소자의 제1 전극은 상기 홀수번째 게이트 라인의 제2 단부에 연결되고, 제2 전극은 다음단 상기 짝수번째 게이트 라인에 연결되며, 제3 전극은 상기 제1 검사라인에 연결되고,
    상기 짝수번째 제2 스위칭 소자의 제1 전극은 상기 짝수번째 게이트 라인의 제2 단부에 연결되고, 제2 전극은 다음단 홀수번째 게이트 라인에 연결되며, 제3 전극은 상기 제2 검사라인에 연결되는 것을 특징으로 하는 어레이 기판.
  12. 제11항에 있어서, 상기 홀수번째 게이트 라인에 연결된 홀수번째 화소를 검사하는 제1 검사시간 동안 상기 짝수번째 제2 스위칭 소자는 상기 제2 검사라인으로부터 제2 구동전압을 입력받아 상기 짝수번째 화소를 턴-오프시키고,
    상기 짝수번째 게이트 라인에 연결된 짝수번째 화소를 검사하는 제2 검사시간 동안 상기 홀수번째 제2 스위칭 소자는 상기 제1 검사라인으로부터 상기 제2 구 동전압을 입력받아 상기 홀수번째 화소를 턴-오프시키는 것을 특징으로 하는 어레이 기판.
  13. 어레이 기판; 및
    상기 어레이 기판과 대향하여 결합하는 대향 기판을 포함하고,
    상기 어레이 기판은,
    기판;
    상기 기판 상에 구비되고, 다수의 게이트 라인, 다수의 데이터 라인 및 상기 다수의 게이트 라인과 상기 다수의 데이터 라인에 전기적으로 연결된 다수의 화소를 포함하는 화소부;
    상기 기판 상에 구비되고, 상기 다수의 게이트 라인의 제1 단부에 전기적으로 연결되어 상기 화소부를 구동시키는 구동회로; 및
    상기 기판 상에 구비되고, 상기 다수의 게이트 라인의 제2 단부와 전기적으로 연결되어 상기 화소부를 검사하는 검사회로를 포함하고,
    상기 검사회로는,
    상기 다수의 게이트 라인의 제2 단부에 각각 연결된 다수의 제1 스위칭 소자;
    상기 제1 스위칭 소자에 병렬 연결된 다수의 제2 스위칭 소자;
    상기 다수의 게이트 라인 중 홀수번째 게이트 라인에 연결된 홀수번째 제1 및 제2 스위칭 소자에 전기적으로 연결된 제1 검사라인;
    상기 다수의 게이트 라인 중 짝수번째 게이트 라인에 연결된 짝수번째 제1 및 제2 스위칭 소자에 전기적으로 연결된 제2 검사라인; 및
    상기 다수의 제1 스위칭 소자에 연결된 제3 검사라인을 포함하는 것을 특징으로 하는 표시장치.
KR1020040108854A 2004-10-25 2004-12-20 어레이 기판 및 이를 갖는 표시장치 KR20060070196A (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020040108854A KR20060070196A (ko) 2004-12-20 2004-12-20 어레이 기판 및 이를 갖는 표시장치
JP2005084471A JP4790292B2 (ja) 2004-10-25 2005-03-23 アレイ基板及びこれを有する表示装置
TW094135331A TWI411832B (zh) 2004-10-25 2005-10-11 陣列基板與具有此基板之顯示器裝置
US11/250,294 US7602363B2 (en) 2004-10-25 2005-10-14 Array substrate having increased inspection efficiency and display apparatus having the same
US12/560,699 US8264250B2 (en) 2004-10-25 2009-09-16 Array substrate having increased inspection efficiency and display apparatus having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040108854A KR20060070196A (ko) 2004-12-20 2004-12-20 어레이 기판 및 이를 갖는 표시장치

Publications (1)

Publication Number Publication Date
KR20060070196A true KR20060070196A (ko) 2006-06-23

Family

ID=37163986

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040108854A KR20060070196A (ko) 2004-10-25 2004-12-20 어레이 기판 및 이를 갖는 표시장치

Country Status (1)

Country Link
KR (1) KR20060070196A (ko)

Similar Documents

Publication Publication Date Title
KR101093229B1 (ko) 어레이 기판 및 이를 갖는 표시장치
KR100951357B1 (ko) 액정 표시 장치
KR101129618B1 (ko) 액정 표시 패널 및 이의 검사 방법과 이의 제조방법
KR101090255B1 (ko) 표시 장치용 표시판 및 표시 장치의 검사 방법
KR101791192B1 (ko) 디스플레이 장치 및 그 테스트 방법
JP6257192B2 (ja) アレイ基板およびその検査方法ならびに液晶表示装置
JP2016218216A (ja) 表示パネル
KR20130114997A (ko) 표시 장치 및 그것의 테스트 방법
KR20070040505A (ko) 표시 장치 및 이의 검사 방법
KR100964620B1 (ko) 하부기판용 모기판, 표시패널용 기판 및 표시패널의제조방법
US8264250B2 (en) Array substrate having increased inspection efficiency and display apparatus having the same
KR20190095463A (ko) 디스플레이 장치 및 그 순색 화면 검사 방법
US20060152245A1 (en) TFT substrate and testing method of thereof
JP2016218243A (ja) 表示装置
WO2004086070A1 (ja) 半導体装置の検査回路、および検査方法
KR20080022354A (ko) 액정표시장치
KR20060082128A (ko) 표시 패널용 기판
KR20070076843A (ko) 박막 트랜지스터 기판 및 그 검사 방법
KR20080055248A (ko) 표시 패널
JP2014032322A (ja) 液晶表示装置および配線検査方法
KR20060070196A (ko) 어레이 기판 및 이를 갖는 표시장치
KR101073041B1 (ko) 어레이 기판
KR101600392B1 (ko) 액정표시패널의 검사장치 및 검사방법
KR20060115518A (ko) 표시 패널 및 이를 이용한 검사 방법
WO2012115005A1 (ja) 液晶パネルの検査方法および液晶パネル

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination