KR20060030403A - 프리 디코더(Pre-decoder)를 포함하는디스플레이 소스드라이버 회로 및 구동방법 - Google Patents

프리 디코더(Pre-decoder)를 포함하는디스플레이 소스드라이버 회로 및 구동방법 Download PDF

Info

Publication number
KR20060030403A
KR20060030403A KR1020040079247A KR20040079247A KR20060030403A KR 20060030403 A KR20060030403 A KR 20060030403A KR 1020040079247 A KR1020040079247 A KR 1020040079247A KR 20040079247 A KR20040079247 A KR 20040079247A KR 20060030403 A KR20060030403 A KR 20060030403A
Authority
KR
South Korea
Prior art keywords
data
decoder
predecoder
source driver
voltage
Prior art date
Application number
KR1020040079247A
Other languages
English (en)
Inventor
우재혁
이재구
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040079247A priority Critical patent/KR20060030403A/ko
Publication of KR20060030403A publication Critical patent/KR20060030403A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

프리 디코더(Pre-decoder)를 포함하는 디스플레이 소스드라이버 회로 및 구동방법이 개시된다. 본 발명의 실시예에 따른 디스플레이 소스드라이버 회로는 레벨쉬프터, 프리디코더, 디코더 및 앰프를 포함한다. 레벨쉬프터는 N비트(N은 자연수)의 데이터의 전압 레벨을 변환한다. 프리디코터는 레벨쉬프터에서 출력되는 데이터를 디코딩하여 프리디코딩 데이터를 생성한다. 디코더는 프리디코딩 데이터에 응답하여 대응되는 계조전압을 선택하여 출력한다. 앰프는 상기 선택 계조전압에 응답하여 액정표시장치를 구동하는 디스플레이 장치 구동신호를 생성한다.
본 발명에 따른 프리디코더를 구비하는 디스플레이 소스드라이버 회로 및 구동 방법은 디코더의 직렬 스위치의 개수가 줄어들 뿐만 아니라 디코더의 직렬단수가 줄어들어 턴온 저항이 감소되고 RC (Resistance - Capacitance) 지연이 감소되고 이로 인한 드라이버의 동작속도 감쇄 및 드라이버의 출력신호 감쇄가 방지될 뿐만 아니라 이를 사용한 직렬 스위치단의 개수가 최소화되어 소스드라이버의 면적이 감소될 수 있는 장점이 있다.
프리디코더, 디코더, 계조전압

Description

프리 디코더(Pre-decoder)를 포함하는 디스플레이 소스드라이버 회로 및 구동방법{Source driver circuit including pre-decoder for driving display and method thereof}
도 1은 일반적인 소스드라이버의 구성을 간략히 도시한 블록도이다.
도 2는 도 1의 계조전압 발생기를 도시한 회로도이다.
도 3은 액정패널의 1채널에 해당하는 디코더를 도시한 회로도이다.
도 4는 본 발명의 일실시예에 따른 소스드라이버 회로의 구성을 간략히 도시한 블록도이다.
도 5는 도4의 디코더를 도시한 회로도이다.
도 6은 본 발명의 다른 실시예에 따른 도5의 디코더를 도시한 회로도이다.
도 7은 도5및 도6의 프리디코더의 동작을 설명하기 위한 회로도이다.
본 발명은 디스플레이 장치(Display Apparatus) 구동용 집적회로(IC)에 관한 것으로서, 특히 액정 표시 장치에 있어서, 프리디코더를 (pre-decoder)를 포함한 디스플레이 소스드라이버 회로 및 소스드라이버 회로 구동 방법에 관한 것이다.
도 1은 액정표시장치에 있어서, 일반적인 소스드라이버(100)의 구성을 간략히 도시한 블록도이다.
도 1을 참조하면, 일반적인 소스드라이버(100)는 타이밍 컨트롤러(110)로부터 제공된 디지털 데이터를 저장하는 레지스터(120)와, 레지스터(120)로부터 제공된 디지털 데이터의 전압 레벨을 변환하기 위한 레벨쉬프터(130)와, 레벨쉬프터(130)를 통과한 디지털 데이터를 아날로그 데이터로 변환하는 디코더(140)와, 디코더(140)의 출력을 버퍼링하여 액정패널(160)의 소스라인으로 제공하는 앰프(150)를 구비한다.
상기 레지스터(120)는 저전압(약 0.6 ~ 3.3 V)에서 구동하고, 상기 디코더(140) 및 앰프(150)는 고전압(약 3.8 ~ 18 V)에서 구동하므로, 상기 레벨쉬프터(130)는 디지털 데이터의 전압 레벨을 변환하여 상기 디코더(140)로 제공한다.
상기 디코더(140)는 통상적으로 디지털/아날로그 변환기(DAC; Digital Analog Converter)로 구성된다. 상기 DAC는 상기 레벨쉬프터(130)를 통과한 디지털 에 응답하여 빛의 밝기를 선형적으로 표현하기 위하여 입력전압을 비선형적으로 만들기 위한 계조전압 발생기(160)의 다수의 계조전압 출력 중 하나의 계조전압 출력인 아날로그신호를 출력한다.
도 2는 도 1의 계조전압 발생기(160)를 도시한 회로도이다.
상기 계조전압 발생기(160)는 계조전압 입력(계조전압 입력O, 계조전압 입력N-1)과 저항들(R0 ~ Rn-1)에 의해 다수의 계조전압 출력(계조전압 출력0 ~ 계조전압 출력N-1)을 생성한다.
상기 디코더(140)는 상기 레벨쉬프터(130)로부터 출력되는 디지털 데이터에 응답하여 상기 다수의 계조전압 출력(계조전압 출력0~계조전압 출력N-1) 중 하나를 선택하여 앰프(150)로 전달한다.
도 3은 액정패널(170)의 1채널에 해당하는 디코더(140)를 도시한 회로도이다. 도 3에서 계조전압 발생기(160)는 8비트 디지털 데이터에 대응되는 계조전압출력, 즉, 256단계의 계조전압 출력(V0 ~ V255)을 발생하는 것을 예로 들고 있다. 도 3을 참조하면, 계조전압 발생기(160)의 계조전압 출력(V0 ~ V255)이 앰프(150)로 출력되기 위하여 예를 들어, 8비트 데이터를 엠프(150)로 전송하기 위하여, 각각의 계조전압 출력(V0 ~ V255)은 직렬 연결된 8개의 스위치를 거쳐야만 가능하다. 이러한 스위치 구성을 위하여 전체 510여개의 트랜지스터가 필요하고, 특히 매 출력마다 8개의 스위치를 거쳐야 하기 때문에 트랜지스터의 턴온 저항이 증가된다. 증가된 턴온 저항은 RC (Resistance - Capacitance) 지연을 발생시키고 이로 인한 소스드라이버의 동작속도 감쇄 및 드라이버의 출력신호 감쇄를 초래한다. 또한 최근에는 앰프(150)로 전송되는 디지털 데이터의 사이즈가 10비트 이상으로 증가되고 있어, 디코더(140) 내부의 트랜지스터의 개수는 기하 급수적으로 증가되고 있으며, 이에 따라 디스플레이 장치를 구동하기 위한 드라이버의 크기가 증가하는 문제가 있다.
본 발명은 상기한 바와 같은 종래 기술의 문제점을 해결하기 위한 것으로서, 본 발명이 이루고자 하는 기술적인 과제는 디스플레이 장치를 구동하기 위한 드라 이버에 포함된 디코더의 직렬 스위치의 개수를 줄여, 칩 사이즈를 줄일 수 있는 디스플레이 소스드라이버 회로를 제공하는데 있다.
본 발명이 이루고자 하는 다른 기술적인 과제는 드라이버에 포함된 디코더의 직렬 스위치의 개수를 줄여 디스플레이 소스드라이버를 구동하는 방법을 제공하는데 있다.
상기 기술적 과제를 달성하기 위한 본 발명의 실시예에 따른 디스플레이 소스드라이버 회로는 레벨쉬프터, 프리디코더, 디코더 및 앰프를 구비한다.
레벨쉬프터는 N비트(N은 자연수)의 데이터의 전압레벨을 변환한다. 프리디코더는 상기 레벨쉬프터에서 출력되는 상기 N비트 데이터를 디코딩하고 프리디코딩 데이터를 생성한다.
디코더는 상기 프리디코딩 데이터에 응답하여 대응되는 계조전압을 선택하여 출력한다. 앰프는 상기 선택된 계조전압에 응답하여 액정표시장치를 구동하는 디스플레이 장치 구동신호를 생성한다.
상기 디코더는,
Figure 112004045208524-PAT00001
개의 계조전압에 각각 연결되며, 대응되는 프리디코딩 데이터에 응답하여 대응되는 계조전압을 출력하는
Figure 112004045208524-PAT00002
개의 스위치들을 구비한다. 상기 스위치들은 트랜지스터이다.
상기 프리디코더는 M비트(M은 자연수, M<N) 데이터를 수신하고 디코딩하여 제1 프리디코딩 데이터를 출력하는제 1 프리디코더 및 (N-M)비트 데이터를 수신하 고 디코딩하여 제2 프리디코딩 데이터를 출력하는 제 2 프리디코더를 구비한다. 상기 계조전압을 발생하는 계조전압 발생기를 더 구비한다.
상기 다른 기술적 과제를 달성하기 위한 본 발명의 실시예에 따른 디스플레이 소스드라이버의 구동 방법은 N-비트(N은 자연수) 데이터의 전압레벨을 변환하는 단계, 상기 전압레벨이 변환된 디지털 데이터를 디코딩하여 프리디코딩 데이터를 생성하는 단계, 상기 프리디코딩 데이터에 응답하여 대응되는 계조전압을 출력하는 단계 및 상기 선택된 계조전압에 응답하는 디스플레이 장치 구동신호를 생성하는 단계를 구비한다.
상기 프리디코딩 데이터를 출력하는 단계는 N비트 데이터를 복수개 단위로 나누어 디코딩한다. 상기 프리디코딩 데이터를 출력하는 단계는 M 비트 (M은 자연수, M<N) 데이터를 수신하고 디코딩하여 제1 프리디코딩 데이터를 출력하는 단계 및 (N-M)비트 데이터를 수신하고 디코딩하여 제2 프리디코딩 데이터를 출력한다.
본 발명과 본 발명의 동작상의 이점 및 본 발명의 실시에 의하여 달성되는 목적을 충분히 이해하기 위해서는 본 발명의 바람직한 실시예를 예시하는 첨부 도면 및 도면에 기재된 내용을 참조하여야 한다.
이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명함으로써, 본 발명을 상세히 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 4는 본 발명의 일실시예에 따른 액정표시장치의 소스드라이버 회로(500)의 구성을 간략히 도시한 블록도이다.
도 4를 참조하면, 본 발명의 실시예에 따른 소스드라이버 회로(500)는 레지스터(520), 레벨쉬프터(530), 프리디코더(540), 프리디코더(540), 디코더(550), 앰프(560) 및 계조전압 발생기(570)를 구비한다.
타이밍 컨트롤러(510)는 소스드라이버회로(500)를 제어하기 위한 제어신호를 생성하여 소스드라이버(500)의 각 블록에 전송한다. 또한, 타이밍 컨트롤러(510)는 외부로부터 N-비트 데이터(여기서 N은 자연수)를 수신하여, 수신된 데이터를 레지스터(520)에 전송한다. 레지스터(520)는 타이밍 컨트롤러(510)로부터 제공된 데이터를 저장한다. 레벨쉬프터(530)는 레지스터(520)로부터 제공된 데이터의 전압 레벨을 변환한다. 프리디코더(540)는 레벨쉬프터(530)에서 레벨 변환된 데이터를 디코딩하여, 프리디코딩 데이터를 생성한다. 디코더(550)는 프리디코딩 데이터에 응답하여 대응되는 계조전압발생기(570)의 계조전압을 선택하여 출력한다. 디코더(550)는 프리디코더(540)에서 디코딩된 데이터를 아날로그 신호로 변환한다. 앰프(560)는 상기 계조전압에 응답하여 액정패널(580)을 구동하는 디스플레이장치 구동신호를 생성하고, 버퍼링하여 액정패널(580)의 소스라인으로 제공한다.
본 발명의 일실시예에 따르면, 레지스터(520)는 저전압(약 0.6 ~ 3.3 V)에서 구동하는 블록이고, 프리디코더(540), 디코더(550) 및 앰프(560)는 고전압(약 3.8 ~ 18 V)에서 구동하는 블록이므로, 레벨쉬프터(530)는 디지털 데이터의 전압 레벨을 변환하여 프리디코더(540)로 제공한다.
프리디코더(540)는 레벨쉬프터(530)를 통과한 데이터를 입력 신호로 받아 디코딩하여 프리디코딩 데이터를 디코더(550)로 출력한다. 디코더(550)는 프리디코더 (540)에서 출력된 프리디코딩 데이터에 응답하여 빛의 밝기를 선형적으로 표현하기 위하여 입력전압을 비선형적으로 만들기 위한 계조전압 발생기(570)의 다수의 계조전압 출력 중 하나의 계조전압 출력을 선택하여 아날로그신호로 출력한다.
도 5는 본 발명의 일실시예에 따른 액정패널(580)의 1채널에 해당하는 레벨쉬프터(530), 프리디코더(540) 및 디코더(550)를 도시한 회로도이다.도 5는 설명의 편의상 데이터가 8-비트 경우, 즉 8-비트 프리디코더 1개를 적용한 경우를 구체적으로 도시한 회로도이다.
도 5를 참조하면, 레벨쉬프터(530)는 레지스터(520)에 저장된 데이터에 응답하여(D<0> ~ D<7>) 전압 레벨이 변환된 데이터(D<0> ~ D<7>)를 프리디코더(540)로 출력한다.
프리디코더(540)는 레벨쉬프터(530)를 통과한 데이터(D<0> ~ D<7>) 입력 신호에 응답하여 출력된 프리디코딩 데이터를 디코더(550)로 출력한다. 도 5의 실시예에 의한 프리디코더(540)는 N-비트(여기서 N은 자연수)의 데이터를 수신할 경우 총
Figure 112004045208524-PAT00003
개의 프리디코딩 데이터를 생성할 수 있다. 프리디코더(540)는
Figure 112004045208524-PAT00004
개의 프리디코딩 데이터 중에서 입력되는 데이터(D<0> ~ D<7>)에 응답하여 활성화된 하나의 프리디코딩 데이터를 디코더(550) 로 제공한다.
디코더(550)는 복수개의 트랜지스터를 구비하며 트랜지스터의 게이트에 입력신호를 인가함으로써 스위칭 역할을 한다. 상기 복수개의 트랜지스터 게이트의 입력신호로는 프리디코더(540)에서 출력된 하나의 활성화된 프리디코딩 데이터가 이 용된다. 즉, 프리디코더(540)의 입력이 N 비트일 경우, 디코더(550)는
Figure 112004045208524-PAT00005
개의 트랜지스터와
Figure 112004045208524-PAT00006
개의 트랜지스터 입력라인을 가지며,
Figure 112004045208524-PAT00007
개의 트랜지스터 게이트 입력라인에 입력되는 각각의 프리디코딩 데이터에 응답하여 스위칭 동작을 수행한다.디코더(550)는 프리디코더(540)에서 출력된 하나의 활성화된 프리디코딩 데이터를 입력으로 하여 빛의 밝기를 선형적으로 표현하기 위하여 계조전압 발생기(570)의 다수의 계조전압 출력(V0 ~ V255) 중 하나의 계조전압을 선택하여 앰프(560)로 출력한다.
계조전압 발생기(570)는 복수개의 저항이 직렬로 연결되었으며, 출력 신호의 최소값과 최대값은 각각 그라운드(Ground)와 상기 계조전압의 최대값에 연결된다. 상기 복수개의 저항은 (
Figure 112004045208524-PAT00008
-1)개로 구성되어 있으며, 상기 출력신호는 계조전압의 최대값과 최소값, 그리고 상기 복수개의 저항 사이에 각각 연결되어 있다.
도 5에 도시된 바와 같이 계조전압 발생기(570)의 계조전압 출력은 1개의 트랜지스터 스위칭 동작만으로 앰프(560)로 출력될 수 있다. 이러한 스위치의 구성을 위하여, 예를 들어, N 비트 데이터가 입력될 경우
Figure 112004045208524-PAT00009
개의 트랜지스터와
Figure 112004045208524-PAT00010
개의 트랜지스터 게이트 입력라인이 필요하다. 즉, 8비트 데이터(D<0> ~ D<7>)인 경우 256개의 트랜지스터와 256개의 트랜지스터 게이트 입력라인이 필요하다.
특히 디코더(550)는 대응되는 계조전압 출력을 1개의 스위치를 이용하여 전달할 수 있기 때문에 디코더(550)의 직렬 스위치의 개수가 줄어들 뿐만 아니라 디코더(550) 의 직렬단수가 줄어들어 턴온 저항이 감소되고 RC (Resistance - Capacitance) 지연이 감소되고 이로 인한 드라이버의 동작속도 감쇄 및 드라이버의 출력신호 감쇄가 방지될 뿐만 아니라 이를 사용한 직렬 스위치단의 개수가 최소화되어 소스드라이버의 면적이 감소될 수 있다.
도 6은 본 발명의 다른 실시예에 따른 도5의 디코더를 도시한 회로도이다.
도 6을 참조하면 도5와 달리 프리디코더가 제1 및 제2 프리디코더(640, 645)로 구분된다. 제1 프리디코더(640)는 (M)비트(M은 자연수, M<N) 데이터를 수신하여 디코딩하여 제1 프리디코더딩 데이터를 출력한다. 제2 프리디코더(645)는 (N-M)비트 데이터를 수신하여 디코딩하여 제2 프리디코딩 데이터를 출력한다. 도 6에서, 데이터가 8-비트이고, 제1 및 제2 프리디코더(640,645)는 각각 4비트 데이터를 수신하지만, 이에 한정되지 않음은 당업자에게 자명하다. 즉, 예를 들면, 디지털 데이터가 8-비트인 경우 2-비트의 제1 프리디코더 및 6-비트의 제2 프리더코더가 적용될 수 있다. 또한, 본 실시예에서는 2개의 프리디코더를 사용한 경우를 설명하였으나, 2개 이상의 프리디코더를 사용할 수 있음은 당업자에게 자명하다.
도 6을 참조하면, 레벨쉬프터(530)는 레지스터(520)에 저장된 데이터(D<0> ~ D<7>)에 응답하여 전압 레벨이 변환된 데이터(D<0> ~ D<7>)를 제 1프리디코더(640)와 제 2프리디코더(645)로 출력한다.
제 1 프리디코더(640)는 레벨쉬프터(530)를 통과한 4비트의 데이터(D<0> ~ D<3>)에 응답하여 활성화된 하나의 제1 프리디코딩 데이터를 제 1 서브디코더(650)로 출력한다.
제 2 프리디코더(645)는 레벨쉬프터(530)를 통과한 4비트 데이터(D<4> ~ D<7>)에 응답하여 활성화된 하나의 제2 프리디코딩 데이터를 제 2 서브디코더(655)로 출력한다.
본 발명의 실시예에 따르면, 제 1 서브디코더(650)는 계조전압의 출력에 연결되는 256개의 스위칭부들을 구비한다. 스위치들은 트랜지스터일 수 있다.
제 2 서브디코더(655)는 16개의 스위치들을 구비하며 스위치들은 트랜지스터일 수 있다.
제 1 서브디코더(650)는 제 1 프리디코더(640)에서 출력되는 하나의 제1 프리디코딩 데이터를 하나의 트랜지스터 입력라인으로 수신하여 제 1 서브디코더(650)의 트랜지스터 중 대응되는 16개의 트랜지스터를 턴온 시키고 대응되는 계조전압을 제 2 서브디코더(655)로 출력한다.
제 2 서브디코더(655)는 제 2 프리디코더(645)에서 출력되는 제2 프리디코딩데이터와 제 1 서브디코더(640)에서 출력되는 계조전압에 응답하여 하나의 트랜지스터에 대하여 스위칭 동작을 수행한다.
디코더(550)는 제 1 프리디코더(640)와 제 2 프리디코더(645)의 총 입력이 N 비트일 경우,
Figure 112004045208524-PAT00011
개의 트랜지스터와
Figure 112004045208524-PAT00012
개의 게이트 입력라인을 가지는 제 1 서브디코더(650)와
Figure 112004045208524-PAT00013
개의 트랜지스터와
Figure 112004045208524-PAT00014
개의 게이트 입력라인을 가지는 제 2 서브디코더(655)를 구비한다.제 1 서브디코더(650)와 제 2 디코더(655)는 제 1 프리디코더(640)와 제 2 프리디코더(645)에서 출력된 활성화된 프리디코딩 데이터에 응답하여 빛의 밝기를 선형적으로 표현하기 위하여 계조전압 발생기(570)의 다수의 계조전압 출력 중 하나의 계조전압을 선택하여 앰프(560)로 출력한다.
상기 계조전압 발생기(570)는 도 5에서 예시한 실시예와 같다.
도 6에 보이는 바와 같이 상기 계조전압 발생기(570)의 계조전압 출력은 2개의 트랜지스터 스위칭 동작만으로 앰프(560)로 출력된다. 도 6에의 실시예에 의한 제 1 서브디코더(650)와 제 2서브디코더(655)는 특히 매 출력마다 2개의 트랜지스터로 스위칭 동작이 가능하기 때문에 제 서브1디코더(650)와 제 서브2디코더(655)의 직렬 스위치의 개수를 줄일 뿐만 아니라 제 서브1디코더(650)와 제 서브2디코더(655)의 직렬단수를 줄여 턴온 저항을 감소시켜 RC (Resistance - Capacitance) 지연을 감소시키고 이로 인한 드라이버의 동작속도 감쇄 및 드라이버의 출력신호 감쇄도 방지할 뿐만 아니라 이를 사용한 직렬 스위치단의 개수를 최소화시켜 소스드라이버의 면적을 감소시킬 수 있다.
도 7은 도5 및 도6의 프리디코더의 동작을 설명하기 위한 회로도이다.
프리디코더(700)는 4비트 데이터를 수신하여
Figure 112004045208524-PAT00015
비트의 출력을 발생하며, 즉 프리디코더(700)는 데이터 입력단에 4개의 인버터(Inverter)와 출력단에 16개의 낸드(NAND) 게이트 및 인버터를 구비한다. 프리디코더(700)는, 본 발명이 속하는 기술분야에서 통상적인 지식을 가진 자가 알고 있는 일반적인 디코더의 동작과 동일하므로 상기 프리디코더의 동작에 관하여 여기서는 더 이상 구체적인 언급을 하지 않기로 한다. 상기 4 X 16 프리디코더는 도면의 간략화를 위하여 제시된 도면으 로서 그 기본 동작원리에 의하여 도 5의 8 X 256 프리디코더(540)에 적용하는 것도 가능하다.이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이 사용되었으나, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다.
그러므로 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 한다.
상술한 바와 같이 본 발명에 따른 프리디코더를 구비하는 디스플레이 소스드라이버 회로 및 구동 방법은 디코더의 직렬 스위치의 개수가 줄어들 뿐만 아니라 디코더의 직렬단수를 줄여 턴온 저항을 감소시켜 RC (Resistance - Capacitance) 지연을 감소시키고 이로 인한 드라이버의 동작속도 감쇄 및 드라이버의 출력신호 감쇄도 방지할 뿐만 아니라 이를 사용한 직렬 스위치단의 개수를 최소화시켜 소스드라이버의 면적을 감소시킬 수 있는 장점이 있다.

Claims (9)

  1. N비트(N은 자연수)의 데이터의 전압레벨을 변환하는 레벨쉬프터;
    상기 레벨쉬프터에서 출력되는 상기 N비트 데이터를 디코딩하고 프리디코딩 데이터를 생성하는 프리디코더;
    상기 프리디코딩 데이터에 응답하여 대응되는 계조전압을 선택하여 출력하는 디코더; 및
    상기 선택된 계조전압에 응답하여 액정표시장치를 구동하는 디스플레이 장치 구동신호를 생성하는 앰프를 구비하는 것을 특징으로 하는 디스플레이 소스드라이버 회로.
  2. 제 1항에 있어서, 상기 디코더는,
    Figure 112004045208524-PAT00016
    개의 계조전압에 각각 연결되며, 대응되는 프리디코딩 데이터에 응답하여 대응되는 계조전압을 출력하는
    Figure 112004045208524-PAT00017
    개의 스위치들을 구비하는 것을 특징으로 하는 특징으로 하는 디스플레이 소스드라이버 회로.
  3. 제 2항에 있어서, 상기 스위치들은 트랜지스터인 것을 특징으로 하는 디스플레이 소스드라이버 회로.
  4. 제 1항에 있어서, 상기 프리디코더는 M비트(M은 자연수, M<N) 데이터를 수신하고 디코딩하여 제1 프리디코딩 데이터를 출력하는제 1 프리디코더; 및
    (N-M)비트 데이터를 수신하고 디코딩하여 제2 프리디코딩 데이터를 출력하는 제 2 프리디코더를 포함하는 것을 특징으로 하는 디스플레이 소스드라이버 회로.
  5. 제 1항에 있어서, 상기 계조전압을 발생하는 계조전압 발생기를 더 포함하는 것을 특징으로 하는 디스플레이 소스드라이버 회로.
  6. N-비트(N은 자연수) 데이터의 전압레벨을 변환하는 단계;
    상기 전압레벨이 변환된 디지털 데이터를 디코딩하여 프리디코딩 데이터를 생성하는 단계;
    상기 프리디코딩 데이터에 응답하여 대응되는 계조전압을 출력하는 단계; 및
    상기 선택된 계조전압에 응답하는 디스플레이 장치 구동신호를 생성하는 단계를 구비하는 것을 특징으로 하는 디스플레이 소스드라이버 구동 방법.
  7. 제 6항에 있어서, 상기 프리디코딩 데이터를 출력하는 단계는,
    N비트 데이터를 복수개 단위로 나누어 디코딩하는 것을 특징으로 하는 디스플레이 소스드라이버 구동 방법
  8. 제 6항에 있어서, 상기 프리디코딩 데이터를 출력하는 단계는,
    M 비트 (M은 자연수, M<N) 데이터를 수신하고 디코딩하여 제1 프리디코딩 데이터를 출력하는 단계 ; 및
    (N-M)비트 데이터를 수신하고 디코딩하여 제2 프리디코딩 데이터를 출력하는 단계를 포함하는 것을 특징으로 하는 디스플레이 소스드라이버 구동 방법.
  9. 제 6항에 있어서, 상기 계조전압을 발생하는 단계를 더 포함하는 것을 특징으로 하는 디스플레이 소스드라이버 구동 방법.
KR1020040079247A 2004-10-05 2004-10-05 프리 디코더(Pre-decoder)를 포함하는디스플레이 소스드라이버 회로 및 구동방법 KR20060030403A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040079247A KR20060030403A (ko) 2004-10-05 2004-10-05 프리 디코더(Pre-decoder)를 포함하는디스플레이 소스드라이버 회로 및 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040079247A KR20060030403A (ko) 2004-10-05 2004-10-05 프리 디코더(Pre-decoder)를 포함하는디스플레이 소스드라이버 회로 및 구동방법

Publications (1)

Publication Number Publication Date
KR20060030403A true KR20060030403A (ko) 2006-04-10

Family

ID=37140441

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040079247A KR20060030403A (ko) 2004-10-05 2004-10-05 프리 디코더(Pre-decoder)를 포함하는디스플레이 소스드라이버 회로 및 구동방법

Country Status (1)

Country Link
KR (1) KR20060030403A (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100833629B1 (ko) * 2006-11-02 2008-05-30 삼성전자주식회사 피크 전류를 줄일 수 있는 영상 데이터 구동 장치와 방법
US8638346B2 (en) 2008-09-30 2014-01-28 Samsung Electronics Co., Ltd. Source line driver circuit and display apparatus including the same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100833629B1 (ko) * 2006-11-02 2008-05-30 삼성전자주식회사 피크 전류를 줄일 수 있는 영상 데이터 구동 장치와 방법
US7952572B2 (en) 2006-11-02 2011-05-31 Samsung Electronics Co., Ltd. Image data driving apparatus and method of reducing peak current
US8638346B2 (en) 2008-09-30 2014-01-28 Samsung Electronics Co., Ltd. Source line driver circuit and display apparatus including the same

Similar Documents

Publication Publication Date Title
KR100435053B1 (ko) 액정구동회로 및 부하구동회로
US5363118A (en) Driver integrated circuits for active matrix type liquid crystal displays and driving method thereof
US5617111A (en) Circuit for driving liquid crystal device
JP2012168537A (ja) ソースドライバ、それを備えるディスプレイ装置、及びその駆動方法
KR20100011285A (ko) 프리 디코더를 구비하는 디스플레이 구동회로 및 그구동방법
KR101357302B1 (ko) X-축 대칭 감마 인버젼을 위한 계조 전압 생성기 및 계조전압 생성 방법
TW200625238A (en) Source driver, electro-optic device, and electronic instrument
KR100422593B1 (ko) 디코딩 장치 및 방법과 이를 사용한 저항열디지털/아날로그 컨버팅 장치 및 방법
US20060022927A1 (en) Display driver circuits having gray scale voltage amplifiers with variable drive capability
JP2007124606A (ja) 表示パネルを駆動するための装置およびそのデジタル・アナログ変換器
US7570276B2 (en) Display driver circuit and drive method thereof
JP2009139538A (ja) 表示駆動装置及び表示駆動方法
JP2005070673A (ja) 半導体回路
US8780031B2 (en) Multi-functional integrated circuit and source driver having the same
WO1998028731A2 (en) Liquid crystal display signal driver system and method
US20040164941A1 (en) LCD source driving circuit having reduced structure including multiplexing-latch circuits
US20060132410A1 (en) Integrated circuit devices having a data controlled amplifier and methods of operating the same
KR100833629B1 (ko) 피크 전류를 줄일 수 있는 영상 데이터 구동 장치와 방법
KR20060030403A (ko) 프리 디코더(Pre-decoder)를 포함하는디스플레이 소스드라이버 회로 및 구동방법
JP2002278494A (ja) 駆動回路
JPH04237091A (ja) フラットディスプレイの階調駆動回路
KR19990081272A (ko) 액정표시장치 소스 드라이버의 출력 구동회로
US7218333B2 (en) Gray scale display apparatus using pulse width modulation
US7233272B1 (en) Digital data driver and display device using the same
KR20070048898A (ko) 액정 표시 장치의 구동 장치에서의 디코더 및 상기디코더를 포함하는 액정 표시 장치의 구동 장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination