KR20040074868A - 차세대 에이 디 에스 엘 가입자 보드의 음성 데이터 전송장치 및 그 방법 - Google Patents

차세대 에이 디 에스 엘 가입자 보드의 음성 데이터 전송장치 및 그 방법 Download PDF

Info

Publication number
KR20040074868A
KR20040074868A KR1020030010507A KR20030010507A KR20040074868A KR 20040074868 A KR20040074868 A KR 20040074868A KR 1020030010507 A KR1020030010507 A KR 1020030010507A KR 20030010507 A KR20030010507 A KR 20030010507A KR 20040074868 A KR20040074868 A KR 20040074868A
Authority
KR
South Korea
Prior art keywords
data
adsl
signal
clock
voice
Prior art date
Application number
KR1020030010507A
Other languages
English (en)
Inventor
강혜원
김용기
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020030010507A priority Critical patent/KR20040074868A/ko
Priority to US10/756,680 priority patent/US20040160949A1/en
Priority to CNA2004100054968A priority patent/CN1523869A/zh
Publication of KR20040074868A publication Critical patent/KR20040074868A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/66Arrangements for connecting between networks having differing types of switching systems, e.g. gateways
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23QDETAILS, COMPONENTS, OR ACCESSORIES FOR MACHINE TOOLS, e.g. ARRANGEMENTS FOR COPYING OR CONTROLLING; MACHINE TOOLS IN GENERAL CHARACTERISED BY THE CONSTRUCTION OF PARTICULAR DETAILS OR COMPONENTS; COMBINATIONS OR ASSOCIATIONS OF METAL-WORKING MACHINES, NOT DIRECTED TO A PARTICULAR RESULT
    • B23Q11/00Accessories fitted to machine tools for keeping tools or parts of the machine in good working condition or for cooling work; Safety devices specially combined with or arranged in, or specially adapted for use in connection with, machine tools
    • B23Q11/08Protective coverings for parts of machine tools; Splash guards
    • B23Q11/0891Protective coverings for parts of machine tools; Splash guards arranged between the working area and the operator
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23QDETAILS, COMPONENTS, OR ACCESSORIES FOR MACHINE TOOLS, e.g. ARRANGEMENTS FOR COPYING OR CONTROLLING; MACHINE TOOLS IN GENERAL CHARACTERISED BY THE CONSTRUCTION OF PARTICULAR DETAILS OR COMPONENTS; COMBINATIONS OR ASSOCIATIONS OF METAL-WORKING MACHINES, NOT DIRECTED TO A PARTICULAR RESULT
    • B23Q11/00Accessories fitted to machine tools for keeping tools or parts of the machine in good working condition or for cooling work; Safety devices specially combined with or arranged in, or specially adapted for use in connection with, machine tools
    • B23Q11/08Protective coverings for parts of machine tools; Splash guards
    • B23Q11/0825Relatively slidable coverings, e.g. telescopic

Landscapes

  • Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Telephonic Communication Services (AREA)

Abstract

본 발명에 따른 NGN ADSL 가입자 보드의 음성 데이터 전송 장치 및 그 방법은 ADSL 가입자의 음성 서비스기능인 CVoDSL기능이 가능하게 하는 것으로, 안정적인 CVoDSL의 시그널링이 이루어지도록 하고, ADSL 가입자 보드와 PSTN 망과의 동기화가 가능하여 CVoDSL 기능 구현이 가능하도록 함으로써, ADSL선로를 이용한 음성 가입자의 서비스를 기준 동선 케이블 가입자의 음성 품질을 유지하면서 저렴한 장비 구성으로 동일 서비스를 수행할 수 있도록 하고, ADSL선로에서 별도의 음성 대역 주파수를 이용하여 서비스하는 스플리터 제거와 동일 선로에서 데이터 서비스 주파수 대역을 공유, 분할하여 사용함으로서 다수의 사용자에게 음성 서비스가 가능하도록 한 것이다.

Description

차세대 에이 디 에스 엘 가입자 보드의 음성 데이터 전송 장치 및 그 방법{Apparatus and method for transmitting voice data on ADSL subscriber card}
본 발명은 에이 디 에스 엘 가입자 보드의 음성 데이터 전송 장치 및 그 방법에 관한 것으로서, 특히 차세대 망(Next Generation Network:이하 NGN이라 칭함)을 이용한 에이 디 에스 엘(Asymmetric Digital Subscriber Line: 이하 "ADSL"이라 칭함) 가입자 보드의 음성 데이터 전송 장치 및 그 방법에 관한 것이다.
일반적으로 음성 서비스뿐 만 아니라, 고속의 데이터, 주문형 비디오(VOD: Video On Demand), 화상회의 등과 같은 멀티미디어 서비스에 대한 가입자 요구 등급변하는 통신 환경은 서비스 제공 업체로 하여금 자신의 수용 능력에 한계를 느끼게 하였고, 이에 따라 광케이블을 이용한 광대역 통신망을 구축하게 하였다.
그러나 가입자 댁내까지의 광케이블의 구축은 막대한 비용의 투자가 요구되고, 또한 예상되는 모든 가입자들에게 상기 광케이블을 제공하는데는 장기간이 소요되므로, 그 실현이 요원한 상태이다. 이의 대안으로서 기존의 2선식 전화망을 이용한 고속 가입자 수용 기술인 ADSL이 대두되었다.
현재 가입자 댁내까지 구성되어 있는 동선 케이블의 활용은 일반적으로 그 전송 능력의 극히 일부(1MHz중 3.4KHz)만을 사용하고 있다. 따라서 최대 전송 능력 활용 시 멀티미디어 서비스를 수용하기에 충분하고, 기술 발전에 따라 경제성 또한 높다.
이와 같이 동선을 이용하여 고속 데이터 통신을 가능하게 하는 디지털 전송 라인 기술이 ADSL이다. 이러한 ADSL은 1980년대 미국의 벨코어(Bellcore)에서 VOD 서비스를 위해 개발된 기술이다.
ADSL은 전화국에서 가입자 댁내까지의 전송 거리, 전화선의 종류, 사용되는 장비에 따라 다소 차이가 있기는 하나, 전화국에서 가입자로의 하향 속도 1.5Mbps에서 8Mbps를 지원하고, 상향 속도 16Kbps에서 1Mbps를 지원한다.
ADSL은 그 전송 속도의 고속성 및 비대칭 특성을 가지므로, 가입자 댁내, 소규모 기업 등과 같은 모든 사용자에게 영화, 전화, 비디오 카다로그, 랜 접속, VOD 및 고속 인터넷 접속 등과 같은 인터액티브(Interactive) 멀티미디어 서비스를 제공할 수 있다.
일반적으로, ADSL 가입자 정합 기술은 ADSL 선로를 이용한 데이터 서비스만이 가능하였으며, 음성 서비스를 위하여는 별도의 주파수 대역을 이용하여야만 되었다.
그러므로, 이들의 음성 주파수를 이용하여 NGN ADSL가입자에 동일 선로를 이용하여 음성 서비스를 수행하기 위해서는 음성 주파수 대역필터를 ADSL선로에 연결하여야만 가능하다. 별도의 음성 주파수를 사용하지 않고 ADSL선로를 이용하여 음성 서비스를 제공할 수 있는 방법은 VoIP(Voice of IP), VoATM(Voice of ATM) 및 CVoDSL(Channelized Voice of xDSL)로 나눌 수 있다. 여기서, CVoDSL에 대한 구현 방안에 관한 망측 설계에 대한 기술은 아직 제안된 바가 없으며 이들 기술과 같은 데이터망을 이용한 음성 데이터 전송 방법에는 VoIP 및 VoATM을 들 수 있다.
VoIP는 음성 신호를 패킷화하여 IP주소를 갖는 데이터신호로 인터넷을 통하여 전송한다.
또한, VoIP는 게이트웨이(Gateway)와 가입자 사이는 일반적인 데이터망을 이용하고, 게이트웨이와 게이트웨이 사이에는 인터넷을 통하여 연결되기 때문에 통화 비용은 저렴하나 기술적으로 음성신호를 패킷화하는 과정에서 음성 품질이 기존 구리선 가입자에 비하여 떨어지며, 망(Network)과 댁내 장치간에 데이터 송수신시 다양하고 복잡한 통신 계층을 거쳐야 하는 것이다.
이하, 첨부한 도 1을 참조하여 종래 기술에 따른 ADSL 가입자 보드의 음성 데이터 전송에 대하여 설명해 보기로 하자. 여기서, 구체적인 데이터 전달 방법에 대하여는 그 설명을 생략하고 본 발명과 연관되는 부분에 대하여만 설명하기로 한다.
도 1은 종래 기술에 따른 ADSL 가입자 보드의 음성 데이터 전송 장치에 대한 블록 구성을 나타낸 도면이다.
도 1에 도시된 바와 같이, ADSL 가입자 보드의 음성 데이터 전송 장치는, 디지털 신호 처리부(1), 저장부(2), 디지털 인터페이스 제어부(3), 변,복조부(4), 신호 변환부(5), 프로그래머블 로직 게이트(6), 마이크로 프로세서(7), 제1, 2, 3 필터링부(8, 9, 11) 및 트랜시버(10)로 구성될 수 있다. 여기서, 디지털 신호 처리부(1), 저장부(2), 디지털 인터페이스 제어부(3), 변,복조부(4) 및 신호 변환부(5)간에는 어드레스 버스(Adrress Bus)와 데이터 버스(Data Bus)가 각각 연결되고, 신호 변환부(5)와 디지털 신호 처리부(1)간에는 직렬 시리얼 버스가 연결된다.
또한, 제3 필터링부(11)는 공중 교환망(PSTN:12)과 연결되어 국설 라인을 통해 수신된 음성 대역폭을 필터링한 후, 필터링된 음성 신호는 공중 교환망(PSTN: 12)으로 제공하고, 음성 신호가 필터링된 ATM 데이터는 트랜시버(10)를 통해 ADSL 모뎀측으로 제공하는 스필리터(Splitter)로 구성될 수 있다.
디지털신호 처리부(1)는 유토피아 레벨 2(UTOPIA 2)를 통해 수신되는 ATM 데이터를 수신한 후, 디지털 신호 처리하여 데이터 버스를 통해 변,복조부(4)로 제공한다.
변,복조부(4)는 디지털 신호 처리부(1)에서 제공되는 ATM 데이터에 대한 ADSL DMT 프레임 신호를 생성(변조)한 후, 생성된 ADSL DMT 프레임 신호를 신호 변환부(5)로 제공한다. 또한, 변,복조부(4)는 신호 변환부(5)를 통해 디지털 신호로변환된 ATM 데이터를 복조하여 데이터 버스를 통해 디지털 신호 처리부(1)로 제공하는 것이다. 여기서, 변,복조부(4)는 ADSL DMT 엔진(Discrete Multi Tone Engine)이다.
신호 변환부(5)는 변,복조부(4)에서 제공되는 ATM데이터에 대한 프레임 신호를 아날로그 신호로 변환한 후, 제1 필터링부(8)를 통해 필터링된 후, 트랜시버(10)로 제공된다. 여기서, 제1 필터링부(8)는 하이패스 필터(High Pass Filter)로 구성될 수 있다.
트랜시버(10)는 제1 필터링부(8)를 통해 제공되는 신호를 라인 드라이버, 리시버 및 신호 보상기를 이용하여 전송되는 것이다.
이때, 국설 라인을 통해 음성 신호 및 ATM 데이터가 수신되는 경우 수신된 데이터는 제 3 필터링부(11)를 통해 음성 주파수 대역폭이 필터링되어 필터링된 음성신호는 공중 교환망(12)를 통해 교환기로 전송되고, 음성 데이터가 필터링된 ATM 신호는 트랜시버(10)를 통해 제2 필터링부(9)로 제공된다. 즉, 음성신호의 전달을 위해 ADSL의 상향 및 하향의 사용 주파수 대역폭이 아닌 음성 주파수 대역폭을 필터링하는 스플리터(11)를 이용하여 동일 선로상에 ADSL 데이터신호와 음성 신호를 분리한 후, PSTN망(12)과 연동하여 사용하는 것이다.
또한, 종래에는 프로그래머블 로직 게이트(6)를 이용하여 디지털 인터페이스 제어부(3)를 통해 송수신되는 시그널링 신호 분석을 위하여 마이크로 버스를 이용하여 마이크로 프로세서(7)와 디지털 인터페이스 제어부(3)간에 신호를 송수신하게 된다.
또한, ADSL 가입자의 음성 신호 전달은 사용 주파수 대역폭이 상이하기 때문에 ADSL 가입자 보드에는 별도의 장치가 필요하지 않으나 이들 처리를 위한 외부 장비들의 추가가 필요한 것이다.
결국, 종래 기술에 따른 ADSL 가입자 보드의 음성 데이터 전송 장치는, 음성 신호 전달시 ADSL의 상향 및 하향의 사용 주파수 대역폭이 아닌 음성 주파수 대역폭을 필터링하는 별도의 스플리터를 장착하여야 하기 때문에 시스템 설계시 복잡하고 코스트가 상승되는 문제점이 있다.
또한, 한 쌍의 전화 선로를 통하여 한 채널만의 음성통화가 이루어지기 때문에 다수의 사용자가 동시에 통화하기 위해서는 별도의 시스템들이 부가되어야 하는 문제점이 있다.
따라서, 본 발명은 상기한 종래 기술에 따른 제반 문제점을 해결하기 위하여 안출한 것으로, 본 발명의 목적은, ADSL선로를 이용한 음성 가입자의 서비스를 기준 동선 케이블 가입자의 음성 품질을 유지하면서 저렴한 장비 구성으로 동일 서비스를 수행할 수 있도록 한 NGN ADSL 가입자 보드의 음성 데이터 전송 장치 및 그 방법을 제공함에 있다.
또한, 본 발명의 다른 목적은, ADSL선로에서 별도의 음성 대역 주파수를 이용하여 서비스하는 스플리터 제거와 동일 선로에서 데이터 서비스 주파수 대역을 공유, 분할하여 사용함으로서 다수의 사용자에게 음성 서비스가 가능하도록 한 NGNADSL 가입자 보드의 음성 데이터 전송 장치 및 그 방법을 제공함에 있다.
도 1은 종래 기술에 따른 ADSL 가입자 보드의 음성 데이터 서비스 장치에 대한 블록 구성을 나타낸 도면.
도 2는 본 발명에 따른 차세대 ADSL 가입자 보드의 음성 데이터 전송 장치에 대한 블록 구성을 나타낸 도면.
도 3은 도 2에 도시된 마이크로 프로세서에서 디지털 인터페이스 제어부를 제어하기 위한 IMDA 어드래스 래치 신호 타이밍도.
도 4는 도 2에 도시된 마이크로 프로세서와 디지털 인터페이스 제어부간에 송수신되는 제어 신호 연결 구성을 나타낸 도면.
도 5는 도 2에 도시된 마이크로 프로세서에서 디지털 인터페이스 제어부간의 IDMA 롱 리드 싸이클을 나타낸 타이밍도.
도 6은 도 2에 도시된 마이크로 프로세서에서 디지털 인터페이스 제어부간의 IDMA 쇼트 라이트 싸이클을 나타낸 타이밍도.
도 7은 도 2에 도시된 교환 정합 동기화부에 대한 상세 블록 구성을 나타낸도면.
도 8은 도 2에 도시된 타임 스위칭부에 대한 상세 블록 구성을 나타낸 도면.
*도면의 주요 부분에 대한 부호의 설명*
100 : 디지털 신호 처리부 110 : 저장부
120 : 타임 스위칭부 130 : 디지털 인터페이스 제어부
140 : 변,복조부 150 : 신호 변환부
160 : 마이크로 프로세서 170 : 교환 정합 동기화부
200 : 버퍼 210, 220 : 필터링부
230 : 트랜시버
상기한 목적을 달성하기 위한 본 발명에 따른 NGN ADSL 가입자 보드의 음성 데이터 전송 장치의 일 실시예에 따르면, 음성 및 ADSL 데이터가 수신되면, 수신된 음성 및 ADSL 데이터를 복조하고, 제공되는 동기 클럭 신호에 따라 상기 복조된 ADSL 프레임 신호내의 음성 데이터를 동기화하여 출력하는 복조수단; PSTN 기준클럭과 ADSL DMT 데이터 클럭을 동기화하여 동기화된 동기 클럭 신호를 상기 복조수단에 제공하는 동기화 수단; 상기 복조 수단으로부터 출력되는 ADSL 프레임 데이터내의 음성 데이터를 추출하고 추출된 음성 데이터 및 ADSL 프레임 데이터를 각각 출력하는 데이터 추출 수단; 상기 데이터 추출 수단에서 버스를 통해 제공되는 음성 데이터를 할당된 다수의 채널을 통해 PSTN 망으로 선택 출력하는 스위칭 수단을 포함할 수 있다.
상기 데이터 추출 수단에서 추출된 음성 데이터는 PCM 버스를 통해 상기 스위칭 수단으로 출력하고, 상기 ADSL 프레임 데이터는 유토피아 레벨 2의 ATM 데이터로 ATM 망으로 출력한다.
상기 동기화 수단은, 레퍼런스 크리스탈를 통해 제공되는 클럭을 이용하여 DMT 데이터 클럭을 발생하는 DMT 데이터 클럭 발생부; PSTN 망의 기준 클럭을 발생하는 PSTN 기준 클럭 발생부; 상기 DMT 데이터 클럭 발생부에서 발생된 DMT 데이터 클럭과 PSTN 기준 클럭 발생부에서 발생된 PSTN 기준 클럭을 동기화시킨 후, 동기화된 DMT 데이터 클럭과 PSTN 기준 클럭을 각각의 출력 버퍼를 통해 상기 복조수단으로 제공하는 동기화부를 포함할 수 있다.
상기 DMT 클럭 발생부에서 레퍼런스 클리스탈을 통해 제공되는 클럭 주파수는 17.66MHz이고, 상기 DMT 데이터 클럭 발생부에서 발생되는 DMT 데이터 클럭 주파수는 35.328MHz이고, PSTN 기준 클럭 발생부에서 발생되는 기준 클럭은 8KHz인 이다.
상기 복조수단에서 복조된 음성 데이터를 CVoDSL 기능을 수행할 수 있도록 제공되는 다수의 CVoDSL 제어신호에 따라 ADSL 프레임에 정합하여 상기 데이터 추출 수단으로 인터페이싱하는 디지털 인터페이싱 수단; 상기 디지털 인터페이스 제어 수단에 다수의 CVoDSL 제어신호를 임의의 버스를 통해 제공하는 제어수단을 더 포함할 수 있으며, 상기 제어수단에서 디지털 인터페이싱 수단으로 제공되는 다수의 CVoDSL 제어신호는 IDMA 버스를 통해 제공될 수 있다. 여기서, IDMA 버스를 통해 제어수단에서 디지털 인터페이싱 수단으로 제공되는 CVoDSL 제어신호는, 어드래스 및 데이터신호인 IAD, 칩 셀렉션 신호인 IS 신호, 어드래스 읽기 및 쓰기를 알리는 IRD 및 IWR 신호, 어드래스 래치 기능을 제어하기 위한 IAL신호, 상기 제어수단으로부터 수신된 데이터에 대한 응답 신호인 IACK신호로 구성될 수 있다.
상기 제어 수단은, 상기 디지털 인터페이싱 수단으로 제공되는 CVoDSL 제어 신호의 컨트롤을 위한 램 어레이 패턴을 발생하는 시그널 타이밍 제너레이터를 포함하고, 상기 램 어레이 패턴은, 롱 리드 사이클, 버스트 리드, 쇼트 라이트 사이클, 버스트 라이트, 리프레쉬 및 익셉션 패턴으로 이루어질 수 있다.
한편, 본 발명에 따른 NGN ADSL 가입자 보드의 음성 데이터 전송 방법의 일 실시예에 따르면, 음성 및 ADSL 데이터가 수신되면, 수신된 음성 및 ADSL 데이터를 복조하는 단계; 제공되는 동기 클럭 신호에 따라 상기 복조된 ADSL 프레임 신호내의 음성 데이터를 동기화하는 단계; 상기 동기화되어 출력되는 ADSL 프레임 데이터내의 음성 데이터를 추출하고, 상기 추출된 음성 데이터 및 ADSL 프레임 데이터를 각각 버스를 통해 출력하는 단계; 상기 버스를 통해 출력되는 음성 데이터를 할당된 다수의 채널을 통해 PSTN 망으로 선택 출력하는 단계를 포함할 수 있다. 여기서, 상기 추출된 음성 데이터는 PCM 버스를 통해 출력하고, 상기 ADSL 프레임 데이터는 유토피아 레벨 2의 ATM 데이터로 ATM 망으로 출력한다.
상기 동기화 하는 단계는, 레퍼런스 크리스탈를 통해 제공되는 클럭을 이용하여 DMT 데이터 클럭을 발생하는 단계; PSTN 망의 기준 클럭을 발생하는 단계; 상기 발생된 DMT 데이터 클럭과 PSTN 기준 클럭을 동기화시킨 후, 동기화된 DMT 데이터 클럭과 PSTN 기준 클럭을 이용하여 상기 복조된 ADSL 프레임 신호내의 음성 데이터를 동기화하는 단계를 포함할 수 있다.
이하, 본 발명의 일 실시예에 따른 NGN ADSL 가입자 보드의 음성 데이터 전송 장치 및 그 방법에 대하여 첨부한 도면을 참조하여 상세하게 설명하기로 한다.
도 2는 본 발명에 따른 NGN ADSL 가입자 보드의 음성 데이터 전송장치에 대한 블록 구성을 나타낸 도면으로서, 도 2를 참조하여 본 발명에 따른 NGN ADSL 가입자 보드의 음성 및 데이터 서비스 전송 장치에 대한 구성을 살펴보는데, 도 1 도시된 종래 기술과 중복되는 동일 구성요소에 대하여는 그 설명을 생략하기로 한다.
도 2에 도시된 바와 같이 차세대 ADSL 가입자 보드는, PSTN 망과의 동기 통신이 가능하도록 동기된 PSTN 기준 클럭과 DMT 데이터 클럭을 발생하여 변,복조부(140)로 제공하여 PSTN망과 DMT 데이터의 동기 통신을 통한 음성 가입자와 ATM 데이터의 동일 시간분할이 이루어지도록 한 교환 정합 동기화부(170), 디지털 인터페이스 제어부(130)와 변,복조부(140)와 송수신되는 신호를 분석하고, 시그널링 신호의 정확한 송,수신이 이루어지도록 유저 프로그래머블한 메모리를 이용하여 디지털 인터페이스 제어부(130)간의 버스 타이밍을 조절하는 마이크로 프로세서(160)가 구성될 수 있다. 여기서, 디지털 인터페이스 제어부(130)는 변,복조부(140)에서 복조된 음성 데이터를 ADSL 프레임에 정합하여 디지털 신호 처리부(100)로 제공한다. 그리고, 마이크로 프로세서(160)와 디지털 인터페이스 제어부(130)간에는 CVoDSL 기능을 위해 IDMA 버스로 연결된다.
또한, 디지털 신호 처리부(100)는 디지털 인터페이스 제어부(130)에서 제공된 음성 데이터가 정합된 ADSL 데이터를 수신한 후, 음성 데이터를 추출하여 PCM 버스를 통해 타임 스위칭부(120)로 제공한다.
타임 스위칭부(120)는 PCM 버스를 통해 디지털 신호 처리부(100)에서 제공되는 음성 데이터를 가입자의 채널별 연결이 가능하도록 선택 출력하게 되는 것이다.
또한, 타임 스위칭부(120)를 통해 각 채널별로 선택 출력되는 음성 데이터가 상호 간섭 및 충돌이 일어나지 않도록 각 채널의 PCM 버스에 3상 버퍼(180)가 연결되고, 가입자 보드간의 상호 충돌을 회피하기 위하여 교환 정합 동기화부(170)에서 제공되는 동기화된 PSTN 기준 클럭과 DMT 데이터 클럭을 이용하여 서로 다른 채널의 PCM 버스에 음성 데이터가 전달되도록 마이크로 프로세서(160)가 제어한다.
이와 같은 구성을 갖는 본 발명에 따른 NGN ADSL 가입자 보드의 음성 데이터 전송 장치의 동작에 대하여 구체적으로 살펴보기로 하자.
먼저, 국설 라인을 통해 음성 신호와 ADSL DMT 신호가 트랜시버(210)를 통해 수신되면, 트랜시버(210)는 수신된 신호를 제2 필터링부(200)로 제공하고, 제2 필터링부(200)는 수신된 신호를 저역 필터링(Low pass Filtering)한 후, 신호 변환부(150)로 제공한다. 여기서, 종래 기술과 차이점은 종래 기술에서 국설 라인을 통해 음성 신호와 ATM신호가 수신되면, 도 1에 도시된 바와 같이 스플리터를 통해 음성 주파수 대역폭를 필터링한 후 음성 신호는 공중교환망을 통해 교환기로 제공하고 필터링된 ADSL DMT 신호를 트랜시버로 제공하는데 반해 본 발명에서는 스필리터를 통해 음성 주파수 대역폭의 필터링없이 바로 트랜시버로 제공한다는 것이다.
도 2에 도시된 신호 변환부(150)는 제2 필터링부(200)를 통해 제공되는 음성 및 ADSL DMT 신호를 디지털 신호로 변환한 후, 변환된 음성 및 ADSL DMT 데이터를 데이터 버스를 통해 변,복조부(140)로 제공한다.
변,복조부(140)는 신호 변환부(150)를 통해 수신된 음성 및 ADSL DMT 프레임 신호를 교환 정합 동기화부(170)에서 제공되는 동기화된 PSTN 기준 클럭과 DMT 데이터 클럭에 따라 PSTN망과 DMT 데이터의 동기 통신을 통한 음성 가입자와 ATM 데이터의 동일 시간분할이 이루어지도록 복조한 후, 디지털 인터페이스 제어부(130)를 통해 디지털 신호 처리부(100)로 제공된다.
즉, 디지털 인터페이스 제어부(130)는 변,복조부(140)에서 복조된 음성 데이터를 ADSL 프레임에 정합하여 디지털 신호 처리부(100)로 제공한다. 그리고, 마이크로 프로세서(160)와 디지털 인터페이스 제어부(130)간에는 IDMA 버스를 통해 CVoDSL 기능을 수행하게 되는 것이다.
디지털 신호 처리부(100)는 디지털 인터페이스 제어부(130)를 통해 제공되는 데이터에서 음성 데이터를 추출하여 PCM버스를 통해 타임 스위치(120)로 제공하고, ADSL 데이터는 유토피아 2레벨을 통해 ATM 망으로 전송하는 것이다.
타임 스위치(120)는 상기 추출된 음성 데이터를 가입자의 채널별 상호 간섭 및 충돌 없이 선택 출력한다. 이때, 가입자 보드간의 상호 충돌을 회피하기 위하여 교환 정합 동기화부(170)에서 제공되는 PSTN 동기 클럭을 이용하여 서로 다른 채널의 PCM 버스에 음성 데이터가 전달되도록 마이크로 프로세서(160)가 제어하는 것이다.
그러면, 디지털 인터페이스 제어부(130)와 마이크로 프로세서(160)간의 연결 구성 및 송수신되는 제어신호에 대하여 도 3 및 도 4를 참조하여 좀 더 상세하게 살펴보자.
도 3은 도 2에 도시된 마이크로 프로세서에서 디지털 인터페이스 제어부를 제어하기 위한 IMDA 어드래스 래치 신호 타이밍도이고, 도 4는 도 2에 도시된 마이크로 프로세서와 디지털 인터페이스 제어부간에 송수신되는 제어 신호 연결 구성을 나타낸 도면이다.
마이크로 프로세서(160)와 디지털 인터페이스 제어부(130)의 연결은 CVoDSL기능을 수행하기 위해 IDMA 버스로 연결되어 있으며, 이들의 연결은 도 1에 도시된 종래 기술에서 프로그램 로직 게이트(6)를 통해 마이크로 프로세서(7)와 디지털 인터페이스 제어부(3)를 제어하는 방법보다 간략하게 개선된 것이다.
도 2에 도시된 마이크로 프로세서(160)에서 IDMA 버스를 이용하여 디지털 인터페이스 제어부(130)를 제어하는 신호에 대한 파라메터(Prameter)들은 아래의 표 1과 같다.
PARAMETER MIN MAX UNIT
tIALP: Duration of Address Latch 10 ns
tIASU: IAD 15-0 Address Setup before Address Latch End 5 ns
tIAH: IAD 15-0 Address Hold after Address Latch End 2 ns
tIKA: IACK Low before Start oF Address Latch 0 ns
tIALS: Start of Write or Read after Address Latch End 3 ns
여기서, 도 2에 도시된 마이크로 프로세서(160)에서 디지털 인터페이스 제어부(130)로 제공되는 제어신호는 8비트의 병렬신호로 구성되며, 이들 8비트를 통하여 어드래스 및 데이터의 전달이 가능하도록 한 것이다. 이때, 어드래스 신호를 마이크로 프로세서(160)에서 디지털 인터페이스 제어부(130)로 전달하기 위해서는 래치 버스를 이용한다.
래치 버스를 통해 송수신되는 신호들은 도 4에 도시되어 있다. 즉, 래치 버스를 통해 마이크로 프로세서(160)와 디지털 인터페이스 제어부(130)간에 송수신되는 신호는 도 3 및 도 4에 도시된 바와 같이, 16비트 어드래스와 데이터버스인 [IAD 15:0], 칩 셀렉션 신호(Chip Selection Signal)인 IS 신호, 어드래스 읽기 및 쓰기를 알리는 IRD 및 IWR 신호, 어드래스 래치 기능을 제어하기 위한 IAL신호, 마이크로 프로세서(160)로부터 수신된 데이터에 대한 응답 신호인 IACK신호로 구성될 수 있다. 이러한 신호들의 버스 타이밍은 도 3에 도시되어 있다. 즉, 도 3은 도 2에 도시된 마이크로 프로세서에서 디지털 인터페이스 제어부를 제어하기 위한 IMDA 어드래스 래치 신호 타이밍도이다.
도 3 및 도 4에서 어드래스 래치의 시작(Start of Address Latch)은 IS신호가 로우(Low) 그리고 IAL 신호가 하이(High)일때이고, 어드래스 래치의 끝(End of Address Latch)은 IS신호가 하이 또는 IAL신호가 로우일때이다. 또한, 라이트 또는 리드의 시작(Start of Write and Read)은 IS신호, IWR신호, IRD 신호가 모두 로우일때이다.
상기한 버스의 실제 구현은 마이크로 프로세서(160)의 유저 프로그래머블 메모리 제어기인 UPM 컨트롤을 이용하며 이들 연결은 도 4에 도시되어 있다.
도 4에 도시된 바와 같이, 마이크로 프로세서(160)에서 디지털 인터페이스 제어부(130)의 제어는 마이크로 프로세서(160)내 UPM 제어기(미도시)의 램 어레이(RAM Array)의 초기화에 이루어지며, 이들 램 어레이는 마이크로 프로세서(160)내 시그널 타이밍 제너레이터(미도시)를 이용하여 버스 신호의 제어가 가능하도록 한다.
이들 제어신호의 값은 제품마다 다를 수 있으며 본 발명에서는 이들 값들이 정확하게 구현되어 CvoDSL기능을 제공하는 디지털 인터페이스 제어부(130)와의 IDMA 어드레스 래치기능이 안정적으로 이루어지도록 하는데 있다.
또한 데이터를 읽기 위한 버스 타이밍은 디지털 신호 처리부(100)의 특징인응답시간의 편차가 큰 디바이스에 대한 안정적인 데이터의 패치를 위하여 롱 리드 사이클(Long Read Cycle) 버스를 이용한다. 이러한 롱 리드 사이클에서의 신호 파라메터는 아래의 표 2와 같으며, 롱 리드 싸이클의 타이밍은 도 5에 도시되어 있다. 도 5는 도 5는 도 2에 도시된 마이크로 프로세서에서 디지털 인터페이스 제어부간의 IDMA 롱 리드 싸이클을 나타낸 타이밍도이다.
Parameter(IDMA Read, Long Read Cycle) Min Max Unit
tIKR :IACK Low before Start of Read 0 ns
tIRP :Duration of Read 15 ns
tIKHR :IACK High after Start of Read 15 ns
tIKDS :IAD15-0 Data Setup before IACK Low 0.5tck-7 ns
tIKDH :IAD15-0 Data Hold after End of Read 0 ns
tIKDD :IAD15-0 Data Disabled after End of Read 10 ns
tIRDE :IAD15-0 Previous Data Enabled after start of Read 0 ns
tIRDV :IAD15-0 Previous Data Valid after start of Read 15 ns
tIRDH1 :IAD15-0 Previous Data Hold after start of Read(DM/PM1) 2tck-5 ns
tIRDH2 :IAD15-0 Previous Data Enabled after start of Read(PM2) tck-5 ns
여기서, 데이터 리드의 시작은 IS 신호 및 IRD 신호가 로우일 때이고, 데이터 리드의 종료는 IS 신호 및 IRD 신호가 하이일 때 종료한다.
표 2 및 도 5에 도시된 롱 리드 사이클에서 데이터의 안정된 읽기는 디지털 신호 처리부(100)의 리드 응답을 위한 데이터가 버스에 실리는 시간이 서로 다르며 이들에 대한 정확한 준비신호가 없는 경우에 유리한 것이다. 또한 쓰기 신호에서는 짧은 데이터 인에이블 신호를 이용하여 빠른 전달이 가능하도록 하였으며 이들에 대한 도면은 도 6과 같다. 여기서, 도 6은 도 2에 도시된 마이크로 프로세서에서 디지털 인터페이스 제어부(130)간의 IDMA 쇼트 라이트 싸이클(Short Write Cycle)을 나타낸 타이밍도이고, 도 6에 도시된 쇼트 라이트 싸이클 타이밍에서의 각 신호 파라메터는 아래의 표 3과 같다.
PARAMETER(IDMA Write, Short Write Cycle) Min Max Unit
tIRW: IACK Low before Start of Write 0 ns
tIWP: Duration of Write 15 ns
tIDSU: IAD 15-0 Data Setup before End of Write 5 ns
tIDH: IAD15-0 Data Hold after End of Write 2 ns
tIKHW :Start of Write to IACK HIGH ns
여기서, 데이터 라이트(Write)의 시작은 IS 신호 및 IWR 신호가 로우일 때이고, 데이터 리드의 종료는 IS 신호 및 IWD 신호가 하이일 때 종료한다.
표 1, 2, 3 및 도 4, 5, 6에 도시된 신호들의 제어에 필요한 데이터는 마이크로 프로세서(160)의 램 어레이 패턴(RAM Array Patern)에 의하여 이루어지며, 이들 패턴 데이터는 마이크로 프로세서(160)내 타이밍 제너레이터(미도시)를 이용하여 발생하게 되는 것이다. 여기서, 상기한 램 어레이 패턴은 아래와 같다.
const ULONG UPMB_TABLE[0x40] = {
/* long read cycle. (렘어레이 주소 0x00에서 시작) */
0x0FAFDC04, 0x0FAFDC04, 0x0FAFDC04, 0x0FAFDC04, 0x0FAFDC04, 0x0FAFDC04, 0x0FAFDC00, 0xFFFFDC07,
/* burst read. (렘어레이 주소 0x08에서 시작) */
0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,
0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,
/* short write cycle. (렘어레이 주소 0x18에서 시작) */
0x0FFBec04, 0x0FF4fc04, 0x0FFDcc00, 0xFFFFcc07, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,
/* burst write. (렘어레이 주소0x20에서 시작) */
0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,
0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,
/* refresh. (렘어레이 주소 0x30에서 시작) */
0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,
0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,
/* exception. (렘어레이 주소 0x3c에서 시작) */
0xFFFFCC07, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF
};
즉, 상기 램 어레이 패턴은, 롱 리드 사이클(long read cycle), 버스트 리드(burst read), 쇼트 라이트 사이클(short write cycle), 버스트 라이트(burst write), 리프레쉬(refresh) 및 익셉션(exception) 패턴으로 이루어질 수 있으며, 각 패턴들의 상세 주소들은 상기한 바와 같다.
마이크로 프로세서(160)에 의해 제어된 시그널링 데이터를 이용하여 PSTN망과 동기화된 신호를 ADSL선로에 전송하기 위하여 도 2에 도시된 교환 정합 동기화부(170)에서 PSTN 망의 타이밍을 제어하기 위한 PLL(Phase Lock Loop) 클럭을 제공하게 되는데, 본 발명에서 구현된 방법으로는 교환 정합 동기화부(170)에서는 PSTN 기준 클럭과 ADSL DMT 데이터 클럭을 동기화하기 위한 로컬 클럭을 사용한다. 여기서, 로컬 클럭은 35.328MHz가 될 수 있다.
여기서, 도 2에 도시된 교환 정합 동기화부(170)에 대한 상세 구성과 그에 따른 동작에 대하여 도 7을 참조하여 상세하게 살펴보자.
도 7은 도 2에 도시된 교환 정합 동기화부(170)에 대한 상세 블록 구성을 나타낸 도면으로서, 그 구성을 보면, 레퍼런스 크리스탈(Reference Crystal)을 통해 제공되는 클럭을 이용하여 DMT 데이터 클럭을 발생하는 DMT 데이터 클럭 발생부(171), PSTN 망의 기준 클럭을 발생하는 PSTN 기준 클럭 발생부(172), DMT 데이터 클럭 발생부(171)에서 발생된 DMT 데이터 클럭과 PSTN 기준 클럭 발생부(172)에서 발생된 PSTN 기준 클럭을 동기화시킨 후, 동기화된 DMT 데이터 클럭과 PSTN 기준 클럭을 제1, 2 출력 버퍼(174, 175)를 통해 도 2에 도시된 변,복조부(140)로 제공하는 동기화부(173)로 구성될 수 있다. 여기서, 상기 레퍼런스 크리스탈은 17.66MHz를 사용하고, DMT 데이터 클럭 발생부(171)에서 발생되는 주파수는 35.328MHz이며, PSTN 기준 클럭 발생부(172)에서 발생되는 기준 클럭은 8KHz이다. 즉, 제1 출력 버퍼(174)를 통해 출력되는 DMT 데이터 클럭(CLK1)은 35.328MHz이고, 제2 출력 버퍼(175)를 통해 출력되는 PSTN 기준 클럭(CLK2)은 8KHz인 것이다.
이와 같은 교환 정합 동기화부(170)에 대한 상세 동작을 살펴보자.
먼저, 도 7의 레퍼런스 크리스탈에서 17.66MHz를 발생하여 DMT 데이터 클럭 발생부(171)로 제공하면, DMT 데이터 클럭 발생부(171)에서는 17.66MHz를 발진하여 35.328MHz의 DMT 데이터 클럭을 발생한 후, 발생된 DMT데이터 클럭은 동기화부(173)로 제공된다.
또한, PSTN 기준 신호 발생부(172)는 입력되는 PSTN 기준 클럭(8KHz)에 대하여 [FS 3:0]을 통해 입력되는 환경 제어신호의 논리신호(예를 들면 110)에 따라 듀티 사이클(Duty Cycle)을 제어하여 PSTN 기준 클럭을 발생한 후, 발생된 PSTN 기준 클럭을 동기화부(173)로 제공한다.
동기화부(173)는 PSTN 기준 클럭 발생부(172)와 DMT 데이터 클럭 발생부(171)에서 제공되는 각각의 클럭을 동기화시켜 제1 출력 버퍼(174)를 통해 35.328MHz의 DMT 데이터 클럭을 도 2에 도시된 변,복조부(140)출력하고, 제2 출력 버퍼(175)를 통해 8KHz의 PSTN 기준 클럭을 변,복조부(140)로 각각 출력하는 것이다.
결국, 도 7의 PSTN 기준 클럭 발생부(172)를 통해 발생된 8KHz의 PSTN 기준 클럭과, DMT 데이터 클럭 발생부(171)를 통해 발생된 35.328MHz의 DMT 데이터 클럭을 변,복조부(140)로 제공하여 ADSL 프레임내의 음성 데이터 신호가 PSTN망과 동기화되어 전달되도록 한 것이다.
따라서, 변,복조부(140)는 교환 정합 동기화부(170)에서 제공되는 동기화된 PSTN 기준 클럭과 DMT 데이터 클럭을 이용하여 음성 데이터와 ADSL 프레임 신호를복조하는 것이다.
이렇게 복조된 음성 데이터가 포함된 ADSL 프레임 신호는 디지털 인터페이스 제어부(130)를 통해 디지털 신호 처리부(100)로 제공한다.
디지털 신호 처리부(100)는 제공되는 음성 데이터와 ADSL 프레임 신호에서 음성 데이터를 추출하여 PCM 버스를 통해 타임 스위칭부(120)로 제공하고, ADSL 데이터는 유토피아 2레벨을 통해 ATM 망으로 전송하는 것이다.
타임 스위칭부(120)는 디지털 신호 처리부(100)에서 PCM 버스를 통해 제공한 음성 데이터를 각 채널별로 스위칭하여 3상 버퍼(180)를 통해 PSTN 망으로 전송하는 것이다. 이때, 타임 스위칭 동작에 대하여 첨부한 도 8을 참조하여 상세하게 살펴보기로 하자.
도 8은 도 2에 도시된 타임 스위칭부에 대한 상세 블록 구성을 나타낸 도면으로서, 도 8을 참조하여 그 구성 및 구체적인 동작에 대하여 설명해 보기로 하자.
도 2의 디지털 신호 처리부(100)를 통하여 추출된 패킷화된 음성데이타는 도 8의 LSI(Local Stream Input :이하 LSI)로 전달되며 이들 신호는 내부 연결 메모리(124) 이용하여 제어함으로써 BSI0~31로 전달된다. 또한 이들 전달된 신호는 도 2의 3상 버퍼(180)를 통하여 Back Plane으로 전달된다. 이들 3상 버퍼(180)는 NGN 시스템의 다른 ADSL 가입자 보드와의 PCM 시리얼 버스를 공유할 때 공통선 버스 신호의 제어를 위하여 사용된다. 즉, 다른 가입자보드와의 데이터 충돌이 일어나지 않도록 설계한 것이다. 이는 마이크로 프로세서(160)를 통한 타임 스위칭부(120)의 연결동작이 또한 도 2의 PSTN 라인으로부터 수신된 신호는BSTi0~7로 전달된 후 도 2의 마이크로 프로세서(160)을 통하여 도 8의 외부 연결 메모리(124a)를 제어 후 도 5의 PCM 버스로 전달하도록 하였다.
또한 도 7의 제2 출력 버퍼(175)를 통해 출력되는 PLL_8K신호를 FP8i로 연결하여 PSTN과 동기화된 클럭에 의한 시간분할이 이루어지도록 함으로 교환망과 동기화된 데이터전달이 되도록 구현하였다. 이들 클럭 신호인 FP8i의 8Khz 기준클럭과 8Mhz의 데이터 클럭은 도 8의 외부 타이밍 정합장치(122a)에서 4 분주 동기화된 2Mhz를 내부 타이밍 정합장치(122)로 전달하며 전달된 클럭인 8Khz, 2Mhz는 도 2의 디지털 신호 처리부(100)로 전달된다.
도 5의 디지털 신호 처리부(100)는 이들 클럭에 동기화하여 ADSL선로를 통하여 수신한 음성데이타를 도 8의 LSI0~31중의 PCM 시리얼 버스를 통하여 실어 보내고 도 8의 내부 2Mbps PCM 시리얼 버스 정합장치(121)를 통하여 내부 데이터 메모리로 전달된다. 이들 전달된 음성 데이타는 마이크로 프로세서 인터페이스(126)를 통하여 내부 연결 메모리(124)를 제어하여 LSI0~31로 들어온 음성신호가 BSO0~7의 경로로 전달 될 때 타임 슬롯(Time Slot)위치, 즉 채널의 위치를 결정할 수 있도록 한다. 또한 이때 백 플랜의 8Mbps의 PCM 버스를 정합하기 위하여 레이트 어댑션(Rate Adaption)기능을 내부 데이터 메모리(123)와 외부 데이터 메모리(123a)의 전달 과정에서 외부 타이밍 전달 블럭의 클럭을 이용하여 구현하였다. 즉 도 8의 타임 스위칭 기능을 이용하여 NGN가입자 보드의 음성 데이터가 투명하게 외부 백플랜의 8Mbp 시리얼 PCM 버스를 통하여 투명하게 전달 되도록 한 것이다.
결국, 본 발명에서 제공되는 CVoDSL은 ATM, 프레임 릴레이, IP등을 기반으로 하는 DSL을 통하여 기존 PSTN망과 연동하여 음성 데이터 서비스를 동시에 수행할 수 있는 것이다.
이러한 CVoDSL 기능은 이미 가설된 전화 선로를 통하여 넓은 대역의 신호를 전송하는 통로를 제공한다. 기존 전화는 한 쌍의 전화 선로를 통하여 한 채널의 음성 통화를 이용하는데 비하여 본 발명에서 제공하는 CVoDSL은 수십 채널의 전화 통화와 데이터 서비스를 동시에 기존의 동선 케이블을 이용하여 저렴하게 이용할 수 있는 것이다. 즉, ADSL선로를 통하여 다수의 음성 가입자를 기존 PSTN가입자의 음성 품질을 유지하면서 데이터 서비스를 동시에 가능하게 하는 것이다. 또한 별도의 음성 게이트와 같은 시스템을 필요로 하지 않는다. 이는 PSTN망이 연동 가능한 NGN 시스템에서 구현 가능하며 기능 수행은 가입자 보드에서 이루어지게 된다.
상기한 바와 같은 본 발명에 따른 NGN ADSL 가입자 보드의 음성 데이터 전송 장치 및 그 방법은 ADSL 가입자의 음성 서비스기능인 CVoDSL기능이 가능하게 하는 것으로 안정적인 CVoDSL의 시그널링이 이루어지도록 하고, ADSL 가입자 보드와 PSTN 망과의 동기화가 가능하여 CVoDSL 기능 구현이 가능한 것이다.
또한, ADSL선로를 이용한 음성 가입자의 서비스를 기준 동선 케이블 가입자의 음성 품질을 유지하면서 저렴한 장비 구성으로 동일 서비스를 수행할 수 있는 효과를 가진다.
또한, ADSL선로에서 별도의 음성 대역 주파수를 이용하여 서비스하는 스플리터 제거와 동일 선로에서 데이터 서비스 주파수 대역을 공유, 분할하여 사용함으로서 다수의 사용자에게 음성 서비스가 가능한 효과를 가진다.

Claims (15)

  1. NGN ADSL 가입자 보드의 음성 데이터 전송 장치에 있어서,
    음성 및 ADSL 데이터가 수신되면, 수신된 음성 및 ADSL 데이터를 복조하고 , 제공되는 동기 클럭 신호에 따라 상기 복조된 ADSL 프레임 신호내의 음성 데이터를 동기화하여 출력하는 복조수단;
    PSTN 기준클럭과 ADSL DMT 데이터 클럭을 동기화하여 동기화된 동기 클럭 신호를 상기 복조수단에 제공하는 동기화 수단;
    상기 복조 수단으로부터 출력되는 ADSL 프레임 데이터내의 음성 데이터를 추출하고 추출된 음성 데이터 및 ADSL 프레임 데이터를 각각 출력하는 데이터 추출 수단;
    상기 데이터 추출 수단에서 버스를 통해 제공되는 음성 데이터를 할당된 다수의 채널을 통해 PSTN 망으로 선택 출력하는 스위칭 수단을 포함하는 NGN ADSL 가입자 보드의 음성 데이터 전송 장치.
  2. 제1항에 있어서,
    상기 데이터 추출 수단에서 추출된 음성 데이터는 PCM 버스를 통해 상기 스위칭 수단으로 출력하고, 상기 ADSL 프레임 데이터는 유토피아 레벨 2의 ATM 데이터로 ATM 망으로 출력하는 NGN ADSL 가입자 보드의 음성 데이터 서비스 장치.
  3. 제1항에 있어서,
    상기 동기화 수단은,
    레퍼런스 크리스탈를 통해 제공되는 클럭을 이용하여 DMT 데이터 클럭을 발생하는 DMT 데이터 클럭 발생부;
    PSTN 망의 기준 클럭을 발생하는 PSTN 기준 클럭 발생부;
    상기 DMT 데이터 클럭 발생부에서 발생된 DMT 데이터 클럭과 PSTN 기준 클럭 발생부에서 발생된 PSTN 기준 클럭을 동기화시킨 후, 동기화된 DMT 데이터 클럭과 PSTN 기준 클럭을 각각의 출력 버퍼를 통해 상기 복조수단으로 제공하는 동기화부를 포함하는 NGN ADSL 가입자 보드의 음성 데이터 전송 장치.
  4. 제3항에 있어서,
    상기 DMT 클럭 발생부에서 레퍼런스 클리스탈을 통해 제공되는 클럭 주파수는 17.66MHz인 NGN ADSL 가입자 보드의 음성 데이터 전송 장치.
  5. 제3항에 있어서,
    상기 DMT 데이터 클럭 발생부에서 발생되는 DMT 데이터 클럭 주파수는 35.328MHz이고, PSTN 기준 클럭 발생부에서 발생되는 기준 클럭은 8KHz인 NGN ADSL가입자 보드의 음성 데이터 전송 장치.
  6. 제3항에 있어서,
    상기 동기화부는 PLL인 NGN ADSL 가입자 보드의 음성 데이터 전송 장치.
  7. 제1항에 있어서,
    상기 복조수단에서 복조된 음성 데이터를 CVoDSL 기능을 수행할 수 있도록 제공되는 다수의 CVoDSL 제어신호에 따라 ADSL 프레임에 정합하여 상기 데이터 추출 수단으로 인터페이싱하는 디지털 인터페이싱 수단;
    상기 디지털 인터페이스 제어 수단에 다수의 CVoDSL 제어신호를 임의의 버스를 통해 제공하는 제어수단을 더 포함하는 NGN ADSL 가입자 보드의 음성 데이터 전송 장치.
  8. 제7항에 있어서,
    상기 제어수단에서 디지털 인터페이싱 수단으로 제공되는 다수의 CVoDSL 제어신호는 IDMA 버스를 통해 제공되는 NGN ADSL 가입자 보드의 음성 데이터 전송 장치.
  9. 제8항에 있어서,
    상기 IDMA 버스를 통해 제어수단에서 디지털 인터페이싱 수단으로 제공되는 CVoDSL 제어신호는, 어드래스 및 데이터신호인 IAD, 칩 셀렉션 신호인 IS 신호, 어드래스 읽기 및 쓰기를 알리는 IRD 및 IWR 신호, 어드래스 래치 기능을 제어하기 위한 IAL신호, 상기 제어수단으로부터 수신된 데이터에 대한 응답 신호인 IACK신호로 구성되는 NGN ADSL 가입자 보드의 음성 데이터 전송 장치.
  10. 제7항 또는 제9항에 있어서,
    상기 제어 수단은,
    상기 디지털 인터페이싱 수단으로 제공되는 CVoDSL 제어 신호의 컨트롤을 위한 램 어레이 패턴을 발생하는 시그널 타이밍 제너레이터를 포함하는 NGN ADSL 가입자 보드의 음성 데이터 전송 장치.
  11. 제10항에 있어서,
    상기 램 어레이 패턴은, 롱 리드 사이클, 버스트 리드, 쇼트 라이트 사이클, 버스트 라이트, 리프레쉬 및 익셉션 패턴으로 이루어진 NGN ADSL 가입자 보드의 음성 데이터 전송 장치.
  12. 제1항에 있어서,
    상기 스위칭수단의 다수의 채널에 각각 연결되어 다수의 채널을 통해 출력되는 음성 데이터가 각 가입자 보드간의 충돌 및 간섭을 피해 PSTN 망으로 각 채널을 통해 출력될 수 있도록 각 채널의 음성 데이터를 버퍼링하는 적어도 하나 이상의 3상 버퍼를 더 포함하는 NGN ADSL 가입자 보드의 음성 데이터 전송 장치.
  13. NGN ADSL 가입자 보드의 음성 데이터 전송 방법에 있어서,
    음성 및 ADSL 데이터가 수신되면, 수신된 음성 및 ADSL 데이터를 복조하는 단계;
    제공되는 동기 클럭 신호에 따라 상기 복조된 ADSL 프레임 신호내의 음성 데이터를 동기화하는 단계;
    상기 동기화되어 출력되는 ADSL 프레임 데이터내의 음성 데이터를 추출하고, 상기 추출된 음성 데이터 및 ADSL 프레임 데이터를 각각 버스를 통해 출력하는 단계;
    상기 버스를 통해 출력되는 음성 데이터를 할당된 다수의 채널을 통해 PSTN 망으로 선택 출력하는 단계를 포함하는 NGN ADSL 가입자 보드의 음성 데이터 전송 방법.
  14. 제13항에 있어서,
    상기 추출된 음성 데이터는 PCM 버스를 통해 출력하고, 상기 ADSL 프레임 데이터는 유토피아 레벨 2의 ATM 데이터로 ATM 망으로 출력하는 NGN ADSL 가입자 보드의 음성 데이터 전송 방법.
  15. 제13항에 있어서,
    상기 동기화 하는 단계는,
    레퍼런스 크리스탈를 통해 제공되는 클럭을 이용하여 DMT 데이터 클럭을 발생하는 단계;
    PSTN 망의 기준 클럭을 발생하는 단계;
    상기 발생된 DMT 데이터 클럭과 PSTN 기준 클럭을 동기화시킨 후, 동기화된 DMT 데이터 클럭과 PSTN 기준 클럭을 이용하여 상기 복조된 ADSL 프레임 신호내의 음성 데이터를 동기화하는 단계를 포함하는 NGN ADSL 가입자 보드의 음성 데이터 전송 방법.
KR1020030010507A 2003-02-19 2003-02-19 차세대 에이 디 에스 엘 가입자 보드의 음성 데이터 전송장치 및 그 방법 KR20040074868A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020030010507A KR20040074868A (ko) 2003-02-19 2003-02-19 차세대 에이 디 에스 엘 가입자 보드의 음성 데이터 전송장치 및 그 방법
US10/756,680 US20040160949A1 (en) 2003-02-19 2004-01-14 Apparatus and method for transmitting voice data on ADSL subscriber Board
CNA2004100054968A CN1523869A (zh) 2003-02-19 2004-02-19 在非对称数字用户线用户板上传输话音数据的设备和方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030010507A KR20040074868A (ko) 2003-02-19 2003-02-19 차세대 에이 디 에스 엘 가입자 보드의 음성 데이터 전송장치 및 그 방법

Publications (1)

Publication Number Publication Date
KR20040074868A true KR20040074868A (ko) 2004-08-26

Family

ID=32844884

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030010507A KR20040074868A (ko) 2003-02-19 2003-02-19 차세대 에이 디 에스 엘 가입자 보드의 음성 데이터 전송장치 및 그 방법

Country Status (3)

Country Link
US (1) US20040160949A1 (ko)
KR (1) KR20040074868A (ko)
CN (1) CN1523869A (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1880494A1 (en) * 2005-05-11 2008-01-23 Telefonaktiebolaget L M Ericsson (Publ) Synchronization of vodsl for dslam connected only to ethernet
US8347111B2 (en) * 2009-01-06 2013-01-01 Hewlett-Packard Development Company, L.P. Data processing apparatus
TWI481249B (zh) * 2010-12-03 2015-04-11 Foxconn Tech Co Ltd 用於分離語音訊號與數據訊號之分離器
CN105205023B (zh) * 2015-10-13 2018-04-06 上海斐讯数据通信技术有限公司 一种基于i2c总线的数据传输***及方法

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4377860A (en) * 1981-01-05 1983-03-22 American Microsystems, Inc. Bandwidth reduction method and structure for combining voice and data in a PCM channel
US4578789A (en) * 1982-11-30 1986-03-25 Itt Corporation Simultaneous voice and data communication and data base access in a switching system using a tone bus or broadcast mode
US4672242A (en) * 1986-03-06 1987-06-09 Advanced Micro Devices, Inc. Reduced power/temperature controlled TTL tri-state buffer utilizing three phase splitter transistors
ATE158461T1 (de) * 1990-01-02 1997-10-15 Motorola Inc Zeitmultiplex-signalisierungssystem für selektivruf
US5175825A (en) * 1990-02-02 1992-12-29 Auspex Systems, Inc. High speed, flexible source/destination data burst direct memory access controller
CN1214174A (zh) * 1995-05-24 1999-04-14 贝尔绍思公司 不对称数据通信***
JP3255843B2 (ja) * 1996-04-17 2002-02-12 沖電気工業株式会社 デュアルモード無線装置におけるディジタル・アナログ共用回路
US6044107A (en) * 1996-05-09 2000-03-28 Texas Instruments Incorporated Method for interoperability of a T1E1.4 compliant ADSL modem and a simpler modem
US6205124B1 (en) * 1996-12-31 2001-03-20 Compaq Computer Corporation Multipoint digital simultaneous voice and data system
US6385235B1 (en) * 1997-04-22 2002-05-07 Silicon Laboratories, Inc. Direct digital access arrangement circuitry and method for connecting to phone lines
KR100421212B1 (ko) * 1997-05-10 2004-05-22 삼성전자주식회사 디지탈가입자선에서고속다수반송파데이터신호의연속전송을위한다수반송파시스템의다점전송방법
US5889856A (en) * 1997-05-22 1999-03-30 Centillium Technology Corp. ADSL integrated line card with digital splitter and POTS CODEC without bulky analog splitter
US6092122A (en) * 1997-06-30 2000-07-18 Integrated Telecom Express xDSL DMT modem using sub-channel selection to achieve scaleable data rate based on available signal processing resources
US6314102B1 (en) * 1997-07-10 2001-11-06 Alcatel Telecommunications system for providing both narrowband and broadband services to subscribers
DK1021901T3 (da) * 1997-10-10 2010-03-08 Daphimo Co B V Llc Splitterløst multibærermodem
US20010012293A1 (en) * 1997-12-02 2001-08-09 Lars-Goran Petersen Simultaneous transmission of voice and non-voice data on a single narrowband connection
KR19990059282A (ko) * 1997-12-30 1999-07-26 서평원 에이티엠 교환기의 에이디에스엘 정합 장치
US6498791B2 (en) * 1998-04-03 2002-12-24 Vertical Networks, Inc. Systems and methods for multiple mode voice and data communications using intelligently bridged TDM and packet buses and methods for performing telephony and data functions using the same
US6148010A (en) * 1998-06-24 2000-11-14 Qualcomm Incorporated Method and apparatus for distributing and consolidating data packets onto multiple network interfaces
US6373860B1 (en) * 1998-07-29 2002-04-16 Centillium Communications, Inc. Dynamically-assigned voice and data channels in a digital-subscriber line (DSL)
US6459684B1 (en) * 1998-10-14 2002-10-01 Lsi Logic Corporation Multiplexed codec for an ADSL system
EP1005203A1 (en) * 1998-11-24 2000-05-31 STMicroelectronics SA Multistandard DMT DSL transmission system
US6462998B1 (en) * 1999-02-13 2002-10-08 Integrated Device Technology, Inc. Programmable and electrically configurable latch timing circuit
US6345072B1 (en) * 1999-02-22 2002-02-05 Integrated Telecom Express, Inc. Universal DSL link interface between a DSL digital controller and a DSL codec
US6339599B1 (en) * 1999-04-07 2002-01-15 Legerity Collision handling scheme for discrete multi-tone data communications network
US6075795A (en) * 1999-04-07 2000-06-13 Advanced Micro Devices, Inc. Collision detection system for multiple stations in discrete multi-tone data communications network
US6765931B1 (en) * 1999-04-13 2004-07-20 Broadcom Corporation Gateway with voice
US6647117B1 (en) * 1999-08-16 2003-11-11 Nortel Networks Limited Continuity of voice carried over DSL during power failure
US6526058B1 (en) * 1999-08-18 2003-02-25 Nortel Networks Limited VODSL service provision
EP1111896A1 (en) * 1999-12-21 2001-06-27 Alcatel Central office for a full digital loop
CA2303608A1 (en) * 2000-03-31 2001-09-30 Fred Stacey A system and method for synchronizing sample rates of voiceband channels and a dsl interface channel
IL135794A (en) * 2000-04-23 2004-07-25 Coppergate Comm Ltd Method and apparatus for transmission of voice and data over subscriber line
US6546089B1 (en) * 2000-05-12 2003-04-08 Turnstone Systems, Inc. Method and system for supporting a lifeline associated with voice over DSL
US6574313B1 (en) * 2000-05-12 2003-06-03 Turnstone Systems, Inc. Voice over DSL method and system for supporting a lifeline
US6470074B2 (en) * 2000-07-19 2002-10-22 Nhc Communications, Inc. System and method for providing data and voice services on a shared line
US20020101852A1 (en) * 2001-01-29 2002-08-01 Sabit Say POTS/xDSL services line sharing for multiple subscribers
US6990108B2 (en) * 2001-04-06 2006-01-24 Texas Instruments Incorporated ATM system architecture for the convergence of data, voice and video
US7269175B2 (en) * 2001-04-06 2007-09-11 Texas Instruments Incorporated AAL2 transmitter for voice-packed and signaling management-packed interleaving on an ATM connection
DE10240651A1 (de) * 2002-09-03 2004-03-11 Siemens Ag Anordnung zur Sprach-und Datenkommunikation über eine gemeinsame Teilnehmeranschlussleitung
US20040136405A1 (en) * 2002-11-14 2004-07-15 Guozhu Long Obtaining and maintaining TTR synchronization during DSL transceiver channel discovery phase in presence of TCM-ISDN noise

Also Published As

Publication number Publication date
CN1523869A (zh) 2004-08-25
US20040160949A1 (en) 2004-08-19

Similar Documents

Publication Publication Date Title
KR100506233B1 (ko) 비대칭 디지털 가입자선 시스템에서 홈 네트웍 시스템
US5668857A (en) Communication server apparatus and method
US5898761A (en) Communication server apparatus using digital signal switching and method
US5781617A (en) Communication server apparatus using frequency multiplexing and method
US6169788B1 (en) Communication server apparatus having distributed switching and method
US6014431A (en) Communication server apparatus having four-wire switching interface and method
US6747995B1 (en) System for multiple voice lines with data over a single subscriber loop
US20110019725A1 (en) Dsl method having variable upload/download bit rate and application-specific dynamic profile switching
US6985520B1 (en) Multipoint digital subscriber lines with home data network ability
KR20010052663A (ko) 로컬패킷 통신망을 매개로 음성과 데이터를 전달하기 위한시스템 및 방법
JP2000216913A (ja) 改良した帯域幅を備えたdsl通信システム
JP2000134178A (ja) デ―タ伝送方法、システム及びコンピュ―タ読み取り可能記憶媒体
JP2000138733A (ja) マルチドロップ非対称デジタル加入者ル―プ・モデム、接続を可能にする方泡システム及びコンピュ―タ読み取り可能記憶媒体
US20040090949A1 (en) Communication terminal for wire and wireless internet phone
CN102104572B (zh) 传输***中的时间同步方法、设备及***
US6922415B1 (en) Apparatus and method for a non-symmetrical half-duplex DSL modem
KR20040074868A (ko) 차세대 에이 디 에스 엘 가입자 보드의 음성 데이터 전송장치 및 그 방법
US8102873B2 (en) Communication system, communication apparatus and terminal accommodation apparatus
JP2002520902A (ja) ソース適応デジタル加入者ラインとその方法
EP1903832B1 (en) A method and system for signal splitting and a splitter board
US20030095543A1 (en) DSL relay method and the apparatus
KR20040026754A (ko) xDSL 및 VoIP 인터페이스를 갖는 홈 게이트웨이장치
JP4045208B2 (ja) 同期通信システム、端末同期方法、ディジタル加入者線終端装置および端末装置
KR100310286B1 (ko) 범용 비대칭 디지털 가입자 회선 단말장치
KR100353648B1 (ko) 비대칭 디지털 가입자라인 전송시스템의 가입자 댁내장치에서의 프레임 전송 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application