KR200345282Y1 - Interface device for air route data display of asr-system - Google Patents

Interface device for air route data display of asr-system Download PDF

Info

Publication number
KR200345282Y1
KR200345282Y1 KR20-2003-0040438U KR20030040438U KR200345282Y1 KR 200345282 Y1 KR200345282 Y1 KR 200345282Y1 KR 20030040438 U KR20030040438 U KR 20030040438U KR 200345282 Y1 KR200345282 Y1 KR 200345282Y1
Authority
KR
South Korea
Prior art keywords
data
input
processing unit
pdp
asynchronous
Prior art date
Application number
KR20-2003-0040438U
Other languages
Korean (ko)
Inventor
김태영
Original Assignee
주식회사 희망에어텍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 희망에어텍 filed Critical 주식회사 희망에어텍
Priority to KR20-2003-0040438U priority Critical patent/KR200345282Y1/en
Application granted granted Critical
Publication of KR200345282Y1 publication Critical patent/KR200345282Y1/en

Links

Classifications

    • GPHYSICS
    • G08SIGNALLING
    • G08GTRAFFIC CONTROL SYSTEMS
    • G08G5/00Traffic control systems for aircraft, e.g. air-traffic control [ATC]
    • G08G5/0073Surveillance aids
    • G08G5/0082Surveillance aids for monitoring traffic from a ground station
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01SRADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
    • G01S13/00Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
    • G01S13/88Radar or analogous systems specially adapted for specific applications
    • G01S13/91Radar or analogous systems specially adapted for specific applications for traffic control

Landscapes

  • Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Aviation & Aerospace Engineering (AREA)
  • Electromagnetism (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Radar Systems Or Details Thereof (AREA)

Abstract

본 고안은 항공기의 감시 및 관제를 위한 ASR 시스템의 PDP와 항적자료 전시기 간의 인터페이스를 수행하는 장치에 관한 것이다.The present invention relates to an apparatus for performing an interface between a PDP and a track data displayer of an ASR system for monitoring and controlling an aircraft.

본 고안에 의하면, ASR 시스템의 PDP로부터 레이더 관련 동기식 데이터신호 및 클럭신호를 입력받는 차동입력 리시버; 입력된 레이더 관련 데이터를 비동기식 데이터로 변환하여 항적자료 전시기측의 자료처리기로 출력하는 비동기처리부; 상기 자료처리기로부터 제어명령 데이터를 입력받는 입력처리부; 및 입력된 제어명령 데이터를 상기 차동입력 리시버에 입력된 클럭신호에 동기시켜 상기 PDP측으로 출력하는 동기처리부;를 포함하는 항적자료 전시기용 인터페이스 장치가 개시된다.According to the present invention, a differential input receiver for receiving a radar-related synchronous data signal and a clock signal from the PDP of the ASR system; An asynchronous processing unit converting the input radar-related data into asynchronous data and outputting the data to the data processor on the track data display side; An input processing unit which receives control command data from the data processor; And a synchronization processor for synchronizing the input control command data to the PDP side in synchronization with a clock signal input to the differential input receiver.

Description

ASR시스템의 항적자료 전시기용 인터페이스 장치{INTERFACE DEVICE FOR AIR ROUTE DATA DISPLAY OF ASR-SYSTEM}Interface system for track data display device of ASR system {INTERFACE DEVICE FOR AIR ROUTE DATA DISPLAY OF ASR-SYSTEM}

본 고안은 항적자료 전시기용 인터페이스 장치에 관한 것으로서, 보다 상세하게는 동기식 데이터를 사용하는 ASR(Airport Surveillance Radar) 시스템의 PDP(Programmable Display Processor)와 비동기식 데이터를 사용하는 항적자료 전시기측 자료처리기 간의 상호 데이터 교환을 지원하는 인터페이스 장치에 관한 것이다.The present invention relates to an interface device for a track data display device, and more specifically, between a programmable display processor (PDP) of an ASR (Airport Surveillance Radar) system using synchronous data and a track data display device data processor using asynchronous data. An interface device for supporting mutual data exchange is provided.

ASR 시스템은 항공기에 대한 이륙과 착륙의 관제를 위해 일반적으로 사용되는 레이더 시스템으로서, 예컨대 TPN-24 모델과 같은 시스템에는 항공기의 코드, 고도, 방위, 거리 정보 등을 담고 있는 데이터를 해당 프로토콜에 따라 처리하여 항적자료 전시기측으로 제공하는 프로세서인 PDP가 필수적으로 구비된다.The ASR system is a radar system commonly used for takeoff and landing control of an aircraft. For example, the TPN-24 model has data that contains the aircraft's code, altitude, bearing, and distance information according to the protocol. PDP, which is a processor that processes and provides to the track data display, is essentially provided.

PDP로부터 제공되는 레이더 관련 데이터는 기준 클럭신호에 동기화 되어 있는 동기식 데이터인 바, 이를 단순히 소정의 항적자료 전시기 상에 표출할 경우에는 별 문제가 없으나, 퍼스널 컴퓨터(PC)나 각종 워크스테이션 등과 같이 비동기식으로 데이터를 처리하는 컴퓨터 시스템을 이용해 운용조작이나 항적자료 전시기의출력제어를 수행하고자 할 경우에는 데이터 처리방식의 상이함으로 인해 항적자료 전시기측의 해당 자료처리기와 PDP 간의 데이터 교환이 불가능한 문제가 발생한다.Radar-related data provided from the PDP is synchronous data synchronized to a reference clock signal. If it is simply displayed on a predetermined track data display, there is no problem, but such as a personal computer (PC) or various workstations, etc. In case of performing operation operation or output control of track data display using a computer system that processes data asynchronously, it is impossible to exchange data between the corresponding data processor and PDP on the track data display side due to different data processing method. Occurs.

그러나, 이러한 문제점에도 불구하고 컴퓨터 시스템에 의해 제어되는 항적자료 전시기측과 PDP측을 상호 인터페이싱 해 줄 수 있는 별도의 수단이 아직까지 제공되지 않은 관계로 ASR 시스템용 항적자료 전시기의 운용에 있어서 데이터의 입출력이나 관리가 보편화된 각종의 컴퓨터 시스템을 통해 수행될 수 없는 불편함이 있다.However, in spite of these problems, there is no separate means for interfacing the track data display side and PDP side controlled by the computer system. There is an inconvenience that data input / output or management cannot be performed through various computer systems that are common.

본 고안은 상기와 같은 문제점을 고려하여 창안된 것으로서, 비동기 방식으로 데이터를 처리하는 컴퓨터 시스템에 의해 제어되는 항적자료 전시기측과, 동기식으로 데이터를 처리하는 ASR 시스템의 PDP 간에 자유로운 데이터의 교환이 가능하도록 데이터 변환처리를 수행하는 항적자료 전시기용 인터페이스 장치를 제공하는 데 그 목적이 있다.The present invention was devised in view of the above problems, and it is possible to freely exchange data between the track data display side controlled by a computer system that processes data in an asynchronous manner and the PDP of the ASR system that processes data synchronously. An object of the present invention is to provide an interface device for a track data displayer that performs data conversion processing.

본 고안의 다른 목적은 상기 항적자료 전시기측과 PDP 간의 데이터 교환을 지원하되, PDP의 단일 데이터 포트에 대하여 다수의 항적자료 전시기를 병렬연결하여 사용할 수 있도록 구성되는 항적자료 전시기용 인터페이스 장치를 제공하는 데 있다.Another object of the present invention is to support data exchange between the track data display side and the PDP, but provides an interface device for a track data display device configured to use a plurality of track data display devices in parallel for a single data port of the PDP. There is.

본 명세서에 첨부되는 다음의 도면들은 본 고안의 바람직한 실시예를 예시하는 것이며, 후술하는 고안의 상세한 설명과 함께 본 고안의 기술사상을 더욱 이해시키는 역할을 하는 것이므로, 본 고안은 그러한 도면에 기재된 사항에만 한정되어 해석되어서는 아니된다.The following drawings attached to this specification are illustrative of the preferred embodiments of the present invention, and together with the detailed description of the present invention to serve to further understand the technical spirit of the present invention, the present invention is a matter described in such drawings It should not be construed as limited to.

도 1은 본 고안의 바람직한 실시예에 따른 항적자료 전시기용 인터페이스 장치의 구성을 도시하는 블록도.1 is a block diagram showing the configuration of the interface device for track data display according to a preferred embodiment of the present invention.

도 2는 본 고안을 통해 수행되는 레이더 관련 데이터의 처리과정을 도시하는 흐름도.2 is a flowchart illustrating a process of radar-related data performed through the present invention.

도 3은 본 고안을 통해 수행되는 제어명령 데이터의 처리과정을 도시하는 흐름도.3 is a flowchart illustrating a process of control command data performed through the present invention.

도 4 내지 도 7은 본 고안의 구체적인 실시예에 따른 항적자료 전시기용 인터페이스 장치의 회로도.4 to 7 is a circuit diagram of the interface device for track data display according to a specific embodiment of the present invention.

도 8는 본 고안에 따른 인터페이스 장치를 다중의 항적자료 전시기에 적용한 실시예를 개략적으로 도시하는 블록도.8 is a block diagram schematically showing an embodiment in which the interface device according to the present invention is applied to multiple track data display units.

<도면의 주요 참조부호에 대한 설명><Description of main reference numerals in the drawings>

10...차동입력 리시버 15...패킷처리부10 ... Differential input receiver 15 ... Packet processing unit

20...비동기처리부 25...입력처리부20 Asynchronous processing unit 25 Input processing unit

30...FIFO 메모리 35...동기처리부30 ... FIFO memory 35 ... Sync

40...차동출력 드라이버 45...타이밍제어부40 ... Differential output driver 45 ... Timing control part

상기와 같은 목적을 달성하기 위해 본 고안에 따른 항적자료 전시기용 인터페이스 장치는, ASR 시스템의 PDP로부터 레이더 관련 동기식 데이터신호 및 클럭신호를 입력받는 차동입력 리시버; 입력된 레이더 관련 데이터를 비동기식 데이터로 변환하여 항적자료 전시기측의 자료처리기로 출력하는 비동기처리부; 상기 자료처리기로부터 제어명령 데이터를 입력받는 입력처리부; 및 입력된 제어명령 데이터를 상기 차동입력 리시버에 입력된 클럭신호에 동기시켜 상기 PDP측으로 출력하는 동기처리부;를 포함한다.In order to achieve the above object, the interface device for track data display device according to the present invention, the differential input receiver for receiving the radar-related synchronous data signal and the clock signal from the PDP of the ASR system; An asynchronous processing unit converting the input radar-related data into asynchronous data and outputting the data to the data processor on the track data display side; An input processing unit which receives control command data from the data processor; And a synchronization processor configured to output the input control command data to the PDP side in synchronization with a clock signal input to the differential input receiver.

바람직하게 본 고안에는 상기 차동입력 리시버로부터 전달되는 신호에서 유효한 데이터 패킷을 검출하여 상기 비동기처리부로 전달하는 패킷처리부;가 더 포함될 수 있다.Preferably, the present invention may further include a packet processing unit for detecting a valid data packet from the signal transmitted from the differential input receiver and delivering the valid data packet to the asynchronous processing unit.

상기 비동기처리부는 RS-232C 통신규격에 상응하여 데이터 변환처리를 수행하는 것이 바람직하다.The asynchronous processing unit preferably performs data conversion processing in accordance with the RS-232C communication standard.

본 고안에는 입력되는 제어명령 데이터를 순차적으로 저장하는 FIFO 메모리; 및 상기 동기처리부의 출력 데이터를 특정 시간에 선택적으로 PDP측으로 송신하도록 상기 ASR 시스템의 안테나 방위신호에 따라 송신신호를 할당하는 타이밍제어부;가 더 포함될 수 있다.The present invention includes a FIFO memory for sequentially storing the input control command data; And a timing controller for allocating a transmission signal according to an antenna orientation signal of the ASR system to selectively transmit output data of the synchronization processor to a PDP side at a specific time.

이하, 첨부된 도면을 참조하여 본 고안의 바람직한 실시예를 상세히 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

먼저, 도 1은 본 고안의 바람직한 실시예에 따른 항적자료 전시기용 인터페이스의 기능적 구성을 도시하는 블록도이다.First, Figure 1 is a block diagram showing the functional configuration of the interface for track data display according to a preferred embodiment of the present invention.

도 1을 참조하면, 본 고안은 PDP(1)로부터 제공되는 레이더 관련 동기식 데이터를 비동기 데이터로 변환하도록 차동입력 리시버(10); 패킷처리부(15) 및 비동기처리부(20)를 구비하는 한편, 항적자료 전시기(미도시)측의 자료처리기(2)로부터 입력되는 비동기식 제어명령 데이터를 상기 ASR 시스템의 클럭신호에 동기화하여 PDP(1)측으로 출력하도록 입력처리부(25); 동기처리부(35) 및 차동출력 드라이버(40)를 구비한다.Referring to FIG. 1, the present invention provides a differential input receiver 10 for converting radar related synchronous data provided from the PDP 1 into asynchronous data; A packet processing unit 15 and an asynchronous processing unit 20 are provided, and asynchronous control command data inputted from the data processor 2 on the side of the track data display unit (not shown) is synchronized with a clock signal of the ASR system so that the PDP ( An input processing unit 25 to output to the 1) side; A synchronization processor 35 and a differential output driver 40 are provided.

차동입력 리시버(10)는 통상의 ASR 시스템의 PDP(1)로부터 항공기의 코드, 고도, 방위, 거리 정보 등을 담고 있는 레이더 관련 동기식 데이터신호와 기준 클럭신호를 입력받는다. 상기 차동입력 리시버(10)는 입력되는 차동식 신호를 OV의 로우(LOW) 레벨과 +5V의 하이(HIGH) 레벨을 갖는 TTL 레벨의 신호로 변환하여 출력한다. 바람직하게 차동입력 리시버(10)에는 입력된 클럭신호를 보상하여 노이즈 등을 제거하는 구성이 더 부가될 수 있다.The differential input receiver 10 receives a radar-related synchronous data signal and a reference clock signal containing code, altitude, azimuth, and distance information of an aircraft from the PDP 1 of a conventional ASR system. The differential input receiver 10 converts an input differential signal into a TTL level signal having a low level of OV and a high level of + 5V. Preferably, the differential input receiver 10 may be further configured to compensate for the input clock signal to remove noise.

패킷처리부(10)는 상기 차동입력 리시버(10)로부터 데이터 패킷을 전달받은 후 실질적인 레이더 관련 데이터에 해당하는 유효 데이터 패킷을 검출하는 기능을 수행한다.After receiving the data packet from the differential input receiver 10, the packet processor 10 detects a valid data packet corresponding to the actual radar-related data.

상기 패킷처리부(10)에 의해 검출된 동기식 데이터 패킷은 비동기처리부(20)에 입력되어 비동기식 데이터, 즉 통상의 PC나 워크스테이션과 같은 컴퓨터 시스템에서 처리가능한 데이터로 변환된다. 여기서, 상기의 컴퓨터 시스템은 일반적으로 직렬통신방식으로 주변기기와 데이터를 송수신하므로 상기 비동기처리부(20)는 예컨대, RS-232C 통신규격을 따르는 비동기식 데이터로 레이더 관련 데이터를 변환하도록 구성되는 것이 바람직하다. 상기 비동기처리부(20)는 예컨대, GAL16LV8D와 같은 칩을 사용하여 구성될 수 있으며, 그밖에 다양한 변형예가 있을 수 있다.The synchronous data packet detected by the packet processing unit 10 is input to the asynchronous processing unit 20 and converted into asynchronous data, that is, data that can be processed in a computer system such as a normal PC or workstation. Here, since the computer system generally transmits and receives data with a peripheral device in a serial communication method, the asynchronous processing unit 20 is preferably configured to convert radar-related data into asynchronous data that conforms to, for example, the RS-232C communication standard. The asynchronous processing unit 20 may be configured using a chip such as, for example, GAL16LV8D, and various other modifications may be made.

상기 비동기처리부(20)에서 출력된 비동기식 데이터는 항적자료 전시기측의 자료처리기(2), 즉 상기 항적자료 전시기에 대한 입출력 제어를 수행하는 컴퓨터 시스템의 해당 처리장치로 입력된다.The asynchronous data output from the asynchronous processing unit 20 is input to a data processor 2 on the track data display side, that is, a corresponding processing device of a computer system that performs input / output control for the track data display.

항적자료 전시기에 대한 메뉴 운용조작 등에 의해 상기 자료처리기(2)에서 발생하는 비동기식 제어명령 데이터는 입력처리부(25)에 입력되어 TTL 레벨의 신호로 변환된 후 동기처리부(35)로 전달된다. 부가적으로, 본 고안에는 상기 입력처리부(25)에 입력되는 데이터를 순차적으로 저장하여 일정 시점에 인출하도록 FIFO 메모리(30)가 더 구비될 수 있다.The asynchronous control command data generated by the data processor 2 by a menu operation operation for the track data display machine is input to the input processor 25, converted into a TTL level signal, and then transmitted to the synchronization processor 35. In addition, the present invention may further include a FIFO memory 30 to sequentially store the data input to the input processing unit 25 and to withdraw the data at a predetermined time.

동기처리부(35)에서는 상기 비동기식 제어명령 데이터를 입력받아 동기식 데이터로 변환한다. 이때, 동기화를 위한 기준 클럭신호로는 상기 차동입력 리시버(10)에 입력된 PDP(1)측의 클럭신호가 사용된다. 이러한 동작을 수행하는 동기처리부(35)는 예컨대, IDT7205와 같은 칩을 사용하여 구성될 수 있으며, 그밖에 다양한 변형예가 있을 수 있다.The synchronous processor 35 receives the asynchronous control command data and converts the asynchronous control command data into synchronous data. In this case, a clock signal of the PDP 1 side input to the differential input receiver 10 is used as a reference clock signal for synchronization. The synchronization processor 35 performing such an operation may be configured using, for example, a chip such as IDT7205. There may be various other modifications.

상기 동기처리부(35)에 의해 클럭신호와 동기된 제어명령 데이터신호는 차동출력 드라이버(40)를 거치면서 차동신호로 변환된 후 PDP(1)측으로 출력된다. 바람직하게, 본 고안에는 PDP(1)측으로부터 제공되는, 안테나측으로부터 출력되는 방위 관련 데이터신호인 ACP 및 ARP에 따라 상기 데이터신호에 대한 송신 타이밍을 할당하는 타이밍 제어부(45)가 부가될 수 있다. 이러한 타이밍 제어부(45)에 의하면, PDP(1)에 대하여 다중의 항적자료 전시기가 병렬연결됨과 아울러 각각의 항적자료 전시기에 대응하여 본 고안의 인터페이스 장치가 복수개 구비될 경우(도 8 참조),선택적으로 상기 차동출력 드라이버(40)로 XMIT ENABLE 신호를 발생시킴으로써 할당된 특정 시간에 해당 항적자료 전시기측의 제어명령 데이터를 PDP(1)측으로 송신할 수 있다.The control command data signal synchronized with the clock signal by the synchronization processor 35 is converted into a differential signal through the differential output driver 40 and then output to the PDP 1 side. Preferably, a timing controller 45 may be added to the present invention to allocate a transmission timing for the data signal according to ACP and ARP, which are azimuth related data signals output from the antenna side, provided from the PDP 1 side. . According to the timing controller 45, when a plurality of track data display units are connected in parallel to the PDP 1 and a plurality of interface devices of the present invention are provided corresponding to each track data display unit (see FIG. 8), By generating the XMIT ENABLE signal to the differential output driver 40, the control command data of the corresponding track data display side can be transmitted to the PDP 1 side at a specific time.

그러면, 상기와 같은 구성을 갖는 본 고안의 바람직한 실시예에 따른 항적자료 전시기용 인터페이스 장치의 동작을 도 2 및 도 3을 참조하여 설명하기로 한다.Then, the operation of the interface device for track data display device according to a preferred embodiment of the present invention having the configuration as described above will be described with reference to Figs.

도 2에는 ASR 시스템의 PDP(1)측으로부터 제공되는 레이더 관련 동기식 데이터를 비동기 데이터로 변환하여 항적자료 전시기측으로 출력하는 과정이 도시되어 있다.2 shows a process of converting radar-related synchronous data provided from the PDP 1 side of the ASR system into asynchronous data and outputting them to the track data display side.

도면을 참조하면, PDP(1)측으로부터 레이더 관련 데이터신호와 클럭신호가 입력되면 차동입력 리시버(10)에서는 차동입력된 신호를 TTL 레벨로 변환함과 아울러 클럭신호에 혼입된 노이즈의 제거나 파형을 정형하는 클럭보상 과정을 수행한다(단계 S100, S110 및 S120).Referring to the drawings, when a radar related data signal and a clock signal are input from the PDP 1 side, the differential input receiver 10 converts the differential input signal to a TTL level and removes noise or waveforms mixed in the clock signal. A clock compensation process of shaping is performed (steps S100, S110 and S120).

바람직하게, 상기 차동입력 리시버(10)에서 출력된 TTL 레벨의 데이터신호는 패킷처리부(15)에 전달되어 유효한 데이터 패킷만을 선택적으로 검출하는 과정을 거치게 된다(단계 S130).Preferably, the data signal of the TTL level output from the differential input receiver 10 is transmitted to the packet processor 15 to selectively detect only valid data packets (step S130).

검출된 데이터 패킷은 비동기처리부(20)에 의해 통상의 컴퓨터 시스템에서 처리가능한 비동기식 데이터로 변환된 후 항적자료 전시기측의 자료처리기(2)에 입력된다(단계 S140 및 S150).The detected data packet is converted into asynchronous data which can be processed in a normal computer system by the asynchronous processing unit 20 and then input to the data processor 2 on the track data display side (steps S140 and S150).

도 3에는 항적자료 전시기의 운용에 따라 상기 자료처리기(20)에서 발생하는 비동기식 제어명령 데이터를 동기식 데이터로 변환하여 PDP(1)측으로 출력하는 과정이 도시되어 있다.3 illustrates a process of converting asynchronous control command data generated by the data processor 20 into synchronous data according to the operation of the track data displayer and outputting the synchronous data to the PDP 1 side.

도면을 참조하면, 자료처리기(20)로부터 제어명령 데이터가 입력되면 입력처리부(25)에서는 입력신호의 레벨을 TTL 레벨로 변환하고, 변환된 데이터를 순차적으로 수집 및 저장한다(단계 S200, S210 및 S220).Referring to the drawing, when control command data is input from the data processor 20, the input processing unit 25 converts the level of the input signal into a TTL level, and sequentially collects and stores the converted data (steps S200, S210 and S220).

계속해서, 상기 비동기식 제어명령 데이터는 소정의 프로세서에 의해 리딩된 후 동기처리부(35)에 전달되어 동기화 처리된다(단계 S230). 상기 동기처리부(35)에서는 PDP(1)측으로부터 수신된 클럭신호에 상기 제어명령 데이터의 신호를 동기시키는 작용을 한다. 상기 동기처리부(35)에 의해 동기식으로 변환된 제어명령 데이터신호는 차동출력 드라이버(40)를 거치면서 상기 PDP(1)측으로 차동신호 형태로 출력된다(단계 S240).Subsequently, the asynchronous control command data is read by a predetermined processor and then transferred to the synchronization processor 35 to be synchronized (step S230). The synchronization processing unit 35 acts to synchronize the signal of the control command data with the clock signal received from the PDP 1 side. The control command data signal synchronously converted by the synchronization processing unit 35 is output in the form of a differential signal to the PDP 1 side through the differential output driver 40 (step S240).

한편, 도 4 내지 도 7에는 본 고안의 보다 구체적인 실시예가 도시되어 있다.On the other hand, Figure 4 to Figure 7 shows a more specific embodiment of the present invention.

도면들을 참조하면, PDP(1)측으로부터 제공되는 레이더 관련 데이터신호는 GAL16LV8D칩에 해당하는 입력처리유닛(도 4의 10a 참조)의 1번과 2번 핀으로 입력되어 TTL 변환된 후 4번 핀으로 출력되고, 이는 8251칩에 해당하는 데이터수집유닛(도 5의 10d 참조)의 3번 핀으로 전달되어 수집된다. 또한, PDP(1)측으로부터 제공되는 클럭신호는 상기 입력처리유닛(10a)의 11번과 12번 핀으로 입력되어 TTL 변환된 후 9번 핀으로 출력되고, 이어서 반전기(10b)를 거쳐 위상이 반전된 후 74AS74칩에 해당하는 보상유닛(10c)에 의해 클럭보상되어 상기 데이터수집유닛(10d)의 25번 핀으로 입력된다.Referring to the drawings, the radar related data signal provided from the PDP 1 side is input to pins 1 and 2 of the input processing unit (see 10a in FIG. 4) corresponding to the GAL16LV8D chip, and is TTL converted and then pin 4 It is outputted to the pin, which is transferred to pin 3 of the data acquisition unit (refer to 10d of FIG. 5) corresponding to the 8251 chip and collected. In addition, the clock signal provided from the PDP 1 side is inputted to pins 11 and 12 of the input processing unit 10a, TTL-converted, and outputted to pin 9, and then phased through an inverter 10b. After the inversion, the clock is compensated by the compensation unit 10c corresponding to the 74AS74 chip and input to pin 25 of the data collection unit 10d.

상기 데이터수집유닛(10d)에 수집된 데이터는 AT89C55칩에 해당하는 프로세서(15a)에 입력되어 유효한 데이터 패킷을 검출하는 과정을 거치고, 검출된 데이터 패킷은 11번 핀으로 출력되어 MAX232칩에 해당하는 비동기처리유닛(도 6의 20a 참조)의 11번 핀으로 입력되어 RS-232C 통신규격의 비동기 데이터로 변환된 후 14번 핀을 통해 자료처리기(2)측으로 출력된다.The data collected by the data collection unit 10d is input to the processor 15a corresponding to the AT89C55 chip to detect a valid data packet, and the detected data packet is output to pin 11 to correspond to the MAX232 chip. It is input to pin 11 of the asynchronous processing unit (see 20a of FIG. 6), converted to asynchronous data of RS-232C communication standard, and then output to the data processor 2 through pin 14.

항적자료 전시기측의 자료처리기(2)로부터 제공되는 제어명령 데이터신호는 상기 비동기처리유닛(20a)의 12번 핀으로 입력된 후 TTL 변환되어 13번 핀을 통해 출력된다. 출력된 신호는 AT89C55칩에 해당하는 프로세서(도 5의 25a 참조)에 입력되어 수집되고, 이는 IDT7205칩에 해당하는 FIFO 메모리(30)에 순차적으로 저장된다. 계속해서, 상기 비동기식의 제어명령 데이터는 USART인 동기처리유닛(도 6의 35a 참조)에 의해 상기 PDP(1)측으로부터 제공되는 클럭신호에 동기된 동기식 데이터로 변환되고, 75110A칩에 해당하는 출력유닛(도 4의 40a 참조)의 12번과 13번 핀을 통해 차동출력되어 PDP(1)측으로 차동출력된다.The control command data signal provided from the data processor 2 on the track data display side is input to pin 12 of the asynchronous processing unit 20a, and then TTL-converted and output through pin 13. The output signal is input to a processor corresponding to the AT89C55 chip (see 25a of FIG. 5) and collected, and is sequentially stored in the FIFO memory 30 corresponding to the IDT7205 chip. Subsequently, the asynchronous control command data is converted into synchronous data synchronized with a clock signal provided from the PDP 1 side by a USART synchronous processing unit (see 35A in FIG. 6), and outputs corresponding to the 75110A chip. It is differentially outputted through pins 12 and 13 of the unit (see 40a in FIG. 4) and differentially outputted to the PDP 1 side.

도 8에 도시된 바와 같이, 자료처리기(2)의 군(#1 ~ #4)이 PDP(1)에 대하여 병렬연결되고, 각각의 자료처리기(2)에 대응하여 본 고안의 인터페이스 장치(PDPI #1 ~ PDPI #4)가 구비될 경우, 본 고안에는 선택적으로 XMIT ENABLE 신호를 발생시켜 송신 타이밍을 할당하도록 타이밍제어회로(도 7의 45a 참조)가 부가될 수 있다. 상기 타이밍제어회로(45a)는 PDP(1)측으로부터 입력되는 방위신호 즉, ACP 및 ARP 데이터 신호에 따라 송신 타이밍을 할당한다. 이를 위해, 본 고안에는 입력되는 ACP 및 ARP 데이터를 카운트하는 카운터(45b)와, 상기 카운터(45b)의 출력신호를디코딩하여 상기 타이밍제어회로(45a)로 전달하는 디코더(45c)와, 송신 타이밍의 할당을 위해 특정 디코딩 신호에 대응되는 타이밍 제어 엘리먼트에 대하여 선택신호를 인가하는 셋팅스위치(45d)가 더 구비될 수 있다.As shown in FIG. 8, groups # 1 to # 4 of the data processor 2 are connected in parallel with respect to the PDP 1, and correspond to the respective data processors 2 according to the interface device PDPD of the present invention. When # 1 to PDPI # 4) are provided, a timing control circuit (see 45a of FIG. 7) may be added to the present invention to selectively generate a transmission time by generating an XMIT ENABLE signal. The timing control circuit 45a allocates transmission timing in accordance with the azimuth signal input from the PDP 1 side, that is, the ACP and ARP data signals. To this end, in the present invention, a counter 45b for counting the input ACP and ARP data, a decoder 45c for decoding the output signal of the counter 45b and transmitting the decoded output signal to the timing control circuit 45a, and a transmission timing A setting switch 45d may be further provided to apply a selection signal to a timing control element corresponding to a specific decoding signal for allocation of.

이상, 본 고안의 바람직한 실시예를 첨부된 도면들을 참조로 설명하였다. 여기서, 본 명세서 및 청구범위에 사용된 용어나 단어는 통상적이거나 사전적인 의미로 한정해서 해석되어서는 아니되며, 본 고안의 기술적 사상에 부합하는 의미와 개념으로 해석되어야만 한다. 따라서, 본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 고안의 가장 바람직한 일 실시예에 불과할 뿐이고 본 고안의 기술적 사상을 모두 대변하는 것은 아니므로, 본 출원시점에 있어서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있음을 이해하여야 한다.In the above, preferred embodiments of the present invention have been described with reference to the accompanying drawings. Here, the terms or words used in the present specification and claims should not be construed as being limited to ordinary or dictionary meanings, but should be construed as meanings and concepts corresponding to the technical spirit of the present invention. Therefore, the embodiments described in the specification and the drawings shown in the drawings are only the most preferred embodiment of the present invention and do not represent all of the technical ideas of the present invention, various modifications that can be replaced at the time of the present application It should be understood that there may be equivalents and variations.

상술한 바와 같이 본 고안은 ASR 시스템의 PDP와 항적자료 전시기측 자료처리기 간의 자유로운 데이터 교환을 지원하므로 PDP와는 달리 비동기 방식으로 데이터를 처리하는 PC나 워크스테이션 등의 컴퓨터 시스템을 이용해 항적자료 전시기에 대한 운용조작을 수행할 수 있다.As described above, the present invention supports the free data exchange between the PDP of the ASR system and the data processor on the track data display side, so unlike the PDP, the computer system such as a PC or a workstation that processes data in an asynchronous manner is used for the track data display. Operation can be performed.

따라서, 항공기의 코드, 고도, 방위, 거리 정보 등 레이더 관련 데이터에 대한 전시 및 관리가 비동기식 직렬통신을 통해 이루어질 수 있으며, 컴퓨터를 이용해 동기방식의 ASR 시스템을 편리하게 제어할 수 있는 장점이 있다.Therefore, the display and management of radar-related data such as code, altitude, azimuth, and distance information of the aircraft can be made through asynchronous serial communication, and there is an advantage that a computer can conveniently control a synchronous ASR system.

Claims (4)

ASR 시스템의 PDP로부터 레이더 관련 동기식 데이터신호 및 클럭신호를 입력받는 차동입력 리시버;A differential input receiver for receiving a radar related synchronous data signal and a clock signal from a PDP of an ASR system; 입력된 레이더 관련 데이터를 비동기식 데이터로 변환하여 항적자료 전시기측의 자료처리기로 출력하는 비동기처리부;An asynchronous processing unit converting the input radar-related data into asynchronous data and outputting the data to the data processor on the track data display side; 상기 자료처리기로부터 제어명령 데이터를 입력받는 입력처리부; 및An input processing unit which receives control command data from the data processor; And 입력된 제어명령 데이터를 상기 차동입력 리시버에 입력된 클럭신호에 동기시켜 상기 PDP측으로 출력하는 동기처리부;를 포함하는 항적자료 전시기용 인터페이스 장치.And a synchronization processor configured to output the input control command data to the PDP side in synchronization with a clock signal input to the differential input receiver. 제 1항에 있어서,The method of claim 1, 상기 차동입력 리시버로부터 전달되는 신호에서 유효한 데이터 패킷을 검출하여 상기 비동기처리부로 전달하는 패킷처리부;를 더 포함하는 것을 특징으로 하는 항적자료 전시기용 인터페이스 장치.And a packet processing unit for detecting a valid data packet from the signal transmitted from the differential input receiver and delivering the valid data packet to the asynchronous processing unit. 제 1항에 있어서,The method of claim 1, 상기 비동기처리부가 RS-232C 통신규격에 상응하여 데이터 변환처리를 수행하는 것을 특징으로 하는 항적자료 전시기용 인터페이스 장치.And the asynchronous processing unit performs data conversion processing according to the RS-232C communication standard. 제 1항에 있어서,The method of claim 1, 입력되는 제어명령 데이터를 순차적으로 저장하는 FIFO 메모리; 및A FIFO memory for sequentially storing input control command data; And 상기 동기처리부의 출력 데이터를 특정 시간에 선택적으로 PDP측으로 송신하도록 상기 ASR 시스템의 안테나 방위신호에 따라 송신신호를 할당하는 타이밍제어부;를 더 포함하는 것을 특징으로 하는 항적자료 전시기용 인터페이스 장치.And a timing controller for allocating a transmission signal according to the antenna orientation signal of the ASR system to selectively transmit the output data of the synchronization processor to the PDP at a specific time.
KR20-2003-0040438U 2003-12-29 2003-12-29 Interface device for air route data display of asr-system KR200345282Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR20-2003-0040438U KR200345282Y1 (en) 2003-12-29 2003-12-29 Interface device for air route data display of asr-system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR20-2003-0040438U KR200345282Y1 (en) 2003-12-29 2003-12-29 Interface device for air route data display of asr-system

Publications (1)

Publication Number Publication Date
KR200345282Y1 true KR200345282Y1 (en) 2004-03-18

Family

ID=49426895

Family Applications (1)

Application Number Title Priority Date Filing Date
KR20-2003-0040438U KR200345282Y1 (en) 2003-12-29 2003-12-29 Interface device for air route data display of asr-system

Country Status (1)

Country Link
KR (1) KR200345282Y1 (en)

Similar Documents

Publication Publication Date Title
EP2433194B1 (en) Compound universal serial bus architecture providing precision synchronisation to an external timebase
US8688874B2 (en) Method and system for reducing triggering latency in universal serial bus data acquisition
US20130101058A1 (en) Multi-protocol serdes phy apparatus
US6191713B1 (en) Conversion between serial bus cycles and parallel port commands using a state machine
CN112771795A (en) Time synchronization method, device, movable platform and storage medium
CN101593506B (en) Data transmission method,communication system and a display apparatus
CN106851183A (en) Multi-channel video processing system and method based on FPGA
Somkuarnpanit et al. Fpga-based multi protocol data acquisition system with high speed usb interface
US6360290B1 (en) Commercial standard digital bus interface circuit
KR200345282Y1 (en) Interface device for air route data display of asr-system
KR20040029836A (en) Optical Mouse
WO2006056904A2 (en) Globally asynchronous locally synchronous systems
US3681755A (en) Computer independent data concentrators
CN109660296B (en) Device and method for detecting optical communication error rate in complex environment
EP0924899B1 (en) Circuit arrangement for a synchronized interchange of data between different locally dedicated signal sources
JP7480002B2 (en) Transmission device and transmission system
CN107810495B (en) UART with wire activity detector
US4773043A (en) ADCCP communication processor
KR100247027B1 (en) Apparatud and method for minitoring rf atatus information in radio system
CN113992470B (en) Data transmitting method, data receiving method, master device, slave device and electronic device
EP4242860A1 (en) A device for decoding the data communication under universal serial bus standard
JP2004356955A (en) Communication control unit
KR20010100617A (en) Computer display apparatus
CN117857772A (en) Display control system, display control method and display device
CN111130675A (en) Time synchronization device based on time trigger network

Legal Events

Date Code Title Description
REGI Registration of establishment
T201 Request for technology evaluation of utility model
T701 Written decision to grant on technology evaluation
FPAY Annual fee payment

Payment date: 20120302

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20130313

Year of fee payment: 10