KR20030080353A - 액정표시장치 및 그 구동방법 - Google Patents

액정표시장치 및 그 구동방법 Download PDF

Info

Publication number
KR20030080353A
KR20030080353A KR1020020018936A KR20020018936A KR20030080353A KR 20030080353 A KR20030080353 A KR 20030080353A KR 1020020018936 A KR1020020018936 A KR 1020020018936A KR 20020018936 A KR20020018936 A KR 20020018936A KR 20030080353 A KR20030080353 A KR 20030080353A
Authority
KR
South Korea
Prior art keywords
liquid crystal
data
pixel data
driver
numbered
Prior art date
Application number
KR1020020018936A
Other languages
English (en)
Other versions
KR100859467B1 (ko
Inventor
윤상창
Original Assignee
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지.필립스 엘시디 주식회사 filed Critical 엘지.필립스 엘시디 주식회사
Priority to KR1020020018936A priority Critical patent/KR100859467B1/ko
Priority to US10/183,445 priority patent/US7420533B2/en
Publication of KR20030080353A publication Critical patent/KR20030080353A/ko
Application granted granted Critical
Publication of KR100859467B1 publication Critical patent/KR100859467B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 라인 인버젼 방식으로 구동되는 구동장치를 이용하여 액정패널을 도트 인버젼 방식으로 구동하여 소비전력을 현저하게 절감할 수 있는 액정표시장치 및 그 구동방법에 관한 것이다.
본 발명의 액정표시장치는 게이트라인들과 데이터라인들의 교차로 마련되는 영역마다 형성되며 상기 게이트라인들 각각을 기준으로 지그재그형태로 접속된 박막트랜지스터를 포함하는 액정셀들을 구비하는 액정패널과; 액정셀들에 화소전압신호를 수평기간마다 극성이 반전되게 하는 라인 인버젼 방식으로 공급하여 액정셀들이 도트 인버젼 방식으로 구동되게 하는 액정패널 구동부를 구비하는 것을 특징으로 한다.

Description

액정표시장치 및 그 구동방법{LIQUID CRYSTAL DISPLAY AND DRIVING METHOD THEREOF}
본 발명은 액정표시장치에 관한 것으로, 특히 라인 인버젼 방식으로 구동되는 구동장치를 이용하여 액정패널을 도트 인버젼 방식으로 구동시킬 수 있는 액정표시장치 및 그 구동 방법에 관한 것이다.
통상의 액정표시장치는 비디오신호에 따라 액정셀별로 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여, 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비한다.
액정패널에는 게이트라인들과 데이터라인들의 교차로 마련되는 영역에 액정셀들이 위치하게 된다. 액정셀들 각각에는 전계를 인가하기 위한 화소전극들과 공통전극이 마련된다. 화소전극들 각각은 스위칭 소자인 박막트랜지스터(Thin Film Transistor)를 경유하여 데이터라인들 중 어느 하나에 접속된다. 박막트랜지스터의 게이트단자는 화소전압신호가 1라인분씩의 화소전극들에게 인가되게끔 하는 게이트라인들 중 어느 하나에 접속된다. 구동회로는 게이트라인들을 구동하기 위한 게이트 드라이버와, 데이터라인들을 구동하기 위한 데이터 드라이버와, 공통전극을 구동하기 위한 공통전압 발생부를 구비한다. 게이트 드라이버는 스캐닝신호, 즉 게이트신호를 게이트라인들에 순차적으로 공급하여 액정패널 상의 액정셀들을 1라인분씩 순차적으로 구동한다. 데이터 드라이버는 게이트라인들 중 어느 하나에 게이트신호가 공급될 때마다 데이터라인들 각각에 화소전압신호를 공급한다. 공통전압 발생부는 공통전극에 공통전압신호를 공급한다. 이에 따라, 액정표시장치는 액정셀별로 화소전압신호에 따라 화소전극과 공통전극 사이의 액정 배열상태가 변화되어 광투과율을 조절함으로써 화상을 표시한다.
실제로, 액정표시장치는 도 1에 도시된 바와 같이 액정셀들이 매트릭스 형태로 배열되어진 액정패널(2)과, 액정패널(2)의 게이트라인들(GL1 내지 GLn)을 구동하기 위한 게이트 드라이버(4)와, 액정패널(2)의 데이터라인들(DL1 내지 DLm)을 구동하기 위한 데이터 드라이버(6)를 구비한다.
도 1에서 액정패널(2)은 n개의 게이트라인들(GL1 내지 GLn)과 m개의 데이터라인들(DL1 내지 DLm)의 교차부마다 형성된 박막트랜지스터(TFT)와, 박막트랜지스터(TFT)에 접속된 액정셀을 구비한다. 박막트랜지스터(TFT)는 게이트라인(GL1 내지 GLn)으로부터의 게이트신호에 응답하여 데이터라인(DL1 내지 DLm)으로부터의 비디오신호를 액정셀에 공급한다. 액정셀은 액정을 사이에 두고 대면하는 공통전극과 박막트랜지스터에 접속된 화소전극을 포함함에 따라 등가적으로는 액정용량 캐패시터(Clc)로 표시된다. 그리고, 액정셀은 액정용량 캐패시터(Clc)에 충전된 데이터전압을 다음 데이터전압이 충전될 때까지 유지시키기 위한 스토리지 캐패시터(도시하지 않음)를 더 포함한다. 스토리지 캐패시터는 통상 화소전극이 이전단 게이트전극과 중첩하여 형성된다.
게이트 드라이버(4)는 게이트라인들(GL1 내지 GLn)에 순차적으로 스캔신호, 즉 게이트신호를 공급하여 해당 게이트라인에 접속되어진 박막트랜지스터들(TFT)이 구동되게 한다.
데이터 드라이버(6)는 화소데이터를 아날로그신호인 화소전압신호로 변환하여 게이트라인(GL)에 게이트신호가 공급되는 수평기간마다 한 수평라인분씩의 비디오신호를 데이터라인들(DL1 내지 DLm)에 공급한다. 이 경우 데이터 드라이버(6)는 감마전압 발생부(도시하지 않음)로부터 계조별로 공급되는 감마전압들을 이용하여 화소데이터를 화소전압신호로 변환하여 공급한다.
이러한 구성을 가지는 액정표시장치는 액정패널(2) 상의 액정셀들을 구동하기 위하여 프레임 인버젼 방식(Frame Inversion System), 라인(칼럼) 인버젼 방식(Line(Column) Inversion System), 또는 도트 인버젼 방식(Dot Inversion System)과 같은 인버젼 구동방식을 사용한다.
프레임 인버젼 방식의 액정패널 구동방법은 액정열화 방지를 위하여 프레임마다 액정패널 상의 액정셀들에 공급되는 화소전압신호의 극성을 반전시킨다.
라인 인버젼 방식의 액정패널 구동방법은 액정패널에 공급되는 화소전압신호들의 극성을 도 2a 및 도 2b와 같이 액정패널상의 게이트 라인마다 그리고 프레임마다 반전시킨다. 이러한 라인 인버젼 구동방식은 수평방향 화소들간의 크로스토크가 존재함에 따라 수평라인들간에 줄무늬 패턴과 같은 플리커가 발생하는 문제점이 있다.
컬럼 인버젼 방식의 액정패널 구동방법은 액정패널에 공급되는 화소전압신호들의 극성을 도 3a 및 도 3b와 같이 액정패널상의 데이터 라인 및 프레임에 따라 반전시킨다. 이러한 칼럼 인버젼 구동방식은 수직방향 화소들간에 크로스토그가 존재함에 따라 수직라인들간에 줄무늬 패턴과 같은 플리커가 발생하는 문제점이 있다.
도트 인버젼 방식의 액정패널 구동방법은 도 4a 및 도 4b와 같이 액정셀들 각각에 수평 및 수직 방향으로 인접하는 액정셀들 모두와 상반된 극성의 화소전압신호가 공급되게 하고 프레임마다 그 화소전압신호의 극성이 반전되게 한다. 다시 말하여 도트 인버젼 방식은 기수번째 프레임의 비디오신호를 표시할 경우 도 4a와 같이 좌측상단의 액정셀로부터 우측의 액정셀로 진행함에 따라 그리고 아래측의 액정셀들로 진행함에 따라 정극성(+) 및 부극성(-)이 번갈아 나타나도록 화소전압신호들을 액정셀들 각각에 공급한다. 그리고, 우수번째 프레임의 비디오신호를 표시할 경우 도 4b와 같이 좌측상단의 액정셀로부터 우측의 액정셀로 진행함에 따라 그리고 아래측의 액정셀들로 진행함에 따라 부극성(-) 및 정극성(+)이 번갈아 나타나도록 화소전압신호들을 액정셀들 각각에 공급한다. 이러한 도트 인버젼 구동방식은 수직 및 수평 방향으로 인접한 화소들간에 발생되는 플리커를 서로 상쇄시킴으로써 다른 인버젼 방식들에 비하여 뛰어난 화질의 화상을 제공한다.
그러나, 도트 인버젼 구동방식은 데이터 드라이버에서 데이터라인들에 공급되는 화소전압신호의 극성이 수평 및 수직 방향으로 반전되어야 함에 따라 다른 인버젼 방식들에 비하여 화소전압의 변동량, 즉 화소전압신호의 주파수가 크기 때문에 소비전력이 커지는 단점을 가진다.
따라서, 본 발명의 목적은 라인 인버젼 방식으로 구동되는 구동장치를 이용하여 액정패널을 도트 인버젼 방식으로 구동하여 소비전력을 현저하게 절감할 수 있는 액정표시장치 및 그 구동방법을 제공하는 것이다.
도 1은 종래 액정표시장치를 도시한 도면.
도 2a 및 도 2b는 액정표시장치의 라인 인버젼 구동방식을 설명하기 위한 도면.
도 3a 및 도 3b는 액정표시장치의 칼럼 인버젼 구동방식을 설명하기 위한 도면.
도 4a 및 도 4b는 액정표시장치의 도트 인버젼 구동방식을 설명하기 위한 도면.
도 5는 본 발명의 실시 예에 따른 액정표시장치를 도시한 도면.
도 6은 도 5에 도시된 액정패널의 다른 구성을 도시한 도면.
도 7은 도 5에 도시된 감마전압과 공통전압 발생부로부터의 공통전압을 도시한 도면.
도 8은 도 5에 도시된 타이밍 제어부의 상세구성도.
도 9는 본 발명의 다른 실시 예에 따른 액정표시장치를 도시한 도면.
도 10은 도 9에 도시된 액정패널의 다른 구성을 도시한 도면.
도 11은 도 9에 도시된 데이터 드라이버의 상세구성도.
<도면의 부호에 대한 간단한 설명>
2, 12, 22 : 액정패널 4, 14, 24 : 게이트 드라이버
6, 16, 26 : 데이터 드라이버 18, 28 : 타이밍 제어부
20, 30 : 공통전압 발생부 34 : 제어신호 발생부
36 : 화소데이터 정렬부 38 : 라인메모리
40 : 쉬프트 레지스터 어레이 42 : 래치 어레이
44 : 지연기 어레이 46 : DAC 어레이
48 : 버퍼 어레이
상기 목적을 달성하기 위하여, 본 발명에 따른 액정표시장치는 게이트라인들과 데이터라인들의 교차로 마련되는 영역마다 형성되며 상기 게이트라인들 각각을 기준으로 지그재그형태로 접속된 박막트랜지스터를 포함하는 액정셀들을 구비하는 액정패널과; 액정셀들에 화소전압신호를 수평기간마다 극성이 반전되게 하는 라인 인버젼 방식으로 공급하여 액정셀들이 도트 인버젼 방식으로 구동되게 하는 액정패널 구동부를 구비하는 것을 특징으로 한다.
여기서, i번째 수평라인의 액정셀들 중 기수번째 액정셀들은 i번째 게이트라인에 접속되고, 우수번째 액정셀들은 i+1번째 게이트라인에 접속된 것을 특징으로 한다.
이와 달리, i번째 수평라인의 액정셀들 중 우수번째 액정셀들은 i번째 게이트라인에 접속되고, 기수번째 액정셀들은 i+1번째 게이트라인에 접속된 것을 특징으로 한다.
액정패널 구동부는 게이트라인들을 순차구동하는 게이트 드라이버와; 데이터라인들에 입력 화소데이터를 상기 라인 인버젼 방식의 화소전압신호로 변환하여 공급하는 데이터 드라이버와; 액정셀의 기준전압인 공통전압을 공급하는 공통전압 발생부와; 게이트 드라이버 및 상기 데이터 드라이버를 제어함과 아울러 수평기간마다 상기 데이터 드라이버에 현재 수평기간의 화소데이터와 이전 수평기간의 화소데이터를 조합하여 공급하는 타이밍 제어부를 구비하는 것을 특징으로 한다.
특히, 타이밍 제어부는 수평기간마다 한 수평라인분의 화소데이터들 중 기수번째 화소데이터와 한 수평기간 지연시킨 우수번째 화소데이터를 조합하여 상기 데이터 드라이버에 공급하는 것을 특징으로 한다.
이와 달리, 타이밍 제어부는 수평기간마다 한 수평라인분의 화소데이터들 중 우수번째 화소데이터와 한 수평기간 지연시킨 기수번째 화소데이터를 조합하여 상기 데이터 드라이버에 공급하는 것을 특징으로 한다.
또한, 액정패널 구동부는 게이트라인들을 순차구동하는 게이트 드라이버와; 수평기간마다 데이터라인들에 현재 수평기간의 화소데이터와 이전 수평기간의 화소데이터를 조합하고 라인 인버젼 방식으로 화소전압신호로 변환하여 공급하는 데이터 드라이버와; 액정셀의 기준전압인 공통전압을 공급하는 공통전압 발생부와; 게이트 드라이버 및 데이터 드라이버를 제어함과 아울러 데이터 드라이버에 화소데이터를 공급하는 타이밍 제어부를 구비하는 것을 특징으로 한다.
여기서, 데이터 드라이버는 수평기간마다 입력되어진 한 수평라인분의 화소데이터들 중 기수번째 화소데이터와 한 수평기간 지연시킨 우수번째 화소데이터를 조합하여 상기 데이터라인들에 공급하는 것을 특징으로 한다.
이와 달리, 데이터 드라이버는 수평기간마다 입력되어진 한 수평라인분의 화소데이터들 중 우수번째 화소데이터와 한 수평기간 지연시킨 기수번째 화소데이터를 조합하여 상기 데이터라인들에 공급하는 것을 특징으로 한다.
특히, 데이터 드라이버는 순차적인 샘플링신호를 공급하는 쉬프트 레지스터 어레이와, 샘플링신호에 응답하여 화소데이터를 래치하여 출력하는 래치 어레이와, 화소데이터를 화소전압신호로 변환하는 디지털-아날로그 변환기 어레이와, 화소전압신호를 신호완충하여 출력하는 버퍼 어레이와, 래치 어레이, 디지털-아날로그 변환기 어레이, 버퍼 어레이들 중 어느 하나의 출력단에 접속되어 한 수평라인의 화소데이터들 중 기수번째 또는 우수번째 화소데이터를 한 수평기간 지연시켜 출력하는 지연기 어레이를 구비하는 것을 특징으로 한다.
액정패널 구동부는 게이트라인들을 순차구동하는 게이트 드라이버와; 데이터라인들에 입력 화소데이터를 화소전압신호로 변환하여 공급하는 데이터 드라이버와; 액정셀의 기준전압인 교류 공통전압을 공급하는 공통전압 발생부와; 게이트 드라이버 및 데이터 드라이버를 제어함과 아울러 수평기간마다 데이터 드라이버에 현재 수평기간의 화소데이터와 이전 수평기간의 화소데이터를 조합하여 공급하는 타이밍 제어부를 구비하는 것을 특징으로 한다.
이와 달리, 액정패널 구동부는 게이트라인들을 순차구동하는 게이트 드라이버와; 수평기간마다 데이터라인들에 현재 수평기간의 화소데이터와 이전 수평기간의 화소데이터를 조합하여 공급하는 데이터 구동부와; 액정셀들의 기준전압으로 교류 공통전압을 공급하는 공통전압 발생부와; 게이트 드라이버 및 데이터 드라이버를 제어함과 아울러 데이터 드라이버에 화소데이터를 공급하는 타이밍 제어부를 구비하는 것을 특징으로 한다.
본 발명에 따른 액정표시장치 구동방법은 수평기간마다 현재 수평기간의 화소데이터와 이전 수평기간의 화소데이터를 조합하여 공급하는 단계와; 화소데이터들을 수평기간마다 극성이 반전되게 하는 라인 인버젼 방식으로, 해당 게이트라인을 기준으로 지그재그형태로 접속된 박막트랜지스터를 포함하는 액정셀들에 공급하여 액정셀들이 도트인버젼 방식으로 구동되게 하는 단계를 포함하는 것을 특징으로 한다.
여기서, i번째 게이트라인에 i번째 수평라인의 기수번째 액정셀들과 i+1번째 수평라인의 우수번째 액정셀들이 접속되는 경우 화소데이터를 조합하는 단계는 현재 수평라인의 기수번째 화소데이터들과 한 수평기간 지연시킨 우수번째 화소데이터를 조합하는 단계인 것을 특징으로 한다.
이와 달리, i번째 게이트라인에 i번째 수평라인의 우수번째 액정셀들과 i+1번째 수평라인의 기수번째 액정셀들이 접속되는 경우 화소데이터를 조합하는 단계는 현재 수평라인의 우수번째 화소데이터들과 한 수평기간 지연시킨 기수번째 화소데이터를 조합하는 단계인 것을 특징으로 한다.
상기 목적들 외에 본 발명의 다른 목적 및 이점들은 첨부한 도면을 참조한 실시 예에 대한 상세한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시예들을 첨부한 도 5 내지 도 11B를 참조하여 상세하게 설명하기로 한다.
도 5는 본 발명의 실시 예에 따른 액정표시장치를 도시한 것이다.
도 5에 도시된 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널(12)과, 액정패널(12)의 게이트라인들(GL1 내지 GLn+1)을 구동하기 위한 게이트 드라이버(14)와, 액정패널(12)의 데이터라인들(DL1 내지 DLm)을 구동하기 위한 데이터 드라이버(16)와, 게이트 드라이버(14) 및 데이터 드라이버(16)를 제어하기 위한 타이밍 제어부(18)와, 공통전압(Vcom)을 발생하여 액정패널(12)에 공급하는 공통전압 발생부(20)를 구비한다.
액정패널(12)은 게이트라인들(GL1 내지 GLn+1)과, 그 게이트라인들(GL1 내지 GLn+1)과 절연되면서 교차하는 데이터라인들(DL1 내지 DLm)을 구비한다. 게이트라인들(GL1 내지 GLn+1)과 데이터라인들(DL1 내지 DLm)의 교차로 마련되는 영역마다 액정셀들이 형성된다. 액정셀들 각각은 게이트라인들(GL1 내지 GLn+1) 중 어느 하나와 데이터라인들(DL1 내지 DLm) 중 어느 하나에 접속된 박막트랜지스터(TFT)와, 액정을 사이에 두고 대면하는 공통전극과 박막트랜지스터(TFT)에 접속된 화소전극으로 구성된 액정용량 캐패시터(Clc)를 구비한다. 그리고, 액정셀들 각각은 액정용량 캐패시터(Clc)에 충전된 데이터전압을 다음 데이터전압이 충전될 때까지 유지시키기 위한 스토리지 캐패시터(도시하지 않음)를 더 포함한다.
박막트랜지스터(TFT)는 해당 게이트라인(GL)으로부터의 스캔신호, 즉 게이트신호에 응답하여 해당 데이터라인(DL)으로부터의 화소전압신호를 액정셀에 공급한다.
특히, 박막트랜지스터(TFT)는 게이트라인(GL1 내지 GLn+1)을 따라 지그재그형으로 접속된다. 이에 따라, 게이트라인(GL1 내지 GLn+1)에 의해 구동되는 액정셀들은 해당 게이트라인(GL1 내지 GLn+1)을 기준으로 지그재그형으로 위치하게 된다. 다시 말하여, 동일 수평라인을 구성하는 액정셀들은 칼럼마다 교번하여 서로 다른 게이트라인(GL)에 의해 구동된다. 이에 따라, 게이트라인(GL1 내지 GLn+1) 각각이 구동될 때마다 인접한 두 수평라인에 지그재그형으로 배치된 액정셀들이 구동되므로 수평라인 각각은 두 게이트라인들에 의해 구동된다. 이를 위하여, 제n 게이트라인(GLn) 다음에는 제n+1 게이트라인(GLn+1)이 추가된다.
구체적으로, 박막트랜지스터(TFT)를 통해 기수번째 데이터라인들(DL1, DL3, ..., DLm-1)에 접속되는 기수번째 칼럼의 액정셀들은 상측으로 인접한 게이트라인들(GL1 내지 GLn)에 의해 구동된다. 이와 달리, 박막트랜지스터(TFT)를 통해 우수번째 데이터라인들(DL2, DL4, ..., DLm)에 접속되는 우수번째 칼럼의 액정셀들은 하측으로 인접한 게이트라인들(GL2 내지 GLn+1)에 의해 구동된다. 다시 말하여, i번째 수평라인의 액정셀들 중 기수번째 칼럼의 액정셀들은 i번째 게이트라인(GLi)에 의해 구동되는 반면에 우수번째 칼럼의 액정셀들은 i+1번째 게이트라인(GLi+1)에 의해 구동된다.
예를 들면, 제1 수평라인의 액정셀들 중 기수번째 칼럼의 액정셀들은 제1 게이트라인(GL1)에 의해 구동되고, 우수번째 칼럼의 액정셀들은 제2 게이트라인(GL2)에 의해 구동된다. 그리고, 제n 수평라인의 액정셀들 중 기수번째 칼럼의 액정셀들은 제n 게이트라인(GLn)에 의해 구동되고, 우수번째 칼럼의 액정셀들은 제n+1 게이트라인(GLn+1)에 의해 구동된다.
이렇게, 게이트라인(GL1 내지 GLn+1) 각각이 구동될 때마다 인접한 두 수평라인에 지그재그형으로 배치된 액정셀들이 구동되므로 라인 인버젼 방식으로 액정셀들에 화소전압신호를 충전하는 경우 액정패널(12)은 도트 인버젼 방식으로 구동된다.
예를 들면, 한 프레임기간에서 도 5에 도시된 바와 같이 제1 게이트라인(GL1)이 구동될 때 제1 수평라인의 기수번째 액정셀들에 정극성(+)의 화소전압신호를 충전하고, 그 다음 제2 게이트라인(GL2)이 구동될 때 제1 수평라인의 우수번째 액정셀들과 제2 수평라인의 기수번째 액정셀들에 부극성(-)의 화소전압신호를 충전하게 된다. 그리고, 제3 게이트라인(GL3)이 구동될 때 제2 수평라인의 우수번째 액정셀들과 제3 수평라인의 기수번째 액정셀들에 정극성(+)의 화소전압신호를 충전하게 된다. 이에 따라, 제1 수평라인의 기수번째 액정셀들에는 정극성(+)의 화소전압신호가, 우수번째 액정셀들에는 부극성(-)의 화소전압신호가, 제2 수평라인의 기수번째 액정셀들에는 부극성(-)의 화소전압신호가, 우수번째 액정셀들에는 정극성(+)의 화소전압신호가 충전되므로, 결과적으로 액정패널(12)은 도트 인버젼 방식으로 구동된다.
그 다음 프레임기간에서는 도 6에 도시된 바와 같이 제1 게이트라인(GL1)이 구동될 때 제1 수평라인의 기수번째 액정셀들에 부극성(-)의 화소전압신호를 충전하고, 그 다음 제2 게이트라인(GL2)이 구동될 때 제1 수평라인의 우수번째 액정셀들과 제2 수평라인의 기수번째 액정셀들에 정극성(+)의 화소전압신호를 충전하게 된다. 그리고, 제3 게이트라인(GL3)이 구동될 때 제2 수평라인의 우수번째 액정셀들과 제3 수평라인의 기수번째 액정셀들에 부극성(-)의 화소전압신호를 충전하게 된다. 이에 따라, 제1 수평라인의 기수번째 액정셀들에는 부극성(-)의 화소전압신호가, 우수번째 액정셀들에는 정극성(+)의 화소전압신호가, 제2 수평라인의 기수번째 액정셀들에는 정극성(+)의 화소전압신호가, 우수번째 액정셀들에는 부극성(-)의 화소전압신호가 충전되므로, 결과적으로 액정패널(12)은 도트 인버젼 방식으로 구동된다.
게이트 드라이버(14)는 게이트라인들(GL1 내지 GLn+1)에 순차적으로 게이트신호, 즉 게이트 하이전압을 공급하여 해당 게이트라인에 접속되어진 박막트랜지스터들(TFT)이 구동되게 한다.
데이터 드라이버(16)는 입력되는 화소데이터를 아날로그신호인 화소전압신호로 변환하여 게이트라인(GL1 내지 GLn+1)에 게이트 하이전압이 공급되는 1수평기간마다 1수평라인분씩의 화소전압신호를 데이터라인들(DL1 내지 DLm)에 공급한다. 이 경우 데이터 드라이버(16)는 감마전압 발생부(도시하지 않음)로부터 공급되는감마전압들을 이용하여 화소데이터를 화소전압신호로 변환하여 공급하게 된다. 그리고 데이터 드라이버(16)는 라인 인버젼 방식으로 수평기간마다 화소전압신호의 극성을 달리하여 공급한다. 특히, 데이터 드라이버(16)가 수평기간마다 두 수평라인에서 해당 게이트라인을 기준으로 상하 지그재그형으로 배치된 액정셀들에 화소전압신호를 공급해야만 한다. 이를 위하여, 데이터 드라이버(16)는 수평기간마다 타이밍 제어부(18)로부터 현재 수평기간의 기수번째(또는 우수번째) 화소데이터와, 이전 수평기간의 우수번째(또는 기수번째) 화소데이터를 공급받게 된다.
타이밍 제어부(18)는 게이트 드라이버(14) 및 데이터 드라이버(16)의 구동을 제어하는 제어신호들을 발생함과 아울러 데이터 드라이버(16)에 화소데이터신호를 공급하게 된다. 특히 타이밍 제어부(18)는 1수평라인분의 화소데이터를 기수번째 화소데이터 우수번째 화소데이터로 분리하고 그들 중 우수번째(또는 기수번째) 화소데이터를 1수평기간 지연시켜 다음 수평라인분의 기수번째(또는 우수번째) 화소데이터와 조합하여 데이터 드라이버(16)로 출력하게 된다. 다시 말하여, 타이밍 제어부(18)는 수평기간마다 현재 수평기간의 기수번째(또는 우수번째) 화소데이터와, 이전 수평기간의 우수번째(또는 기수번째) 화소데이터를 데이터 드라이버(16)로 공급하게 된다. 이러한 타이밍 제어부(18)의 상세구성은 후술하기로 한다.
공통전압 발생부(20)는 공통전압(Vcom)을 발생하여 액정셀에서 액정을 사이에 두고 화소전극과 대면하는 공통전극에 공급한다. 특히, 액정셀들에 라인 인버젼 방식으로 화소전압신호를 충전하기 위하여 데이터 드라이버(16)에서 수평기간마다 화소전압신호의 극성반전 없이 동일극성의 화소전압신호를 공급하고, 대신 도 7에 도시된 바와 같이 수평기간마다 공통전압(Vcom)을 교류 구동한다.
이에 따라, 데이터 드라이버(16)에 공급되는 감마전압으로는 도 7에 도시된 블랙 그레이, 31 그레이, 화이트 그레이 각각에 해당되는 감마전압들(GMA1, GMA5, GMA9)과 같이 정극성에 해당하는 감마전압들만 필요하게 되므로 상대적으로 아날로그 소비전력을 줄일 수 있게 된다. 또한, 데이터 드라이버(16)가 부극성 전압원(VDD)을 필요로 하지 않음에 따라 데이터 구동전압이 낮아지게 되므로 데이터 드라이버(16)의 가격을 낮출 수 있게 된다.
도 8은 도 5에 도시된 타이밍 제어부(18)의 구성을 구체화하여 도시한 것이다.
도 8에 도시된 타이밍 제어부(18)는 제어신호들을 발생하는 제어신호 발생부(34)와, 입력 화소데이터를 재정렬하여 데이터 드라이버(16)로 출력하는 화소데이터 정렬부(36)와, 화소데이터 정렬부(36)의 출력라인들 중 일부분과 데이터 드라이버(16) 사이에 접속된 라인메모리(38)를 구비한다.
제어신호 발생부(34)는 입력 동기신호들(V, H, MCLK 등)을 이용하여 게이트 드라이버(14)를 제어하기 위한 게이트 제어신호들(GSP, GOE, GSC 등)과 데이터 드라이버(16)를 제어하기 위한 데이터 제어신호들(SSP, SSC, SOE 등)을 발생하게 된다.
화소데이터 정렬부(36)는 입력 화소데이터를 정렬하여 기수번째(또는 우수번째) 화소데이터(VD1)와 우수번째(또는 기수번째) 화소데이터(VD2)로 분할하여 출력한다.
라인 메모리(38)는 화소데이터 정렬부(36)로부터 출력되는 우수번째(또는 기수번째) 화소데이터(VD2)를 저장하여 1수평기간 지연시켜 출력한다.
이에 따라, 데이터 드라이버(16)는 제어신호 발생부(34)로부터의 제어신호에 응답하여 화소데이터 정렬부(36)로부터의 기수번째(또는 우수번째) 화소데이터(VD1)와 라인메모리(38)로부터 1수평기간 지연된 우수번째(또는 기수번째) 화소데이터(VD2)를 화소전압신호로 변환하여 액정패널(12)에 공급하게 된다.
이와 같이, 본 발명의 실시 예에 따른 액정표시장치는 해당 게이트라인을 기준으로 상하 지그재그형으로 배치된 액정셀들에 수평기간마다 해당 수평기간의 기수번째(또는 우수번째) 화소전압신호와 이전 수평기간의 우수번째(또는 기수번째) 화소전압신호를 조합하여 라인 인버젼 방식으로 공급함으로써 액정패널(12)을 도트 인버젼 방식으로 구동하게 된다. 이에 따라, 본 발명에 따른 액정표시장치는 라인 인버젼 방식의 구동장치(타이밍 제어부(18), 데이터 드라이버(16), 공통전압 발생부(20))를 이용하여 액정패널(12)를 도트 인버젼 방식으로 구동함에 따라 도트 인버젼 방식의 구동장치를 이용하는 경우보다 소비전력을 현저하게 감소시킬 수 있게 된다.
도 9는 본 발명의 다른 실시 예에 따른 액정표시장치를 도시한 것이다.
도 9에 도시된 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널(22)과, 액정패널(22)의 게이트라인들(GL1 내지 GLn+1)을 구동하기 위한 게이트 드라이버(24)와, 액정패널(22)의 데이터라인들(DL1 내지 DLm)을 구동하기 위한 데이터 드라이버(26)와, 게이트 드라이버(24) 및 데이터 드라이버(26)를 제어하기위한 타이밍 제어부(28)와, 공통전압(Vcom)을 발생하여 액정패널(22)에 공급하는 공통전압 발생부(30)를 구비한다.
액정패널(22)은 게이트라인들(GL1 내지 GLn+1)과, 그 게이트라인들(GL1 내지 GLn+1)과 절연되면서 교차하는 데이터라인들(DL1 내지 DLm)을 구비한다. 게이트라인들(GL1 내지 GLn+1)과 데이터라인들(DL1 내지 DLm)의 교차로 마련되는 영역마다 액정셀들이 형성된다. 액정셀들 각각은 게이트라인들(GL1 내지 GLn+1) 중 어느 하나와 데이터라인들(DL1 내지 DLm) 중 어느 하나에 접속된 박막트랜지스터(TFT)와, 액정을 사이에 두고 대면하는 공통전극과 박막트랜지스터(TFT)에 접속된 화소전극으로 구성된 액정용량 캐패시터(Clc)를 구비한다. 그리고, 액정셀들 각각은 액정용량 캐패시터(Clc)에 충전된 데이터전압을 다음 데이터전압이 충전될 때까지 유지시키기 위한 스토리지 캐패시터(도시하지 않음)를 더 포함한다.
박막트랜지스터(TFT)는 해당 게이트라인(GL)으로부터의 스캔신호, 즉 게이트신호에 응답하여 해당 데이터라인(DL)으로부터의 화소전압신호를 액정셀에 공급한다.
특히, 박막트랜지스터(TFT)는 게이트라인(GL1 내지 GLn+1)을 따라 지그재그형으로 접속된다. 이에 따라, 게이트라인(GL1 내지 GLn+1)에 의해 구동되는 액정셀들은 해당 게이트라인(GL1 내지 GLn+1)을 기준으로 지그재그형으로 위치하게 된다. 다시 말하여, 동일 수평라인을 구성하는 액정셀들은 칼럼마다 교번하여 서로 다른 게이트라인(GL)에 의해 구동된다. 이에 따라, 게이트라인(GL0 내지 GLn+1) 각각이 구동될 때마다 인접한 두 수평라인에 지그재그형으로 배치된 액정셀들이 구동되므로 수평라인 각각은 두 게이트라인들에 의해 구동된다. 이를 위하여, 제n 게이트라인(GLn) 다음에는 제n+1 게이트라인(GLn+1)이 추가된다.
구체적으로, 박막트랜지스터(TFT)를 통해 우수번째 데이터라인들(DL2, DL4, ..., DLm)에 접속되는 우수번째 칼럼의 액정셀들은 상측으로 인접한 게이트라인들(GL1 내지 GLn)에 의해 구동된다. 이와 달리, 박막트랜지스터(TFT)를 통해 기수번째 데이터라인들(DL1, DL3, ..., DLm-1)에 접속되는 기수번째 칼럼의 액정셀들은 하측으로 인접한 게이트라인들(GL2 내지 GLn+1)에 의해 구동된다. 다시 말하여, i번째 수평라인의 액정셀들 중 우수번째 칼럼의 액정셀들은 i번째 게이트라인(GLi)에 의해 구동되는 반면에, 기수번째 칼럼의 액정셀들은 i+1번째 게이트라인(GLi+1)에 의해 구동된다.
예를 들면, 제1 수평라인의 액정셀들 중 우수번째 칼럼의 액정셀들은 제1 게이트라인(GL1)에 의해 구동되고, 기수번째 칼럼의 액정셀들은 제2 게이트라인(GL2)에 의해 구동된다. 그리고, 제n 수평라인의 액정셀들 중 우수번째 칼럼의 액정셀들은 제n 게이트라인(GLn)에 의해 구동되고, 기수번째 칼럼의 액정셀들은 제n+1 게이트라인(GLn+1)에 의해 구동된다.
이렇게, 게이트라인(GL1 내지 GLn+1) 각각이 구동될 때마다 인접한 두 수평라인에 지그재그형으로 배치된 액정셀들이 구동되므로 라인 인버젼 방식으로 액정셀들에 화소전압신호를 충전하는 경우 액정패널(22)은 도트 인버젼 방식으로 구동된다.
예를 들면, 한 프레임기간에서 도 9에 도시된 바와 같이 제1게이트라인(GL1)이 구동될 때 제1 수평라인의 우수번째 액정셀들에 부극성(-)의 화소전압신호를 충전하고, 그 다음 제2 게이트라인(GL2)이 구동될 때 제1 수평라인의 기수번째 액정셀들과 제2 수평라인의 우수번째 액정셀들에 정극성(+)의 화소전압신호를 충전하게 된다. 그리고, 제3 게이트라인(GL3)이 구동될 때 제2 수평라인의 기수번째 액정셀들과 제3 수평라인의 우수번째 액정셀들에 부극성(-)의 화소전압신호를 충전하게 된다. 이에 따라, 제1 수평라인의 기수번째 액정셀들에는 정극성(+)의 화소전압신호가, 우수번째 액정셀들에는 부극성(-)의 화소전압신호가, 제2 수평라인의 기수번째 액정셀들에는 부극성(-)의 화소전압신호가, 우수번째 액정셀들에는 정극성(+)의 화소전압신호가 충전되므로, 결과적으로 액정패널(22)은 도트 인버젼 방식으로 구동된다.
그 다음 프레임기간에서는 도 10에 도시된 바와 같이 제1 게이트라인(GL1)이 구동될 때 제1 수평라인의 우수번째 액정셀들에 정극성(+)의 화소전압신호를 충전하고, 그 다음 제2 게이트라인(GL2)이 구동될 때 제1 수평라인의 기수번째 액정셀들과 제2 수평라인의 우수번째 액정셀들에 부극성(-)의 화소전압신호를 충전하게 된다. 그리고, 제3 게이트라인(GL3)이 구동될 때 제2 수평라인의 기수번째 액정셀들과 제3 수평라인의 우수번째 액정셀들에 정극성(+)의 화소전압신호를 충전하게 된다. 이에 따라, 제1 수평라인의 기수번째 액정셀들에는 부극성(-)의 화소전압신호가, 우수번째 액정셀들에는 정극성(+)의 화소전압신호가, 제2 수평라인의 기수번째 액정셀들에는 정극성(+)의 화소전압신호가, 우수번째 액정셀들에는 부극성(-)의 화소전압신호가 충전되므로, 결과적으로 액정패널(22)은 도트 인버젼 방식으로 구동된다.
게이트 드라이버(24)는 게이트라인들(GL1 내지 GLn+1)에 순차적으로 게이트신호, 즉 게이트 하이전압을 공급하여 해당 게이트라인에 접속되어진 박막트랜지스터들(TFT)이 구동되게 한다.
데이터 드라이버(26)는 입력되는 화소데이터를 아날로그신호인 화소전압신호로 변환하여 게이트라인(GL1 내지 GLn+1)에 게이트 하이전압이 공급되는 1수평기간마다 1수평라인분씩의 화소전압신호를 데이터라인들(DL1 내지 DLm)에 공급한다. 이 경우 데이터 드라이버(26)는 감마전압 발생부(도시하지 않음)로부터 공급되는 감마전압들을 이용하여 화소데이터를 화소전압신호로 변환하여 공급하게 된다. 그리고 데이터 드라이버(26)는 라인 인버젼 방식으로 수평기간마다 화소전압신호의 극성을 달리하여 공급한다. 특히, 데이터 드라이버(26)가 수평기간마다 두 수평라인에서 해당 게이트라인을 기준으로 상하 지그재그형으로 배치된 액정셀들에 화소전압신호를 공급해야만 한다. 이를 위하여, 데이터 드라이버(26)는 수평기간마다 현재 수평기간의 우수번째(또는 기수번째) 화소데이터와, 이전 수평기간의 기수번째(또는 우수번째) 화소데이터를 조합하여 데이터라인들(DL1 내지 DLm)에 출력되게 한다. 이러한 데이터 드라이버(26)의 상세구성을 후술하기로 한다.
타이밍 제어부(28)는 게이트 드라이버(24) 및 데이터 드라이버(26)의 구동을 제어하는 제어신호들을 발생함과 아울러 데이터 드라이버(26)에 화소데이터신호를 공급하게 된다.
공통전압 발생부(30)는 공통전압(Vcom)을 발생하여 액정셀에서 액정을 사이에 두고 화소전극과 대면하는 공통전극에 공급한다. 특히, 액정셀들에 라인 인버젼 방식으로 화소전압신호를 충전하기 위하여 데이터 드라이버(26)에서 수평기간마다 화소전압신호의 극성반전 없이 동일극성의 화소전압신호를 공급하고, 대신 도 7에 도시된 바와 같이 수평기간마다 공통전압(Vcom)을 교류 구동한다.
이에 따라, 데이터 드라이버(26)에 공급되는 감마전압으로는 도 7에 도시된 블랙 그레이, 31 그레이, 화이트 그레이 각각에 해당되는 감마전압들(GMA1, GMA5, GMA9)과 같이 정극성에 해당하는 감마전압들만 필요하게 되므로 상대적으로 아날로그 소비전력을 줄일 수 있게 된다. 또한, 데이터 드라이버(26)가 부극성 전압원(VDD)을 필요로 하지 않음에 따라 데이터 구동전압이 낮아지게 되므로 데이터 드라이버(16)의 가격을 낮출 수 있게 된다.
도 11은 도 9에 도시된 데이터 드라이버(26)의 구체적인 구성을 도시한 블록도이다.
도 11에 도시된 데이터 드라이버(26)는 순차적인 샘플링신호를 공급하는 쉬프트 레지스터 어레이(40)와, 샘플링신호에 응답하여 화소데이터를 래치하여 출력하는 래치 어레이(42)와, 래치 어레이(42)로부터의 기수번째(또는 우수번째) 화소데이터를 지연시키기 위한 지연기 어레이(44)와, 래치 어레이(42) 및 지연기 어레이(44)로부터의 화소데이터를 화소전압신호로 변환하는 디지털-아날로그 변환(이하, DAC라 함) 어레이(46)와, DAC 어레이(46)로부터의 화소전압신호를 신호완충하여 출력하는 버퍼 어레이(48)를 구비한다.
쉬프트 레지스터 어레이(40)에 구성되는 다수개의 쉬프트 레지스터들은 타이밍 제어부(28)로부터의 입력 소스 스타트 펄스(SSP)를 소스 샘플링 클럭신호(SSC)에 따라 순차적으로 쉬프트시켜 샘플링신호로 출력한다.
래치 어레이(42)에 구성되는 다수개의 래치들은 쉬프트 레지스터 어레이(40)로부터의 샘플링신호에 응답하여 입력 화소데이터(VD)를 일정단위씩 샘플링하여 순차적으로 래치하고 타이밍 제어부(28)로부터의 소스 출력 이네이블 신호(SOE)에 응답하여 동시에 출력한다.
지연기 어레이(44)에 구성되는 다수개의 지연기들은 래치 어레이(42)로부터 출력되는 기수번째(또는 우수번째) 화소데이터를 한 수평기간 지연시켜 출력한다.
DAC 어레이(24)에 구성되는 다수개의 DAC들은 래치 어레이(42)로부터의 우수번째(또는 기수번째) 화소데이터들과, 지연기 어레이(44)를 통해 한 수평기간 지연된 이전 기수번째(또는 우수번째) 화소데이터들을 감마전압부(도시하지 않음)로부터의 감마전압들을 이용하여 화소전압신호로 변환하여 출력하게 된다. 여기서, 공통전압발생부(30)가 직류전압으로 고정된 공통전압(Vcom)을 발생한다고 가정하는 경우 DAC 어레이(24)는 수평기간마다 화소전압신호의 극성을 달리하여 출력하게 된다. 반면에, 공통전압 발생부(30)가 공통전압(Vcom)으로 교류전압을 발생한다고 가정하는 경우 동일한 극성을 화소전압신호를 출력하게 된다.
버퍼 어레이(48)는 DAC 어레이(48)로부터 출력되는 화소전압신호를 신호완충하여 데이터라인들(DL1 내지 DLm+1) 각각으로 출력한다.
여기서, 지연기 어레이(44)가 DAC 어레이(46) 또는 버퍼 어레이(48) 다음에 위치하는 경우에도 상기와 유사하게 기수번째(또는 우수번째) 화소전압신호를 한수평기간 지연시키는 기능을 수행하게 된다.
이와 같이, 본 발명의 다른 실시 예에 따른 액정표시장치는 해당 게이트라인을 기준으로 상하 지그재그형으로 배치된 액정셀들에 수평기간마다 해당 수평기간의 기수번째(또는 우수번째) 화소전압신호와 이전 수평기간의 우수번째(또는 기수번째) 화소전압신호를 조합하여 라인 인버젼 방식으로 공급함으로써 액정패널(22)을 도트 인버젼 방식으로 구동하게 된다. 이에 따라, 본 발명에 따른 액정표시장치는 라인 인버젼 방식의 구동장치(타이밍 제어부(28), 데이터 드라이버(26), 공통전압발생부(30))를 이용하여 액정패널(22)를 도트 인버젼 방식으로 구동함에 따라 도트 인버젼 방식의 구동장치를 이용하는 경우보다 소비전력을 현저하게 감소시킬 수 있게 된다.
상술한 바와 같이, 본 발명에 따른 액정표시장치는 해당 게이트라인을 기준으로 상하 지그재그형으로 배치된 액정셀들에 수평기간마다 해당 수평기간의 기수번째(또는 우수번째) 화소전압신호와 이전 수평기간의 우수번째(또는 기수번째) 화소전압신호를 조합하여 라인 인버젼 방식으로 공급함으로써 액정패널을 도트 인버젼 방식으로 구동하게 된다. 이에 따라, 본 발명에 따른 액정표시장치는 라인 인버젼 방식의 구동장치(타이밍 제어부, 데이터 드라이버, 공통전압발생부)를 이용하여 액정패널를 도트 인버젼 방식으로 구동함에 따라 도트 인버젼 방식의 구동장치를 이용하는 경우보다 소비전력을 현저하게 감소시킬 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (15)

  1. 게이트라인들과 데이터라인들의 교차로 마련되는 영역마다 형성되며 상기 게이트라인들 각각을 기준으로 지그재그형태로 접속된 박막트랜지스터를 포함하는 액정셀들을 구비하는 액정패널과;
    상기 액정셀들에 화소전압신호를 수평기간마다 극성이 반전되게 하는 라인 인버젼 방식으로 공급하여 상기 액정셀들이 도트 인버젼 방식으로 구동되게 하는 액정패널 구동부를 구비하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    i번째 수평라인의 액정셀들 중 기수번째 액정셀들은 i번째 게이트라인에 접속되고, 우수번째 액정셀들은 i+1번째 게이트라인에 접속된 것을 특징으로 하는 액정표시장치.
  3. 제 1 항에 있어서,
    i번째 수평라인의 액정셀들 중 우수번째 액정셀들은 i번째 게이트라인에 접속되고, 기수번째 액정셀들은 i+1번째 게이트라인에 접속된 것을 특징으로 하는 액정표시장치.
  4. 제 1 항에 있어서,
    상기 액정패널 구동부는
    상기 게이트라인들을 순차구동하는 게이트 드라이버와;
    상기 데이터라인들에 입력 화소데이터를 상기 라인 인버젼 방식의 화소전압신호로 변환하여 공급하는 데이터 드라이버와;
    상기 액정셀의 기준전압인 공통전압을 공급하는 공통전압 발생부와;
    상기 게이트 드라이버 및 상기 데이터 드라이버를 제어함과 아울러 상기 수평기간마다 상기 데이터 드라이버에 현재 수평기간의 화소데이터와 이전 수평기간의 화소데이터를 조합하여 공급하는 타이밍 제어부를 구비하는 것을 특징으로 하는 액정표시장치.
  5. 제 4 항에 있어서,
    상기 타이밍 제어부는 수평기간마다 한 수평라인분의 화소데이터들 중 기수번째 화소데이터와 한 수평기간 지연시킨 우수번째 화소데이터를 조합하여 상기 데이터 드라이버에 공급하는 것을 특징으로 하는 액정표시장치.
  6. 제 4 항에 있어서,
    상기 타이밍 제어부는 수평기간마다 한 수평라인분의 화소데이터들 중 우수번째 화소데이터와 한 수평기간 지연시킨 기수번째 화소데이터를 조합하여 상기 데이터 드라이버에 공급하는 것을 특징으로 하는 액정표시장치.
  7. 제 1 항에 있어서,
    상기 액정패널 구동부는
    상기 게이트라인들을 순차구동하는 게이트 드라이버와;
    수평기간마다 상기 데이터라인들에 현재 수평기간의 화소데이터와 이전 수평기간의 화소데이터를 조합하고 상기 라인인버젼 방식으로 화소전압신호로 변환하여 공급하는 데이터 드라이버와;
    상기 액정셀의 기준전압인 공통전압을 공급하는 공통전압 발생부와;
    상기 게이트 드라이버 및 상기 데이터 드라이버를 제어함과 아울러 상기 데이터 드라이버에 상기 화소데이터를 공급하는 타이밍 제어부를 구비하는 것을 특징으로 하는 액정표시장치.
  8. 제 7 항에 있어서,
    상기 데이터 드라이버는 상기 수평기간마다 입력되어진 한 수평라인분의 화소데이터들 중 기수번째 화소데이터와 한 수평기간 지연시킨 우수번째 화소데이터를 조합하여 상기 데이터라인들에 공급하는 것을 특징으로 하는 액정표시장치.
  9. 제 7 항에 있어서,
    상기 데이터 드라이버는 상기 수평기간마다 입력되어진 한 수평라인분의 화소데이터들 중 우수번째 화소데이터와 한 수평기간 지연시킨 기수번째 화소데이터를 조합하여 상기 데이터라인들에 공급하는 것을 특징으로 하는 액정표시장치.
  10. 제 7 항에 있어서,
    상기 데이터 드라이버는
    순차적인 샘플링신호를 공급하는 쉬프트 레지스터 어레이와,
    상기 샘플링신호에 응답하여 화소데이터를 래치하여 출력하는 래치 어레이와,
    상기 화소데이터를 화소전압신호로 변환하는 디지털-아날로그 변환기 어레이와,
    상기 화소전압신호를 신호완충하여 출력하는 버퍼 어레이와,
    상기 래치 어레이, 디지털-아날로그 변환기 어레이, 버퍼 어레이들 중 어느 하나의 출력단에 접속되어 한 수평라인의 화소데이터들 중 기수번째 또는 우수번째 화소데이터를 한 수평기간 지연시켜 출력하는 지연기 어레이를 구비하는 것을 특징으로 하는 액정표시장치.
  11. 제 1 항에 있어서,
    상기 액정패널 구동부는
    상기 게이트라인들을 순차구동하는 게이트 드라이버와;
    상기 데이터라인들에 입력 화소데이터를 화소전압신호로 변환하여 공급하는 데이터 드라이버와;
    상기 액정셀의 기준전압인 교류 공통전압을 공급하는 공통전압 발생부와;
    상기 게이트 드라이버 및 상기 데이터 드라이버를 제어함과 아울러 상기 수평기간마다 상기 데이터 드라이버에 현재 수평기간의 화소데이터와 이전 수평기간의 화소데이터를 조합하여 공급하는 타이밍 제어부를 구비하는 것을 특징으로 하는 액정표시장치.
  12. 제 1 항에 있어서,
    상기 액정패널 구동부는
    상기 게이트라인들을 순차구동하는 게이트 드라이버와;
    수평기간마다 상기 데이터라인들에 현재 수평기간의 화소데이터와 이전 수평기간의 화소데이터를 조합하여 공급하는 데이터 구동부와;
    상기 액정셀들의 기준전압으로 교류 공통전압을 공급하는 공통전압 발생부와;
    상기 게이트 드라이버 및 상기 데이터 드라이버를 제어함과 아울러 상기 데이터 드라이버에 상기 화소데이터를 공급하는 타이밍 제어부를 구비하는 것을 특징으로 하는 액정표시장치.
  13. 수평기간마다 현재 수평기간의 화소데이터와 이전 수평기간의 화소데이터를 조합하여 공급하는 단계와;
    상기 화소데이터들을 수평기간마다 극성이 반전되게 하는 라인 인버젼 방식으로, 해당 게이트라인을 기준으로 지그재그형태로 접속된 박막트랜지스터를 포함하는 액정셀들에 공급하여 상기 액정셀들이 도트인버젼 방식으로 구동되게 하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
  14. 제 13 항에 있어서,
    i번째 게이트라인에 i번째 수평라인의 기수번째 액정셀들과 i+1번째 수평라인의 우수번째 액정셀들이 접속되는 경우
    상기 화소데이터를 조합하는 단계는
    현재 수평라인의 기수번째 화소데이터들과 한 수평기간 지연시킨 우수번째 화소데이터를 조합하는 단계인 것을 특징으로 하는 액정표시장치의 구동방법.
  15. 제 13 항에 있어서,
    i번째 게이트라인에 i번째 수평라인의 우수번째 액정셀들과 i+1번째 수평라인의 기수번째 액정셀들이 접속되는 경우
    상기 화소데이터를 조합하는 단계는
    현재 수평라인의 우수번째 화소데이터들과 한 수평기간 지연시킨 기수번째 화소데이터를 조합하는 단계인 것을 특징으로 하는 액정표시장치의 구동방법.
KR1020020018936A 2002-04-08 2002-04-08 액정표시장치 및 그 구동방법 KR100859467B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020020018936A KR100859467B1 (ko) 2002-04-08 2002-04-08 액정표시장치 및 그 구동방법
US10/183,445 US7420533B2 (en) 2002-04-08 2002-06-28 Liquid crystal display and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020020018936A KR100859467B1 (ko) 2002-04-08 2002-04-08 액정표시장치 및 그 구동방법

Publications (2)

Publication Number Publication Date
KR20030080353A true KR20030080353A (ko) 2003-10-17
KR100859467B1 KR100859467B1 (ko) 2008-09-23

Family

ID=28673082

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020020018936A KR100859467B1 (ko) 2002-04-08 2002-04-08 액정표시장치 및 그 구동방법

Country Status (2)

Country Link
US (1) US7420533B2 (ko)
KR (1) KR100859467B1 (ko)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100851208B1 (ko) * 2007-03-16 2008-08-07 삼성에스디아이 주식회사 액정표시장치 및 그 구동방법
KR20100129666A (ko) * 2009-06-01 2010-12-09 엘지디스플레이 주식회사 액정표시장치
US8085232B2 (en) 2005-07-12 2011-12-27 Samsung Electronics Co., Ltd. Array substrate receiving two polarities opposite to each other and a display device having the same
KR101152497B1 (ko) * 2005-06-30 2012-06-04 엘지디스플레이 주식회사 액정표시소자
KR101330459B1 (ko) * 2007-12-29 2013-11-15 엘지디스플레이 주식회사 액정표시장치
KR101357306B1 (ko) * 2007-07-13 2014-01-29 삼성전자주식회사 Lcd 드라이버 id에서 인버젼을 구현하기 위한 데이터매핑 방법 및 상기 데이터 매핑 방법을 구현하기에 적합한액정 표시 장치
KR20140074121A (ko) * 2012-12-07 2014-06-17 엘지디스플레이 주식회사 액정표시 장치
KR101494785B1 (ko) * 2007-11-07 2015-03-02 엘지디스플레이 주식회사 라인 인버젼 액정 표시 장치의 구동 장치 및 방법
US9024979B2 (en) 2010-10-28 2015-05-05 Samsung Display Co., Ltd. Liquid crystal display panel, liquid crystal display device, and method of driving a liquid crystal display device

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3906665B2 (ja) * 2001-10-05 2007-04-18 カシオ計算機株式会社 液晶駆動装置
JP4117134B2 (ja) * 2002-02-01 2008-07-16 シャープ株式会社 液晶表示装置
JP4701589B2 (ja) * 2002-09-30 2011-06-15 セイコーエプソン株式会社 液晶装置と投射型表示装置
DE10252166A1 (de) * 2002-11-09 2004-05-19 Philips Intellectual Property & Standards Gmbh Anzeigevorrichtung mit Pixelinversion
KR100923350B1 (ko) * 2002-12-20 2009-10-22 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
KR100932379B1 (ko) * 2002-12-30 2009-12-16 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
US8035599B2 (en) 2003-06-06 2011-10-11 Samsung Electronics Co., Ltd. Display panel having crossover connections effecting dot inversion
US20040246280A1 (en) 2003-06-06 2004-12-09 Credelle Thomas Lloyd Image degradation correction in novel liquid crystal displays
US7397455B2 (en) 2003-06-06 2008-07-08 Samsung Electronics Co., Ltd. Liquid crystal display backplane layouts and addressing for non-standard subpixel arrangements
US7791679B2 (en) 2003-06-06 2010-09-07 Samsung Electronics Co., Ltd. Alternative thin film transistors for liquid crystal displays
KR20050000991A (ko) * 2003-06-25 2005-01-06 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
TWI269257B (en) * 2003-09-01 2006-12-21 Hannstar Display Corp Thin film transistor LCD driving method
JP4096943B2 (ja) * 2004-12-21 2008-06-04 セイコーエプソン株式会社 電源回路、表示ドライバ、電気光学装置、電子機器及び電源回路の制御方法
KR101031667B1 (ko) * 2004-12-29 2011-04-29 엘지디스플레이 주식회사 액정표시장치
KR101154341B1 (ko) * 2005-08-03 2012-06-13 삼성전자주식회사 표시 장치와, 이의 구동 방법 및 장치
KR101318043B1 (ko) * 2006-06-02 2013-10-14 엘지디스플레이 주식회사 액정표시장치 및 그 구동방법
TW200811796A (en) * 2006-08-22 2008-03-01 Quanta Display Inc Display method for improving PLM image quality and device used the same
JP5191639B2 (ja) * 2006-09-15 2013-05-08 株式会社ジャパンディスプレイイースト 液晶表示装置
CN100516998C (zh) * 2006-11-17 2009-07-22 群康科技(深圳)有限公司 液晶显示器及其驱动方法
US8232943B2 (en) * 2006-12-20 2012-07-31 Lg Display Co., Ltd. Liquid crystal display device
TWI370438B (en) * 2007-12-14 2012-08-11 Novatek Microelectronics Corp Pixel driving method and circuit
KR101289634B1 (ko) * 2007-12-29 2013-07-30 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
CN101726892B (zh) * 2008-10-24 2012-07-18 群康科技(深圳)有限公司 液晶显示面板
TWI396915B (zh) * 2008-11-14 2013-05-21 Au Optronics Corp 液晶顯示器及其液晶顯示面板
TWI386742B (zh) * 2009-04-14 2013-02-21 Au Optronics Corp 液晶顯示器及其液晶顯示面板的驅動方法
TWI406249B (zh) * 2009-06-02 2013-08-21 Sitronix Technology Corp 液晶點反轉驅動電路
TWI428663B (zh) * 2009-06-12 2014-03-01 Au Optronics Corp 觸控式液晶顯示面板及液晶顯示面板
TW201100937A (en) * 2009-06-30 2011-01-01 Hannstar Display Corp Liquid crystal display and pixel arrangement method thereof
KR101773522B1 (ko) * 2010-12-10 2017-09-12 엘지디스플레이 주식회사 액정표시장치
KR20120075166A (ko) 2010-12-28 2012-07-06 삼성모바일디스플레이주식회사 액정표시장치 및 그의 구동 방법
CN102629017A (zh) * 2011-08-16 2012-08-08 京东方科技集团股份有限公司 一种液晶显示装置及其驱动方法
CN202306059U (zh) * 2011-10-12 2012-07-04 深圳市华星光电技术有限公司 液晶显示面板
KR101982716B1 (ko) * 2012-02-28 2019-05-29 삼성디스플레이 주식회사 표시장치
KR102025858B1 (ko) 2012-10-17 2019-09-27 삼성디스플레이 주식회사 표시 장치

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU588062B2 (en) * 1985-10-16 1989-09-07 Sanyo Electric Co., Ltd. Lcd matrix alternating drive circuit
JPH0467091A (ja) * 1990-07-09 1992-03-03 Internatl Business Mach Corp <Ibm> 液晶表示装置
JPH04309926A (ja) * 1991-04-09 1992-11-02 Toshiba Corp 液晶表示装置
JP3069930B2 (ja) * 1992-02-28 2000-07-24 キヤノン株式会社 液晶表示装置
JP2541446B2 (ja) * 1993-03-31 1996-10-09 カシオ計算機株式会社 アクティブマトリックスパネル
JP2743841B2 (ja) * 1994-07-28 1998-04-22 日本電気株式会社 液晶表示装置
US5774099A (en) * 1995-04-25 1998-06-30 Hitachi, Ltd. Liquid crystal device with wide viewing angle characteristics
JPH08240811A (ja) * 1996-03-11 1996-09-17 Casio Comput Co Ltd 薄膜トランジスタパネル
JP2937130B2 (ja) * 1996-08-30 1999-08-23 日本電気株式会社 アクティブマトリクス型液晶表示装置
US20010011981A1 (en) * 1996-12-27 2001-08-09 Tsunenori Yamamoto Active matrix addressed liquid crystal display device
KR100242443B1 (ko) * 1997-06-16 2000-02-01 윤종용 도트 반전 구동을 위한 액정 패널 및 이를 이용한 액정 표시 장치
KR19990080837A (ko) * 1998-04-22 1999-11-15 김영환 액정표시소자
KR100277182B1 (ko) * 1998-04-22 2001-01-15 김영환 액정표시소자
JP3504496B2 (ja) * 1998-05-11 2004-03-08 アルプス電気株式会社 液晶表示装置の駆動方法および駆動回路
TW521241B (en) * 1999-03-16 2003-02-21 Sony Corp Liquid crystal display apparatus, its driving method, and liquid crystal display system
JP4473912B2 (ja) * 2005-02-04 2010-06-02 株式会社東芝 多重クラス、多重チャンネル無線lanなどのための最適チャンネル割り当て
US20070223701A1 (en) * 2006-01-30 2007-09-27 Motorola, Inc. Method and apparatus for utilizing multiple group keys for secure communications
WO2010107441A1 (en) * 2009-03-20 2010-09-23 Innovative Wireless Technologies, Inc. Distributed ad hoc mesh network protocol for underground mine and hazardous area communications
US8917705B2 (en) * 2011-09-29 2014-12-23 Qualcomm Incorporated Collision reduction mechanisms for wireless communication networks
US9191970B2 (en) * 2012-01-09 2015-11-17 Qualcomm Incorporated System and method of communication using distributed channel access parameters
US8971273B2 (en) * 2012-10-09 2015-03-03 Cisco Technology, Inc. Dynamic bandwidth selection for wide bandwidth wireless local area networks
US9930592B2 (en) * 2013-02-19 2018-03-27 Mimosa Networks, Inc. Systems and methods for directing mobile device connectivity
US9130305B2 (en) * 2013-03-06 2015-09-08 Mimosa Networks, Inc. Waterproof apparatus for cables and cable interfaces
WO2014138292A1 (en) * 2013-03-06 2014-09-12 Mimosa Networks, Inc. Enclosure for radio, parabolic dish antenna, and side lobe shields
US10742275B2 (en) * 2013-03-07 2020-08-11 Mimosa Networks, Inc. Quad-sector antenna using circular polarization
US9191081B2 (en) * 2013-03-08 2015-11-17 Mimosa Networks, Inc. System and method for dual-band backhaul radio

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101152497B1 (ko) * 2005-06-30 2012-06-04 엘지디스플레이 주식회사 액정표시소자
US8085232B2 (en) 2005-07-12 2011-12-27 Samsung Electronics Co., Ltd. Array substrate receiving two polarities opposite to each other and a display device having the same
KR101136348B1 (ko) * 2005-07-12 2012-04-18 삼성전자주식회사 어레이 기판 및 이를 갖는 표시장치
KR100851208B1 (ko) * 2007-03-16 2008-08-07 삼성에스디아이 주식회사 액정표시장치 및 그 구동방법
KR101357306B1 (ko) * 2007-07-13 2014-01-29 삼성전자주식회사 Lcd 드라이버 id에서 인버젼을 구현하기 위한 데이터매핑 방법 및 상기 데이터 매핑 방법을 구현하기에 적합한액정 표시 장치
KR101494785B1 (ko) * 2007-11-07 2015-03-02 엘지디스플레이 주식회사 라인 인버젼 액정 표시 장치의 구동 장치 및 방법
KR101330459B1 (ko) * 2007-12-29 2013-11-15 엘지디스플레이 주식회사 액정표시장치
KR20100129666A (ko) * 2009-06-01 2010-12-09 엘지디스플레이 주식회사 액정표시장치
US9024979B2 (en) 2010-10-28 2015-05-05 Samsung Display Co., Ltd. Liquid crystal display panel, liquid crystal display device, and method of driving a liquid crystal display device
US9905175B2 (en) 2010-10-28 2018-02-27 Samsung Display Co., Ltd. Liquid crystal display panel, liquid crystal display device, and method of driving a liquid crystal display device
KR20140074121A (ko) * 2012-12-07 2014-06-17 엘지디스플레이 주식회사 액정표시 장치

Also Published As

Publication number Publication date
US7420533B2 (en) 2008-09-02
US20030189537A1 (en) 2003-10-09
KR100859467B1 (ko) 2008-09-23

Similar Documents

Publication Publication Date Title
KR100859467B1 (ko) 액정표시장치 및 그 구동방법
US7403185B2 (en) Liquid crystal display device and method of driving the same
KR101245944B1 (ko) 액정패널, 이를 구비한 액정표시장치 및 그 구동 방법
KR101322002B1 (ko) 액정표시장치
US8232946B2 (en) Liquid crystal display and driving method thereof
JP4566975B2 (ja) 液晶表示装置とその駆動方法
KR20070023099A (ko) 액정표시장치 및 그 구동방법
KR101174162B1 (ko) 액정표시장치
KR20080059854A (ko) 액정표시장치 및 그의 구동 방법
KR20070109296A (ko) 액정표시장치와 그 구동방법
KR101284940B1 (ko) 액정표시소자의 구동 장치 및 방법
KR101308442B1 (ko) 액정표시장치 및 그의 구동 방법
KR20080049319A (ko) 액정표시장치 및 그의 구동 방법
KR101174783B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR20080086060A (ko) 액정표시장치 및 이의 구동방법
KR20060113181A (ko) 액정표시장치
KR100477598B1 (ko) 2도트 인버젼 방식의 액정표시기 구동 방법 및 장치
KR100909048B1 (ko) 액정표시장치 및 그 구동방법
KR100880934B1 (ko) 액정표시장치 및 구동방법
KR101166829B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR100864975B1 (ko) 액정표시장치의 구동장치 및 구동방법
KR100843693B1 (ko) 액정표시장치 및 그 구동방법
KR101298402B1 (ko) 액정패널 및 그를 포함하는 액정표시장치
KR101578219B1 (ko) 액정표시장치
KR20030095424A (ko) 액정패널, 그를 이용한 액정표시장치, 그리고 그액정표시장치의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130619

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150818

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160816

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20170816

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20180816

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20190814

Year of fee payment: 12