KR200234706Y1 - Abnormal oscillation elimination circuit of tuner - Google Patents

Abnormal oscillation elimination circuit of tuner Download PDF

Info

Publication number
KR200234706Y1
KR200234706Y1 KR2019960014298U KR19960014298U KR200234706Y1 KR 200234706 Y1 KR200234706 Y1 KR 200234706Y1 KR 2019960014298 U KR2019960014298 U KR 2019960014298U KR 19960014298 U KR19960014298 U KR 19960014298U KR 200234706 Y1 KR200234706 Y1 KR 200234706Y1
Authority
KR
South Korea
Prior art keywords
resistor
abnormal oscillation
capacitor
amplifier
power supply
Prior art date
Application number
KR2019960014298U
Other languages
Korean (ko)
Other versions
KR970064386U (en
Inventor
박석주
Original Assignee
송재인
엘지이노텍(주)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 송재인, 엘지이노텍(주) filed Critical 송재인
Priority to KR2019960014298U priority Critical patent/KR200234706Y1/en
Publication of KR970064386U publication Critical patent/KR970064386U/en
Application granted granted Critical
Publication of KR200234706Y1 publication Critical patent/KR200234706Y1/en

Links

Landscapes

  • Amplifiers (AREA)
  • Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)

Abstract

본 고안은 입력 동조회로에 연결된 증폭기의 게이트 단자에 고임피던스 저항을 접속하여 이상발진 현상이 제거되는 튜너의 이상발진 제거회로에 관한 것으로, 제 1 커패시터에 의해 입력동조 회로부가 연결됨과 동시에 제 1 저항에 의해 전원부가 연결된 제 1 게이트 단자와, 제 2 저항에 의해 자동이득 조절장치가 연결된 제 2 게이트 단자와, 제 3 저항에 의해 상기 전원부가 연결된 소오스 단자와, 직렬 연결된 제 4 저항 및 제 2 커패시터에 의해 출력동조 회로부가 연결됨과 동시에 제 5 저항에 의해 상기 전원부가 연결된 드레인 단자로 구성된 증폭기와; 상기 제 1 저항 양단에 각각 연결되는 접지된 제 3 커패시터 및 제 4 커패시터를 포함하여 이루어진 튜너의 이상발진 제거회로에 있어서, 상기 증폭기의 제 1 게이트 단자와 상기 전원부에 연결된 제 1 저항 사이에 이상발진 현상을 제거하는 고임피던스 저항을 연결하는 것을 특징으로 하기 때문에 상기 증폭기의 출력신호의 궤환으로 인하여 발생되는 이상발진 현상이 제거되어 안정된 증폭동작이 이루어지는 것을 요지로 한다.The present invention relates to an abnormal oscillation elimination circuit of a tuner in which an abnormal oscillation phenomenon is eliminated by connecting a high impedance resistor to a gate terminal of an amplifier connected to an input tuning circuit. An input tuning circuit portion is connected to a first resistor by a first capacitor. A first gate terminal to which the power supply unit is connected by; a second gate terminal to which the automatic gain control unit is connected to the second resistor; a source terminal to which the power supply unit is connected by a third resistor; and a fourth resistor and a second capacitor connected in series An amplifier composed of a drain terminal connected to the output tuning circuit portion by means of a drain and connected to the power supply portion by a fifth resistor; An abnormal oscillation removal circuit of a tuner comprising a grounded third capacitor and a fourth capacitor connected to both ends of the first resistor, the abnormal oscillation between the first gate terminal of the amplifier and the first resistor connected to the power supply unit. Since a high impedance resistor for removing the phenomenon is characterized in that the abnormal oscillation caused by the feedback of the output signal of the amplifier is eliminated to achieve a stable amplification operation.

Description

튜너의 이상발진 제거회로Abnormal oscillation elimination circuit of tuner

제1도는 본 고안에 따른 튜너의 이상발진 제거회로를 나타내는 블록도를 포함한 회로도.1 is a circuit diagram including a block diagram showing an abnormal oscillation removal circuit of the tuner according to the present invention.

제2도는 종래의 기술에 따른 튜너의 이상발진 제거회로를 나타내는 블럭도를 포함한 회로도.2 is a circuit diagram including a block diagram showing an abnormal oscillation removal circuit of a tuner according to the prior art.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 입력동조 회로부 20 : 출력동조 회로부10: input tuning circuit section 20: output tuning circuit section

AGC : 자동이득 조절장치 B+: 전원부AGC: Automatic Gain Control B + : Power Supply

C1,C2,C3,C4,C5: 커패시터 D : 드레인 단자C 1 , C 2 , C 3 , C 4 , C 5 : Capacitor D: Drain terminal

dual-gate FET : 증폭기 G1: 제 1 게이트 단자dual-gate FET: amplifier G 1: a first gate terminal

G2: 제 2 게이트 단자 L : 피이킹 코일G 2 : Second gate terminal L: Peaking coil

R1,R2,R3,R4,R5,R6: 저항 RR : 고임피던스 저항R 1 , R 2 , R 3 , R 4 , R 5 , R 6 : Resistance RR: High Impedance Resistance

S : 소오스 단자S: source terminal

본 고안은 튜너의 이상발진 제거회로에 관한 것으로, 특히 입력 동조회로에 연결된 증폭소자인 듀얼 게이트 FET의 게이트 단자에 고임피던스 저항을 접속하여 이상발진 현상이 제거되는 튜너의 이상발진 제거회로에 관한 것이다.The present invention relates to an abnormal oscillation elimination circuit of a tuner, and more particularly, to an abnormal oscillation elimination circuit of a tuner in which an abnormal oscillation phenomenon is eliminated by connecting a high impedance resistor to a gate terminal of a dual gate FET which is an amplifier connected to an input tuning circuit. .

일반적으로 튜너의 이상발진 제거회로는 증폭기의 출력신호의 궤환으로 인하여 발생되는 이상발진 현상을 제거하여 보다 안정된 증폭작용을 이룰 수 있도록 한다.In general, the abnormal oscillation elimination circuit of the tuner eliminates the abnormal oscillation caused by the feedback of the output signal of the amplifier to achieve a more stable amplification action.

상기 동작을 이루는 종래의 튜너의 이상발진 제거회로를 첨부도면 제2도를 참조하여 설명하면 다음과 같다.The abnormal oscillation removal circuit of the conventional tuner constituting the above operation will be described with reference to FIG.

제2도는 종래의 기술에 따른 튜너의 이상발진 제거회로를 나타내는 블럭도를 포함한 회로도이다.2 is a circuit diagram including a block diagram showing an abnormal oscillation removal circuit of a tuner according to the prior art.

종래의 튜너의 이상발진 제거회로는 제1도에 도시된 바와 같이, 제 1 커패시터(C1)에 의해 입력동조 회로부(10)가 연결됨과 동시에 순차 연결된 피이킹 코일(L) 및 제 1 저항(R1)에 의해 전원부(B+)가 연결된 제 1 게이트 단자(G1)와, 제 2 저항(R2)에 의해 자동이득 조절장치(AGC)가 연결된 제 2 게이트 단자(G2)와, 제 3 저항(R3)에 의해 상기 전원부(B+)가 연결된 소오스 단자(S)와, 직렬 연결된 제 4 저항(R4) 및 제 2 커패시터(C2)에 의해 출력동조 회로부(20)가 연결됨과 동시에 제 5 저항(R5)에 의해 상기 전원부(B+)가 연결된 드레인 단자(D)로 구성된 증폭기(dual-gate FET)와; 상기 피이킹 코일(L) 및 제 1 저항(R1) 사이에 연결되는 접지된 제 3 커패시터(C3)와; 상기 제 1 저항(R1) 및 전원부(B+) 사이에 연결되는 접지된 제 4 커패시터(C4)와; 상기 소오스 단자(S) 및 제 3 저항(R3) 사이에 각각 연결된 접지된 제 5 커패시터(C5) 및 제 6 저항(R6)을 포함하여 이루어진다.As shown in FIG. 1, the abnormal oscillation elimination circuit of the conventional tuner includes the peaking coil L and the first resistor sequentially connected to each other while the input tuning circuit unit 10 is connected by the first capacitor C 1 . and a power source (B +) is connected to the first gate terminal (G 1) and a second resistor automatic gain control by (R 2) unit (AGC) and a second gate terminal (G 2) connected by R 1), A source terminal S, to which the power supply unit B + is connected by a third resistor R 3 , and an output tuning circuit unit 20 by a fourth resistor R 4 and a second capacitor C 2 connected in series, An amplifier (dual-gate FET) having a drain terminal (D) connected to the power supply unit (B + ) by a fifth resistor (R 5 ) at the same time; A grounded third capacitor C 3 connected between the peaking coil L and a first resistor R 1 ; A grounded fourth capacitor C 4 connected between the first resistor R 1 and the power supply B + ; And a grounded fifth capacitor C 5 and a sixth resistor R 6 connected between the source terminal S and the third resistor R 3 , respectively.

이때, 상기 제 1 및 제 2 커패시터(C1),(C2)는 결합용으로, 상기 제 4 커패시터(C4)는 임피던스가 낮은 UHF 대역의 고주파신호 접지용으로, 상기 제 1 및 제 3, 제 5 저항(R1),(R3),(R5)은 전원 분배용으로, 상기 제 4 저항(R4)은 제동용(damping)으로 각각 사용된다.In this case, the first and second capacitors (C 1 ), (C 2 ) are for coupling, and the fourth capacitor (C 4 ) is for grounding a high frequency signal of a low impedance UHF band, the first and third The fifth resistors R 1 , R 3 , and R 5 are used for power distribution, and the fourth resistors R 4 are used for damping.

상기 구성으로 이루어진 종래의 튜너의 이상발진 제거회로의 동작을 보면, 먼저 입력동조 회로부(10)에 입력된 신호는 제 1 커패시터(C1)를 거쳐 증폭기(dual-gate FET)의 제 1 게이트 단자(G1)에 입력되어 증폭된 후, 드레인 단자(D)에 연결된 제 4 저항(R4)에 의하여 대역폭이 결정됨과 동시에 제 2 커패시터(C2)를 통해 출력동조 회로부(20)에 출력되어진다.Referring to the operation of the conventional oscillator removal circuit of the conventional tuner having the above configuration, first, the signal input to the input tuning circuit unit 10 is passed through the first capacitor C 1 to the first gate terminal of the amplifier (dual-gate FET). After input and amplified by (G 1 ), the bandwidth is determined by the fourth resistor (R 4 ) connected to the drain terminal (D) and output to the output tuning circuit unit 20 through the second capacitor (C 2 ). Lose.

이때 전원부(B+)의 전원은 제 1 및 제 3, 제 5 저항(R1),(R3),(R5)에 의해 각각 분배되어 상기 증폭기(dual-gate FET)의 제 1 게이트 단자(G1) 및 소오스 단자(S) 그리고 드레인 단자(D)에 공급되어지고, 제 2 게이트 단자(G2)에는 제 2 저항(R2)에 의해 자동이득 조절장치(AGC)의 자동이득 조절전압이 인가되어 상기 증폭기(dual-gate FET)의 증폭도를 조절하게 된다.At this time, the power of the power supply unit B + is distributed by the first, third, and fifth resistors R 1 , R 3 , and R 5 , respectively, so that the first gate terminal of the dual-gate FET is provided. (G 1 ) and the source terminal (S) and the drain terminal (D) is supplied, and the second gate terminal (G 2 ) by the second resistor (R 2 ) automatic gain adjustment of the automatic gain control device (AGC) A voltage is applied to adjust the amplification degree of the dual-gate FET.

그러나, 상기 구성과 동작을 이루는 종래의 튜너의 이상발진 제거회로는, 증폭기의 제 1 게이트 단자에 입력된 입력동조 회로부의 신호가 증폭되어 드레인 단자로 출력되는 과정에서 상기 드레인 단자와 상기 제 1 게이트 단자 사이에 생성된 극간용량과 상기 제 1 게이트의 입력 피이킹 코일에 의해 교류성분이 궤환되므로서 이상발진이 발생되는 단점이 있었다.However, in the conventional oscillator removal circuit of the conventional tuner constituting the above configuration and operation, the drain terminal and the first gate in the process of amplifying the signal of the input tuning circuit portion input to the first gate terminal of the amplifier is output to the drain terminal. There was a disadvantage in that abnormal oscillation occurred as the AC component was fed back by the inter-pole capacitance generated between the terminals and the input peaking coil of the first gate.

이에 본 고안은 상기와 같은 제반 문제점을 해결하기 위하여 안출된 것으로, 그 목적으로 하는 바는 입력 동조회로에 연결된 증폭기의 게이트 단자에 고임피던스 저항을 접속하여 이상발진 현상이 제거되는 튜너의 이상발진 제거회로를 제공함에 있다.Therefore, the present invention was devised to solve the above problems, and its purpose is to eliminate abnormal oscillation of the tuner in which an abnormal oscillation phenomenon is eliminated by connecting a high impedance resistor to a gate terminal of an amplifier connected to an input tuning circuit. In providing a circuit.

상기 목적을 달성하기 위한 본 고안에 따른 튜너의 이상발진 제거회로는, 제 1 커패시터에 의해 입력동조 회로부가 연결됨과 동시에 제 1 저항에 의해 전원부가 연결된 제 1 게이트 단자와, 제 2 저항에 의해 자동이득 조절장치가 연결된 제 2 게이트 단자와, 제 3 저항에 의해 상기 전원부가 연결된 소오스 단자와, 직렬 연결된 제 4 저항 및 제 2 커패시터에 의해 출력동조 회로부가 연결됨과 동시에 제 5 저항에 의해 상기 전원부가 연결된 드레인 단자로 구성된 증폭기와; 상기 제 1 저항 양단에 각각 연결되는 접지된 제 3 커패시터 및 제 4 커패시터를 포함하여 이루어진 튜너의 이상발진 제거회로에 있어서, 상기 증폭기의 제 1 게이트 단자와 상기 전원부에 연결된 제 1 저항 사이에 이상발진 현상을 제거하는 고임피던스 저항을 연결하는 것을 특징으로 한다.The abnormal oscillation elimination circuit of the tuner according to the present invention for achieving the above object is a first gate terminal connected to the input tuning circuit portion by a first capacitor and a power supply portion connected by a first resistor, and automatically by a second resistor. A second gate terminal to which a gain control device is connected, a source terminal to which the power supply unit is connected by a third resistor, and an output tuning circuit unit by a fourth resistor and a second capacitor connected in series, and at the same time, the power supply unit by a fifth resistor An amplifier composed of a connected drain terminal; An abnormal oscillation removal circuit of a tuner comprising a grounded third capacitor and a fourth capacitor connected to both ends of the first resistor, the abnormal oscillation between the first gate terminal of the amplifier and the first resistor connected to the power supply unit. It is characterized by connecting a high impedance resistor to eliminate the phenomenon.

상기 특징에 의한 본 고안에 따른 튜너의 이상발진 제거회로는 증폭기의 제 1 게이트 단자와 전원부에 연결된 제 1 저항 사이에 고임피던스 저항을 연결하여 상기 증폭기의 출력신호의 궤환으로 인하여 발생되는 이상발진 현상이 제거되는 기능을 갖는다.The abnormal oscillation cancellation circuit of the tuner according to the present invention has an abnormal oscillation phenomenon caused by feedback of the output signal of the amplifier by connecting a high impedance resistor between the first gate terminal of the amplifier and the first resistor connected to the power supply unit. This has the function of being removed.

[실시예]EXAMPLE

이하, 본 고안에 따른 튜너의 이상발진 제거회로의 바람직한 실시예를 첨부도면 제1도를 참조하여 설명한다.Hereinafter, a preferred embodiment of the abnormal oscillation removal circuit of the tuner according to the present invention will be described with reference to the accompanying drawings.

제1도는 본 고안에 따른 튜너의 이상발진 제거회로를 나타내는 블럭도를 포함한 회로도이고, 도면중 종래의 구성과 동일 작용을 하는 구성에 대해서는 동일 명칭 및 동일 부호를 사용하기로 한다.1 is a circuit diagram including a block diagram showing an abnormal oscillation removal circuit of a tuner according to the present invention, and the same name and the same reference numerals will be used for the components having the same function as the conventional configuration in the drawings.

본 고안에 따른 튜너의 이상발진 제거회로는 제1도에 도시된 바와 같이, 먼저 증폭기(dual-gate FET)의 제 1 게이트 단자(G1)에는 제 1 커패시터(C1)에 의해 입력동조 회로부(10)가 연결됨과 동시에 제 1 저항(R1)에 의해 전원부(B+)가 연결되고, 상기 증폭기(dual-gate FET)의 제 2 게이트 단자(G2)에는 제 2 저항(R2)에 의해 자동이득 조절장치(AGC)가 연결되고, 상기 증폭기(dual-gate FET)의 소오스 단자(S)에는 제 3 저항(R3)에 의해 상기 전원부(B+)가 연결되고, 상기 증폭기(dual-gate FET)의 드레인 단자(D)에는 직렬 연결된 제 4 저항(R4) 및 제 2 커패시터(C2)에 의해 출력동조 회로부(20)가 연결됨과 동시에 제 5 저항(R5)에 의해 상기 전원부(B+)가 연결되고, 상기 제 1 저항(R1) 양단에는 접지된 제 3 커패시터(C3) 및 제 4 커패시터(C4)가 각각 연결되고, 상기 증폭기(dual-gate FET)의 소오스 단자(S) 및 제 3 저항(R3) 사이에는 접지된 제 5 커패시터(C5) 및 제 6 저항(R6)이 각각 연결되고, 상기 증폭기(dual-gate FET)의 제 1 게이트 단자(G1)와 상기 전원부(B+)에 연결된 제 1 저항(R1) 사이에는 이상발진 현상을 제거하는 고임피던스 저항(RR)이 연결되어 이루어진다.As shown in FIG. 1, the abnormal oscillation cancellation circuit of the tuner according to the present invention is first input-tuned circuit part by a first capacitor C 1 at a first gate terminal G 1 of an amplifier (dual-gate FET). 10 is connected and at the same time, the second gate terminal (G 2) has a second resistance of the first resistor (R 1) a power supply, and (B +) are connected, the amplifier (dual-gate FET) by (R 2) An automatic gain control device (AGC) is connected to the source, and a power source (B + ) is connected to a source terminal (S) of the amplifier (dual-gate FET) by a third resistor (R 3 ), and the amplifier ( The output tuning circuit unit 20 is connected to the drain terminal D of the dual-gate FET by a fourth resistor R 4 and a second capacitor C 2 connected in series, and at the same time by a fifth resistor R 5 . The power supply unit B + is connected, and a grounded third capacitor C 3 and a fourth capacitor C 4 are connected to both ends of the first resistor R 1 , respectively. A grounded fifth capacitor C 5 and a sixth resistor R 6 are connected between the source terminal S of the gate FET and the third resistor R 3 , respectively, and are connected to each of the amplifiers of the dual-gate FET. A high impedance resistor RR for removing an abnormal oscillation phenomenon is connected between the first gate terminal G 1 and the first resistor R 1 connected to the power supply unit B + .

상기 구성에 의한 본 고안에 따른 튜너의 이상발진 제거회로의 동작을 보면, 제1도에 도시된 바와 같이 입력동조 회로부(10)에 입력된 신호는 제 1 커패시터(C1)를 거쳐 증폭기(dual-gate FET)의 제 1 게이트 단자(G1)에 입력되어 증폭된 후, 드레인 단자(D)에 연결된 제 4 저항(R4)에 의하여 대역폭이 결정됨과 동시에 제 2 커패시터(C2)를 통해 출력동조 회로부(20)에 출력되어진다.Referring to the operation of the abnormal oscillation removal circuit of the tuner according to the present invention by the above configuration, as shown in FIG. 1, the signal input to the input tuning circuit unit 10 passes through the first capacitor C 1 and an amplifier (dual). After inputted and amplified by the first gate terminal G 1 of the gate FET, the bandwidth is determined by the fourth resistor R 4 connected to the drain terminal D, and at the same time, through the second capacitor C 2 . It is output to the output tuning circuit part 20.

이때, 상기 증폭기(dual-gate FET)의 제 1 게이트 단자(G1)에 입력된 입력동조 회로부(10)의 신호가 증폭되어 드레인 단자(D)로 출력되는 과정 중, 출력단에서 입력단으로 궤환되는 즉 상기 드레인 단자(D)에서 상기 제 1 게이트 단자(G1)로 궤환되는 교류성분은 상기 제 1 게이트 단자(G1) 및 제 1 저항(R1) 사이에 연결된 고임피던스 저항(RR)에 의해 제거되어 이상발진 현상이 방지되어진다.At this time, the signal of the input tuning circuit unit 10 input to the first gate terminal G 1 of the amplifier (dual-gate FET) is amplified and outputted to the drain terminal D, during which the output terminal is fed back to the input terminal. That is, the AC component fed back from the drain terminal D to the first gate terminal G 1 is connected to the high impedance resistor RR connected between the first gate terminal G 1 and the first resistor R 1 . This eliminates the occurrence of abnormal oscillation.

이상에서와 같이 본 고안에 따른 튜너의 이상발진 제거회로는 고임피던스 저항에 의해 증폭기의 출력단에서 입력단으로 궤환되는 교류성분이 간단히 제거되어 이상발진 현상이 방지됨과 동시에 보다 안정된 증폭동작을 이룰 수 있어 증폭이득의 조정을 더욱 용이하게 할 수 있는 탁월한 효과가 있다.As described above, the abnormal oscillation elimination circuit of the tuner according to the present invention is easily removed by the high impedance resistance of the AC component fed back from the output stage of the amplifier to the input stage, thereby preventing abnormal oscillation and attaining a more stable amplification operation. There is an excellent effect that makes it easier to adjust the gain.

Claims (1)

제 1 커패시터에 의해 입력동조 회로부가 연결됨과 동시에 제 1 저항에 의해 전원부가 연결된 제 1 게이트 단자와, 제 2 저항에 의해 자동이득 조절장치가 연결된 제 2 게이트 단자와, 제 3 저항에 의해 상기 전원부가 연결된 소오스 단자와, 직렬 연결된 제 4 저항 및 제 2 커패시터에 의해 출력동조 회로부가 연결됨과 동시에 제 5 저항에 의해 상기 전원부가 연결된 드레인 단자로 구성된 증폭기와; 상기 제 1 저항 양단에 각각 연결되는 접지된 제 3 커패시터 및 제 4 커패시터를 포함하여 이루어진 튜너의 이상발진 제거회로에 있어서, 상기 증폭기의 제 1 게이트 단자와 상기 전원부에 연결된 제 1 저항 사이에 이상발진 현상을 제거하는 고임피던스 저항을 연결하는 것을 특징으로 하는 튜너의 이상발진 제거회로.A first gate terminal to which an input tuning circuit unit is connected by a first capacitor and a power source unit is connected by a first resistor, a second gate terminal to which an automatic gain control device is connected by a second resistor, and a power supply unit by a third resistor An amplifier comprising a source terminal connected to the output terminal and a drain terminal to which the output tuning circuit unit is connected by a fourth resistor and a second capacitor connected in series, and the power supply unit is connected by a fifth resistor; An abnormal oscillation removal circuit of a tuner comprising a grounded third capacitor and a fourth capacitor connected to both ends of the first resistor, the abnormal oscillation between the first gate terminal of the amplifier and the first resistor connected to the power supply unit. An abnormal oscillation elimination circuit of a tuner, characterized by connecting a high impedance resistor to remove the phenomenon.
KR2019960014298U 1996-05-31 1996-05-31 Abnormal oscillation elimination circuit of tuner KR200234706Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019960014298U KR200234706Y1 (en) 1996-05-31 1996-05-31 Abnormal oscillation elimination circuit of tuner

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019960014298U KR200234706Y1 (en) 1996-05-31 1996-05-31 Abnormal oscillation elimination circuit of tuner

Publications (2)

Publication Number Publication Date
KR970064386U KR970064386U (en) 1997-12-11
KR200234706Y1 true KR200234706Y1 (en) 2001-10-25

Family

ID=60926093

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019960014298U KR200234706Y1 (en) 1996-05-31 1996-05-31 Abnormal oscillation elimination circuit of tuner

Country Status (1)

Country Link
KR (1) KR200234706Y1 (en)

Also Published As

Publication number Publication date
KR970064386U (en) 1997-12-11

Similar Documents

Publication Publication Date Title
US5838197A (en) High-gain amplifier circuit having voltage/current converter
DE4132957A1 (en) MUTING
US4381487A (en) Resonator coupled differential amplifier
US5694085A (en) High-power amplifier using parallel transistors
JPS5816653B2 (en) FM receiver pulse noise removal device
JPH0715245A (en) Amplifier
US5760641A (en) Controllable filter arrangement
KR200234706Y1 (en) Abnormal oscillation elimination circuit of tuner
US4227157A (en) Frequency compensated high frequency amplifiers
US6566953B2 (en) High-frequency amplifier circuit for UHF television tuner having less distortion
JPH0426243B2 (en)
US4249202A (en) Circuit for frequency selective coring of a video signal
JP3970454B2 (en) High frequency isolation amplifier
KR0139341B1 (en) Fm if amplifier eliminating parasitic oscillation and metal wiring method of power
US3162820A (en) Transistor inter-stage coupling circuit
JP2848976B2 (en) Intermediate frequency amplifier and tuner
US3015076A (en) Automatic gain control systems
KR100190610B1 (en) Automatic gain control circuit
JP3822010B2 (en) High frequency amplifier circuit
KR200282002Y1 (en) High Frequency Gain Compensation Booster Circuit
KR950007273A (en) Broadband Automatic Gain Control System for European Stereo
JPH04154310A (en) Transistor amplifier
JPH04334104A (en) Amplifier
JP3339546B2 (en) Audio signal amplifier circuit
KR200150589Y1 (en) Inter frequency trap and impedance matching circuit

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee