KR200172661Y1 - 온 스크린 디스플레이 기능을 구비한 평판 디스플레이 장치 - Google Patents

온 스크린 디스플레이 기능을 구비한 평판 디스플레이 장치 Download PDF

Info

Publication number
KR200172661Y1
KR200172661Y1 KR2019970031469U KR19970031469U KR200172661Y1 KR 200172661 Y1 KR200172661 Y1 KR 200172661Y1 KR 2019970031469 U KR2019970031469 U KR 2019970031469U KR 19970031469 U KR19970031469 U KR 19970031469U KR 200172661 Y1 KR200172661 Y1 KR 200172661Y1
Authority
KR
South Korea
Prior art keywords
osd
flat panel
panel display
video signal
screen
Prior art date
Application number
KR2019970031469U
Other languages
English (en)
Other versions
KR19990018236U (ko
Inventor
고형일
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR2019970031469U priority Critical patent/KR200172661Y1/ko
Priority to CN98124706A priority patent/CN1117475C/zh
Priority to GB9824462A priority patent/GB2331438B/en
Priority to US09/188,221 priority patent/US6300982B1/en
Publication of KR19990018236U publication Critical patent/KR19990018236U/ko
Application granted granted Critical
Publication of KR200172661Y1 publication Critical patent/KR200172661Y1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

본 고안은 온 스크린 디스플레이(On Screen Display; OSD) 기능을 구비한 평판 디스플레이 장치에 관한 것으로, 평판 디스플레이 장치에 OSD 드라이버를 구비하고 상기 OSD 드라이버는 상기 평판 디스플레이 장치에서 사용되는 시스템 클럭을 사용하여 동작되므로 안정적으로 OSD 화면의 디스플레이가 이루어진다.

Description

온 스크린 디스플레이 기능을 구비한 평판 디스플레이 장치(A FLAT PANEL DISPLAY APPARATUS HAVING ON SCREEN DISPLAY FUNCTION)
본 고안은 평판 디스플레이 장치(Flat Panel Display Apparatus)에 관한 것으로서, 구체적으로는 온 스크린 디스플레이(On Screen Display; OSD) 기능을 구비한 평판 디스플레이 장치에 관한 것이다.
아날로그 방식의 디스플레이 장치의 경우 OSD 기능을 구현하기 위해서 그 특성에 적합한 방식의 OSD 드라이버를 사용하였다. 예를 들어, CRT 모니터(Cathode Ray Tube Monitor)의 경우 이에 적합하게 설계된 OSD 드라이버를 사용하게 된다. 특히, 종래의 OSD 드라이버는 그 내부에 PLL 회로(Phase Locked Loop Circuit)를 내장하여 내부적으로 독립적인 클럭 신호(Clock Signal)를 발생하여 자신의 동작 클럭으로 사용한다.
한편, 평판 디스플레이 장치의 경우 종래의 아날로그 방식의 모니터에서 사용되던 OSD 드라이버를 사용하게 되는 경우 여러 가지 문제점이 발생하게 된다. 예를 들어, 상기와 같은 종래의 OSD 드라이버는 내부적으로 독립된 클럭 신호를 발생하여 자신의 동작 클럭으로 사용한다. 그런데 이런한 경우 상기 OSD 드라이버의 동작클럭과, 평판 디스플레이 장치의 시스템 클럭이 서로 동기가 안 맞아 불필요한 노이즈가 발생 할 수 있는 문제점이 발생하게 된다.
따라서, 본 고안의 목적은 상술한 제반 문제점을 해결하기 위해 제안된 것으로서 평판 디스플레이 장치에 적합한 OSD 드라이버를 사용하여 안정적인 OSD 화면의 디스플레이가 가능한 평판 디스플레이 장치를 제공하는데 있다.
도 1은 평판 디스플레이 장치의 일 예로 LCD 장치의 계략적인 회로 구성을 보여주는 블록도; 그리고
도 2는 본 고안의 실시예에 따른 OSD 기능을 구비한 LCD 장치의 회로도이다.
*도면의 주요 부분에 대한 부호의 설명*
100 : 호스트 200 : LCD 컨트롤 유니트
300 : LCD 패널 320 : LCD 드라이브 유니트
400 : LCD 장치
상술한 바와 같은 본 고안의 목적을 달성하기 위한 본 고안의 특징에 의하면, 호스트로부터 제공되는 아날로그 비디오 신호와 수직, 수평 동기 신호를 입력하여 평판 디스플레이 패널의 화면상에 영상을 디스플레이 하는 평판 디스플레이 장치는: OSD(On Screen Display) 디스플레이 동작시에 OSD 정보 및 OSD 데이터를 출력하여 OSD 디스플레이 동작을 제어하는 제어 수단과; 상기 OSD 데이터를 입력하고, 소정의 OSD 동기 신호에 동기 되어 상기 OSD 데이터에 대응된 OSD 비디오 신호를 발생하는 OSD 비디오 신호 발생 수단 및; 상기 OSD 동기 신호를 제공하며, 정상 동작시 일반 비디오 신호를 입력하여 상기 평판 디스플레이 패널로 제공하며, 상기 OSD 디스플레이 동작시에 상기 OSD 정보에 따라 상기 OSD 비디오 신호를 상기 일반 비디오 신호에 포함하여 출력하는 수단을 포함한다.
(실시예)
이하 본 고안에 따른 실시예를 첨부된 도면을 참조하여 상세히 설명한다.
도 1은 평판 디스플레이 장치의 일 예로 LCD 장치의 계략적인 회로 구성을 보여주는 블록도 이다.
도 1에 도시된바와 같이, 평판 디스플레이 장치의 일 예로서 LCD 장치(400)는 LCD 컨트롤 유니트(LCD Control Unit)(200)와, LCD 패널(LCD Panel)(300)을 구비한다. 상기 LCD 패널(300)에는 LCD 드라이브 유니트(LCD Drive Unit)(320)가 내장되어 있다.
이상과 같은 LCD 장치(400)는 예컨대 퍼스널 컴퓨터 시스템(Personal Computer System)의 시스템 유니트(System Unit)(이 시스템 유니트에는 CPU(Central Processing Unit), HDD(Hard Disk Drive), FDD(Floppy Disk Drive), 비디오 보오드(Video Board) 등이 탑재되어 있다) 등과 같은 호스트(100)로부터 CRT 모니터를 위한 아날로그 비디오 신호와 수직, 수평 동기 신호 등의 제반 신호들을 아날로그 형태의 신호로 입력 받는다.
상기 LCD 컨트롤 유니트(200)는 입력된 아날로그 신호들을 대응된 디지털 신호로 변환하여 상기 LCD 드라이브 유니트(320)로 제공한다. 그리고 상기 드라이브 유니트(320)에 의해 상기 LCD 패널(300)의 화면에 영상이 출력된다.
본 고안의 실시예로서 이러한 LCD 장치에 OSD 기능이 구비된 회로가 첨부된 도면 도 2에 도시되어 있다. 도 2는 본 고안의 실시예에 따른 OSD 기능을 구비한 LCD 장치의 회로도이다.
도 2에 도시된바와 같이, 본 고안의 실시예에 따른 OSD 기능을 구비한 LCD 장치는 크게 프리-엠프(Pre-Amplifier)(210)와, 아날로그-디지탈 변환부(Analog-to-Digital conversion)(220)와, 스케일링부(Scalling Engine)(230)와, PLL 회로(240)와, 마이컴(MICOM)(250)과, EEPROM(260)과, OSD 드라이버(270)와, 병렬-직렬 변환부(parallel-to-serial conversion)(280)를 구비하고 있다.
상기 EEPROM(260)에는 이 LCD 장치에 대한 정보 예컨대, 제조회사, 제품명, 지원하는 해상도 등의 정보가 저장된다. 이 정보는 PNP(Plug And Play) 기능을 지원하는 외부 장치로부터 정보 제공의 요구가 있는 경우에 그 장치로 상기 EEPROM(260)에 저장된 정보가 제공된다.
상기 프리-엠프(210)는 호스트(100)로부터 제공되는 아날로그 비디오 신호 R(Red), G(Green), B(Blue)를 증폭하여 상기 아날로그-디지탈 변환부(221)에 구비된 각각의 아날로그-디지탈 변환기(221∼226)로 입력한다.
상기 아날로그-디지탈 변환기(220)는 각각의 아날로그 R, G, B 비디오 신호를 디지탈 R, G, B 비디오 신호로 변환하되 그 특징에 따라 각각 Reven, Rodd와 Geven, Godd와 Beven, Bodd로 분리하여 변환 출력한다.
상기 마이컴(250)은 상기 호스트(100)로부터 제공되는 수평동기신호(Horizontal Synchronizing Signal)와, 수평동기신호(Vertical Synchronizing Signal)를 입력하여 특정한 극성을 갖는 각각의 수직, 수평 동기 신호를 출력한다. 예들 들어, 이 LCD 장치가 음극성(Negative Polarity)의 수직, 수평 동기신호에 동기 되어 동작되는 특성을 갖는 경우라면 음극성의 수평동기신호(Hneg), 수직동기신호(Vneg)를 출력한다. 그리고 상기 아날로그 수평, 수직동기신호(Hsync, Vsync)의 각 주파수를 판단하여 현재 호스트가 지원하는 비디오의 해상도를 판단하여 해당되는 정보를 상기 스케일링부(230)로 제 1 의 I2C 버스(252)를 통해 제공한다.
제 1 및 제 2 PLL 회로(241, 243)로 구성되는 상기 PLL회로(240)는 상기 마이컴(250)으로부터 제공되는 음극성 수평동기신호(Hneg)를 입력하여 기입/독출 동작에 필요한 각각의 수평 참조 주파수(WHref, RHref)와, 기입/독출 동작에 따른 각각의 픽셀 클럭(WPclk, RPclk)을 발생하여 상기 스케일링부(230)로 제공한다. 그리고 상기 기입에 따른 픽셀 클럭(WPclk)은 상기 아날로그-디지탈 변환부(220)의 샘플링 클럭(sample_clk)으로 제공된다.
상기 스케일링부(230)는 상기 PLL 회로(240)에서 제공되는 복수의 제어신호에 응답하여 상기 아날로그-디지탈 변환부(220)로부터 제공되는 디지탈 비디오 신호를 입력받아 내부에 구비된 라인 메모리(Line Memory)(미도시됨)에 저장한다. 이때, 상기 마이컴(250)으로부터 제공되는 해상도 정보에 근거하여 스케일링이 필요한 경우 해당되는 스케일링 동작을 수행한다.
예컨대, 상기 호스트(100)에서 제공되는 비디오 신호가 640×480의 VGA 모드의 신호이고, 이 LCD 장치에서 지원하는 해상도가 1024×768의 XGA 모드를 갖는다고 가정하자. 이 경우 640×480의 VGA 모드의 비디오 신호로는 1024×768의 XGA 의 모드를 갖는 LCD 패널(300) 전체에 디스플레이 되지 못하게 된다. 따라서 상기 스케일링부(230)는 이에 적합하게 스케일링한다. 그러므로 상기 스케일링부(230)에서 출력되는 디지탈 비디오 신호(R, G, B)는 1024×768 XGA 모드에 적합한 비디오 신호이다.
상기 병렬-직렬 변환부(280)는 상기 스케일링부(230)에서 제공되는 디지탈 비디오 신호들(R, G, B)과, 수평/수직동기신호(Hsync, Vsync)와, 도트 클락(Dot_clk)을 포함하는 신호들을 직렬 신호로 변환하여 상기 LCD 패널(300) 내의 LCD 드라이브 유니트(320)로 제공한다. 따라서 상기 LCD 패널(300)의 화면상에 영상이 디스플레이 된다.
한편, 이러한 LCD 장치에 있어서, OSD 디스플레이가 발생되는 경우에, 상기 마이컴(250)은 제 2 의 I2C 버스(254)를 통하여 상기 OSD 드라이버(270)에 해당되는 데이터를 제공한다. 또한 현재 발생된 OSD 출력에 대한 화면 위치 등의 OSD 정보를 상기 제 1 I2C 버스(252)를 통해 상기 스케일링부(230)로 제공한다.
상기 OSD 드라이버(270)는 상기 스케일링부(230)에서 제공되는 OSD 클럭(OSDclk)에 동기 하여 동작되며, 상기 마이컴(250)으로부터 제공된 데이터에 의거하여 내부에 구비된 캐릭터 롬(character ROMs)에 저장된 데이터를 OSD 비디오 신호(OSD_RGB)로 변환하여 상기 스케일링부(230)로 제공한다. 그리고 상기 스케일링부(230)는 상기 OSD 정보에 의거하여 상기 OSD 비디오 신호를 내부에 구비된 라인 메모리의 해당 위치에 저장한다. 그러므로 상기 LCD 패널(300)의 화면 상에 해당 위치에 OSD 화면이 디스플레이 된다. 상기 OSD 드라이버(270)는 모토로라(MOTOROLA)사에서 제조된 MC141544DW를 사용하여 구성이 가능하다. 상기 MC141544DW의 자세한 사양은 상기 모토로라사에서 발행되는 데이터 북(SEMICONDUCTOR TECHNICAL DATA BOOK, Rev 0.0 2/28/1997)을 참조하면 된다. 그리고 상기 MC141544DW외에 이와 유사한 평판 디스플레이 장치를 위한 OSD 드라이버의 경우도 본 고안에 쉽게 적용이 가능하다.
이와 같은 OSD 화면의 디스플레이는 다음과 같은 경우 사용될 수 있다.
먼저, LCD 장치에 별도의 조정키가 구비고, 이 조정키의 입력이 있는 경우 이를 상기 마이컴(250)이 감지하여 해당되는 OSD 화면이 디스플레이 되도록 할 수 있다. 그리고 상기 호스트(100)로부터 OSD 화면의 출력을 요구하는 경우는 이를 상기 마이컴(250)이 감지하여 해당되는 OSD 화면을 출력하도록 할 수도 있다.
이상과 같은 실시예의 경우는 본 고안의 일 예로서 LCD 장치에 적용된 경우를 설명한 것이고, 다른 종류의 평판 디스플레이 장치에 대하여도 적용이 가능하다.
이상과 같은 고안에 의하면, OSD 드라이버가 평판 디스플레이 장치에서 사용되는 시스템 클럭을 사용하여 동작하므로 안정적으로 OSD 화면의 디스플레이가 가능하다.

Claims (1)

  1. 호스트로(100)부터 제공되는 아날로그 비디오 신호와 수직, 수평 동기 신호를 입력하여 평판 디스플레이 패널(300)의 화면상에 영상을 디스플레이 하는 평판 디스플레이 장치(400)에 있어서:
    OSD(On Screen Display) 디스플레이 동작시에 OSD 정보 및 OSD 데이터를 출력하여 OSD 디스플레이 동작을 제어하는 제어 수단(250)과;
    상기 OSD 데이터를 입력하고, 소정의 OSD 동기 신호(OSDclk)에 동기되어 상기 OSD 데이터에 대응된 OSD 비디오 신호(OSD_RGB)를 발생하는 OSD 비디오 신호 발생 수단(270) 및;
    상기 OSD 동기 신호(OSDclk)를 제공하며, 정상 동작시 일반 비디오 신호를 입력하여 상기 평판 디스플레이 패널(300)로 제공하며, 상기 OSD 디스플레이 동작시에 상기 OSD 정보에 따라 상기 OSD 비디오 신호(OSD_RGB)를 상기 일반 비디오 신호에 포함하여 출력하는 수단(230)을 포함하는 것을 특징으로 하는 평판 디스플레이 장치.
KR2019970031469U 1997-11-08 1997-11-08 온 스크린 디스플레이 기능을 구비한 평판 디스플레이 장치 KR200172661Y1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR2019970031469U KR200172661Y1 (ko) 1997-11-08 1997-11-08 온 스크린 디스플레이 기능을 구비한 평판 디스플레이 장치
CN98124706A CN1117475C (zh) 1997-11-08 1998-11-06 具有屏幕显示功能的平板显示装置
GB9824462A GB2331438B (en) 1997-11-08 1998-11-09 Flat panel display apparatus having on-screen display function
US09/188,221 US6300982B1 (en) 1997-11-08 1998-11-09 Flat panel display apparatus and method having on-screen display function

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019970031469U KR200172661Y1 (ko) 1997-11-08 1997-11-08 온 스크린 디스플레이 기능을 구비한 평판 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR19990018236U KR19990018236U (ko) 1999-06-05
KR200172661Y1 true KR200172661Y1 (ko) 2000-03-02

Family

ID=19513679

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019970031469U KR200172661Y1 (ko) 1997-11-08 1997-11-08 온 스크린 디스플레이 기능을 구비한 평판 디스플레이 장치

Country Status (4)

Country Link
US (1) US6300982B1 (ko)
KR (1) KR200172661Y1 (ko)
CN (1) CN1117475C (ko)
GB (1) GB2331438B (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11122636A (ja) * 1997-10-09 1999-04-30 Sony Corp 映像信号伝送装置
JP2000224477A (ja) * 1999-02-02 2000-08-11 Matsushita Electric Ind Co Ltd 映像表示装置および方法
TW420958B (en) * 1999-04-01 2001-02-01 Weltrend Semiconductor Inc Pixel clock generator for controlling the resolution of horizontal image signal of the display
US7136110B2 (en) * 2000-06-14 2006-11-14 Canon Kabushiki Kaisha Image signal processing apparatus
EP1657921A4 (en) * 2003-09-19 2008-02-13 Matsushita Electric Ind Co Ltd OSD DISPLAY INSERT CIRCUIT
WO2005101773A1 (ja) * 2004-04-16 2005-10-27 Thine Electronics, Inc. 送信回路、受信回路及びクロック抽出回路並びにデータ伝送方法及びデータ伝送システム
US7598679B2 (en) * 2005-02-03 2009-10-06 O2Micro International Limited Integrated circuit capable of synchronization signal detection
JP2006246247A (ja) * 2005-03-04 2006-09-14 Toshiba Corp 映像信号処理装置及び映像信号処理方法
JP2006246246A (ja) * 2005-03-04 2006-09-14 Toshiba Corp 映像信号処理装置及び映像信号処理方法
KR100699267B1 (ko) * 2005-08-12 2007-03-27 삼성전자주식회사 모니터
TWI308308B (en) * 2005-08-12 2009-04-01 Au Optronics Corp Driving circuits and driving modules, display systems and electronic devices using the same
TWI292893B (en) * 2005-10-05 2008-01-21 Myson Century Inc Method for prevention of distorted sub-picture display on flat panel display
CN100592378C (zh) * 2007-03-30 2010-02-24 群康科技(深圳)有限公司 显示器屏幕显示控制***与控制方法
CN105657485A (zh) * 2015-08-21 2016-06-08 乐视致新电子科技(天津)有限公司 一种音视频播放设备

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5741078A (en) 1980-08-22 1982-03-06 Seiko Epson Corp Synchronizing circuit of matrix television
JPS63132288A (ja) * 1986-11-21 1988-06-04 三菱電機株式会社 画像表示装置用サンプリングクロツク発生装置
US4962427A (en) * 1989-04-20 1990-10-09 Motorola Inc. TV receiver including multistandard OSD
DE69334216D1 (de) 1992-03-25 2008-06-19 Thomson Multimedia Sa Schaltung zur Synchronisierung von einer Anzeige auf einem Bildschirm
KR950008714B1 (ko) * 1992-05-12 1995-08-04 삼성전자주식회사 다중모드 모니터의 온스크린 디스플레이 장치 및 방법
US5796442A (en) * 1994-11-02 1998-08-18 Texas Instruments Incorporated Multi-format television reciever
JPH08223497A (ja) 1994-12-12 1996-08-30 Mitsubishi Electric Corp 画面表示装置
US5926174A (en) * 1995-05-29 1999-07-20 Canon Kabushiki Kaisha Display apparatus capable of image display for video signals of plural kinds
KR0139119B1 (ko) * 1995-06-21 1998-05-15 문정환 Osd 표시 회로 및 위치 검출 회로
US5990982A (en) * 1995-12-21 1999-11-23 Texas Instruments Incorporated DMD-based projector for institutional use
US6058430A (en) * 1996-04-19 2000-05-02 Kaplan; Kenneth B. Vertical blanking interval encoding of internet addresses for integrated television/internet devices
KR100202317B1 (ko) * 1996-10-09 1999-06-15 윤종용 화면 밝기 자동 보정 장치 및 방법
US6055023A (en) * 1996-12-19 2000-04-25 Thomson Consumer Electronics Television apparatus for simultaneous decoding of auxiliary data included in multiple television signals
US5796392A (en) 1997-02-24 1998-08-18 Paradise Electronics, Inc. Method and apparatus for clock recovery in a digital display unit

Also Published As

Publication number Publication date
CN1221941A (zh) 1999-07-07
GB9824462D0 (en) 1999-01-06
CN1117475C (zh) 2003-08-06
GB2331438A (en) 1999-05-19
KR19990018236U (ko) 1999-06-05
GB2331438B (en) 1999-11-10
US6300982B1 (en) 2001-10-09
GB2331438A9 (en)

Similar Documents

Publication Publication Date Title
US6097437A (en) Format converter
US7561117B2 (en) Display controller architecture for portable computers
KR200172661Y1 (ko) 온 스크린 디스플레이 기능을 구비한 평판 디스플레이 장치
US7242370B2 (en) Display apparatus, method of controlling the same, and multidisplay system
TW297119B (en) Dual image computer display controller
US6577322B1 (en) Method and apparatus for converting video signal resolution
US6812915B2 (en) Liquid crystal display device
KR930024471A (ko) 다중모드 모니터의 온스크린 디스플레이 장치 및 방법
US6329981B1 (en) Intelligent video mode detection circuit
US6803893B1 (en) Scan rate controller
KR100207315B1 (ko) 평판 디스플레이 장치
US6046738A (en) Method and apparatus for scanning a digital display screen of a computer screen at a horizontal scanning frequency lower than the origin frequency of a display signal
KR200142986Y1 (ko) 픽처 코넥터(feature connecter)를 이용한 fpd 구동 장치
KR200148842Y1 (ko) 고정된2차원표시소자의수직사이즈(size)조정회로
JPH086683A (ja) パーソナルコンピュータ
JP2972808B2 (ja) 表示装置用制御回路
US20050007395A1 (en) Method for transmitting display data
KR970002369B1 (ko) 브이지에이 보드와 비디오 오버레이 보드의 통신방법 및 그 장치
KR19980024543U (ko) Fpd 모니터의 모드 변환시 화면 확대 장치
KR100277025B1 (ko) 모니터의 모드 검색방법 및 장치
KR100265703B1 (ko) 화면중심 디스플레이기능을 갖는 액정 디스플레이 모니터
KR930007011B1 (ko) 고해상도용 전용카드 및 vga카드 영상데이타 처리회로
JPH1011023A (ja) 表示装置
JPH0713522A (ja) マトリクス表示制御装置
KR19990080023A (ko) 표시 모드 변경에 따른 영상 위치를 자동 조정하는 디스플레이장치 및 이를 사용하는 컴퓨터 시스템

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20111129

Year of fee payment: 13

EXPY Expiration of term