KR20010075758A - Plasma display panel - Google Patents

Plasma display panel Download PDF

Info

Publication number
KR20010075758A
KR20010075758A KR1020000002068A KR20000002068A KR20010075758A KR 20010075758 A KR20010075758 A KR 20010075758A KR 1020000002068 A KR1020000002068 A KR 1020000002068A KR 20000002068 A KR20000002068 A KR 20000002068A KR 20010075758 A KR20010075758 A KR 20010075758A
Authority
KR
South Korea
Prior art keywords
electrode
substrate
display panel
plasma display
address
Prior art date
Application number
KR1020000002068A
Other languages
Korean (ko)
Other versions
KR100351820B1 (en
Inventor
하석천
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1020000002068A priority Critical patent/KR100351820B1/en
Publication of KR20010075758A publication Critical patent/KR20010075758A/en
Application granted granted Critical
Publication of KR100351820B1 publication Critical patent/KR100351820B1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/36Spacers, barriers, ribs, partitions or the like
    • H01J2211/361Spacers, barriers, ribs, partitions or the like characterized by the shape
    • H01J2211/363Cross section of the spacers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

PURPOSE: A plasma display panel is provided to widen the areas of an X electrode and a Y electrode and to approach an edge part under a barrier rip to a main discharge area maximally, thereby securing the reliability of an address and improving brightness. CONSTITUTION: In a plasma display panel, the first and second substrates are formed. The first and second electrodes(31,32) pairs are formed on the first substrate in a direction. barrier rips(33) are placed apart by a desired space on the first substrate to cross the first and second electrodes pairs. An address electrode(34) is formed between the barrier rips to cross the first and second electrodes pairs, wherein the parts placed opposite to the first and second electrodes are expanded near the barrier rip. The address electrode has a square circular shape.

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}Plasma Display Panel {PLASMA DISPLAY PANEL}

본 발명은 플라즈마 디스플레이 패널에 관한 것으로 특히, 어드레스의 신뢰성을 확보하고, 고휘도를 구현할 수 있는 플라즈마 디스플레이 패널에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel, and more particularly, to a plasma display panel capable of securing an address reliability and realizing high brightness.

일반적으로, 가스 방전 표시장치인 PDP는 그 전극 구조에 따라 직류형(DCType)과 교류형(AC Type), 그리고 직류형과 교류형이 결합된 혼합형(Hybrid Type)으로 분류된다. 직류형과 교류형은 방전 플라즈마에 전극의 노출여부에 따라 결정된다. 즉, 직류형은 전극이 방전 플라즈마에 직접 노출되며, 교류형은 전극이 유전체를 통해 간접적으로 플라즈마와 결합된다. 이러한 차이는 방전 현상의 차이로 나타나며, 교류형의 경우 방전에 의해 형성된 하전입자가 유전체층에 쌓이게 된다. 즉, 전자는 양(+)전위가 걸린 전극위의 유전체층에 쌓이게되며 이온은 음(-)전위가 걸린 전극위의 유전체층에 쌓이게 된다.In general, a PDP, which is a gas discharge display device, is classified into a DC type, an AC type, and a hybrid type in which the DC type and the AC type are combined according to the electrode structure. The direct current type and the alternating current type are determined by whether the electrode is exposed to the discharge plasma. That is, in the direct current type, the electrode is directly exposed to the discharge plasma, and in the alternating current type, the electrode is indirectly coupled with the plasma through the dielectric. This difference appears as a difference in discharge phenomena, and in the case of an alternating current type, charged particles formed by discharge are accumulated in the dielectric layer. That is, electrons are accumulated in the dielectric layer on the positively charged electrode and ions are accumulated in the dielectric layer on the negatively charged electrode.

이러한 현상을 통해 형성된 전위를 벽전위라 하며, 벽전위는 외부에서 인가되는 전위와 극성이 반대이기 때문에 벽전위가 형성이 되기 시작하면 셀내의 가스에 인가되는 전위는 감소하게 된다. 따라서, 충분히 큰 벽전위가 형성되면 가스에 인가되는 전위가 방전 유지가 가능한 전위 이하로 감소하기 때문에 방전이 소거된다.The potential formed through this phenomenon is called a wall potential, and since the wall potential is opposite in polarity to the potential applied from the outside, when the wall potential starts to form, the potential applied to the gas in the cell decreases. Therefore, when a sufficiently large wall potential is formed, the discharge is erased because the potential applied to the gas decreases below the potential at which discharge can be maintained.

그러나, 벽전위가 형성된 후, 외부에서 전극으로 인가되는 전위의 극성을 바꾸게 되면, 벽전위에 의한 전위와 외부 인가 전위가 더해져서 낮은 전위가 외부에서 인가되더라도 방전이 가능하는 기억기능(Memory function)에 의한 구동을 한다.However, after the wall potential is formed, if the polarity of the potential applied from the outside to the electrode is changed, the potential by the wall potential and the externally applied potential are added, so that the discharge is possible even when a low potential is applied from the outside. Drive by.

교류형 PDP는 유전체에 쌓이게 되는 벽전위에 의한 기억기능 효과를 갖는다. 즉, 이전에 방전이 형성된 셀내의 유전체는 하전입자들이 유전체에 벽전위를 형성하여 벽전위를 갖는 않는 셀 보다 낮은 전압에서 방전을 일으킬 수 있다. 이러한 기억기능은 행구동 방식을 채택하는 가스 방전 표시장치에서 대형의 패널을 구동시키는데 매우 유용한 특성이다.AC-type PDP has a memory function effect due to wall potential accumulated in a dielectric. In other words, the dielectric in the cell where the discharge was previously formed may cause the charged particles to discharge at a lower voltage than the cell without the wall potential by forming a wall potential in the dielectric. This memory function is very useful for driving a large panel in a gas discharge display device employing a row driving method.

직류형 PDP는 교류형 PDP와는 달리 유전체에 의한 벽전위 형성의 기능을 갖지 못한다. 즉, 전극이 방전영역에 직접 노출되기 때문에 방전에 의해 형성된 하전입자는 각각의 반대 극성을 갖는 전극을 통해 외부 회로로 흐르게 되어 전극면에 쌓이지 못한다. 그러나 직류형 PDP는 하전입자 공급효과를 이용한 펄스 기억기능을 이용한다.DC-type PDPs, unlike AC-type PDPs, do not have the function of wall potential formation by dielectrics. That is, since the electrode is directly exposed to the discharge region, the charged particles formed by the discharge flow through the electrodes having opposite polarities to the external circuit and do not accumulate on the electrode surface. However, the direct current type PDP uses a pulse memory function using a charged particle supply effect.

펄스 기억기능이란, 방전에서 형성된 하전입자 및 준중성 입자들이 감쇄하기 이전에 다시 방전 펄스를 인가하면 이러한 하전입자들이 없는 경우에 비해 낮은 전압에서 방전이 형성되는 원리를 말한다. 이러한 펄스 기억기능은 행구동 방식으로 대형의 패널을 구동하는 경우, 휘도의 저하없이 구동을 가능하게 하는 필수적인 특징으로 전극 구조의 관점에서도 이와 같은 특성이 필요하다.The pulse memory function refers to the principle that when the discharge pulse is applied again before the charged particles and quasi-neutral particles formed in the discharge are attenuated, the discharge is formed at a lower voltage than in the case where such charged particles are not present. This pulse memory function is an essential feature that enables driving without deterioration of luminance when driving a large panel by a row driving method, and such a characteristic is also necessary in terms of electrode structure.

이하, 첨부된 도면을 참조하여 종래 기술에 따른 플라즈마 디스플레이 패널을 설명하기로 한다.Hereinafter, a plasma display panel according to the related art will be described with reference to the accompanying drawings.

도 1은 종래 기술에 따른 플라즈마 디스플레이 패널의 레이아웃도로써, 3전극 면방전 AC PDP의 전극 배치를 보여준다.1 is a layout view of a plasma display panel according to the related art, and shows an electrode arrangement of a three-electrode surface discharge AC PDP.

도 1에 도시된 바와 같이, Y전극(11)과 Z전극(12)이 행방향으로 형성되고, 상기 Y전극(11) 및 Z전극(12)과 교차하는 방향으로 형성되며 서로 일정간격을 갖는 격벽(13)들이 형성되고, 격벽 사이의 중앙부에는 상기 Y전극(11) 및 Z전극(12)과 교차하는 방향으로 X전극(14)이 형성된다.As shown in FIG. 1, the Y electrode 11 and the Z electrode 12 are formed in a row direction, are formed in a direction crossing the Y electrode 11 and the Z electrode 12, and have a predetermined interval from each other. The partitions 13 are formed, and the X electrode 14 is formed in the center portion between the partitions in a direction crossing the Y electrode 11 and the Z electrode 12.

여기서, Y전극(11)은 스캔 전극(scan electrode)으로서, 화면의 주사를위해 사용되고, Z전극(12)은 서스테인 전극(sustain electrode)으로 방전을 유지시켜 주기 위해 사용되며, 상기 X전극(14)은 데이터 입력(data input)에 사용된다.Here, the Y electrode 11 is used as a scan electrode to scan the screen, and the Z electrode 12 is used to maintain a discharge to the sustain electrode, and the X electrode 14 ) Is used for data input.

참고적으로 Y전극(11) 및 Z전극(12)은 전면 기판(미도시)에 형성되고, X전극(14)은 배면 기판(미도시)에 형성된다.For reference, the Y electrode 11 and the Z electrode 12 are formed on the front substrate (not shown), and the X electrode 14 is formed on the rear substrate (not shown).

X전극(14)은 X전극 드라이버에 연결되어 어드레스 전압(address voltage)을 인가받고, Y전극(11)은 Y전극 드라이버에 연결되어 스캔 전압(scan voltage)을 인가받는다. 그리고 Z전극(12)은 Z전극 드라이버에 연결되어 서스테인 전압(sustain voltage)을 인가받는다.The X electrode 14 is connected to the X electrode driver to receive an address voltage, and the Y electrode 11 is connected to the Y electrode driver to receive a scan voltage. The Z electrode 12 is connected to the Z electrode driver to receive a sustain voltage.

상기 Y전극과 Z전극, 그리고 X전극은 매트릭스(matrix)형태로 이루어진다.The Y electrode, the Z electrode, and the X electrode are formed in a matrix form.

도 2는 종래 기술에 따른 플라즈마 디스플레이 패널의 단면구조도로써, 도 1의 Ⅰ-Ⅰ'선에 따른 단면을 보여준다.FIG. 2 is a cross-sectional view of a plasma display panel according to the related art, and shows a cross section taken along the line II ′ of FIG. 1.

도 2에 도시된 바와 같이, 전면 유리 기판(10)의 동일면상에 Y전극(11)과 Z전극(12)으로 구성된 상부전극, 상기 상부전극상에 인쇄기법으로 형성된 제 1 유전층(15)을 포함하는 상부구조와, 상기 상부구조의 배면 유리기판(10a)상에 상부전극에 교차하는 방향으로 형성된 X전극(14), 상기 X전극(14)을 포함한 기판 전면에 형성된 제 2 유전층(16), 상기 X전극(14)간에 인접한 셀(Cell)간의 누화를 방하기 위한 격벽(13), 상기 격벽(13)과 제 2 유전층(16)상에 형성된 형광체(17)를 포함하는 하부구조와, 상기 상부구조와 하부구조 사이의 공간에 불활성 가스가 봉입된 방전영역(18)으로 구성된다.As shown in FIG. 2, the upper electrode composed of the Y electrode 11 and the Z electrode 12 on the same surface of the front glass substrate 10, and the first dielectric layer 15 formed by the printing method on the upper electrode are formed. An upper structure including an X electrode 14 formed on the rear glass substrate 10a of the upper structure in a direction crossing the upper electrode, and a second dielectric layer 16 formed on the entire surface of the substrate including the X electrode 14. A lower structure including a partition 13 for preventing crosstalk between adjacent cells between the X electrodes 14, and a phosphor 17 formed on the partition 13 and the second dielectric layer 16; It consists of a discharge region 18 in which an inert gas is enclosed in the space between the superstructure and the substructure.

참고적으로 도 2는 편의상 상기 전면 유리기판을 90。 회전시켜 도시한 것이다.For reference, FIG. 2 shows the front glass substrate rotated by 90 ° for convenience.

이러한 3전극 면방전 방식의 교류형 PDP는 먼저, X전극(14)과 Y전극(11) 사이에 구동전압이 인가되면, X전극(14)과 Y전극(11) 사이에 대향방전이 일어나 상부구조의 유전층 표면에 벽전하가 발생한다. 그리고 Y전극(11)과 Z전극(12)에 서로 반대극성의 방전전압이 지속적으로 인가되고, 이후, X전극(14)에 인가되던 구동전압이 차단되면, 벽전하에 의해 Y전극(11)과 Z전극(12) 상호간에 소정의 전위차가 유지되어 제 1 유전층(15) 표면의 방전영역에서 면방전이 일어난다. 그 결과, 방전영역의 불활성 가스로부터 자외선이 발생되고, 이 자외선에 의해 형광체(17)를 여기시키고, 발광된 형광체에 의해 칼라(color) 표시가 이루어진다.In the three-electrode surface discharge type AC-type PDP, first, when a driving voltage is applied between the X electrode 14 and the Y electrode 11, an opposite discharge occurs between the X electrode 14 and the Y electrode 11. Wall charges are generated on the dielectric layer surface of the structure. When the discharge voltages having opposite polarities are continuously applied to the Y electrode 11 and the Z electrode 12, and then the driving voltage applied to the X electrode 14 is cut off, the Y electrode 11 is caused by wall charge. A predetermined potential difference is maintained between the Z electrode 12 and the surface discharge occurs in the discharge region on the surface of the first dielectric layer 15. As a result, ultraviolet rays are generated from the inert gas in the discharge region, and the phosphor 17 is excited by the ultraviolet rays, and color display is performed by the emitted phosphors.

즉, 방전 셀 내부에 존재하는 전자들이 인가된 구동전압에 의해 음극(-)으로 가속하면서, 상기 방전 셀 안에 400~500 Torr 정도의 압력으로 채워진 불활성 혼합가스와 충돌하여 이때 불활성 가스가 여기되면서 147nm의 파장을 갖는 자외선이 발생한다. 이 자외선이 하부전극과 격벽 주위를 둘러싸고 있는 형광체와 충돌하여 가시광선 영역에 발광이 된다.That is, electrons present in the discharge cell are accelerated to the negative electrode (-) by the driving voltage applied thereto, and collide with the inert mixed gas filled with the pressure of about 400 to 500 Torr in the discharge cell. Ultraviolet rays having a wavelength of are generated. The ultraviolet rays collide with the phosphor surrounding the lower electrode and the partition wall to emit light in the visible light region.

이러한 PDP는 X전극과 Y전극, 그리고 Z전극에 전압의 인가를 제어하여 화소(pixel)를 구성하는 셀(Cell)을 방전시키며, 이 방전에 의해 발광된 빛의 양은 셀의 방전시간을 변화시켜 조절한다.The PDP discharges the cells constituting the pixel by controlling the application of voltage to the X electrode, the Y electrode, and the Z electrode, and the amount of light emitted by the discharge changes the discharge time of the cell. Adjust

이때, X전극과 Y전극과의 대향면적이 크면 클수록 방전에 의한 하전입자들이 유전층에 더 많이 쌓이게 된다.In this case, the larger the opposing area between the X electrode and the Y electrode, the more charged particles by discharge are accumulated in the dielectric layer.

그러나 상기와 같은 종래 플라즈마 디스플레이 패널은 다음과 같은 문제점이 있었다.However, the conventional plasma display panel as described above has the following problems.

첫째, X전극(어드레스 전극)이 격벽과 평행한 직선 구조를 가지므로 Y전극(스캔 전극)과의 대향하는 면적이 작아 어드레스의 신뢰성이 떨어진다.First, since the X electrode (address electrode) has a straight structure parallel to the partition wall, the area facing the Y electrode (scan electrode) is small, so that the reliability of the address is low.

둘째, 격벽 하부의 엣지부위가 주방전영역으로부터 먼거리에 위치하므로 자외선이 상기 엣지부위의 형광체까지 도달하는 도중에 손실이 발생하여 높은 휘도를 기대할 수 없다.Second, since the edge portion of the lower portion of the partition wall is located far from the kitchen area, loss occurs while the ultraviolet rays reach the phosphor of the edge portion, and thus high luminance cannot be expected.

본 발명은 상기한 종래 기술의 문제점을 해결하기 위해 안출한 것으로, Y전극(스캔 전극)과 대향하는 X전극(어드레스 전극)의 면적을 넓게하여 어드레스의 신뢰성을 확보하고, 격벽 하부의 엣지부위를 주방전영역에 최대한 가까워지도록 하므로써, 자외선의 손실을 방지하여 휘도를 높일 수 있는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.The present invention has been made to solve the above-mentioned problems of the prior art, and the area of the X electrode (address electrode) facing the Y electrode (scan electrode) is increased to secure the reliability of the address, and the edge portion of the bottom of the partition wall is secured. It is an object of the present invention to provide a plasma display panel that can increase brightness by preventing ultraviolet rays from being lost as close as possible to the electrical discharge area.

도 1은 종래 기술에 따른 플라즈마 디스플레이 패널의 레이아웃도1 is a layout diagram of a plasma display panel according to the related art.

도 2는 도 1의 Ⅰ-Ⅰ'선에 따른 구조단면도2 is a cross-sectional view taken along the line II ′ of FIG. 1;

도 3은 본 발명의 플라즈마 디스플레이 패널의 레이아웃도3 is a layout diagram of a plasma display panel of the present invention;

도 4는 도 3의 Ⅰ-Ⅰ'선에 따른 구조단면도4 is a structural cross-sectional view taken along the line II ′ of FIG. 3.

도면의 주요부분에 대한 부호의 설명Explanation of symbols for main parts of the drawings

30,30a : 제 1, 제 2 기판 31 : Y전극30,30a: first and second substrates 31: Y electrode

32 : Z전극 33 : 격벽32 Z electrode 33 partition wall

34 : X전극 35,36 : 제 1, 제 2 유전층34: X electrode 35, 36: first and second dielectric layers

38 : 형광체층 39 : 방전영역38 phosphor layer 39 discharge area

상기의 목적을 달성하기 위한 본 발명의 플라즈마 디스플레이 패널은 제 1 기판과 제 2 기판과, 상기 제 1 기판상에 일방향으로 형성되는 제 1, 제 2 전극쌍들과, 상기 제 2 기판상에 서로 일정 간격을 두고 상기 제 1, 제 2 전극쌍들과 교차하는 방향으로 형성된 격벽들과, 상기 격벽과 격벽 사이에서 상기 제 1, 제 2 전극쌍들과 교차하는 방향으로 형성되며 상기 제 1, 제 2 전극과 대향되는 부위가 상기 격벽의 인근까지 확장되는 어드레스 전극을 포함하여 구성된다.According to an aspect of the present invention, a plasma display panel includes a first substrate and a second substrate, first and second electrode pairs formed in one direction on the first substrate, and on the second substrate. Partition walls formed in a direction crossing the first and second electrode pairs at a predetermined interval, and are formed in a direction crossing the first and second electrode pairs between the partition walls and the partition walls; A portion facing the two electrodes is configured to include an address electrode extending to the vicinity of the partition wall.

이하, 본 발명의 플라즈마 디스플레이 패널을 첨부된 도면을 참조하여 설명하기로 한다.Hereinafter, a plasma display panel of the present invention will be described with reference to the accompanying drawings.

도 3은 본 발명에 따른 플라즈마 디스플레이 패널의 레이아웃도이다.3 is a layout diagram of a plasma display panel according to the present invention.

도 3에 도시한 바와 같이, 일방향으로 Y전극(31)과 Z전극(32)으로 이루어지는 상부전극쌍들이 형성되고, 상기 상부전극쌍들을 가로지르는 방향으로 일정 간격을 두고 격벽(33)들이 형성되고, 격벽과 격벽 사이에 상기 상부전극쌍들과 교차하는 방향으로 형성되며 상기 상부전극쌍과 대향하는 부위가 상기 격벽 인근까지 확장되는 X전극(34)이 형성된다.As shown in FIG. 3, upper electrode pairs formed of the Y electrode 31 and the Z electrode 32 are formed in one direction, and the partition walls 33 are formed at a predetermined interval in the direction crossing the upper electrode pairs. In addition, an X electrode 34 is formed between the partition wall and the partition wall in a direction crossing the upper electrode pairs, and a portion facing the upper electrode pair extends to the vicinity of the partition wall.

여기서, X전극(34)은 평면적으로 사각형의 고리형상을 가지며, 상기 사각형의 모서리 부분을 라운드(round)형상을 갖도록 형성하는 것이 가능하다.Here, the X electrode 34 has a rectangular annular shape in plan, and it is possible to form the corner portion of the square to have a round shape.

이와 같은 본 발명에 따르면, Y전극과 대향하는 X전극의 면적을 격벽의 인근까지 확장하므로써 Y전극과 X전극간의 대향면적을 극대화할 수 있다.According to the present invention as described above, by extending the area of the X electrode facing the Y electrode to the vicinity of the partition wall, it is possible to maximize the facing area between the Y electrode and the X electrode.

또한, X전극(34)의 형상이 사각형의 고리형상을 가지므로 격벽(33)의 근처에 X전극(34)이 형성되고 격벽과 격벽 사이의 중앙부위가 격벽(33)의 근처보다 더 낮기 때문에 이후에 형광체층을 형성할 경우, 상부전극으로부터 격벽 하부의 엣지부위까지의 거리를 단축시킬 수가 있다.In addition, since the shape of the X electrode 34 has a rectangular annular shape, the X electrode 34 is formed near the partition 33 and the center portion between the partition and the partition is lower than the vicinity of the partition 33. Subsequently, when the phosphor layer is formed, the distance from the upper electrode to the edge portion of the bottom of the partition wall can be shortened.

이를 도 4를 참조하여 보다 상세하게 설명하면 다음과 같다.This will be described in more detail with reference to FIG. 4 as follows.

도 4는 도 3의 Ⅰ-Ⅰ'선에 따른 단면도로써, 전면 기판(제 1 기판)을 90°회전시켜 도시한 것이다.4 is a cross-sectional view taken along the line II ′ of FIG. 3, and illustrates the front substrate (first substrate) rotated by 90 °.

먼저, 도 4에 도시한 바와 같이, 제 1 기판(30)상에는 일정 간격을 두고 Y전극(31)과 Z전극(32)으로 이루어지는 상부전극쌍이 형성된다.First, as shown in FIG. 4, an upper electrode pair consisting of the Y electrode 31 and the Z electrode 32 is formed on the first substrate 30 at a predetermined interval.

그리고 상기 상부전극쌍을 포함한 전면에 제 1 유전층(35)이 형성된다.The first dielectric layer 35 is formed on the entire surface including the upper electrode pairs.

제 2 기판(배면 기판)(30a)상에는 상기 상부전극쌍과 교차하는 방향을 따라 일정 간격을 유지하는 격벽(33)들이 형성된다. 그리고, 상기 격벽과 격벽 사이에는 도 3에 도시된 사각의 고리형상을 갖는 X전극(34)이 형성되는데, 도 4는 도 3의 Ⅰ-Ⅰ'선에 따른 단면이므로 상기 X전극(34)은 상기 격벽(33)의 근처에 분리된 형태로 나타난다.On the second substrate (back substrate) 30a, barrier ribs 33 are formed to maintain a predetermined interval along a direction crossing the upper electrode pairs. In addition, an X electrode 34 having a rectangular annular shape shown in FIG. 3 is formed between the partition wall and the partition wall. FIG. 4 is a cross section taken along the line II ′ of FIG. It appears in a separated form near the partition 33.

여기서, 용이한 설명을 위해 상기 분리된 형태의 X전극(34)을 각각 어드레스 전극패턴이라 칭한다.Here, for ease of description, the separated X electrodes 34 are referred to as address electrode patterns, respectively.

이에, 상기 어드레스 전극패턴(34)은 격벽(33)의 근처에 분리된 형태로 형성되며, 상기 어드레스 전극패턴(34)을 포함한 제 2 기판(30a)상에는 제 2 유전층(36)이 형성된다. 그리고, 상기 제 2 유전층(36)을 포함한 격벽(33)상에 형광체층(37)이 형성된다.Accordingly, the address electrode pattern 34 is formed in a separated form near the partition 33, and a second dielectric layer 36 is formed on the second substrate 30a including the address electrode pattern 34. The phosphor layer 37 is formed on the partition wall 33 including the second dielectric layer 36.

이때, 상기 격벽(33)의 근처에 형성된 어드레스 전극패턴(34)으로 인하여, 그 상부의 형광체층(37)이 격벽과 격벽 사이의 중앙부에 비해 단차를 갖고 높게 형성된다.At this time, due to the address electrode pattern 34 formed near the barrier rib 33, the phosphor layer 37 thereon is formed to have a higher level than the central portion between the barrier rib and the barrier rib.

이상 상술한 바와 같이, 본 발명의 플라즈마 디스플레이 패널은 다음과 같은효과가 있다.As described above, the plasma display panel of the present invention has the following effects.

첫째, 스캔 전극과 대향되는 어드레스 전극의 면적을 격벽의 근처까지 확장시켜 어드레스 전극의 면적을 극대화하므로써, 방전개시 전압을 낮추어 줄 수 있어 방전이 용이하고, 어드레스의 신뢰성을 확보할 수 있다.First, by maximizing the area of the address electrode by extending the area of the address electrode facing the scan electrode to the vicinity of the partition wall, the discharge start voltage can be lowered, so that the discharge is easy and the reliability of the address can be secured.

둘째, 격벽의 근처에까지 확장되는 어드레스 전극으로 인하여 주방전영역에서 상기 격벽 근처의 형광체층까지의 거리를 단축시킴으로써, 주방전영역에서 발생된 자외선이 격벽의 근처까지 손실없이 도달하도록하여 높은 휘도를 기대할 수 있다.Second, by shortening the distance from the kitchen area to the phosphor layer near the partition due to the address electrode extending to the vicinity of the partition wall, ultraviolet light generated in the kitchen area can reach the vicinity of the partition wall without loss and expect high luminance. Can be.

Claims (6)

제 1 기판과 제 2 기판;A first substrate and a second substrate; 상기 제 1 기판상에 일방향으로 형성되는 제 1, 제 2 전극쌍들;First and second electrode pairs formed in one direction on the first substrate; 상기 제 2 기판상에 서로 일정 간격을 두고 상기 제 1, 제 2 전극쌍들과 교차하는 방향으로 형성된 격벽들;Barrier ribs formed on the second substrate in a direction intersecting the first and second electrode pairs at predetermined intervals from each other; 상기 격벽과 격벽 사이에서 상기 제 1, 제 2 전극쌍들과 교차하는 방향으로 형성되며 상기 제 1, 제 2 전극과 대향되는 부위가 상기 격벽의 인근까지 확장되는 어드레스 전극을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.And an address electrode formed between the barrier rib and the barrier rib in a direction intersecting with the first and second electrode pairs, and a portion of the barrier rib facing the first and second electrode pairs extending to the vicinity of the barrier rib. Plasma display panel. 제 1 항에 있어서, 상기 어드레스 전극은 평면적으로 사각형의 고리형태를 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널.The plasma display panel of claim 1, wherein the address electrodes have a rectangular ring shape in plan view. 제 2 항에 있어서, 상기 사각형의 각 모서리부분은 라운드 형상을 갖는 것을 포함함을 특징으로 하는 플라즈마 디스플레이 패널.The plasma display panel of claim 2, wherein each corner portion of the quadrangle has a round shape. 제 1 기판과 제 2 기판;A first substrate and a second substrate; 상기 제 1 기판상에 일방향으로 형성된 제 1, 제 2 전극쌍들;First and second electrode pairs formed in one direction on the first substrate; 상기 제 1, 제 2 전극쌍들을 포함한 제 1 기판상에 형성된 제 1 유전층;A first dielectric layer formed on a first substrate including the first and second electrode pairs; 상기 제 2 기판상에 일정간격을 두고 상기 제 1, 제 2 전극쌍들과 교차하는방향으로 형성된 격벽들;Barrier ribs formed on the second substrate in a direction crossing the first and second electrode pairs at a predetermined interval; 상기 격벽 근처에 각각 형성되고, 상기 제 1, 제 2 전극쌍들과 교차하는 방향으로 형성되는 어드레스 전극패턴들;Address electrode patterns formed around the barrier ribs, respectively, and formed in a direction crossing the first and second electrode pairs; 상기 어드레스 전극패턴들을 포함한 제 2 기판상에 형성되는 제 2 유전층;A second dielectric layer formed on a second substrate including the address electrode patterns; 상기 격벽 및 유전층상에 형성되는 형광체층을 포함하여 구성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.And a phosphor layer formed on the barrier ribs and the dielectric layer. 제 4 항에 있어서, 상기 격벽 근처에 각각 형성된 어드레스 전극패턴들은 서로 일체형인 것을 특징으로 하는 플라즈마 디스플레이 패널.The plasma display panel of claim 4, wherein the address electrode patterns formed near the barrier ribs are integral with each other. 제 4 항에 있어서, 상기 형광체층은 상기 격벽과 격벽 사이의 중앙부보다 상기 격벽 근처에서 더 높은 단차를 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널.5. The plasma display panel of claim 4, wherein the phosphor layer has a higher step near the partition than the central portion between the partition and the partition.
KR1020000002068A 2000-01-17 2000-01-17 Plasma display panel KR100351820B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000002068A KR100351820B1 (en) 2000-01-17 2000-01-17 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000002068A KR100351820B1 (en) 2000-01-17 2000-01-17 Plasma display panel

Publications (2)

Publication Number Publication Date
KR20010075758A true KR20010075758A (en) 2001-08-11
KR100351820B1 KR100351820B1 (en) 2002-09-11

Family

ID=19639121

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000002068A KR100351820B1 (en) 2000-01-17 2000-01-17 Plasma display panel

Country Status (1)

Country Link
KR (1) KR100351820B1 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030015781A (en) * 2001-08-17 2003-02-25 엘지전자 주식회사 Plasma Display Panel And Method Of Driving The Same
KR100493436B1 (en) * 2002-09-17 2005-06-07 엘지전자 주식회사 Driving Method of Plasma Display Panel
KR100578910B1 (en) * 2002-12-17 2006-05-11 삼성에스디아이 주식회사 Plasma display panel having address electrode with variable width
KR100581908B1 (en) * 2004-04-09 2006-05-22 삼성에스디아이 주식회사 Plasma display panel
KR100625997B1 (en) * 2004-04-09 2006-09-20 삼성에스디아이 주식회사 Plasma display panel

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030015781A (en) * 2001-08-17 2003-02-25 엘지전자 주식회사 Plasma Display Panel And Method Of Driving The Same
KR100493436B1 (en) * 2002-09-17 2005-06-07 엘지전자 주식회사 Driving Method of Plasma Display Panel
KR100578910B1 (en) * 2002-12-17 2006-05-11 삼성에스디아이 주식회사 Plasma display panel having address electrode with variable width
KR100581908B1 (en) * 2004-04-09 2006-05-22 삼성에스디아이 주식회사 Plasma display panel
KR100625997B1 (en) * 2004-04-09 2006-09-20 삼성에스디아이 주식회사 Plasma display panel
US7471044B2 (en) 2004-04-09 2008-12-30 Samsung Sdi Co., Ltd. Plasma display panel having an address electrode including loop shape portions

Also Published As

Publication number Publication date
KR100351820B1 (en) 2002-09-11

Similar Documents

Publication Publication Date Title
KR100351820B1 (en) Plasma display panel
KR100351847B1 (en) Plasma display panel
KR100351846B1 (en) Plasma display panel
JP2005327712A (en) Plasma display panel
KR100603325B1 (en) Plasma display panel
KR100340444B1 (en) Plasma Display Panel Drived with High Frequency Signal
KR100647637B1 (en) Plasma display panel
JP4368871B2 (en) Plasma display panel
KR100293516B1 (en) Plasma display device and its driving method
KR100397433B1 (en) Plasma Display Panel Drived with Radio Frequency Signal
KR100625572B1 (en) Plasma Display Panel
KR20080044893A (en) Plasma display device
KR20000009188A (en) Plasma display panel
KR100366941B1 (en) Plasma Display Panel And Method Of Driving The Same
KR100577159B1 (en) Plasma Display Panel
KR100922748B1 (en) Plasma display panel
KR20050114068A (en) Plasma display panel
KR100288801B1 (en) Driving Method of Plasma Display Panel
KR100370072B1 (en) Plasma display panel
KR100312514B1 (en) Plasma Display
KR100456145B1 (en) Plasma Display Panel
KR20050112307A (en) Plasma display panel
JP2005079004A (en) Plasma display panel and plasma display device
KR20000032492A (en) Plasma display panel and method for driving the same
JP2007265969A (en) Display panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120727

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20130724

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee