KR19990079454A - 소자코일에 의한 브라운관의 잔류자기 제거회로 - Google Patents

소자코일에 의한 브라운관의 잔류자기 제거회로 Download PDF

Info

Publication number
KR19990079454A
KR19990079454A KR1019980012084A KR19980012084A KR19990079454A KR 19990079454 A KR19990079454 A KR 19990079454A KR 1019980012084 A KR1019980012084 A KR 1019980012084A KR 19980012084 A KR19980012084 A KR 19980012084A KR 19990079454 A KR19990079454 A KR 19990079454A
Authority
KR
South Korea
Prior art keywords
current
coil
ray tube
voltage
element coil
Prior art date
Application number
KR1019980012084A
Other languages
English (en)
Other versions
KR100310204B1 (ko
Inventor
김상렬
Original Assignee
구자홍
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자 주식회사 filed Critical 구자홍
Priority to KR1019980012084A priority Critical patent/KR100310204B1/ko
Publication of KR19990079454A publication Critical patent/KR19990079454A/ko
Application granted granted Critical
Publication of KR100310204B1 publication Critical patent/KR100310204B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/005Power supply circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Dc-Dc Converters (AREA)

Abstract

본 발명은 전기,전자제품의 브라운관에 있어서, 특히 브라운관 배면에 위치한 소자코일에 전류를 흘려 발생되는 자속을 이용해 잔류자기를 제거하기 위한 소자코일에 의한 브라운관의 잔류자기 제거회로에 관한 것이다.
종래 소자코일에 의한 브라운관의 잔류자기 제거회로에서는 입력전압이 낮을 경우에도 충분히 소자되도록 회로를 구성함으로써, 입력전압이 높을 경우 초기 돌입전류(Inrush current)로 인해 다른 소자의 파괴 및 높은 입력전압에서 초기 전원 온시 소자코일의 소자동작이 주변 세트까지 영향을 미쳐 오동작이 발생하는 문제점이 있었다.
따라서, 본 발명에서는 상기와 같은 문제점을 해결하기 위해 전원트랜스에서 유기된 전압레벨을 감지하기 위한 입력전압감지부를 구성하여 상기 입력전압감지부에서 감지된 전압이 낮을 경우에는 전체임피던스를 낮춰주고, 감지된 전압이 높을 경우에는 전체임피던스를 높여줌으로써, 높은 입력전압 인가시 초기 돌입전류(Inrush current)를 제한시켜 돌입전류로 인한 다른 소자의 파괴 및 높은 입력전압에서 초기 전원 온시 소자코일의 소자동작이 주변 세트까지 영향을 미쳐 주변 세트가 소자된다든지 하는 오동작을 방지할 수 있도록 한 것이다.

Description

소자코일에 의한 브라운관의 잔류자기 제거회로
본 발명은 전기,전자제품의 브라운관에 있어서, 특히 브라운관 배면에 위치한 소자코일에 전류를 흘려 발생되는 자속을 이용해 잔류자기를 제거하기 위한 소자코일에 의한 브라운관의 잔류자기 제거회로에 관한 것이다.
종래 소자코일에 의한 브라운관의 잔류자기 제거회로(미도시)에서는 전원트랜스가 광범위하게 설계되어 있어 입력전압이 낮을 경우에도 충분히 소자되도록 회로를 구성하였다.
이로 인해 높은 입력전압 인가시 소자코일과 직렬로 연결된 서미스터 용량값이 입력전압의 높고 낮음에 관계없이 항상 일정하게 되므로 초기 돌입전류(Inrush current)로 인해 다른 소자의 파괴 및 높은 입력전압에서 초기 전원 온시 소자코일의 소자동작이 다른 주변세트까지 영향을 미쳐 오동작이 발생하는 문제점이 있었다.
따라서, 본 발명에서는 상기와 같은 문제점을 해결하기 위해 전원트랜스에서 유기된 전압레벨을 감지하기 위한 입력전압감지부를 구성하여 상기 입력전압감지부에서 감지된 전압이 낮을 경우에는 전체임피던스를 낮춰주고, 감지된 전압이 높을 경우에는 전체임피던스를 높여줌으로써, 높은 입력전압 인가시 초기 돌입전류(Inrush current)를 제한시켜 돌입전류로 인한 다른 소자의 파괴 및 높은 입력전압에서 초기 전원 온시 소자코일의 소자동작이 주변 세트까지 영향을 미쳐 주변 세트가 소자된다든지 하는 오동작을 방지할 수 있도록 한 것이다.
도 1은 본 고안 브라운관의 잔류자기 제거 회로의 블럭구성도
도 2는 본 고안 브라운관의 잔류자기 제거 회로의 실시예를 보인 회로도
도 3은 본 고안 브라운관의 잔류자기 제거 회로에서 각부 출력파형도
본 발명 소자코일에 의한 브라운관의 잔류자기 제거 회로의 구성은 도 1에 도시된 바와같이, 입력되는 교류전원(AC)을 직류전원(DC)으로 전파 정류하기 위한 정류부(10)와, 상기 정류부(10)에서 출력된 직류전원을 1차측 권선으로 입력받고 2차측 권선에서 권선비에 의한 일정전압을 유기시켜 2차측 메인회로부(40)로 공급하기 위한 전원트랜스(20)와, 상기 전원트랜스(20)의 전류 및 전압을 스위칭 제어하기 위한 전원공급제어부(30)와, 상기 전원트랜스(20)에서 유기된 전압레벨을 감지하기 위한 입력전압감지부(50)와, 상기 입력전압감지부(50)에서 감지된 전압레벨의 크기에 따라 소자코일(80)로 입력되는 전류를 제어하기 위한 전류제어부(60)와, 2차측 메인회로부(40)에서 출력된 구동신호에 의해 스위칭동작하여 상기 전류제어부(60)에서 출력된 전류를 소자코일(80)로 공급하기 위한 릴레이구동부(70)와, 상기 릴레이구동부(70)가 온동작시 전류제어부(60)로부터 입력된 전류에 의해 브라운관의 잔류자기를 소자시키기 위한 소자코일(80)로 구성되며,
이때, 상기 전류제어부(60)는, 입력전압감지부(50)에서 출력된 전압에 의해 온/오프 스위칭동작하는 트라이액(Tri)과, 상기 트라이액(Tri)의 온/오프 스위칭동작에 따라 소자코일(80)로 입력되는 전류(I1)를 제어하기 위한 제 1서미스터(PTC1) 및 제 2서미스터(PTC2)로 구성되어, 상기 트라이액(Tri)이 오프될 경우 소자코일(80)에 직렬로 제 1서미스터(PTC1)가 연결되고, 상기 트라이액(Tri)이 온될 경우는 소자코일(80)에 제 1서미스터(PTC1)와 제 2서미스터(PTC2)가 병렬로 연결됨을 특징으로 한다.
도 2는 본 발명 소자코일에 의한 브라운관의 잔류자기 제거회로의 실시예를 보인 도면으로 작용효과를 설명하면 다음과 같다.
먼저, AC소켓(11)으로부터 교류(AC)전원이 인가되면 초기 상태에는 릴레이구동부(70)의 스위치(Switch)가 a단자에 위치해 있기 때문에 전류(I1)은 흐르지 못하고, 전류(I2)만 브리지다이오드(BD1)로 흐른다.
상기 브리지다이오드(BD1)는 입력된 교류(AC)전원을 전파 정류하여 직류(DC)전원으로 출력하고, 콘덴서(C1)는 이 직류전원을 평활시켜 전원트랜스(T1)의 1차측 권선(N1)으로 출력한다.
이때, 상기 전원트랜스(T1)에서는 1차측 권선(N1)으로부터 직류(DC)전원을 입력받아 권선비에 의한 일정전압을 2차측 권선(N2,N3)에서 유기시켜 2차측 메인회로부(40)로 공급하게 되는데, 전원트랜스(T1)의 권선전류는 전원공급제어부(30)의 스위칭동작에 의해 제어된다.
즉, 펄스폭변조신호(PWM)에 의해 트랜지스터(Q1)가 온되면 콘덴서(C1)에 충전된 전압에 의해 전원트랜스(T1)의 1차측 권선(N1)에는 전류가 흐르게 되고, 이때 2차측 권선(N2,N3)에서는 1차측 권선(N1)전압과 반대 극성의 유도기전력 (도 3의 a와 b파형 참조)이 발생되므로 다이오드(D2,D3)는 오프된다.
즉, 권선(N2,N3)은 플라이백(fly-back)으로 동작한다.
한편, 트랜지스터(Q1)가 오프되면 반대로 2차측 권선(N2,N3)에는 정바이어스 전압이 발생되므로 다이오드(D2,D3)는 도통되고, 이때 트랜지스터(Q1)의 온/오프 동작시 전원트랜스(T1)의 2차측 권선에서 유기된 전압파형은 도 3의 (b)(c)에 도시된 바와같이 전압평행조건에 의해 S1면적과 S2면적이 항상 같게 된다.
그러나, 트랜지스터(Q1)가 온될때 2차측 권선(N4)에는 정바이어스 전압이 발생되므로 다이오드(D4)는 도통되어 2차측 권선(N4)에서 유기된 권선전압(VN4)은 제너다이오드(ZD4)로 출력된다.
이때, 권선(N4)의 방향은 권선(N2,N3)방향과 반대방향이며, 권선(N4)에서 출력되는 전류는 아주 적기 때문에 플라이백(fly-back)에 영향을 주지 않는다.
한편, 상기 2차측 권선(N4)에서 유기된 권선전압(VN4)이 낮을 경우(입력전압이 110/120V)에는 도 3의 (b)파형에 도시된 바와같이, 트랜지스터(Q1)의 턴온(Turn-on)시간이 길어져 권선전압(VN4)이 충분히 제너다이오드(ZD4)의 제너전압(VZD)에 도달하게 되므로 제너다이오드(ZD4)는 도통된다.
그리고, 상기 제너다이오드(ZD4)의 제너전압(VZD)(도 3의 (c)파형)은 저항(R4)을 거쳐 트라이액(Tri;Triac)의 게이트신호가 입력되며, 상기 트라이액(Tri)은 입력된 제너전압(VZD)에 의해 도통된다.
이때, 트랜지스터(Q2)는 2차측 메인회로부(40)인 마이크로 프로세서(41)에서 출력된 구동신호에 의해 온상태가 되고, 상기 트랜지스터(Q2)가 온되면 코일(L1)에는 전압(B+)에 의해 전류가 흘러 릴레이구동부(70)의 스위치(Switch)는 a단자에서 b단자로 이동된다.
따라서, 소자코일(D-coil)(80)에는 제 1 서미스터(PTC1) 및 제 2 서미스터(PTC2)가 병렬로 연결되므로 전체임피던스값은 낮아진다.
결국, 입력전압이 낮을 경우(110/120V)에는 전체임피던스값이 낮아져 소자코일(80)로 입력되는 전류(I1)가 더 많이 흐르게 되고, 이때 상기 소자코일(80)은 입력된 전류(I1)에 의해 자속이 발생되어 브라운관에 남아 있는 잔류자화를 제거함으로써, 화면상태가 나빠지는 현상을 방지할 수 있게 된다.
한편, 상기 전원트랜스(T1)의 2차측 권선(N4)에서 유기된 권선전압(VN4)이 높을 경우(입력전압이 220/240V)에는 도 3의 (b)파형에서와 같이, 트랜지스터(Q1)의 턴온(Turn-on) 시간이 짧아져 권선전압(VN4)이 제너다이오드(ZD4)의 제너전압(VZD)에 도달하지 못해 (도 3의 (c)파형 참조) 제너다이오드(ZD4)는 오프된다.
상기 제너다이오드(ZD4)가 오프되면 트라이액(Tri)의 게이트로 신호가 입력되지 않아 트라이액은 오프되고, 이때 마이크로 프로세서(41)에서 출력된 구동신호에 의해 트랜지스터(Q2)는 온상태이므로 코일(L1)에 전류가 흘러 릴레이구동부(70)의 스위치는 b단자에 위치한다.
따라서, 소자코일(80)에는 제 1 서미스터(PTC1)만이 직렬로 연결되어 전체임피던스값은 높아진다.
결국, 높은 입력전압(220/240V) 인가시 전체임피던스값이 높아져 초기 돌입전류(Inrush current)가 제한되므로, 돌입전류로 인한 다른 소자의 파괴를 방지할 수 있고 또한 높은 입력전압에서 초기 전원 온시 소자코일의 소자동작이 주변 세트까지 영향을 미쳐 주변 세트가 소자된다든지 하는 오동작을 방지할 수 있게 된다.
상기와 같이 작용하는 본 발명 소자코일에 의한 브라운관의 잔류자기 제거회로에서는 입력된 전압레벨의 크기에 따라 전체임피던스값을 조절해 소자코일로 입력되는 전류를 제어함으로써, 초기 돌입전류(Inrush current)로 인한 다른 소자의 파괴 및 주변 세트가 소자된다든지 하는 오동작 발생을 방지할 수 있어 제품의 신뢰성을 향상시킬 수 있는 효과가 있다.

Claims (2)

  1. 교류전원(AC)을 직류전원(DC)으로 전파 정류하기 위한 정류부(10)와, 상기 정류부(10)에서 출력된 직류전원을 1차측 권선으로 입력받고 2차측 권선에서 권선비에 의한 일정전압을 유기시켜 2차측 메인회로부(40)로 공급하기 위한 전원트랜스(20)와, 상기 전원트랜스(20)의 전류 및 전압을 스위칭 제어하기 위한 전원공급제어부(30)와, 상기 전원트랜스(20)에서 유기된 전압레벨을 감지하기 위한 입력전압감지부(50)와, 상기 입력전압감지부(50)에서 감지된 전압레벨의 크기에 따라 소자코일(80)로 입력되는 전류를 제어하기 위한 전류제어부(60)와, 2차측 메인회로부(40)에서 출력된 구동신호에 의해 스위칭동작하여 상기 전류제어부(60)에서 출력된 전류를 소자코일(80)로 공급하기 위한 릴레이구동부(70)와, 상기 릴레이구동부(70)가 온동작시 전류제어부(60)로부터 입력된 전류에 의해 브라운관의 잔류자기를 소자시키기 위한 소자코일(80)로 구성된 것을 특징으로 하는 소자코일에 의한 브라운관의 잔류자기 제거회로.
  2. 제 1항에 있어서, 상기 전류제어부(60)는, 입력전압감지부(50)에서 출력된 전압에 의해 온/오프 스위칭동작하는 트라이액(Tri)과, 상기 트라이액(Tri)의 온/오프 스위칭동작에 따라 소자코일(80)로 입력되는 전류(I1)를 제어하기 위한 제 1서미스터(PTC1) 및 제 2서미스터(PTC2)로 구성되어, 상기 트라이액(Tri)이 오프될 경우 소자코일(80)에 직렬로 제 1서미스터(PTC1)가 연결되고, 상기 트라이액(Tri)이 온될 경우는 소자코일(80)에 제 1서미스터(PTC1)와 제 2서미스터(PTC2)가 병렬로 연결됨을 특징으로 하는 소자코일에 의한 브라운관의 잔류자기 제거회로
KR1019980012084A 1998-04-06 1998-04-06 소자코일에 의한 브라운관의 잔류자기 제거회로 KR100310204B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980012084A KR100310204B1 (ko) 1998-04-06 1998-04-06 소자코일에 의한 브라운관의 잔류자기 제거회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980012084A KR100310204B1 (ko) 1998-04-06 1998-04-06 소자코일에 의한 브라운관의 잔류자기 제거회로

Publications (2)

Publication Number Publication Date
KR19990079454A true KR19990079454A (ko) 1999-11-05
KR100310204B1 KR100310204B1 (ko) 2002-01-30

Family

ID=37530903

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980012084A KR100310204B1 (ko) 1998-04-06 1998-04-06 소자코일에 의한 브라운관의 잔류자기 제거회로

Country Status (1)

Country Link
KR (1) KR100310204B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101008282B1 (ko) * 2008-11-04 2011-01-14 한국표준과학연구원 전류변성기의 탈자 시스템

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09107555A (ja) * 1995-10-06 1997-04-22 Fujitsu General Ltd ブラウン管消磁回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101008282B1 (ko) * 2008-11-04 2011-01-14 한국표준과학연구원 전류변성기의 탈자 시스템

Also Published As

Publication number Publication date
KR100310204B1 (ko) 2002-01-30

Similar Documents

Publication Publication Date Title
KR100229507B1 (ko) 이상전압 보호기능을 갖는 스위칭 모드 전원공급기
EP1215808B1 (en) A power supply circuit and method thereof to detect demagnitization of the power supply
US5206540A (en) Transformer isolated drive circuit
US7019474B2 (en) Constant current regulator using IGBT's with simplified timing
US5621625A (en) Surge protection circuit for a switching mode power supply
JPH0328908B2 (ko)
JP4050325B2 (ja) 電流及び電圧検出回路
KR930008720B1 (ko) 텔레비젼 표시 장치
US5892665A (en) Overcurrent protection circuit
JP6908849B2 (ja) 同期整流回路及びスイッチング電源装置
JP3912096B2 (ja) 電力変換装置のノイズ低減装置
US11075585B2 (en) Synchronous rectification circuit and display device
US10615681B2 (en) Switching power supply circuit
KR19990079454A (ko) 소자코일에 의한 브라운관의 잔류자기 제거회로
KR100324135B1 (ko) 직렬식 교류전원을 이용한 직렬부하의 전원 온.오프 제어방법.
KR101213696B1 (ko) 과전압 보호 장치
KR101145551B1 (ko) 동기식 정류기
KR20060023993A (ko) 스위치 모드 전원 회로 및 하드 스위칭 진폭의 측정치 생성방법
KR0126331Y1 (ko) 다출력 스위칭 전원공급장치의 노이즈 방지회로
JPH06351239A (ja) 電圧変換装置
KR930007550Y1 (ko) 전원 스위칭 회로
KR940005929Y1 (ko) 전원장치의 역기전력 방지회로
JPH09215331A (ja) スイッチング電源装置
KR940001338Y1 (ko) Smps회로의 2차측 이상상승전압 억제회로
KR200159250Y1 (ko) 과전류 보호회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080826

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee