KR19980057426A - 교환기시스템에서 클럭 공급 회로 및 방법 - Google Patents

교환기시스템에서 클럭 공급 회로 및 방법 Download PDF

Info

Publication number
KR19980057426A
KR19980057426A KR1019960076716A KR19960076716A KR19980057426A KR 19980057426 A KR19980057426 A KR 19980057426A KR 1019960076716 A KR1019960076716 A KR 1019960076716A KR 19960076716 A KR19960076716 A KR 19960076716A KR 19980057426 A KR19980057426 A KR 19980057426A
Authority
KR
South Korea
Prior art keywords
clock
signal
digital trunk
supplied
counter
Prior art date
Application number
KR1019960076716A
Other languages
English (en)
Other versions
KR100224107B1 (ko
Inventor
한철희
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019960076716A priority Critical patent/KR100224107B1/ko
Publication of KR19980057426A publication Critical patent/KR19980057426A/ko
Application granted granted Critical
Publication of KR100224107B1 publication Critical patent/KR100224107B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13214Clock signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Telephonic Communication Services (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

가. 청구범위에 기재된 발명이 속하는 기술분야
교환기시스템
나. 발명이 해결하려고 하는 기술적 과제
안정된 시스템 클럭을 공급한다.
다. 발명의 해결 방법의 요지
교환기시스템에서 디지털트렁크를 통해 공급되는 클럭의 상태를 감시하는 클럭감시부와, 상기 클럭감시부에서 상기 디지털트렁크를 통해 공급되는 상기 클럭의 이상이 발생된 것을 검출하는 경우 자체적으로 시스템 클럭을 생성하여 시스템으로 공급하는 클럭생성부로 구성된다.
라. 발명의 중요한 용도
교환기시스템에서 디지털트렁크의 오동작하는 경우 자체 클럭으로 동기시켜 시스템을 구동하여 신뢰성을 향상시킨다.

Description

교환기시스템에서 클럭 공급 회로 및 방법
본 발명은 교환기에서 클럭을 공급하는 회로 및 방법에 관한 것으로, 특히 디지털트렁크로 공급되는 시스템 클럭을 감시하여 이상이 발생되는 경우 자체적으로 생성한 클럭을 공급하는 회로 및 방법에 관한 것이다.
도1은 본 발명이 적용되는 교환기의 블록 구성을 나타내는 도면으로서, 제어부100과 메모리102와 스위칭부104와 디지털트렁크106와 링발생부108과 가입자접속부110과 톤발생부112와 클럭동기부114와 음악발생부116과 가입자 전화기 121∼12n으로 구성된다.
도1을 참조하면, 제어부100은 통화 스위칭 제어 등과 같은 교환기의 전반적인 동작을 제어한다. 메모리102는 기본 통화 및 교환기 전반적인 동작을 수행하기 위한 프로그램 및 초기 서비스 데이터를 저장하고, 제어부100의 제어 동작에 의한 데이터를 저장한다. 스위칭부104는 제어부100의 제어에 따라 디지털트렁크106, 내선접속부110, 톤발생부112, 음악발생부116을 스위칭하여 각종 톤 및 통화를 제어한다. 디지털트렁크106은 제어부100과 상호 메시지를 주고 받으며, 제어부100의 제어에 따라 국선통화를 이루어지게 한다. 링발생부108는 링신호를 생성하여 가입자접속부110로 공급한다. 가입자접속부110은 제어부100의 제어에 따라 가입자 전화기121∼12n로 통화 전류를 공급하고, 상기 가입자 전화기121∼12n와 스위칭부104간에 전송되는 신호를 인터페이스한다. 톤발생부112는 제어부100의 제어에 따라 각종 톤신호를 발생하여 스위칭부104로 출력한다. 클럭동기부114는 스위칭부104를 통해 디지털트렁크106으로부터 클럭을 공급받아 제어부100으로 시스템 클럭을 제공한다. 음악발생부115은 제어부100의 제어에 따라 보류 음악등을 발생하여 스위칭부104를 통해 가입자접속부110으로 공급한다.
종래의 키폰시스템에서 디지털트렁크를 사용하지 않는 경우 키폰시스템에서 자체 클럭을 시스템 클럭으로 사용한다. 또한, 종래 키폰시스템에서 디지털트렁크를 사용하는 경우 상기 디지털트렁크로부터 시스템 클럭을 공급받는다. 이러한 종래 키폰시스템에서 디지털트렁크로부터 시스템 클럭을 공급받는 경우 상기 디지털트렁크가 고장나면, 시스템 클럭이 제대로 공급되지 않는다. 따라서, 종래 키폰시스템에서 상기와 같이 시스템 클럭이 제대로 공급되지 않으면, 시스템이 다운되는 문제점이 발생된다.
따라서, 본 발명의 목적은 교환기에서 클럭의 감시와 공급을 위한 회로 및 방법을 제공함에 있다.
본 발명의 다른 목적은 교환기에서 안정된 시스템 클럭을 공급하는 회로 및 방법을 제공함에 있다.
본 발명의 또 다른 목적은 디지털트렁크에서 이상이 발생되는 경우 교환기 시스템 자체적으로 내부 클럭을 이용하여 시스템 클럭을 공급하는 회로 및 방법을 제공함에 있다.
이러한 목적들을 달성하기 위한 본 발명은 교환기시스템에서 디지털트렁크를 통해 공급되는 클럭의 상태를 감시하는 클럭감시부와, 상기 클럭감시부에서 상기 디지털트렁크를 통해 공급되는 상기 클럭의 이상이 발생된 것을 감지하는 경우 자체적으로 시스템 클럭을 생성하여 시스템으로 공급하는 클럭생성부로 구성되는 것을 특징으로 한다.
도 1은 본 발명이 적용되는 교환기시스템의 블록 구성을 나타내는 도면.
도 2는 본 발명의 실시예에 따른 교환기시스템에서 클럭 공급 회로의 블록 구성을 나타내는 도면.
도 3은 본 발명의 실시예에 따른 구체적인 클럭 공급 회로 구성을 나타내는 도면.
도 4는 본 발명의 실시예에 따른 클럭 공급 회로에서 발생되는 클럭의 파형을 나타내는 도면.
도 5는 본 발명의 실시예에 따른 클럭 공급 회로에서 발생되는 클럭의 파형을 나타내는 도면.
도 6은 본 발명의 실시예에 따른 디지털트렁크로부터 클럭이 제대로 공급되지 않는 경우 클럭 공급 회로의 동작에 의한 신호의 파형을 나타내는 도면.
도 7은 본 발명의 실시예에 따른 디지털트렁크로부터 클럭이 제대로 공급되는 경우 클럭 공급 회로의 동작에 의한 신호의 파형을 나타내는 도면.
이하 본 발명을 구체적인 실시예에 따른 첨부된 도면들을 참조하여 상세히 설명한다.
도2는 본 발명의 실시예에 따른 클럭 생성 회로의 블록 구성을 나타내는 도면으로서, 디지털트렁크106로부터 시스템으로 공급되는 클럭의 상태를 감시하는 클럭감시부200과 클럭감시부200으로부터 전달받은 클럭을 시스템 클럭으로 변환하여 시스템으로 공급하는 동기부210으로 구성된다.
도3은 본 발명의 실시예에 따른 클럭감시부의 구체적인 회로의 구성을 나타내는 도면으로서, 입력된 클럭을 시스템 클럭으로 변환하여 출력하는 카운터301,302,303과 버퍼304,305와 인버터306과 디지털트렁크106으로부터 클럭을 공급받아 시스템 클럭으로 변환하여 출력하는 카운터307과 래치308로 구성된다.
도2 및 도 3을 참조하면, 본 발명에서는 디지털트렁크106으로부터 공급받는 8kHz의 클럭과 클럭감시부200에서 16.384MHz의 클럭을 공급받아 분주하여 생성한 8kHz의 클럭을 구분하기 위해서 두 개의 클럭을 각각 다음과 같이 표기한다. 클럭감시부200에서 생성한 8kHz의 클럭을 A-8kHz라고 표기하고, 디지털트렁크106으로부터 공급받는 8kHz의 클럭을 B-8kHz라고 표기한다.
도4는 본 발명의 실시예에 따른 클럭감시부200의 카운터301에서 입출력되는 클럭의 파형을 나타내는 도면으로서, 각 신호는 다음과 같다
도4를 참조하면, 401신호는 16.384MHz의 클럭이고, 402신호는 8.192MHz의 클럭이고, 403신호는 4.096MHz의 클럭이고, 404신호는 2.048MHz의 클럭이고, 405신호는 1.024MHz의 클럭이다.
도5는 본 발명의 실시예에 따른 클럭감시부200의 카운터302에서 출력되는 클럭의 파형을 나타내는 도면으로서, 각 신호는 다음과 같다.
도5를 참조하면, 501신호는 64kHz의 클럭이고, 502신호는 32kHz의 클럭이고, 503신호는 16kHz의 클럭이고, 504신호는 8kHz의 클럭이다.
도6은 본 발명의 실시예에 따른 클럭감시부200에서 디지털트렁크106로부터 클럭B-8kHz이 제대로 공급되지 않는 경우 발생되는 신호의 파형을 나타내는 도면으로서, 각 신호는 다음과 같다.
도6을 참조하면, 601신호는 디지털트렁크106로부터 공급되는 신호이고, 602신호는 카운터301,302,303,307로 공급되는 리세트(reset)신호/RST이고, 603신호는 카운터307에서 출력되는 리플케리아웃(Ripple Carry Out)신호RCO이고, 604신호는 래치308에서 출력되는 출력신호이다.
도7은 본 발명의 실시예에 따른 클럭감시부200에서 디지털트렁크106로부터 클럭B-8kHz를 제대로 공급받는 경우 발생되는 신호의 파형을 나타내는 도면으로서, 각 신호는 다음과 같다.
도7을 참조하면, 701신호는 디지털트렁크106으로부터 공급되는 클럭B-8kHz이고, 702신호는 카운터301,302,303,307로 공급되는 리세트(reset)신호이고, 703신호는 카운터307에서 출력되는 리플케리아웃(Ripple Carry Out)신호이고, 704신호는 래치308에서 출력되는 출력신호이다.
도1 내지 도7를 참조하여 본 발명의 실시예에 따른 클럭 감시 회로의 동작을 설명한다. 본 발명의 실시예에서는 16.384MHz의 클럭을 공급받아 8kHz의 클럭으로 변환하여 시스템으로 공급하는 경우를 예를 들어 설명한다. 클럭감시부200은 16.384MHz의 클럭과 디지털트렁크106으로부터 B-8kHz의 클럭을 공급받는다. 클럭감시부200은 도3에 도시된 것과 같은 회로로 구성되며, 상기 16.384MHz의 클럭과 상기 B-8kHz의 클럭을 공급받아 리세트신호/RST에 응답하여 상기 16.384MHz의 클럭을 분주하여 8kHz의 클럭을 동기부210으로 공급한다. 도3을 참조하여 이와 같이 동기부210으로 8kHz의 클럭을 공급하는 클럭감시부200의 동작을 설명한다.
도3 및 도4를 참조하면, 카운터301은 401신호와 같은 16.384MHz의 클럭을 입력받아 인가되는 리세트신호/RST에 응답하여, 상기 공급된 클럭을 분주하여 소정 클럭을 생성한다. 즉, 카운터301은 4비트 2진 카운터로서, 상기 입력된 16.384MHz의 클럭을 분주하여 402신호와 같은 8.192MHz의 클럭과 403신호와 같은 4.096MHz의 클럭과 404신호와 같은 2.048MHz의 클럭과 405신호와 같은 1.024MHz의 클럭을 생성하여 출력한다. 카운터302는 카운터301에서 출력되는 1.024MHz의 클럭을 입력받아 인가되는 리세트신호/RST에 응답하여, 상기 공급된 클럭을 분주하여 소정 클럭을 생성하여 출력한다. 즉, 카운터302는 4비트 2진 카운터로서, 상기 입력된 1.024MHz의 클럭을 분주하여 512kHz의 클럭과 256kHz의 클럭과 128kHz의 클럭과 64kHz의 클럭을 생성하여 출력한다. 도3 및 도5를 참조하면, 카운터303은 카운터302에서 출력되는 501신호와 같은 64kHz의 클럭을 입력받아 인가되는 리세트신호/RST에 응답하여, 상기 공급된 클럭을 분주하여 소정 클럭을 생성하여 출력한다. 즉, 카운터303은 4비트 2진 카운터로서, 상기 입력된 64kHz의 클럭을 분주하여 502신호와 같은 32kHz의 클럭과 503신호와 같은 16kHz의 클럭과 504신호와 같은 8kHz의 클럭과 4kHz의 클럭을 생성하여 출력한다. 버퍼304는 디지털트렁크106으로부터 B-8kHz의 클럭을 공급받고, 래치308에서 출력되는 출력신호Q을 인에블신호로 인가받아 상기 인에이블신호에 응답하여 8kHz의 클럭을 동기부210으로 출력한다. 한편, 버퍼305는 카운터303으로부터 출력되는 A-8kHz의 클럭을 공급받고, 래치308에서 출력되는 반전출력신호를 인에이블신호로 인가받아 상기 인에이블신호에 응답하여 8kHz의 클럭을 동기부210으로 출력한다. 인버터306은 래치308에서 출력되는 출력신호Q를 입력받아 반전하여 버퍼305로 출력한다. 카운터307은 4비트 동기식 카운터로서, 카운터302로부터 64kHz의 클럭을 공급받고 디지털트렁크106으로부터 B-8kHz의 클럭을 공급받고 리세트신호/RST를 인가받아 상기 64kHz의 클럭에 동기시켜 출력한다. 카운터307에서 출력되는 리플케리아웃신호RC0는 래치308의 클럭으로 공급된다. 래치308은 하이신호Vcc를 입력받고, 인가되는 클럭에 응답하여 상기 입력된 하이신호를 출력한다.
도6에 도시된 것과 같이 디지털트렁크106으로부터 클럭이 공급되지 않는 경우 카운터307은 601신호와 같은 로우신호를 입력받아 603신호와 같은 리플케리아웃신호RCO를 출력한다. 따라서, T1시점에서 래치308은 603신호와 같은 리플케리아웃신호RCO를 클럭으로 인가받고, 상기 입력되는 604신호와 같은 하이신호를 출력한다. 인버터306은 604신호와 같은 하이신호를 입력받아 로우신호로 반전하여 출력한다. 버퍼304는 래치308로부터 604신호와 같은 하이신호를 인에이블신호로 인가받으므로 디지털트렁크106으로부터 입력되는 신호를 출력하지 않는다. 이와 달리 버퍼305은 상기 인버터306으로부터 로우신호를 인에이블신호로 인가받아 카운터303로부터 입력되는 8kHz의 클럭을 동기부210으로 출력한다. 이와 같이 디지털트렁크106에서 이상이 발생되어 시스템에 필요한 클럭이 공급되지 않는 경우 이를 감지하여 자체적으로 클럭을 분주하여 상기 시스템에 필요한 클럭을 생성하여 동기부210으로 공급한다.
이와 달리 도7에 도시된 것과 같이 디지털트렁크106으로부터 8kHz의 클럭이 공급되는 경우 카운터307은 701신호와 같은 8kHz의 클럭을 입력받아 703신호와 같은 리플케리아웃신호RCO를 출력한다. 따라서, T2시점에서 래치308은 703신호와 같은 리플케리아웃신호RCO를 클럭으로 인가받고, 상기 입력되는 704신호와 같은 로우신호를 출력한다. 인버터306은 704신호와 같은 로우신호를 입력받아 하이신호로 반전하여 출력한다. 버퍼304는 래치308로부터 704신호와 같은 로우신호를 인에이블신호로 인가받아, 디지털트렁크106으로부터 입력되는 701신호과 같은 8kHz의 클럭을 동기부210으로 출력한다. 이와 달리 버퍼305은 상기 인버터306으로부터 하이신호를 인에이블신호로 인가받으므로 카운터303로부터 입력되는 8kHz의 클럭을 출력하지 못 한다. 이와 같이 디지털트렁크106에서 정상적으로 시스템에 필요한 클럭을 공급하는 경우 상기 디지털트렁크106으로부터 공급되는 클럭을 동기부210으로 공급한다. 동기부210은 Phase Lock Loop로 구성되며, 클럭감시부200에서 출력되는 8kHz의 클럭을 입력받아 상기 클럭에 동기를 맞추어 4MHz의 클럭과 출력신호/FOI를 출력한다.
상술한 바와 같이 본 발명은 디지털트렁크를 실장한 교환기시스템에서 디지털트렁크의 이상이나 고장으로 클럭을 제대로 공급받지 못 하는 경우 자체 클럭을 생성하여 시스템을 동작할 수 있으므로 교환기시스템의 신뢰성을 향상시킬 수 있다.

Claims (5)

  1. 교환기시스템에서 클럭 공급 회로에 있어서,
    디지털트렁크를 통해 공급되는 클럭의 상태를 감시하는 클럭감시부와,
    소정 클럭을 입력받아 분주하여 시스템에 필요한 클럭을 생성하여 시스템으로 공급하는 클럭생성부로 구성되는 것을 특징으로 하는 교환기시스템에서 클럭 공급 회로.
  2. 제1항에 있어서,
    상기 클럭감시부에서 상기 디지털트렁크를 통해 공급되는 클럭의 이상을 검출한 경우 상기 클럭생성부에서 생성된 클럭을 시스템으로 공급하는 것을 특징으로 하는 교환기시스템에서 클럭 공급 회로.
  3. 제1항에 있어서,
    상기 클럭감시부는 소정 클럭을 입력받아 분주하여 시스템에 필요한 클럭으로 변환하여 출력하는 카운터와,
    상기 카운터에서 출력되는 클럭을 입력받아 인가되는 인에이블신호에 응답하여 출력하는 제1버퍼와,
    상기 디지털트렁크로부터 클럭을 입력받아 인가되는 인에이블신호에 응답하여 출력하는 제2버퍼와,
    상기 디지털트렁크에서 인가되는 클럭을 입력받아 상기 카운터에서 출력되는 클럭에 동기되어 분주하여 리플케리아웃신호를 출력하는 카운터와,
    인가되는 상기 리플케리아웃신호에 응답하여 입력되는 신호를 출력하는 래치로 구성되는 것을 특징으로 하는 교환기시스템에서 클럭 공급 회로.
  4. 교환기시스템에서 클럭 공급 방법에 있어서,
    디지털트렁크를 통해 공급되는 클럭의 상태를 감시하는 과정과,
    소정 클럭을 입력받아 분주하여 시스템에 필요한 클럭을 자체적으로 생성하는 과정으로 구성되는 것을 특징으로 하는 교환기시스템에서 클럭 공급 방법.
  5. 제3항에 있어서,
    상기 디지털트렁크를 통해 공급되는 클럭에 이상이 발생된 것을 검출하면, 상기 자체적으로 생성된 상기 클럭을 시스템으로 공급하는 것을 특징으로 하는 교환기시스템에서 클럭 공급 방법.
KR1019960076716A 1996-12-30 1996-12-30 교환기에서 클럭 공급 회로 KR100224107B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960076716A KR100224107B1 (ko) 1996-12-30 1996-12-30 교환기에서 클럭 공급 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960076716A KR100224107B1 (ko) 1996-12-30 1996-12-30 교환기에서 클럭 공급 회로

Publications (2)

Publication Number Publication Date
KR19980057426A true KR19980057426A (ko) 1998-09-25
KR100224107B1 KR100224107B1 (ko) 1999-10-15

Family

ID=19492299

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960076716A KR100224107B1 (ko) 1996-12-30 1996-12-30 교환기에서 클럭 공급 회로

Country Status (1)

Country Link
KR (1) KR100224107B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100392854B1 (ko) * 1999-08-24 2003-07-28 엘지전자 주식회사 교환 시스템의 클럭 모니터 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100392854B1 (ko) * 1999-08-24 2003-07-28 엘지전자 주식회사 교환 시스템의 클럭 모니터 장치

Also Published As

Publication number Publication date
KR100224107B1 (ko) 1999-10-15

Similar Documents

Publication Publication Date Title
US5151896A (en) Modular digital telephone system with fully distributed local switching and control
US4569017A (en) Duplex central processing unit synchronization circuit
US5077734A (en) Electronic exchange apparatus synchronized with digital network
KR19980057426A (ko) 교환기시스템에서 클럭 공급 회로 및 방법
JP2944087B2 (ja) 電子交換機
CN100349469C (zh) 自动选择同步时钟脉冲源的isdn专用小型交换机
US6462592B1 (en) Clock signal converting apparatus of a transmission system
KR100337839B1 (ko) 디지탈교환기의동기클럭제어회로
KR100582568B1 (ko) 덱트 시스템의 동기화 제어 장치
KR100214141B1 (ko) 전전자 교환기의 망동기 장치 시험장치
JPH118643A (ja) タイミングソース切替方法及びシステム
US20020175721A1 (en) Frame synchronism detection circuit
KR19990056020A (ko) 사설 교환시스템에서 망 동기 클럭 제어 방법
KR100207858B1 (ko) 자체 동기 신호 공급 회로
KR100492891B1 (ko) 알에이엠 시스템에서의 리퍼런스 클럭 선택 장치
KR20030055375A (ko) 이중화된 스위치 보드 및 라인 접속 보드 사이의 클럭동기화를 위한 시스템
KR100238540B1 (ko) 전용망을 가지는 교환기의 동기 클럭 발생회로
JP3034395B2 (ja) 送受信用同期信号生成回路
JPH02126792A (ja) 網同期クロック自動切換方式
KR100322344B1 (ko) 에이디에스엘의 디에스엘에이엠 동기 클럭 절체회로
JPH07105973B2 (ja) 集線装置における待機時加入者信号読み出し装置
JPH03192993A (ja) ボタン電話装置
KR20020005830A (ko) 동기전송모듈의 이중화된 인터페이스 카드간 클럭동기화장치
JPH0662481A (ja) ディジタル交換機の同期信号発生回路
JPH02159842A (ja) 通信装置の試験装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070611

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee