KR19980031525A - How to prevent channel skipping in Vishial system - Google Patents

How to prevent channel skipping in Vishial system Download PDF

Info

Publication number
KR19980031525A
KR19980031525A KR1019960051082A KR19960051082A KR19980031525A KR 19980031525 A KR19980031525 A KR 19980031525A KR 1019960051082 A KR1019960051082 A KR 1019960051082A KR 19960051082 A KR19960051082 A KR 19960051082A KR 19980031525 A KR19980031525 A KR 19980031525A
Authority
KR
South Korea
Prior art keywords
channel
microcomputer
auto
frequency
search mode
Prior art date
Application number
KR1019960051082A
Other languages
Korean (ko)
Inventor
김성수
Original Assignee
배순훈
대우전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 배순훈, 대우전자 주식회사 filed Critical 배순훈
Priority to KR1019960051082A priority Critical patent/KR19980031525A/en
Publication of KR19980031525A publication Critical patent/KR19980031525A/en

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Abstract

본 발명은 주파수 합성방식의 튜닝 수단을 갖는 브이시알 시스템에관련된 것으로서, 종래에는 이러한 시스템에서 채널 자동 탐색 기능을 실현할 때 비디오 신호처리부의 채널 에이지시(AGC) 타임이 자동 동조 기능인 에이에프티(AFT) 속도를 못따라 감으로서 동기 신호 판별에 정확성을 기하기가 어렵다는 문제점이 있었다.The present invention relates to a Vishal system having tuning means of a frequency synthesizing type. In the conventional system, when the automatic channel search function is implemented in the system, the AGC time of the video signal processing portion is automatically adjusted to the AFT (Auto Tuning) There is a problem in that it is difficult to accurately determine the synchronous signal by sensing the speed at a slow rate.

본 발명은 종래의 이러한 문제점을 개선할 수 있도록 상기 마이크로 컴퓨터(12)등에는 오토서치 모드에서 오토 서치시 채널서치 논리 출력을 발생하는 마이크로 컴퓨터(12)의 채널서치 포트에 비디오 신호처리 아이시의 에이지시 포트 출력을 차단 하거나 정상 상태로 유지시키는 스위칭부(11)를 구동하는 처리 단계와, 이후 동기신호의 정상 상태를 체크하여 잡혀진 채널을 채널 메모리에 등록하는 처리단계를 포함하는 채널스킵 방지처리 프로그램(100)으로 수행되는 것을 특징으로 하는 브이시알 시스템의 채널스킵 방지 방법In order to overcome such a problem, the microcomputer 12 is provided with a channel search port of a microcomputer 12 for generating a channel search logic output in an auto search mode in an auto search mode, A processing step of driving the switching unit 11 for shutting off or restoring the output of the synchronizing signal to the normal state and a processing step of checking the normal state of the synchronizing signal and registering the detected channel in the channel memory (100). ≪ RTI ID = 0.0 > 11. < / RTI &

을 제공 하는데 있다..

Description

브이시알 시스템의 채널스킵 방지 방법How to prevent channel skipping in Vishial system

본 발명은 주파수 합성 방식에 의한 자동채널 선국 기능을 갖는 브이시알 시스템에서 오토 서치시 선국된 채널의 스킵을 방지하는 수단에 관련된 것으로서, 이는 특히 이러한 시스템에서 오토서치에 의한 채널 선국시에 비디오 신호 아이시의 에이지시 시간과 튜너측 에이에프티의 시간 속도차가 현저히 달르므로 인하여 야기되는 채널 스킵 현상을 제거할수 있도록 한 것이다.The present invention relates to a means for preventing skipping of a channel selected during an auto search in a Vishal system having an automatic channel tuning function by a frequency synthesizing method, The time difference between the aging time of the tuner side and the time difference of the time difference of the tuner side is remarkably fast, thereby eliminating the channel skipping phenomenon caused by the time difference.

전자동조 튜너와 오에스디 화면 등을 이용하여 사용자가 텔레비전 수신 기능을 갖는 브이시알 시스템등에서 자기가 요구하는 형태의 채널 및 방송국을 프로그램하여 사용할 수 있도록 설계되어져 가고 있다.It is being designed so that a user can program and use a channel and a broadcasting station in a Vishal system having a television receiving function by using an electronic tuning tuner and an OSD screen.

일예로, 이러한 오에스디 기능을 갖는 브이시알 시스템은 이를 도 1과와 같이 나타내었다.For example, a Vishial system having such an OSD function is shown in FIG.

여기서는 브이시알 시스템의 안테나(23)로부터 정규 방송신호를 수신하여 채널선국 작업을 하는 튜너(24)와, 이 튜너(24)에서 제공된 선국신호를 위상 록 루프(PLL; Phase Locked Loop) 제어하는 위상 록 루프 회로(25)와, 브이시알 시스템을 제어하는 마이크로 컴퓨터(22)와, 오에스디 화면을 생성하는 오에스디 회로(31)와, 브이시알 시스템의 채널 메모리(32)와, 리모콘 송신기와 함께 각종키 조작의 키 매트릭스(21)와, 녹화/재생 데크동작을 하는 데크(26)와, 알에프 변환기(28), 비디오 신호 처리의 비디오 블럭(29), 티브이 수상기부(30) 등을 포함한 구성으로 이뤄져 있다.A tuner 24 for receiving a regular broadcast signal from a Vishal system antenna 23 and performing channel channel selection work and a phase control loop for controlling a phase-locked loop (PLL) of a channel selection signal provided by the tuner 24 A lock loop circuit 25, a microcomputer 22 for controlling the Vishal system, an OSD circuit 31 for generating an OSD picture, a Vishal system channel memory 32, and a remote control transmitter A key matrix 21 for various key operations, a deck 26 for performing a recording / reproducing deck operation, a configuration including an RF converter 28, a video block 29 for video signal processing, a television receiver 30, .

이러한 종래의 시스템에서는 도 2 및 도 3 과 같은 주파수 합성방식의 튜닝 수단으로 채널 선국 작업이 수행되는 것으로서, 여기서는 시스템 제어부의 마이크로 컴퓨터(22)와, 튜너(24) 및 아이에프부, 비디오 블럭(29)의 비디오 프로세서등과 함께 채널 기억/설정 동작등이 수행되는 것이다.In this conventional system, a channel selecting operation is performed by the tuning means of the frequency synthesizing method as shown in FIGS. 2 and 3. The channel selecting operation is performed by the microcomputer 22 of the system control unit, the tuner 24, 29, a channel memory / setting operation and the like are performed.

상기 주파수 합성방식의 튜닝 수단(FS; Frequency synthesizer, Tuning System)은 기준 주파수(수정진동자(X-tal을 이용해서 기준 주파수를 정함)의 위상과 비교하려는 주파수의 위상을(선국하고자 하는 각 채널의 국부발진 주파수) 일치시키도록 제어해서 원하는 채널의 정확한 국부 발진 주파수를 만들어 선국하는 방식이다.The frequency synthesizer (FS) of the frequency synthesizing system adjusts the phase of the frequency to be compared with the phase of the reference frequency (quadrature oscillator (which determines the reference frequency using X-tal) The local oscillation frequency of the desired channel is controlled to match the local oscillation frequency of the desired channel.

이때의 동기신호 검출은 도 2 및 도 3과 같이 피아이에프부(47)에서 검파된 비디오 신호가 비디오 프로세서(TA 8605N;48)의 4번 핀으로 입력되면, 25번 핀으로 동기분리된 신호가 피아이에프부(47)의 동기검파 아이시(LM 567C) 3번 핀으로 입력된다. 그런 다음 5, 6번 핀에 연결된 RC 의 기준 주파수(fo=15734Hz)와 비교하여 일치하면 마이크로 컴퓨터(41)에 논리 0의 신호를 출력한다.In this case, when the video signal detected by the pierce unit 47 is input to the fourth pin of the video processor (TA 8605N) 48 as shown in FIGS. 2 and 3, Is input to the pin 3 of the synchronous detection eye (LM 567C) of the pie-ear part 47. Then, when it is compared with the reference frequency (f o = 15734 Hz) of the RC connected to pins 5 and 6, it outputs a signal of logic 0 to the microcomputer 41.

이 신호의 레벨(논리 1 또는 0)로써 마이크로 컴퓨터(41)는 동기신호 유/무를 판단하여 선국동작을 실행한다.The microcomputer 41 judges whether or not there is a synchronizing signal with the level of the signal (logic 1 or 0) and executes the channel selecting operation.

또, 방송선국을 하기 위해 마이크로 컴퓨터(41)와 튜너(42)측의 피엘엘 아이시(43)는 다음과 같은 동작을 수행한다.In addition, the microcomputer 41 and the PLL eye-side 43 on the tuner 42 side perform the following operations to select a broadcast station.

즉, 마이크로 컴퓨터(41)로 부터 18 비트(bit) 데이터가 피엘엘 아이시(43)로 전송되며, 피엘엘 아이시(43)로 입력되는 18 비트 데이터는 엔티에스시 일경우 처음 4 비트는 밴드선택 스위치 데이터(팔방식 4비트) , 다음 14 비트 중 상위 9 비트는 메인 카운터 디바이더로 입력되는 데이터( 팔방식 10 비트) 이고, 하위 5 비트는 스웰로우 카운터 디바이더(Swallow Counter Divider)로 입력되어(팔방식은 5 비트) 국부 발진 주파수를 결정되게 되는 것이다.That is, the 18-bit data from the microcomputer 41 is transmitted to the PLL eye-code 43, and the 18-bit data input to the PLL eye-view 43 is an The upper 9 bits of the next 14 bits are data (10-bit system) input to the main counter divider, and the lower 5 bits are input to a Swallow Counter Divider (5 bits in arm mode), the local oscillation frequency is determined.

각 채널에 대한 18비트 데이터 값은 마이크로 컴퓨터(41)가 채널메모리에 기억 하고 있으며, 이 데이터는 이네블(ENABLE) 단자가 논리 1일때만 유효하다.The 18-bit data value for each channel is stored in the channel memory by the microcomputer 41, and this data is effective only when the ENABLE terminal is logic 1.

한편, 상기 피엘엘 아이시(43)는 채널 업 1, 다이렉트(Direct) 선국시, 마이크로 컴퓨터(41)로부터 그 채널에 해당하는 데이터, 이네블, 클럭 신호가 피엘엘 아이시(43)로 입력되며, 데이터 신호는 18 비트의 직렬 데이터로서 각 채널에 해당하는 바이너리 코드(binary code)가 마이크로 컴퓨터(41)측의 채널 메모리내에 기억되어져 있으며, 입력되는 밴드 스위치 데이터에 의해 피엘엘 아이시(43)의 밴드선택 3개의 핀들중 하나가 논리 0가 되어 동조 회로(44)의 각 입력단자(VL/VH/U)로 12V가 입력된다.When the channel 1 and the direct channel are selected, the PLL isochronizer 43 inputs data, enable and clock signals corresponding to the channels from the microcomputer 41 to the PLL ECU 43 The data signal is 18-bit serial data, and a binary code corresponding to each channel is stored in the channel memory of the microcomputer 41. By the input band switch data, One of the three pins becomes a logic 0 and 12V is input to each input terminal (V L / V H / U) of the tuning circuit 44.

4 비트(Band SW DATA) 다음에 입력되는 14 비트 중 상위 9 비트는 시스템의 메인 카운터(Main Counter)로, 하위 4 비트는 스웰로우(swallow) 카운터로 입력되어 프로그래머블(programmable) 카운터의 분주를 결정하게 된다.The upper 9 bits of the 14 bits input after 4 bits (Band SW DATA) are input to the main counter of the system and the lower 4 bits are input to the swallow counter to determine the division of the programmable counter .

일례로, fr: 기준 주파수로서 4MHz를 512 분주한 주파수, fs: 비교 주파수로서 입력되는 국부 발진 주파수를 8 x 32 x (M+3/32) 분주한 주파수, fr: VCO의 발진 주파수(prescater 입력주파수, 국부발진 주파수)이며, VCO(Vottage Contralled oscillator)의 출력 fo(국부발진 주파수)을 프리 스케일러, 프로그래머블 카운터등을통해 분주한 fs와 기준 주파수 fr(78125KHz)과 위상을 비교하여 그 차를 D-A 컨버터(converter)를 통해 직류전압으로 변환하고, 국부 발진기(45)의 튜닝 전압으로 가한다.For example, f r is a frequency obtained by dividing 4 MHz by 512 as a reference frequency, f s is a frequency obtained by dividing a local oscillation frequency inputted as a comparison frequency by 8 x 32 x (M + 3/32), f r is an oscillation frequency (prescater input frequency, local oscillation frequency), f s divided by the prescaler, programmable counter, etc., the output f o (local oscillation frequency) of the Vottage controlled oscillator, and the reference frequency f r (78125 KHz) Converts the difference to a DC voltage through a DA converter, and applies it to the tuning voltage of the local oscillator 45.

그러면, VT 전압의 변화에 따라 바뀐 국부 발진 주파수(fo)가 다시 프리스케일러 로 입력되어 똑같은 경로를 통해 fr과 위상 비교된다. 즉, fr=fs가 될 때까지 계속 루프를 돌면서 위상을 비교하며 VT 전압을 바꾼다.Then, the local oscillation frequency (f o ) changed according to the change of the VT voltage is input to the prescaler again and the phase is compared with f r through the same path. In other words, the loop is continuously looped until f r = f s , the phase is compared and the VT voltage is changed.

또, 원하는 채널을 선택하면 마이크로 컴퓨터(41)는 그 채널에 해당하는 18 비트의 데이터를 피엘엘 아이시(43)로 출력하고, 피엘엘 아이시(43)는 해당 채널의 국부발진 주파수(fo)를 내보낸다.When the desired channel is selected, the microcomputer 41 outputs the 18-bit data corresponding to the channel to the PLL chip 43, and the PLL chip 43 outputs the local oscillation frequency f o ).

데이터 출력후 50ms가 지난 다음 마이크로 컴퓨터(41)는 SYNC 유, 무를 판단하여 아래와 같이 선국동작의 경로를 달리한다.The microcomputer 41 judges whether or not the SYNC is present after 50 ms has elapsed since the data was output, and the path of the channel selection operation is changed as follows.

즉, 데이터 출력 후 마이크로 컴퓨터(41)의 SYNC 단자로 논리 0가 입력되는 경우에는 윈도서치(WINDOW search) 동작을 수행하고, 논리 1이 입력되면 동기서치(SYNC Search) 동작을 수행한다.That is, a WINDOW search operation is performed when a logic 0 is input to the SYNC terminal of the microcomputer 41 after data output, and a SYNC search operation is performed when a logic 1 is input.

상기에서 동기서치 동작은 처음 출력된 데이터 값을 5씩 증가시켜 나가고, 5 스텝을 증가시켜도 동기 신호가 검출되지 않으면 원래 데이터를 5 스텝 감소시켜 출력한 다음, 데이터 값을 5씩 증가시켜 5 스텝 까지 증가시킨다.If the synchronous signal is not detected even if the number of steps is increased by 5 steps, the original data is decreased by 5 steps and then the data value is incremented by 5 to 5 steps .

데이터 값이 1씩 변화할 때마다 국부 발진 주파수는 frx 8 (62.5KHz) 만큼 변하므로 1 스텝 변할 때 국부발진 주파수는 62.5KHz x 5 = 312.5KHz가 변한다.Since the local oscillation frequency changes by f r x 8 (62.5 KHz) every time the data value changes by 1, the local oscillation frequency changes by 62.5 KHz x 5 = 312.5 KHz in one step change.

동기서치 중 어느 스텝에서 든지 동기 신호가 검출되면, 동기서치 동작을 중지하고 윈도서치 동작을 수행한다. 반면, 모든 스텝을 스위프(sweep)하여도(± 6 스텝 스위프) 동기 신호가 검출되지 않으면 마이크로 컴퓨터(41)는 처음 출력한 데이터를 그대로 피엘엘 아이시(43)로 내보내고 (국부발진 주파수는 fo로 고정) 선국동작을 완료한다.When a synchronous signal is detected at any step in the synchronous search, the synchronous search operation is stopped and the window search operation is performed. On the other hand, if a synchronous signal is not detected even if all the steps are swept (± 6 step sweep), the microcomputer 41 outputs the first output data as it is to the PLL eye 43 (the local oscillation frequency is f o ) to complete tuning operation.

또, 윈도서치의 경우에는 동기 신호를 검출한 다음, 데이터값을 1씩 증가(감소)시켜 에이에프티 윈도(AFT WINDOW)를 찾는다.In the case of the window search, the sync signal is detected, and then the data value is incremented (decreased) by one to find the AFT WINDOW.

1 스텝에 대한 국부발진 주파수의 변화분은 62.5KHz이며 윈도서치의 범위는 fo±1.875MHz (±30 step)이다. 동기 신호검출 주파수에서 AFT - 를 검출할 때까지 데이터를 1씩 증가(52.5KHz 씩 증가)시킨다. 30 스텝(+ 1.875MHz) 증가시키고 난 다음 데이터를 1씩 감소시켜 fo - 1.875MHz까지 감소시킨다.The change in the local oscillation frequency for one step is 62.5 KHz and the range of the window search is f o ± 1.875 MHz (± 30 step). Increase the data by 1 (increase by 52.5 KHz) until AFT - is detected at the sync signal detection frequency. Increase by 30 steps (+ 1.875MHz) and then decrease the data by 1 to reduce to fo - 1.875MHz.

주파수를 증가시켜 AFT - 가 검출되는 점을 'a'라 하고, 주파수를 감소시켜 AFT + 가 검출되는 점을 'b'라고 하면 마이크로 컴퓨터(41)는 최적 조정후 피엘엘 아이시(43)에 데이터를 출력하여 AFT 동작을 완료하고 선국동작을 끝낸다.The microcomputer 41 sets the point at which the AFT is detected by increasing the frequency to 'a' and the point at which the AFT + is detected by decreasing the frequency to 'b' To complete the AFT operation and end the tuning operation.

이때, 마이크로 컴퓨터(41)가 에이에프티 윈도 설정을 하는 과정은 다음과 같이 이뤄지고 있다.At this time, the microcomputer 41 performs the process of setting up the A / V TV window as follows.

i) 초기 출력 데이터가 AFT 윈도 안에 있음i) The initial output data is in the AFT window.

1 스텝(62.5KHz)씩 증가시켜 AFT - 가 검출되면 반대로 1 스텝씩 감소시켜 나간다.When AFT - is detected by increasing by one step (62.5 KHz), it is decreased by 1 step in reverse.

AFT + 가 검출되면, AFT + 검출되기 바로전의 스텝 데이터를 피엘엘 아이시(43)로 보내고 선국을 완료한다.When AFT + is detected, step data immediately before AFT + detection is detected is sent to the PLI-ELISA 43 and the channel selection is completed.

ii) 초기 출력 데이터가 AFT 윈도 아래쪽에 있음.ii) The initial output data is at the bottom of the AFT window.

이 경우, 마이크로 컴퓨터(41)는 논리 0로 판정하여 1 스텝씩 감소시켜 나가며, AFT - 를 검출한 후에도 계속 1 스텝씩 감소시켜 AFT +를 찾고, AFT +가 검출되면, AFT +가 검출되기 바로전 스텝의 데이터를 피엘엘 아이시(43)로 보내고 선국을 완료한다.In this case, the microcomputer 41 determines that the AFT + is detected, and the AFT + is detected when the AFT + is detected. The data of all the steps are sent to the PLI-ELISA 43 and the selection is completed.

iii) 초기 출력 데이터가 AFT 윈도 위쪽에 있음.iii) The initial output data is above the AFT window.

이 경우, 마이크로 컴퓨터(41)는 논리 1로 판정하여 1 스텝씩 증가시켜 나가며, AFT + 를 검출한 후에도 계속 1 스텝씩 증가시키고, AFT -를 검출한 후에는 반대로 1 스텝씩 감소시켜 다시 AFT +를 찾는다.In this case, the microcomputer 41 determines that the logic value is 1 and increments the value by one step. After detecting the AFT +, the microcomputer 41 increases the value by one step. After detecting the AFT - .

AFT +가 검출되면, AFT +가 검출되기 바로전 스텝의 데이터를 피엘엘 아이시(43)로 보내고 선국을 완료한다.When AFT + is detected, data of the step immediately before AFT + is detected is sent to PLI-ELISA 43 and the channel selection is completed.

단, 스텝을 증가 또는 감소시켜도(fo±1.875MHz 변화) AFT + 또는 AFT -가 검출되지 않으면 방송이 없는 것으로 간주하고 최초 출력한 데이터(국부발진 주파수 = fo)를 피엘엘 아이시(43)로 출력하고 선국동작을 종료한다.If AFT + or AFT - is not detected even if the step is incremented or decremented (f o ± 1.875 MHz), the data (local oscillation frequency = f o ) ) And terminates the channel selection operation.

또, 선국 완료후 AFT 동작은 외부 요인에 의해 (방송국에서 보내는 각 채널의 RF 주파수가 틀어지는 것과 같은 외부 변화) AFT 출력전압이 바뀔 때 행해지는 것으로서,i) RF 주파수가 원래의 채널 주파수보다 크게 들어올 때; 타이머 마이크로 컴퓨터(41)로 입력되는 AFT 전압이 커져서 AFT 윈도(1.8124V)를 벗어나면 피엘엘 아이시(43)로 보내는 데이터 값을 1 스텝(62.5KHz) 증가시켜 보낸다.The AFT operation after completion of channel selection is performed when an AFT output voltage is changed due to an external factor (an external change such as an RF frequency of each channel sent from a broadcasting station is changed), i) the RF frequency is larger than the original channel frequency time; When the AFT voltage input to the timer microcomputer 41 is increased to exceed the AFT window (1.8124 V), the data value to be sent to the PLL ECU 43 is increased by one step (62.5 KHz).

따라서, 국부발진 주파수가 커지므로, RF 주파수 변화를 보상해 주고 AFT 전압은 WINDOW 안으로 들어온다.Therefore, since the local oscillation frequency increases, the RF frequency change is compensated, and the AFT voltage enters the WINDOW.

ii) RF 주파수가 원래 채널의 RF 주파수보다 작게 들어올 때; 마이크로 컴퓨터(41)로 입력되는 AFT 전압이 작아져서 AFT 윈도(1.875V)를 벗어나면 피엘엘 아이시(43)로 보내는 데이터 값을 1 스텝(62.5KHz) 증가시켜 보낸다.ii) when the RF frequency is less than the RF frequency of the original channel; When the AFT voltage input to the microcomputer 41 is reduced and the AFT window (1.875 V) is exceeded, the data value sent to the PEL ELISIC 43 is increased by one step (62.5 KHz).

따라서, 국부발진 주파수가 작아지므로, RF 주파수 변화를 보상해 주고 AFT 전압은 윈도 안으로 들어온다.Therefore, since the local oscillation frequency becomes smaller, the RF frequency change is compensated and the AFT voltage enters the window.

이러한 종래의 시스템에서는 상기와 같은 튜너는 주파수 합성방식의 튜닝 시스템으로 이뤄져 있고, 이는 상기 시스템의 오에스디부와 함께 오에스디 화면 등을 이용하여 채널 기억 작업을 수행할수 있도록 설계되어져 가고 있다.In such a conventional system, the tuner is composed of a tuning system of a frequency synthesizing method, and it is being designed to perform a channel memory operation using an OSD screen together with an OSD part of the system.

일례로, 이러한 채널 기억등의 절차를 위한 오에스디 프로그램의 일례는 다음과 같이 나타내었다.For example, an example of the OSI program for such a process of channel memory is shown as follows.

여기서는 시스템의 리모콘 송신기 등으로부터 메뉴 버튼을 누르면Here, when the menu button is pressed from the remote control transmitter of the system or the like

기 능1. 클럭셋2. 프로그래밍3. 채널 맞춤4. 비디오 플러스 프리셋5. 기타 기능1∼5 선택기능 끝Function 1. Clock set 2. Programming 3. Channel alignment 4. Video Plus Preset 5. Other Functions 1 to 5 Select Function End

상기와 같은 메뉴화면이 표시되고, 이 메뉴화면으로부터 채널을 설정하기 위하여 3 번을 누르면,When the menu screen as described above is displayed and the user presses 3 times to set a channel from the menu screen,

채널맞춤안테나 입력 : 일반방송1. 일반방송→유선방송2. 자동채널 맞춤3. 수동채널 맞춤1 ∼ 3 선택 기능선택 끝Channel Custom antenna input: General broadcasting 1. General broadcasting → cable broadcasting 2. Automatic channel alignment 3. Manual channel alignment 1 ~ 3 Selection function selection end

상기에서 자동선택을 누르게 되면, 채널숫자가 02∼69 까지 연속으로 바뀌면서 방송이 있는 채널만 자동으로 기억하고 기억이 완료되면 기억된 채널중 낮은 번호의 채널을 선택하게 되는 것이다.When the automatic selection is depressed, the number of the channel is continuously changed from 02 to 69, and only the channel having the broadcasting is automatically stored, and when the storing is completed, the channel having the lowest number among the stored channels is selected.

그러나, 이러한 종래의 기술에 있어서는 오토 서치 모드시에 비디오 신호처리 아이이시에서의 에이지시 시간은 튜너의 에이에프티 시간과 현저히 차이가 나기 때문에 선국하는 채널의 스킵 현상을 피하기 어려운 것이었다.However, according to this conventional technique, since the aging time in the video signal processing eye during the auto search mode is significantly different from the AV time of the tuner, it is difficult to avoid the skipping phenomenon of the selected channel.

일례로, 13 채널의 선국시에 노이즈가 있으면 실제의 가상 비디오 신호는 2 Vp-p 이상이 될 정도로 크게 나타나며 이때 14 채널의 동기를 판단하여 비디오 신호를 비디오 신호처리 아이시에 보내면 에이지시가 걸려있어 비디오 신호의 동기를 마이크로 컴퓨터에 보내지 못하게 되어 14 채널은 방송이 없다고 판단되는 채널 스킵 현상이 일어나게 되는 것이었다.For example, when there is noise in the channel 13 channel, the actual virtual video signal will be larger than 2 Vp-p. If the 14-channel sync signal is determined and the video signal is sent to the video signal processing circuit, The synchronization of the video signal can not be sent to the microcomputer, so that a channel skipping phenomenon occurs in which the channel 14 is judged to be free from broadcasting.

본 발명의 목적은 상기와 같은 종래의 문제점을 개선할수 있도록 시스템에서 사용자가 오토서치 키를 누르게 되면 시스템은 비디오 신호처리 아이시의 튜너 고주파 증폭부와 중간주파 증폭부로 에이지시 전압을 제공하는 에이지시 포트를 차단시켜 오토 서치시 튜너측에서 동조된 채널이 비디오 신호처리 아이시에서 정확히 잡힐수 있도록 함으로서 이러한 동작시의 채널스킵 현상을 적극적으로 없앨수 있도록 한 것이다.SUMMARY OF THE INVENTION It is an object of the present invention to provide a tuner high frequency amplifying unit and an intermediate frequency amplifying unit of an audio signal processing apparatus, So that the channel tuned at the tuner side during the auto search can be precisely captured in the video signal processing iso so that the channel skipping phenomenon during such operation can be positively eliminated.

본 발명은 상기예의 목적을 구현할 수 있도록 시스템에서 오토 서치시 채널서치 논리 출력을 발생하는 채널서치 포트에는 비디오 신호처리 아이시의 에이지시 포트 출력을 차단 하거나 정상 상태로 유지시키는 스위칭부를 구비 시키고, 마이크로 컴퓨터등에는 오토서치 모드에서 스위칭부를 구동하는 처리 단계와, 이후 동기신호의 정상 상태를 체크하여 잡혀진 채널을 채널 메모리에 등록하는 처리단계를 포함하는 채널스킵 방지처리 프로그램으로 수행되는 브이시알 시스템의 채널스킵 방지 방법에 특징이 있는 것이다.The present invention provides a channel search port for generating a channel search logic output during an auto search in a system so as to implement the object of the above example, and includes a switching unit for interrupting or maintaining an aged port output of a video signal processing iso in a steady state, Which is performed by a channel skip prevention processing program including a processing step of driving the switching unit in the auto search mode and a processing step of checking the normal state of the synchronous signal and registering the captured channel in the channel memory, It is characterized by a skip prevention method.

이하에서 이를 첨부된 도면과 함께 좀 더 상세히 설명하므로써 본 발명의 보다 구체적인 특징들이 이해될 수 있을 것이다.Hereinafter, the present invention will be described in more detail with reference to the accompanying drawings.

도 1은 일반적인 오에스디 기능을 갖는 브이시알(VCR;Video Cassette Recorder) 시스템의 회로 블록도1 is a circuit block diagram of a video cassette recorder (VCR) system having a general OS function.

도 2는 도 1 과 관련된 주파수 합성 방식의 채널 선택부를 발췌하여 나타낸 참고도FIG. 2 is a schematic diagram of a channel selection unit according to the frequency synthesis method related to FIG.

도 3은 도 1에서 동기신호 검출 동작을 알기위한 참고도FIG. 3 is a block diagram for explaining a synchronous signal detecting operation in FIG.

도 4는 본 발명에 의한 시스템 회로 블록도4 is a block diagram of a system circuit according to the present invention

도 5는 도 4와 관련된 채널스킵 방지처리 프로그램의 실시예도FIG. 5 is a block diagram of an embodiment of the channel skip prevention processing program related to FIG. 4

** 도면의 주요 부분에 대한 부호 설명 **[0001] Description of the Prior Art [0002]

11. 스위칭부 12. 마이크로 컴퓨터11. Switching part 12. Microcomputer

13. 비디오 신호처리 아이시(IC)13. Video Signal Processing IC (IC)

100. 채널스킵 방지처리 프로그램100. Channel skip prevention processing program

도 4는 본 발명에 의한 브이시알 시스템의 채널스킵 방지 방법과 관련된 시스템 회로 블록도를 나타내었다.4 is a block diagram of a system circuit related to a method of preventing channel skipping of a Vishal system according to the present invention.

여기서는 시스템에서 오토 서치시 채널서치 논리 출력을 발생하는 채널서치 포트(CH)와 비디오 신호처리 아이시(13)의 에이지시 포트 (AGC) 사이에는 오토 서치시 에이지시 포트(AGC)의 출력을 차단 하거나 정상 상태로 유지시키는 스위칭부(11)가 구비 되어져 있다.Here, the output of the aging port (AGC) is interrupted between the channel search port (CH), which generates the channel search logic output during the auto search in the system, and the AGP port (AGC) And a switching unit 11 for keeping the switch unit 11 in a steady state.

상기 비디오 처리 아이시(13)의 에이지시 포트(AGC)에서 출력되는 전압은 전해 콘덴서(C)와 저항(R)에 의하여 지연된 시간 만큼 후단에 에이지시 전압을 지연시켜 제공하도록 연결 되어져 있다.The voltage output from the aging port (AGC) of the video processing eye 13 is connected to delay the aging voltage by the time delayed by the electrolytic capacitor C and the resistor R.

여기서의 미설명 부호 RFAGC는 튜너의 고주파 증폭부로 제공되는 에이지시 전압을 나타내고 있다.The reference numerals RFAGC denote the aged voltages supplied to the high-frequency amplifying section of the tuner.

한편, 상기 시스템에는 도 5와 같은 채널스킵 방지처리 프로그램(100)이 구비되어져 있다.On the other hand, the system includes a channel skip prevention processing program 100 as shown in FIG.

여기서는 시스템이 오토서치 모드에서 스위칭부를 구동하는 처리 단계와, 이후 동기신호의 정상 상태를 체크하여 잡혀진 채널을 채널 메모리에 등록하는 처리단계를 포함하는 과정으로 이뤄져 있다.Herein, the system comprises a processing step of driving the switching unit in the auto search mode, and a processing step of checking the normal state of the synchronous signal thereafter and registering the captured channel in the channel memory.

또, 상기 채널스킵 방지처리 프로그램(100)은 시스템에서 오토서치 모드인가를 체크하여(스텝 101), 오토서치 모드이면 오토서치 모드를 실행하고(스텝 102), 마이크로 컴퓨터(12)의 채널서치 포트(CH)로는 논리 1 출력을 발생 시킨다(스텝 103).The channel skip prevention processing program 100 checks whether the system is an auto search mode (step 101). If the auto skip mode is selected, the channel skip prevention processing program 100 executes an auto search mode (step 102) And a logic 1 output is generated with the channel CH (step 103).

이후, 시스템은 스위칭부(11)를 구동 시키고(스텝 104) 동기신호는 정상인가를 체크하여(스텝 105), 정상일 경우에는 잡혀진 채널을 채널 메모리에 등록하는(스텝 106) 일련의 처리과정으로 이뤄져 있다.Thereafter, the system drives the switching unit 11 (step 104), checks whether the synchronous signal is normal (step 105), and if it is normal, registers the captured channel in the channel memory (step 106) It is done.

이러한 구성의 본 발명은 도 4와 같이 시스템이 오토서치 모드에 있을때는 마이크로 컴퓨터(12)의 채널서치 포트(CH)에는 논리 1 출력이 발생하고, 채널선국 모드가 아닐때는 논리 0 출력을 발생한다.4, when the system is in the auto search mode, the logic 1 output is generated in the channel search port CH of the microcomputer 12, and when the system is in the channel selection mode, the logic 0 output is generated .

그러므로, 사용자가 리모콘 등의 키 입력부를 통하여 오토서치 키를 누르게 되면 시스템 마이크로 컴퓨터(12)는 이것을 인식하여 튜너 및 아이에프부 등을 구동 시키고, 안테나를 통한 방송 신호를 선국 및 중간주파 처리를 행하게 되는 것이다.Therefore, when the user presses the auto search key through a key input unit such as a remote controller, the system microcomputer 12 recognizes this and drives a tuner, an eye fader, etc., and performs broadcast and intermediate frequency processing on a broadcast signal through the antenna .

상기 아이에프부를 거쳐 중간주파 처리된 신호는 비디오 신호처리아이시(13)를 통하여 검파된후 후단으로 보내 지는 한편 에이지시 포트(AGC)를 통해서는 튜너측의 고주파 증폭 부분과 아이에프부의 증폭부로 에이지시 전압을 출력하게 되는 것이다.The signal subjected to the intermediate frequency processing through the eye flaw section is detected through the video signal processing eye 13 and then sent to the subsequent stage while the high frequency amplification section of the tuner side and the amplification section of the eye flaw section via the AGC port Thereby outputting an aging voltage.

이때, 상기 시스템은 오토서치 모드이므로 마이크로 컴퓨터(12)는 스위칭부(11)에 논리 1 출력을 제공하면 스위칭부(11)는 동작 상태로 되어 비디오 신호처리 아이시(13)의 에이지시 포트(AGC)를 논리 0로 하여 후단으로 제공되는 에이지시 전압을 제거하게 되는 것이다.At this time, since the system is in the auto search mode, if the microcomputer 12 provides the logic 1 output to the switching unit 11, the switching unit 11 is put into the operating state and the aging port AGC) is set to logic zero to remove the aging voltage provided to the rear end.

그러므로, 비디오 신호처리 아이시(13)에서 튜너측의 고주파 증폭부측에 제공되는 에이지시 전압이 콘덴서(C)와 저항(R)에 의하여 일정시간 지연되어 튜너측에 제공되는 시간동안 비디오 신호처리 아이시(13)에서 마이크로 컴퓨터(12)에 제공하는 채널 동기 신호가 잡히지 않게되어 오토서치시의 채널 스킵 현상이 야기되는 현상을 제거할수 있게 되는 것이다.Therefore, during the time that the aging voltage provided to the high-frequency amplifying unit of the tuner side in the video signal processing eye 13 is delayed for a certain time by the capacitor C and the resistor R and is provided to the tuner side, The channel synchronization signal to be supplied to the microcomputer 12 is not detected at the time 13, thereby eliminating the phenomenon of channel skipping at the time of the auto search.

한편, 이러한 동작은 마이크로 컴퓨터(12)가 도 5와 같은 채널스킵 방지처리 프로그램(100)과 함께 수행하는 것으로서, 이는 시스템에서 오토서치 모드인가를 체크하여, 오토서치 모드이면 오토서치 모드를 실행하고, 마이크로 컴퓨터(12)의 채널서치 포트(CH)로는 논리 1 출력을 발생 시켜 스위칭부(12)를 구동 시킨다(스텝 101 내지 104).This operation is performed by the microcomputer 12 together with the channel skip prevention processing program 100 shown in FIG. 5, which checks whether the system is in the automatic search mode, executes the automatic search mode if the system is in the automatic search mode , And a logic 1 output is generated in the channel search port CH of the microcomputer 12 to drive the switching unit 12 (steps 101 to 104).

이후, 시스템 마이크로 컴퓨터(12)는 비디오 신호처리 아이시(13)에서 제공되는 동기신호가 정상인가를 체크하여(스텝 105), 정상일 경우에는 잡혀진 채널을 채널 메모리에 등록하고 잡혀지지 않을때는 다른 채널을 오토서치 하기위해 오토서치 동작을 계속하게 되는 것이다(스텝 106).Thereafter, the system microcomputer 12 checks whether the sync signal provided by the video signal processing eye 13 is normal (step 105). If the sync signal is normal, the system microcomputer 12 registers the captured channel in the channel memory, The auto search operation is continued to perform the channel auto search (step 106).

이러한 본 발명은 주파수 합성 방식의 튜닝 수단을 갖는 브이시알 시스템의 오토서치시에 튜너의 고주파 증폭부분으로 제공되는 에이지시 시간과 오토서치시의 에이에프티 시간과 현격히 차이가 남에 의해 발생될수 있는 채널 스킵 현상을 적극적으로 배제할수 있는 유익한 특징이 있는 것이다.The present invention has been made in view of the above problems, and it is an object of the present invention to provide a tuner for a Vishali system having a frequency synthesizing tuning means, There is a beneficial feature that can skip the skipping phenomenon positively.

Claims (2)

시스템 마이크로 컴퓨터등을 포함한 주파수 합성방식의 튜닝 수단을 갖는 브이시알 시스템에 있어서, 상기 마이크로 컴퓨터(12)등에는 오토서치 모드에서 오토 서치시 채널서치 논리 출력을 발생하는 마이크로 컴퓨터(12)의 채널서치 포트에 비디오 신호처리 아이시의 에이지시 포트 출력을 차단 하거나 정상 상태로 유지시키는 스위칭부(11)를 구동하는 처리 단계와, 이후 동기신호의 정상 상태를 체크하여 잡혀진 채널을 채널 메모리에 등록하는 처리단계를 포함하는 채널스킵 방지처리 프로그램(100)으로 수행되는 것을 특징으로 하는 브이시알 시스템의 채널스킵 방지 방법In a Vishal system having tuning means of a frequency synthesizing system including a system microcomputer or the like, the microcomputer 12 is provided with a channel search of a microcomputer 12 for generating a channel search logic output in an auto search mode in an auto search mode, A processing step of driving the switching unit 11 to shut off or keep the aged port output of the video signal processing iso to the port, and a process of checking the normal state of the synchronizing signal and registering the captured channel in the channel memory And a channel skip avoidance processing program (100) including the steps of: 제 1항에 있어서, 상기 채널스킵 방지처리 프로그램(100)은 시스템에서 오토서치 모드인가를 체크하여(스텝 101), 오토서치 모드이면 오토서치 모드를 실행하고(스텝 102), 마이크로 컴퓨터(12)의 채널서치 포트(CH)로는 논리 1 출력을 발생 시키며(스텝 103),이후, 시스템은 스위칭부(11)를 구동 시키고(스텝 104) 동기신호는 정상인가를 체크하여(스텝 105), 정상일 경우에는 잡혀진 채널을 채널 메모리에 등록하는(스텝 106) 일련의 처리과정으로 이뤄져 있는 것을 특징으로 하는 브이시알 시스템의 채널스킵 방지 방법The channel skip prevention program according to claim 1, wherein the channel skip prevention processing program (100) checks whether the system is an auto search mode (step 101), executes an auto search mode when it is an auto search mode (step 102) (Step 103). Then, the system drives the switching unit 11 (step 104), checks whether the synchronous signal is normal (step 105), and if it is normal (Step 106) of registering the captured channel in the channel memory. The channel skip prevention method of the Vicious system
KR1019960051082A 1996-10-31 1996-10-31 How to prevent channel skipping in Vishial system KR19980031525A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960051082A KR19980031525A (en) 1996-10-31 1996-10-31 How to prevent channel skipping in Vishial system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960051082A KR19980031525A (en) 1996-10-31 1996-10-31 How to prevent channel skipping in Vishial system

Publications (1)

Publication Number Publication Date
KR19980031525A true KR19980031525A (en) 1998-07-25

Family

ID=66519602

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960051082A KR19980031525A (en) 1996-10-31 1996-10-31 How to prevent channel skipping in Vishial system

Country Status (1)

Country Link
KR (1) KR19980031525A (en)

Similar Documents

Publication Publication Date Title
US4439787A (en) AFT Circuit
US4302778A (en) AFT-wide automatic frequency control system and method
US5329364A (en) Method for reducing HRC mode reception time in cable television
US5771080A (en) Television signal tuning device
JP2993512B2 (en) Receiving machine
JP2715347B2 (en) Synchronization system
KR19980031525A (en) How to prevent channel skipping in Vishial system
KR100221724B1 (en) Method for auto-setting reserve recording in vcr
JPH08336079A (en) Automatic channel changeover device
KR950009212B1 (en) Channel display method in vs tunning receiver
US7076221B2 (en) Digital automatic fine tuning method and apparatus
KR19990026326A (en) Automatic channel storage method of VSI system
KR100249804B1 (en) Rf modulation channel implementing method of a vcr
KR980011211A (en) Multisense Vishal's arm / NTSC channel selection processing system
EP0875993A2 (en) AFT optimizing method and apparatus and AFT method for a broadcast receiving system
KR19980060784U (en) VSI system with channel search function by band
KR19980018123U (en) VSI system with reserved recording channel skip function
KR19980017891A (en) Canceling Channel without Audio Carrier in VSI with Frequency Synthesized Channel Reception
KR19980014115U (en) VSI with Unsuitable Channel Memory Protection
KR0127530B1 (en) Automatic channel switching method using color-killer signal
KR19980067954A (en) Unnecessary channel memory protection circuit during automatic search
KR19980014123U (en) VSI system with channel auto memory
KR19980031519A (en) How to process channel selection by band in VSI system
KR100205822B1 (en) Method for auto fine tuning in tuner
JP3019333B2 (en) Auto tuning method

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee