KR102673949B1 - 게이트 드라이버, 표시장치 및 그의 구동방법 - Google Patents

게이트 드라이버, 표시장치 및 그의 구동방법 Download PDF

Info

Publication number
KR102673949B1
KR102673949B1 KR1020190151744A KR20190151744A KR102673949B1 KR 102673949 B1 KR102673949 B1 KR 102673949B1 KR 1020190151744 A KR1020190151744 A KR 1020190151744A KR 20190151744 A KR20190151744 A KR 20190151744A KR 102673949 B1 KR102673949 B1 KR 102673949B1
Authority
KR
South Korea
Prior art keywords
gate
area
signals
shift
signal
Prior art date
Application number
KR1020190151744A
Other languages
English (en)
Other versions
KR20210063166A (ko
Inventor
권오건
황지용
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020190151744A priority Critical patent/KR102673949B1/ko
Publication of KR20210063166A publication Critical patent/KR20210063166A/ko
Application granted granted Critical
Publication of KR102673949B1 publication Critical patent/KR102673949B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 실시예들은, 시프트 신호를 순차적으로 출력하는 시프트레지스터, 및 시프트신호를 전달받아 디스플레이 패널의 제1영역과 제2영역에 배치된 복수의 게이트 라인에 순차적으로 게이트신호를 공급하되, 제1기간에는 제1영역과 상기 제2영역에 게이트신호를 순차적으로 공급하고, 제2기간에는 제1영역과 제2영역 중 제1영역에 게이트신호를 순차적으로 공급하는 스위치부를 포함하는 게이트드라이버, 그를 포함하는 표시장치 및 그의 제조방법을 제공할 수 있다.

Description

게이트 드라이버, 표시장치 및 그의 구동방법{GATE DRIVER, DISPLAY DEVICE, DISPLAY DEVICEAND DRIVING METHOD FOR THE SAME}
본 명세서는 게이트 드라이버, 표시장치 및 그의 구동방법에 관한 것으로, 더욱 상세하게는 소비전력을 줄이고 다양한 영상을 표시할 수 있는 게이트 드라이버, 표시장치 및 그의 구동방법에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있으며, 액정표시장치(LCD: Liquid Crystal Display Device), 퀀텀닷 발광표시장치(QLED: Quantum dot Light Emitting Display), 유기발광표시장치(OLED: Organic Light Emitting Display Device) 등과 같은 여러 가지 타입의 표시장치가 활용되고 있다.
표시장치는 기설정된 시간 동안 복수의 프레임을 순차적으로 표시함으로써, 영상을 표시하게 된다. 또한, 표시장치는 사진, 게임, 동영상이 표시될 수 있는데, 기설정된 시간 동안 표시되는 프레임의 수가 많을수록, 즉, 한 프레임의 시간이 짧을 수록, 표시장치에서 표시되는 게임, 동영상이 보다 자연스럽게 표시될 수 있다.
표시장치가 하나의 구동주파수에 따라 동작하게 되면, 불필요한 소비전력이 증가하게 되는 문제점이 있었다. 이에, 본 명세서의 발명자들은 구동주파수를 조절하여 소비전력을 절감할 수 있는 게이트드라이버, 표시장치 및 그의 구동방법을 발명하였다.
기설정된 시간 동안 표시장치에 표시되는 영상의 프레임의 수가 많으면, 즉, 한 프레임의 시간이 짧을 수록, 표시장치는 소비전력이 증가되는 문제가 있다. 그리고, 사진과 같은 정지 영상이 표시되는 경우에는 기설정된 시간 동안 표시되는 프레임의 수가 적어도 표시장치에서 표시되는 영상이 자연스럽게 표시될 수 있다. 따라서, 정지영상을 표시하는 경우 불필요하게 프레임의 수를 많게 할 필요가 없다.
또한, 표시장치가 스마트폰, 테블릿 PC와 같은 모바일 기기에 적용된 경우, 소비전력을 절감하기 위해 모바일 기기 사용 후 일정 시간이 경과하면 표시장치는 낮은 계조를 이용하여 간단한 정보만 표시되는 저전력표시모드로 동작할 수 있다. 저전력표시모드 역시 기설정된 시간 동안 표시되는 프레임의 수를 많게 할 필요가 없다.
이에 본 명세서의 발명자들은 표시장치에서 표시되는 영상의 프레임 수를 조절하여 소비전력을 최소화할 수 있는 새로운 구조의 게이트드라이버, 표시장치 및 그의 구동방법을 발명하였다.
본 명세서의 일 실시예에 따른 해결과제는 소비전력을 저감할 수 있는 게이트 드라이버, 표시장치 및 그의 구동방법을 제공하는 것이다.
본 명세서의 일 실시예에 따른 해결과제는 표시되는 영상에 대응하여 구동주파수를 다르게 설정하는 게이트 드라이버, 표시장치 및 그의 구동방법을 제공하는 것이다.
본 명세서의 일 실시예에 따른 해결 과제들은 이상에서 언급한 과제들로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
본 명세서의 일실시예에 따른 표시장치는 적어도 제1영역과 제2영역으로 구분되며, 제1영역과 제2영역에서 각각 서로 다른 구동주파수에 대응하여 영상을 표시하는 디스플레이 패널을 포함한다. 디스플레이 패널에서 제1영역과 제2영역에 서로 다른 구동주파수에 대응하는 영상을 표시하기 위해 데이터드라이버와 게이트 드라이버는 제1영역과 제2영역에 대응하는 구동주파수에 대응하여 데이터신호와 게이트신호를 제1영역과 제2영역에 공급하며, 데이터드라이버와 게이트드라이버는 타이밍컨트롤러에서 제어한다.
본 명세서의 일실시예에 따른 게이트드라이버는 시프트 신호를 순차적으로 출력하는 시프트레지스터 및 시프트신호를 전달받아 디스플레이 패널의 제1영역과 제2영역에 배치된 복수의 게이트 라인에 순차적으로 게이트신호를 공급하는 스위치부를 포함한다. 스위치부는 제1기간에는 제1영역과 제2영역에 게이트신호를 순차적으로 공급하고, 제2기간에는 제1영역과 제2영역 중 제1영역에 게이트신호를 순차적으로 공급한다.
본 명세서의 일실시예에 따른 표시장치의 구동방법은 디스플레이 패널의 제1영역에서 제1구동주파수에 대응하여 영상을 표시하고 디스플레이 패널의 제2영역에서 제1구동주파수와 주파수가 다른 제2구동주파수에 대응하여 영상을 표시한다.
본 명세서의 실시예에 따라 게이트드라이버, 표시장치 및 그의 구동방법을 구비함으로써, 소비전력을 절감할 수 있는 효과가 있다.
또한, 상기의 게이트드라이버, 표시장치 및 그의 구동방법을 이용함으로써, 다양한 영상을 표시하더라도 화질이 저하되지 않는 효과가 있다.
본 명세서의 효과는 이상에서 언급한 효과에 제한되지 않으며, 언급되지 않은 또 다른 효과는 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
도 1은 본 발명의 실시예들에 따른 표시장치의 구조를 나타내는 구조도이다.
도 2는 본 발명의 실시예들에 따른 화소를 나타내는 회로도이다.
도 3은 본 발명의 실시예들에 따른 표시장치에서 화면을 분할하여 영상을 표시하는 것을 나타내는 개념도이다.
도 4는 본 발명의 실시예들에 따른 표시장치에서 구동주파수에 대응하여 출력되는 게이트신호를 나타내는 타이밍도이다.
도 5는 구동주파수가 120Hz인 경우와 구동주파수가 60Hz인 경우에 표시장치의 소비전력을 비교한 그래프이다.
도 6은 본 발명의 실시예들에 따른 게이트 드라이버를 나타내는 구조도이다.
도 7 및 도 8은 본 발명의 실시예들에 따른 게이트 드라이버의 동작을 나타내는 타이밍도이다.
도 9는 본 발명의 실시예들에 따른 표시장치의 영역별로 다른 구동주파수에 대응한 구동주파수선택신호를 나타내는 개념도이다.
본 명세서의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 명세서는 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 명세서의 개시가 완전하도록 하며, 본 명세서가 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 명세서는 청구항의 범주에 의해 정의될 뿐이다.
본 명세서의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 명세서가 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 명세서를 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 명세서의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서 상에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간 적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
신호의 흐름 관계에 대한 설명일 경우, 예를 들어, 'A 노드에서 B 노드로 신호가 전달된다'는 경우에도 '바로' 또는 '직접'이 사용되지 않은 이상, A 노드에서 다른 노드를 경유하여 B 노드로 신호가 전달되는 경우를 포함할 수 있다.
제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 명세서의 기술적 사상 내에서 제2 구성요소일 수도 있다.
본 명세서의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
도 1은 본 발명의 실시예들에 따른 표시장치의 구조를 나타내는 구조도이다.
도 1을 참조하면, 표시장치(100)는 디스플레이 패널(110), 데이터드라이버(120), 게이트 드라이버(130), 타이밍 컨트롤러(140)를 포함할 수 있다.
디스플레이 패널(110)은 제1방향(A)으로 연장되는 복수의 데이터라인(DL1 내지 DLm)과 제2방향(B)으로 연장되는 복수의 게이트 라인(GL1 내지 GLn)을 포함할 수 있다. 여기서, 제1방향(A)과 제2방향(B)은 직교하는 것으로 도시되어 있지만, 이에 한정되는 것은 아니다.
또한, 디스플레이 패널(110)은 복수의 화소(101)를 포함할 수 있다. 화소(101)는 데이터라인과 게이트라인에 연결되고, 연결된 게이트 라인을 통해 전달되는 게이트신호에 대응하여 연결된 데이터라인을 통해 전달되는 데이터신호를 전달받아 동작할 수 있다.
디스플레이 패널(110)은 적어도 제1영역(110a)과 제2영역(110b)으로 구분되며, 제1영역(110a)과 제2영역(110b)에서 각각 서로 다른 구동주파수에 대응하여 영상을 표시할 수 있다. 제1영역(110a)과제2영역(110b) 중 구동주파수가 높은 영역은 한 프레임의 기간이 짧아 화면전환이 빠른 영역이고, 구동주파수가 낮은 영역은 한 프레임의 기간이 길어 화면전환이 느린 영역일 수 있다. 화면전환이 빠르면 소비전력이 증가하는 반면 동영상 또는 게임과 같은 경우 영상이 자연스럽게 표시될 수 있다.
데이터드라이버(120)는 복수의 데이터라인(DL1 내지 DLm)과 연결되고 데이터신호를 복수의 데이터라인(DL1 내지 DLm)을 통해 복수의 화소에 공급할 수 있다. 데이터드라이버(120)는 복수의 소스 드라이버를 포함할 수 있다. 복수의 소스 드라이버는 각각 집적회로로 구현될 수 있다. 데이터 드라이버(120)에 의해 전달되는 데이터신호는 화소에 인가될 수 있다.
게이트 드라이버(130)는 복수의 게이트 라인(GL1 내지 GLn)과 연결되고 게이트 신호를 복수의 게이트 라인(GL1 내지 GLn)에 공급할 수 있다. 게이트 라인을 통해 게이트 신호를 전달받은 화소는 데이터신호를 전달받을 수 있다.
게이트 드라이버(130)는 디스플레이 패널(110)의 외부에 배치되어 있는 것으로 도시되어 있지만, 이에 한정되는 것은 아니며, 게이트 드라이버(130)는 디스플레이 패널(110)에 배치되는 게이트신호발생부를 포함할 수 있다. 또한, 게이트 드라이버(130)는 복수의 집적회로로 구현될 수 있다.
또한, 게이트 드라이버(130)는 디스플레이 패널(110)의 일측에 배치되어 있는 것으로 도시하고 있지만, 이에 한정되는 것은 아니며, 디스플레이 패널(110)의 양측에 배치되고, 좌측에 배치된 게이트 드라이버는 홀수번째 게이트라인에 연결되고 디스플레이 패널(110)의 우측에 배치되는 게이트 드라이버는 짝수번째 게이트라인에 연결될 수 있다.
타이밍 컨트롤러(140)는 데이터드라이버(120)와 게이트 드라이버(130)를 제어할 수 있다. 타이밍 컨트롤러(140)는 데이터드라이버(120)에 데이터제어신호를 공급하고 게이트 드라이버(130)에 게이트제어신호를 공급할 수 있다. 데이터제어신호 또는 게이트제어신호는 클럭, 수직동기신호, 수평동기신호, 스타트 펄스를 포함할 수 있다. 하지만, 타이밍 컨트롤러(140)에서 출력되는 신호는 이에 한정되는 것은 아니다.
또한, 타이밍 컨트롤러(140)는 데이터드라이버(120)에 영상신호를 공급할 수 있다. 데이터드라이버(120)는 타이밍 컨트롤러(140)로부터 전달받은 영상신호와 데이터제어신호를 통해 데이터신호를 생성하고 복수의 데이터라인에 데이터신호를 공급할 수 있다.
도 2는 본 발명의 실시예들에 따른 화소의 일 실시예를 나타내는 회로도이다.
도 2를 참조하면, 화소(101)는 제1트랜지스터(M1), 제2트랜지스터(M2), 제3트랜지스터(M3), 스토리지 캐패시터(Cst) 및 유기 발광다이오드(OLED)를 포함할 수 있다.
제1트랜지스터(M1)의 제1전극은 제1전원(EVDD)이 전달되는 제1노드(N1)에 연결되고, 제2전극은 제2노드(N2)에 연결될 수 있다. 제1트랜지스터(M1)의 게이트전극은 제3노드(N3)에 연결될 수 있다. 제1트랜지스터(M1)는 게이트전극에 전달되는 전압에 대응하여 제1노드(N1)에 공급되는 제1전원(EVDD)에 의해 구동전류를 제2전극으로 흐르게 할 수 있다.
제2트랜지스터(M2)의 제1전극은 기준전압(Vref)을 전달하는 기준전압라인(VL2)에 연결되고, 제2전극은 제3노드(N3)에 연결될 수 있다. 또한, 제2트랜지스터(M2)의 게이트전극은 제1게이트신호를 공급하는 제1게이트라인(GL1)에 연결될 수 있다. 제2트랜지스터(M2)는 제1게이트신호를 전달받아 기준전압라인(VL2)에 전달되는 기준전압을 제1트랜지스터(M1)의 게이트 전극에 공급할 수 있다. 제1게이트신호는 도 1에 도시된 게이트드라이버(130)에서 공급될 수 있다.
제3트랜지스터(M3)의 제1전극은 데이터라인(DL)에 연결되고, 제2전극은 제2노드(N2)에 연결될 수 있다. 또한, 제3트랜지스터(M3)의 게이트전극은 제2게이트라인(GL2)에 연결될 수 있다. 제3트랜지스터(M3)는 제2게이트신호를 전달받아 데이터라인(DL)에 전달되는 데이터신호에 대응하는 데이터전압을 제1트랜지스터(M1)의 제2전극에 인가할 수 있다. 제2게이트신호는 도 1에 도시된 게이트드라이버(130)에서 공급될 수 있다. 또한, 데이터신호는 도 1에 도시된 데이터드라이버(120)에서 공급될 수 있다.
스토리지 캐패시터(Cst)의 제1전극이 제3노드(N3)에 연결되고, 제2전극은 제2노드(N2)에 연결될 수 있다. 즉, 스토리지 캐패시터(Cst)는 제1트랜지스터(M1)의 게이트전극과 제1트랜지스터(M1)의 제2전극 사이에 배치되어 제1트랜지스터(M1)의 게이트전극과 제1트랜지스터(M1)의 제2전극 간의 전압차이가 유지되게 할 수 있다.
유기 발광다이오드(OLED)의 애노드전극은 제2노드(N2)에 연결되고, 캐소드전극은 제2전원(EVSS)에 연결될 수 있다. 제2전원(EVSS)의 전압레벨은 제1전원(EVDD)의 전압레벨보다 낮을 수 있다. 유기 발광다이오드(OLED)는 애노드전극에서 캐소드전극 방향으로 흐르는 전류에 대응하여 발광할 수 있다. 유기 발광다이오드(OLED)는 애노드전극과 캐소드전극 사이에 흐르는 전류에 의해 발광하는 발광층을 포함할 수 있다. 발광층은 유기막을 포함할 수 있다.
상기와 같이 구성된 화소(101)에서 제1트랜지스터(M1) 및 제2트랜지스터(M2)는 N 모스 타입의 트랜지스터이고, 제3트랜지스터(M3)는 P 모스 타입의 트랜지스터일 수 있다. 하지만, 이에 한정되는 것은 아니다. 또한, 제1 내지 제3트랜스터들(M1 내지 M3)의 제1전극과 제2전극은 각각 드레인전극과 소스전극일 수 있다. 하지만, 이에 한정되는 것은 아니다.
또한, 제1트랜지스터(M1)에서 공급하는 구동전류는 하기의 수학식 1에 대응하여 흐를 수 있다.
Figure 112019120682519-pat00001
여기서, Id는 제1트랜지스터(M1)에서 공급하는 구동전류의 양을 나타내고, Vgs는 제1트랜지스터(M1)의 게이트 전극의 전압과 소스전극의 전압차이를 의미하며, Vth는 제1트랜지스터(M1)의 문턱전압을 의미한다. 또한, k는 이동도를 의미한다.
상기의 수학식 1에 나타나 있는 것과 같이 구동전류는 제1트랜지스터(M1)의 게이트전극과 소스전극의 전압차이에 대응하기 때문에, 제2전극이 소스전극인 경우, 소스전극에 데이터신호에 대응하는 데이터전압(Vdata)이 전달되고 게이트전극에 기준전압(Vref)이 전달되게 되면, 구동전류는 데이터신호에 대응하여 흐르게 될 수 있다.
또한, 화소(101)는 제4트랜지스터(M4)를 포함할 수 있다. 제4트랜지스터(M4)의 제1전극은 제1전원(EVDD)을 공급하는 제1전원라인(VL1)에 연결되고, 제2전극은 제1노드(N1)에 연결될 수 있다. 또한, 제4트랜지스터(M4)의 게이트전극은 발광제어신호를 전달하는 발광제어신호선(EML)에 연결될 수 있다. 발광제어신호선(EML)은 도 1에 도시된 게이트드라이버(130)에 연결되고, 게이트드라이버(130)로부터 발광제어신호를 공급받을 수 있다. 제4트랜지스터(M4)는 발광제어신호에 의해 턴온되면, 제1전원(EVDD)의 전압을 제1노드(N1)에 인가할 수 있다. 제4트랜지스터(M4)는 N 모스 타입의 트랜지스터일 수 있다. 하지만, 이에 한정되는 것은 아니다.
도 3은 본 발명에 따른 표시장치가 영역별로 구분되어 동작하는 것을 나타내는 개념도이다.
도 3을 참조하면, 표시장치(100)에서 하나의 디스플레이 패널(110)은 제1영역(110a), 제2영역(110b), 제3영역(110c) 및 제4영역(110d)으로 구분될 수 있다. 여기서, 하나의 디스플레이 패널(110)이 4개의 영역으로 구분되어 있는 것이 개시되어 있지만, 이는 예시적인 것으로 이에 한정되는 것은 아니다.
제1영역(110a)은 표시장치(100)가 스마트폰인 경우, 현재 시간, 통신상태, 배터리정보를 나타낸다. 제2영역(110b)과 제3영역(110c)은 인터넷 웹페이지를 나타내며, 제2영역(110b)은 웨페이지에서 주소창, 웹페이지의 이름 등이 표시될 수 있고, 제3영역(110c)은 검색창과 검색된 결과를 나타낼 수 있다. 또한, 제4영역(110d)은 게임 또는 동영상이 표시될 수 있다. 즉, 하나의 디스플레이 패널(110)에 다양한 화면이 제공될 수 있다.
이때, 제1영역 내지 제4영역(110d)이 모두 동일한 구동주파수에 의해 구동되면, 제1영역(110a) 내지 제4영역(110d)은 모두 동일한 한 프레임의 기간을 갖고 영상이 디스플레이 패널(110)에 표시되게 할 수 있다. 이때, 제4영역(110d)에 표시되는 영상을 기준으로 구동주파수를 설정하게 되면, 제1영역 내지 제3영역(110c)은 불필요한 화면전환이 발생하게 되어 표시장치(100)의 소비전력이 증가하게 되는 문제가 발생할 수 있다.
상기의 문제점을 해결하기 위해, 제1영역(110a)은 화면전환이 거의 발생하지 않아 구동주파수를 1Hz로 설정하고, 제2영역(110b)은 제1영역(110a)보다 화면전환이 빈번하게 발생되어 구동주파수를 30Hz로 설정하고, 제3영역(110c)은 제2영역(110b)보다 화면전환이 빈번하게 발생되어 구동주파수를 60Hz로 설정할 수 있다. 또한, 제4영역(110d)은 화면전환이 가장 빈번하게 발생되기 때문에 구동주파수를 120Hz로 설정할 수 있다. 여기서, 본 발명의 실시예들에서 사용되는 구동주파수는 각 영역에 설정된 주파수에 한정되는 것은 아니다.
상기와 같이 제1영역 내지 제4영역(110a 내지 110d)에서 구동주파수를 다르게 설정하게 되면, 제1영역(110a) 및 제2영역(110b)과 같이 화면 전환이 빈번하게 발생되지 않는 영역에서 소비전력을 절감할 수 있다. 또한, 화면 전환이 보다 빈번하게 발생되는 제3영역(110c) 및 제4영역(110d)은 구동주파수가 높기 때문에 화면전환이 자연스럽게 표시될 수 있다.
또한, 제1영역 내지 제4영역(110a 내지 110d)의 크기는 고정된 것이 아니며 가변될 수 있다. 또한, 표시장치(100)는 디스플레이 패널(110) 전체에서 제1영역 내지 제4영역(110a 내지 110d) 중 적어도 하나를 표시할 수 있다.
도 4는 본 발명의 실시예들에 따른 표시장치에서 구동주파수에 대응하여 출력되는 게이트신호를 나타내는 타이밍도이고, 도 5는 구동주파수가 120Hz인 경우와 60Hz인 경우에서 소비전력을 비교한 그래프이다.
도 4를 참조하면, (a)는 구동주파수가 120Hz 인 경우에 게이트신호를 나타내고, (b)는 구동주파수가 60Hz인 경우에 게이트신호를 나타낸다.
(a)와 (b)에서 제1게이트신호(gs1)는 도 2에 도시된 화소(101)의 제2트랜지스터(M2)를 턴온/턴오프시키는 신호이고, 제2게이트신호(gs2)는 도 2에 도시된 화소(101)의 제3트랜지스터(M3)를 턴온/턴오프시키는 신호이다.
도 2에서는 제1트랜지스터(M1)와 제2트랜지스터(M2)는 N 모스 트랜지스터이고, 제3트랜지스터(M3)는 P 모스 트랜지스터인 것으로 도시되어 있어서, 제1게이트신호는 하이신호로 전달되고 제2게이트신호는 로우상태로 전달될 수 있다.
그리고, (a)와 (b)에 도시된 바와 같이 120Hz로 구동되는 제1게이트신호(gs1)의 주기는 60Hz로 구동되는 제2게이트신호(gs2)보다 더 짧아 제1게이트신호(gs1)가 제2게이트신호(gs2) 보다두배 더 많이 발생되는 것을 알 수 있다. 즉, 제1게이트신호(gs1)가 전달되는 경우는 제2게이트신호(gs2)가 전달되는 경우보다 데이터신호가 화소(101)에 기입되는 수가 두 배 더 많을 수 있다.
여기에 도시되어 있지는 않지만, 30Hz로 구동되는 경우 제1게이트신호가 4번 발생되는 동안 한번 발생될 수 있고, 1Hz로 구동되는 경우 제1게이트신호가 12번 발생되는 동안 한번 발생될 수 있다.
그리고, 도 5에 도시된 것과 같이 구동주파수가 120Hz인 경우(a)와 구동주파수가 60Hz인 경우(b)의 표시장치(100)의 소비전력를 비교하면, (a)와 (b) 나타나 있는 것과 같이, 표시장치(100)에서 소비되는 소비전력은 유기 발광다이오드(OLED)와 데이터드라이버(120), 게이트드라이버(130)와 같은 로직회로(Logic)에서 소비되는 소비전력을 포함할 수 있다. 점선(L1)은 유기 발광다이오드(OLED)에서 소비되는 소비전력과 로직회로에서 소비되는 소비전력을 구분한 것으로 구동주파수가 120Hz인 경우(a)와 구동주파수가 60Hz인 경우(b) 유기 발광다이오드(OLED)에서 발생된 소비전력의 크기는 동일하지만, 로직회로(Logic)에서 소비되는 소비전력의 크기는 (b)가 (a) 보다 적게 나타날 수 있다. 따라서, 표시장치(100)는 구동주파수가 120Hz인 경우(a)가 구동주파수가 60Hz인 경우(b) 보다 소비전력이 더 큰 것을 알 수 있다.
도 6은 본 발명의 실시예들에 따른 게이트 드라이버의 일부를 나타내는 구조도이다.
도 6을 참조하면, 게이트 드라이버(130)는 시프트레지스터(610)와 스위치부(620)를 포함할 수 있다. 여기서는 시프트레지스터(610)가 8개의 레지스터를 포함하고 있는 것으로 도시하고 있지만, 이는 설명의 편의를 위한 것으로 이에 한정되는 것은 아니다.
시프트레지스터(610)는 순차적으로 출력되는 복수의 시프트신호(sr1 내지 sr8)를 출력할 수 있다. 시프트레지스터(610)는 복수의 레지스터들(611 내지 618)을 포함할 수 있다.
복수의 레지스터(611 내지 618)는 각각 제1클럭라인(601) 또는 제2클럭라인(602)을 통해 제1클럭(CLK1) 또는 제2클럭(CLK2)을 공급받을 수 있다. 여기서, 복수의 레지스터(611 내지 618)는 제1클럭(CLK1) 또는 제2클럭(CLK2)을 공급받는 것으로 도시되어 있지만, 이에 한정되는 것은 아니며, 복수의 레지스터(611 내지 618)의 각각의 레지스터는 제1클럭(CLK1)과 제2클럭(CLK2)을 전달받을 수 있다. 제1클럭(CLK1)과 제2클럭(CLK2)은 타이밍컨트롤러(140)로부터 전달될 수 있다. 또한 스타트 펄스(SP)는 타이밍컨트롤러(140)로부터 전달될 수 있다. 하지만, 이에 한정되는 것은 아니다.
제1레지스터(611)는 스타트펄스(SP)를 공급받을 수 있다. 또한, 제1레지스터(611)는 제1클럭라인(601)을 통해 전달되는 제1클럭(CLK)를 전달받을 수 있다. 제1레지스터(611)는 전달받은 스타트펄스(SP)와 제1클럭(CLK1)에 대응하여 제1시프트신호(sr1)를 출력할 수 있다. 제1시프트신호(sr1)가제1게이트라인(GL1)에 전달되면 제1게이트신호(gs1)가 될 수 있다.
제2레지스터(612)는 제1레지스터(611)에서 출력된 제1시프트신호(sr1)와 제2클럭라인(602)을 통해 전달되는 제2클럭(CLK2)을 전달받을 수 있다. 제2레지스터(612)는 전달받은 제1시프트신호(sr1)와 제2클럭(CKL2)에 대응하여 제2시프트신호(sr2)를 출력할 수 있다. 제2레지스터(612)는 제1시프트신호(sr1)를 전달받아 제2시프트신호(sr2)를 출력하기 때문에, 제2시프트신호(sr2)는 제1시프트신호(sr1)가 지연된 신호일 수 있다.
제3레지스터(613)는 제2레지스터(612)에서 출력된 제2시프트신호(sr2)와 제1클럭라인(601)과 제2클럭라인(602)을 통해 전달되는 제1클럭(CKL1)과 제2클럭(CKL2)을 전달받을 수 있다. 제3레지스터(613)는 전달받은 제2시프트신호(sr2)와 제1클럭(CKL1) 및 제2클럭(CKL2)에 대응하여 제3시프트신호(sr3)를 출력할 수 있다. 제3레지스터(613)는 제2시프트신호(sr2)를 전달받아 제3시프트신호(sr3)를 출력하기 때문에, 제3시프트신호(sr3)는 제2시프트신호(sr2)가 지연된 신호일 수 있다.
제4레지스터(614)는 제3레지스터(613)에서 출력된 제3시프트신호(sr3)와 제1클럭라인(601)과 제2클럭라인(602)을 통해 전달되는 제1클럭(CLK1)과 제2클럭(CLK2)을 전달받을 수 있다. 제4레지스터(614)는 전달받은 제3시프트신호와 제1클럭(CKL1) 및 제2클럭(CKL2)에 대응하여 제4시프트신호(sr4)를 출력할 수 있다. 제4레지스터(614)는 제3시프트신호(sr3)를 전달받아 제4시프트신호(sr4)를 출력하기 때문에, 제4시프트신호(sr4)는 제3시프트신호(sr3)가 지연된 신호일 수 있다.
상기와 같은 방식으로, 제5레지스터 내지 제8레지스터(615 내지 618)는 제5시프트신호 내지 제8시프트신호(sr5 내지 sr8)를 출력할 수 있다.
상기와 같은 이유로, 제1레지스터 내지 제8레지스터(611 내지 618)를 포함하는 시프트레지스터(610)는 제1시프트신호 내지 제8시프트신호(sr1 내지 sr8)를 순차적으로 출력할 수 있다.
스위치부(620)는 순차적으로 전달받은 복수의 시프트신호(sr1 내지 sr8)를 스위칭동작에 의해 복수의 게이트라인(GL1 내지 GL8)에 전달함으로써 복수의 게이트신호(gs1 내지 gs8)가 게이트라인(GL1 내지 GL8)에 순차적으로 전달되게 할 수 있다. 또한, 스위치부(620)는 복수의 시프트신호(sr1 내지 sr8)를 순차적으로 전달받아 스위칭동작에 의해 복수의 게이트라인(GL1 내지 GL8)에 전달되지 않도록 하여 복수의 게이트신호(gs1 내지 gs8)가 게이트라인(GL1 내지 GL8)에 전달되지 않게 할 수 있다.
스위치부(620)는 제1스위치 내지 제8스위치(SW1 내지 SW8)를 포함하며, 제1스위치(SW1)는 제1레지스터(611)의 출력단과 제1게이트라인을 연결하고, 제2스위치(SW2)는 제2레지스터(612)의 출력단과 제2게이트라인(GL2)을 연결하며, 제3스위치(SW3)는 제3레지스터(613)의 출력단과 제3게이트라인(GL3)을 연결하며, 제4스위치(SW4)는 제4레지스터(614)의 출력단과 제4게이트라인(GL4)을 연결할 수 있다. 또한, 제5스위치(SW5)는 제5레지스터(615)의 출력단과 제5게이트라인(GL5)을 연결하고, 제6스위치(SW6)는 제6레지스터(616)의 출력단과 제6게이트라인(GL6)을 연결하며, 제7스위치(SW7)는 제7레지스터(617)의 출력단과 제7게이트라인(GL7)을 연결하며, 제8스위치(SW8)는 제8레지스터(618)의 출력단과 제8게이트라인(GL8)을 연결할 수 있다.
그리고, 제1스위치 내지 제8스위치(SW1 내지 SW8)는 다중주파수선택신호라인(603)을 통해 전달되는 주파수선택신호(MULTI)에 대응하여 동시에 턴온/턴오프될 수 있다.
도 7 및 도 8은 본 발명의 실시예들에 따른 게이트 드라이버의 동작을 나타내는 타이밍도이다. 제1기간(T1)은 제1영역(110a)과 제2영역(110b)에 배치된 제1게이트라인 내지 제8게이트라인(GL1 내지 GL8)에 게이트신호가 인가되는 구간이고, 제2기간(T2)은 제1영역(110a)과 제2영역(110b)에 배치된 제1게이트라인 내지 제8게이트라인(GL1 내지 GL8)에 게이트신호가 인가되는 것을 나타내는 기간인 것으로 설명을 한다.
도 7을 참조하면, 제1영역(110a)의 구동주파수가 제2영역(110b)의 구동주파수 보다 더 높게 설정되어 있는 것으로 가정을 한다. 제1기간(T1)에서 다중멀티제어신호(MULTI)는 하이상태를 유지하여 도 6에 도시된 제1스위치 내지 제8스위치(SW1 내지 SW8)는 턴온상태를 유지할 수 있다.
제1기간(T1)에서 제1영역(110a)과 제2영역(110b)에 배치된 제1게이트라인 내지 제8게이트라인(GL1 내지 GL8)은 시프트레지스터(610)로부터 제1시프트신호 내지 제4시프트신호(sr1 내지 sr4)를 순차적으로 전달받아 제1게이트신호 내지 제8게이트신호(gs1 내지 gs8)를 순차적으로 출력할 수 있다.
그리고, 제2기간(T2) 중 첫번째 제2기간(T2a)에서 다중멀티제어신호(MULTI)는 하이상태를 유지하고 두번째 제2기간(T2b)에서 다중멀티제어신호(MULTI)는 로우상태를 유지한다.
다중멀티제어신호(MULTI)에 의해 첫번째 제2기간(T2a)에서 제1스위치 내지 제8스위치(SW1 내지 SW8)는 턴온상태를 유지할 수 있다. 그리고, 두번째 제2기간(T2b)에서 제1스위치 내지 제8스위치(SW1 내지 SW8)는 턴오프상태를 유지할 수 있다.
첫번째 제2기간(T2a)에서 시프트레지스터(610)으로부터 제1시프트신호 내지 제4시프트신호(sr1 내지 sr4)가 전달되고 두번째 제2기간(T2b)에서 시프트레지스터(610)으로부터 제5시프트신호 내지 제8시프트신호(sr5 내지 sr8)가 전달될 수 있다.
제2기간(T2)에서 제1스위치 내지 제8스위치(SW1 내지 SW8)는 제1시프트신호 내지 제8시프트신호(sr1 내지 sr8)를 전달받을 수 있지만, 첫번째 제2기간(T2a)에서 제1스위치 내지 제8스위치(SW1 내지 SW8)가 턴온상태를 유지하고 두번째 제2기간(T2b)에서 제1스위치 내지 제8스위치(SW1 내지 SW8)가 턴오프상태를 유지하고 있어서, 제1스위치 내지 제8스위치(SW1 내지 SW8)가 전달받은 제1시프트신호 내지 제8시프트신호(sr1 내지 sr8) 중 제5시프트신호 내지 제8시프트신호(sr4 내지 sr8)는 제5게이트라인 내지 제8게이트라인(GL5 내지 GL8)에 전달되지 않아 제5게이트신호 내지 제8게이트신호(gs5 내지 gs8)는 출력되지 않게 될 수 있다. 여기서, 제5게이트신호 내지 제8게이트신호(gs5 내지 gs8)가 출력되지 않는 것을 나타내기 위해 제5게이트신호 내지 제8게이트신호(gs5 내지 gs8)는 점선으로 표시를 하였다.
여기서, 다중멀티제어신호(MULTI)는 제2기간(T2)에서 제4게이트신호(gs4)와 제5게이트신호(gs5) 사이에서 하이상태에서 로우상태로 변화되는 것으로 도시되어 있지만, 이에 한정되는 것은 아니며 다중멀티제어신호(MULTI)의 폭은 가변되어 다중멀티제어신호(MULTI)의 폭에 의해 제2기간(T2)에서 게이트신호를 출력하는 게이트라인의 수는 제어될 수 있다.
제1영역(110a)은 동일한 기간 내에 제2영역(110b) 보다 더 많은 수의 게이트신호를 순차적으로 출력할 수 있어 제1영역(110a)이 제2영역(110b) 보다 더 높은 구동주파수에 대응하는 영상을 표시할 수 있다.
도 8을 참조하면, 제1영역(110a)의 구동주파수가 제2영역(110b)의 구동주파수 보다 더 낮게 설정되어 있는 것으로 가정을 한다. 제1기간(T1) 중 첫번째 제1기간(T1a)에서 다중멀티제어신호(MULTI)는 로우상태를 유지하고 제1기간(T1) 중 두번째 제1기간(T1b)에서 다중멀티제어신호(MULTI)는 하이상태를 유지할 수 있다.
따라서, 첫번째 제1기간(T1a)에서 도 6에 도시된 제1스위치 내지 제8스위치(SW1 내지 SW8)는 턴오프상태를 유지하고 두번째 제1기간(T1b)에서도 6에 도시된 제1스위치 내지 제8스위치(SW1 내지 SW8)는 턴온상태를 유지할수 있다.
첫번째 제1기간(T1a)에서 시프트레지스터(610)으로부터 제1시프트신호 내지 제4시프트신호(sr1 내지 sr4)가 전달되고 두번째 제1기간(T1b)에서 시프트레지스터(610)으로부터 제5시프트신호 내지 제8시프트신호(sr5 내지 sr8)가 전달될 수 있다.
제1기간(T1)에서 제1스위치 내지 제8스위치(SW1 내지 SW8)는 제1시프트신호 내지 제8시프트신호(sr1 내지 sr8)를 전달받을 수 있지만, 첫번째 제1기간(T1a)에서 제1스위치 내지 제8스위치(SW1 내지 SW8)가 턴오프상태를 유지하고 두번째 제1기간(T1b)에서 제1스위치 내지 제8스위치(SW1 내지 SW8)가 턴온상태를 유지하고 있어서, 제1스위치 내지 제8스위치(SW1 내지 SW8)가 전달받은 제1시프트신호 내지 제8시프트신호(sr1 내지 sr8) 중 제1시프트신호 내지 제4시프트신호(sr1 내지 sr4)는 제1게이트라인 내지 제4게이트라인(GL1 내지 GL4)에 전달되지 않아 제1게이트신호 내지 제4게이트신호(gs1 내지 gs4)는 출력되지 않게 될 수 있다. 여기서, 제1게이트신호 내지 제4게이트신호(gs1 내지 gs4)가 출력되지 않는 것을 나타내기 위해 제1게이트신호 내지 제4게이트신호(gs1 내지 gs4)는 점선으로 표시를 하였다.
그리고, 제2기간(T2)에서 다중멀티제어신호(MULTI)는 하이상태를 유지하여 도 6에 도시된 제1스위치 내지 제8스위치(SW1 내지 SW8)는 턴온상태를 유지할 수 있다.
제2기간(T2)에서 제1영역(110a)과 제2영역(110b)에 배치된 제1게이트라인 내지 제8게이트라인(GL1 내지 GL8)은 시프트레지스터(610)으로부터 제1시프트신호 내지 제4시프트신호(sr1 내지 sr4)를 순차적으로 전달받아 제1게이트신호 내지 제8게이트신호(gs1 내지 gs8)를 순차적으로 출력할 수 있다.
여기서, 다중멀티제어신호(MULTI)는 제1기간(T1)에서 제4게이트신호(gs4)와 제5게이트신호(gs5) 사이에서 로우상태에서 하이상태로 변화되는 것으로 도시되어 있지만, 이에 한정되는 것은 아니며 다중멀티제어신호(MULTI)의 폭은 가변되어 다중멀티제어신호(MULTI)의 폭에 의해 제1기간(T1)에서 게이트신호를 출력하는 게이트라인의 수는 제어될 수 있다.
제1영역(110a)은 동일한 기간 내에 제2영역(110b) 보다 더 적은 수의 게이트신호를 순차적으로 출력할 수 있어 제1영역(110a)이 제2영역(110b) 보다 더 낮은 구동주파수에 대응하는 영상을 표시할 수 있다.
도 9는 본 발명의 실시예들에 따른 표시장치의 구동방법을 나타내는 순서도이다.
도 9를 참조하면, 도 1에 도시된 표시장치(100)는 적어도 제1영역(110a)과 제2영역(110b)으로 구분되는 디스플레이 패널(110)을 포함할 수 있다. 그리고, 표시장치의 구동방법은, 디스플레이 패널(110)의 제1영역(110a)에서 제1구동주파수에 대응하여 영상을 표시할 수 있다.(S900)
그리고, 표시장치의 구동방법은 디스플레이 패널(110)의 제2영역(110b)에서 제1구동주파수와 주파수가 다른 제2구동주파수에 대응하여 영상을 표시할 수 있다.(S910)
도 1에 도시된 표시장치(100)는 게이트신호를 출력하는 게이트드라이버(130)를 포함하고, 게이트드라이버(130)는 시프트 신호를 순차적으로 출력하는 시프트레지스터(610) 및 시프트신호를 전달받아 디스플레이 패널(110)의 제1영역(110a)과 제2영역(110b)에 배치된 복수의 게이트 라인(GL1 내지 GLn)에 순차적으로 게이트신호를 공급하되, 제1기간에는 제1영역(110a)과 제2영역(110b)에 각각 게이트신호를 순차적으로 공급하고, 제2기간에는 제1영역(110a)과 제2영역(110b) 중 어느 하나의 영역에 게이트신호를 순차적으로 공급하는 스위치부(620)를 포함할 수 있다. 또한, 게이트드라이버(130)는 시프트 신호를 순차적으로 출력하는 시프트레지스터(610) 및 시프트신호를 전달받아 디스플레이 패널(110)의 제1영역(110a)과 제2영역(110b)에 배치된 복수의 게이트 라인(GL1 내지 GLn)에 순차적으로 게이트신호를 공급하되, 제1기간에는 제1영역(110a)과 제2영역(110b) 중 어느 하나의 영역에 게이트신호를 순차적으로 공급하고, 제2기간에는 제1영역(110a)과 제2영역(110b)에 각각 게이트신호를 순차적으로 공급하는 스위치부(620)를 포함할 수 있다.
제1구동주파수가 제2구동주파수보다 주파수가 더 높으면, 제1영역(110a)은 제1기간과 제2기간에서 각각 게이트신호를 전달받을 수 있고, 제2영역(110b)은 제1기간과 제2기간 중 어느 하나의 기간에서 게이트신호를 전달받을 수 있다.
제1기간에서 스위치부(620)를 제어하는 다중멀티제어신호(MULTI)는 하이상태로 전달되어 스위치부(620)는 턴온상태가 되고, 제2기간에서 다중멀티제어신호(MULTI)는 로우상태로 전달되어 스위치부(620)는 턴오프상태가 될 수 있다. 제1기간에서 스위치부(620)는 턴온상태이기 때문에 시프트레지스터(610)에서 순차적으로 출력되는 시프트신호는 게이트라인에 전달되어 게이트신호가 복수의 게이트라인(GL1 내지 GLn)에 순차적으로 전달될 수 있다. 반면, 제2기간에서 스위치부(620)는 턴오프상태이기 때문에 시프트레지스터에서 순차적으로 출력되는 시프트신호는 게이트라인에 전달되지 않아 게이트신호가 복수의 게이트라인(GL1 내지 GLn)에 전달되지 않게될 수 있다.
또한, 제1구동주파수가 제2구동주파수보다 주파수가 더 낮으면, 제1영역(110a)은 제1기간과 제2기간 중 어느 하나의 기간에서 게이트신호를 전달받을 수 있고, 제2영역(110b)은 제1기간과 제2기간에서 각각 게이트신호를 전달받을 수 있다.
제1기간에서 스위치부(620)를 제어하는 다중멀티제어신호(MULTI)는 로우상태로 전달되어 스위치부(620)는 턴오프상태가 되고, 제2기간에서 다중멀티제어신호(MULTI)는 하이상태로 전달되어 스위치부(620)는 턴온상태가될 수 있다. 제1기간에서 스위치부(620)는 턴오프상태이기 때문에 시프트레지스터(610)에서 순차적으로 출력되는 시프트신호는 게이트라인에 전달되지 않아 게이트신호가 복수의 게이트라인(GL1 내지 GLn)에 전달되지 않게 될 수 있다. 반면, 제2기간에서 스위치부(620)는 턴온상태이기 때문에 시프트레지스터(610)에서 순차적으로 출력되는 시프트신호는 게이트라인에 전달되어 게이트신호가 복수의 게이트라인(GL1 내지 GLn)에 순차적으로 전달될 수 있다.
따라서, 표시장치의 구동방법에 의해, 표시장치(100)의 제1영역(110a)과 제2영역(110b)은 서로 다른 구동주파수에 대응하여 영상을 표시할 수 있다. 표시장치의 구동방법은 다중멀티제어신호(MULTI)의 폭을 조절하여 제1영역(110a)과 제2영역(110b)의 크기는 가변할 수 있다. 또한, 다중멀티제어신호(MULTI)를 이용하여 표시장치(100)의 영역의 수를 제어할 수 있다. 다중멀티제어신호(MULTI)는 도 1에 도시된 타이밍컨트롤러(140)에서 출력될 수 있다.
이상 첨부된 도면을 참조하여 본 명세서의 실시예들을 더욱 상세하게 설명하였으나, 본 명세서는 반드시 이러한 실시예로 국한되는 것은 아니고, 본 명세서의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형 실시될 수 있다. 따라서, 본 명세서에 개시된 실시예들은 본 명세서의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 명세서의 기술 사상의 범위가 한정되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 명세서의 보호 범위는 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 명세서의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시장치
110: 디스플레이 패널
120: 데이터 드라이버
130: 게이트 드라이버
140: 타이밍 컨트롤러

Claims (16)

  1. 적어도 제1영역과 제2영역으로 구분되며, 상기 제1영역과 상기 제2영역에서 각각 서로 다른 구동주파수에 대응하여 영상을 표시하는 디스플레이 패널;
    상기 디스플레이 패널에 상기 영상에 대응하는 영상신호를 공급하는 데이터드라이버;
    상기 디스플레이 패널에 게이트신호를 공급하는 게이트 드라이버; 및
    상기 데이터드라이버와 상기 게이트드라이버를 제어하는 타이밍 컨트롤러를 포함하되,
    상기 게이트 드라이버는
    n개의 시프트 신호를 순차적으로 출력하는 n개의 레지스터를 포함하는 시프트레지스터; 및
    상기 n개의 레지스터의 출력단과 n개의 게이트라인을 연결하며, 폭이 가변되는 다중멀티제어신호에 의해 동시에 제어되는 n개의 스위치를 포함하는 스위치부를 포함하고,
    제1기간에는 상기 제1영역과 상기 제2영역에 상기 n개의 시프트신호에 대응되는 n개의 게이트신호를 순차적으로 공급하고, 제2기간에는 상기 다중멀티제어신호의 폭을 가변함으로써 상기 n개의 시프트신호 중에서 m(n보다 작은 자연수)개의 시프트신호를 차단하고, 상기 제1영역과 상기 제2영역 중 상기 제1영역에 n-m개의 시프트신호에 대응되는 n-m개의 게이트신호를 순차적으로 공급하는 표시장치.
  2. 제1항에 있어서,
    상기 제1영역의 구동주파수가 상기 제2영역의 구동주파수 보다 더 높게 설정되어 있으면,
    제1기간에서 상기 제1영역과 상기 제2영역은 순차적으로 상기 n개의 게이트신호를 출력하고,
    제2기간에서 상기 제1영역은 순차적으로 상기 n-m개의 게이트신호가 전달되고 상기 제2영역은 게이트신호가 전달되지 않는 표시장치.
  3. 삭제
  4. 삭제
  5. 삭제
  6. 제1항에 있어서,
    상기 시프트레지스터는 상기 n개의 시프트신호 중 제1시프트신호를 출력하는 제1회로부와,
    상기 제1회로부로부터 상기 제1시프트신호를 전달받으면 상기 n개의 시프트신호 중 제2시프트신호를 출력하는 제2회로부를 포함하는 표시장치.
  7. 삭제
  8. 삭제
  9. n개의 시프트 신호를 순차적으로 출력하는 n개의 레지스터를 포함하는 시프트레지스터; 및
    상기 n개의 레지스터의 출력단과 n개의 게이트라인을 연결하며, 폭이 가변되는 다중멀티제어신호에 의해 동시에 제어되는 n개의 스위치를 포함하는 스위치부를 포함하되,
    제1기간에는 제1영역과 제2영역에 상기 n개의 시프트신호에 대응되는 n개의 게이트신호를 순차적으로 공급하고, 제2기간에는 상기 다중멀티제어신호의 폭을 가변함으로써 상기 n개의 시프트신호 중에서 m(n보다 작은 자연수)개의 시프트신호를 차단하고, 상기 제1영역과 상기 제2영역 중 상기 제1영역에 n-m개의 시프트신호에 대응되는 n-m개의 게이트신호를 순차적으로 공급하는 게이트드라이버.
  10. 제9항에 있어서,
    상기 n개의 게이트라인 중 상기 제1영역에 배치된 게이트라인들이 상기 제2영역에 배치된 게이트라인들보다 게이트신호를 먼저 공급받는 게이트드라이버.
  11. 제9항에 있어서,
    상기 n개의 게이트라인 중 상기 제1영역에 배치된 게이트라인들이 상기 제2영역에 배치된 게이트라인들보다 게이트신호를 늦게 공급받는 게이트드라이버.
  12. 제1기간에 n개의 시프트신호에 대응하는 n개의 게이트신호를 순차적으로 공급함으로써, 디스플레이 패널의 제1영역에서 제1구동주파수에 대응하여 영상을 표시하는 단계; 및
    제2기간에 n개의 레지스터와 n개의 게이트라인을 연결하는 n개의 스위치를 동시에 제어하는 다중멀티제어신호의 폭을 가변함으로써, 상기 n개의 시프트신호 중에서 m(n보다 작은 자연수)개의 시프트신호를 차단하고, n-m개의 시프트신호에 대응하는 n-m개의 게이트신호를 공급하여 상기 디스플레이 패널의 제2영역에서 상기 제1구동주파수와 주파수가 다른 제2구동주파수에 대응하여 영상을 표시하는 단계를 포함하는 표시장치의 구동방법.
  13. 제12항에 있어서,
    상기 제1구동주파수가 상기 제2구동주파수보다 더 높고,
    상기 디스플레이 패널의 상기 제1영역에서 상기 제2영역 방향으로 게이트신호가 순차적으로 공급되는 표시장치의 구동방법.
  14. 제12항에 있어서,
    상기 제1구동주파수가 상기 제2구동주파수보다 더 높고,
    상기 디스플레이 패널의 상기 제2영역에서 상기 제1영역 방향으로 게이트신호가 순차적으로 공급되는 표시장치의 구동방법.
  15. 제12항에 있어서,
    상기 제1구동주파수에 대응하여 상기 디스플레이 패널의 상기 제1영역은 상기 제1기간과 상기 제2기간에 상기 n개의 게이트신호를 순차적으로 전달받고,
    상기 제2구동주파수에 대응하여 상기 디스플레이 패널의 상기 제2영역은 상기 제2구동주파수에 대응하여 상기 제1기간과 상기 제2기간 중 어느 하나의 기간에 대응하여 상기 n-m개의 게이트신호를 순차적으로 전달받는 표시장치의 구동방법.
  16. 삭제
KR1020190151744A 2019-11-22 2019-11-22 게이트 드라이버, 표시장치 및 그의 구동방법 KR102673949B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020190151744A KR102673949B1 (ko) 2019-11-22 2019-11-22 게이트 드라이버, 표시장치 및 그의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190151744A KR102673949B1 (ko) 2019-11-22 2019-11-22 게이트 드라이버, 표시장치 및 그의 구동방법

Publications (2)

Publication Number Publication Date
KR20210063166A KR20210063166A (ko) 2021-06-01
KR102673949B1 true KR102673949B1 (ko) 2024-06-10

Family

ID=76376218

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190151744A KR102673949B1 (ko) 2019-11-22 2019-11-22 게이트 드라이버, 표시장치 및 그의 구동방법

Country Status (1)

Country Link
KR (1) KR102673949B1 (ko)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9489882B2 (en) * 2014-02-25 2016-11-08 Lg Display Co., Ltd. Display having selective portions driven with adjustable refresh rate and method of driving the same

Also Published As

Publication number Publication date
KR20210063166A (ko) 2021-06-01

Similar Documents

Publication Publication Date Title
KR102668850B1 (ko) 표시장치 및 표시장치의 구동 방법
KR100432651B1 (ko) 화상 표시 장치
US7425937B2 (en) Device and driving method thereof
US6801180B2 (en) Display device
JP5482393B2 (ja) 表示装置、表示装置のレイアウト方法、及び、電子機器
US10417965B2 (en) Organic EL display device and method of driving an organic EL display device
US11605351B2 (en) Display panel having a compensation unit for leakage current, driving method thereof and display device
KR20190055304A (ko) 표시 장치
JP2005099712A (ja) 表示装置の駆動回路および表示装置
KR20210073188A (ko) 화소 구동 회로를 포함한 전계발광 표시장치
KR101324553B1 (ko) 유기전계발광표시장치 및 그 구동방법
US11538379B2 (en) Foldable display panel and driving method thereof, display device and electronic apparatus
CN112581907A (zh) 显示设备及其检查方法
KR20180049850A (ko) 표시 장치
JP7262562B2 (ja) 表示装置及び補償方法
JP2012047894A (ja) 表示装置
KR101942984B1 (ko) 게이트 드라이버 및 그를 포함하는 영상표시장치
KR20230093624A (ko) 표시 장치 및 그 구동 방법
KR102673949B1 (ko) 게이트 드라이버, 표시장치 및 그의 구동방법
KR102651252B1 (ko) 표시장치 및 그의 구동방법
JP2016109782A (ja) 表示装置、および駆動方法
KR20230099171A (ko) 화소 회로 및 이를 포함하는 표시 장치
JP2004325940A (ja) アクティブマトリクス型表示装置及びその駆動方法
KR20200046796A (ko) 발광표시장치
US11842693B2 (en) Light-emitting display device and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
E90F Notification of reason for final refusal
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant