KR102633406B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR102633406B1
KR102633406B1 KR1020180168431A KR20180168431A KR102633406B1 KR 102633406 B1 KR102633406 B1 KR 102633406B1 KR 1020180168431 A KR1020180168431 A KR 1020180168431A KR 20180168431 A KR20180168431 A KR 20180168431A KR 102633406 B1 KR102633406 B1 KR 102633406B1
Authority
KR
South Korea
Prior art keywords
subpixel
data
electrode
switch
subpixel group
Prior art date
Application number
KR1020180168431A
Other languages
English (en)
Other versions
KR20200078995A (ko
Inventor
이성구
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020180168431A priority Critical patent/KR102633406B1/ko
Publication of KR20200078995A publication Critical patent/KR20200078995A/ko
Application granted granted Critical
Publication of KR102633406B1 publication Critical patent/KR102633406B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명의 표시장치는, 수직방향으로 인접하게 배치되어 데이터전압이 입력되는 제1노드를 공유하는 한 쌍의 서브픽셀을 포함하는 제1 서브픽셀그룹; 상기 제1 서브픽셀그룹과 수평방향으로 인접하게 배치되고, 수직방향으로 인접하게 배치되어 데이터전압이 입력되는 제2노드를 공유하는 한 쌍의 서브픽셀을 포함하는 제2 서브픽셀그룹; 상기 제1 서브픽셀그룹과 상기 제2 서브픽셀그룹 사이에 배치된 데이터라인; 상기 제1노드와 상기 데이터라인과의 접속을 제어하는 제1스위치; 및 상기 제2노드와 상기 데이터라인과의 접속을 제어하는 제2스위치;를 포함한다.

Description

표시장치{Display Device}
본 발명은 표시장치에 관한 것이다.
액티브 매트릭스 타입의 유기발광 표시장치는 스스로 발광하는 유기발광다이오드(Organic Light Emitting Diode: 이하, "발광소자"라 함)를 포함하며, 응답속도가 빠르고 발광효율, 휘도 및 시야각이 큰 장점이 있다.
유기발광 표시장치는 발광소자를 포함하는 서브픽셀을 매트릭스 형태로 배열하고 영상 데이터의 계조에 따라 서브픽셀들의 휘도를 조절한다. 서브픽셀들 각각은 자신의 게이트-소스 간 전압(Vgs)에 따라 발광소자에 입력되는 구동전류를 제어하는 구동 TFT(Thin Film Transistor)를 포함한다. 발광소자의 발광량은 구동전류에 비례하며 이 발광량으로 표시 계조가 조절된다.
이러한 표시장치는 각 서브픽셀에 데이터전압을 공급하는 데이터 드라이브 IC를 포함한다. 서브픽셀에 데이터전압을 공급하는 데이터 라인의 개수가 증가할 수록 데이터 드라이브 IC는 출력 핀(pin)의 수도 증가한다. 출력 핀(pin)의 개수가 많을 수록 데이터 드라이브 IC의 가격이 증가하고, 데이터 라인들을 형성하기 위한 공정 비용이 증가하는 문제점이 있다. 이에, 데이터 라인 수를 감소시키기 위한 연구가 계속되고 있다.
본 발명의 목적은 데이터 라인의 수를 감소시킬 수 있는 표시장치를 제공하는 데 있다.
본 발명의 실시예에 따른 표시장치는, 수직방향으로 인접하게 배치되어 데이터전압이 입력되는 제1노드를 공유하는 한 쌍의 서브픽셀을 포함하는 제1 서브픽셀그룹; 상기 제1 서브픽셀그룹과 수평방향으로 인접하게 배치되고, 수직방향으로 인접하게 배치되어 데이터전압이 입력되는 제2노드를 공유하는 한 쌍의 서브픽셀을 포함하는 제2 서브픽셀그룹; 상기 제1 서브픽셀그룹과 상기 제2 서브픽셀그룹 사이에 배치된 데이터라인; 상기 제1노드와 상기 데이터라인과의 접속을 제어하는 제1스위치; 및 상기 제2노드와 상기 데이터라인과의 접속을 제어하는 제2스위치;를 포함하는 표시장치.
상기 제1 서브픽셀그룹은, 상기 제1스위치의 턴온 동작에 대응하여 상기 데이터라인을 통해 인가된 데이터전압을 공급받고, 상기 제2 서브픽셀그룹은 상기 제1스위치의 턴온 동작에 대응하여 상기 데이터라인을 통해 인가된 데이터전압을 공급받을 수 있다.
상기 제1 서브픽셀그룹에 포함된 한 쌍의 서브픽셀과, 상기 제2 서브픽셀그룹에 포함된 한 쌍의 서브픽셀은 모두 다른 시간에 데이터전압을 공급받을 수 있다.
상기 제1 서브픽셀그룹에 포함된 한 쌍의 서브픽셀과, 상기 제2 서브픽셀그룹에 포함된 한 쌍의 서브픽셀은 1 수평시간의 주기로 각기 다른 데이터전압을 공급받을 수 있다.
상기 제1 서브픽셀그룹에 포함된 제1서브픽셀은 제1수평시간에 제1데이터전압을 공급받고, 상기 제2 서브픽셀그룹에 포함된 제2서브픽셀은 제2수평시간에 제2데이터전압을 공급받고, 상기 제1 서브픽셀그룹에 포함된 제3서브픽셀은 제3수평시간에 제3데이터전압을 공급받고, 상기 제2 서브픽셀그룹에 포함된 제4서브픽셀은 제4수평시간에 제4데이터전압을 공급받는 표시장치.
상기 제1서브픽셀은 상기 제2서브픽셀과 동일한 시간에 발광을 개시하고, 상기 제3서브픽셀은 상기 제4서브픽셀과 동일한 시간에 발광을 개시할 수 있다.
상기 제1서브픽셀 내지 상기 제4서브픽셀에 각각 포함되고, 상기 데이터전압을 전달하기 위해 스위칭 동작하는 스위치TFT는 2 수평시간 동안 턴온 상태가 유지될 수 있다.
상기 제1스위치와 상기 제2스위치는 4 수평시간 동안 2회씩 교번하며 턴온될 수 있다.
상기 서브픽셀은, 스캔라인에 게이트전극이 연결되고 상기 제1노드 또는 상기 제2노드에 제1전극이 연결된 제1 스위치TFT; 상기 제1 스위치TFT의 제2전극에 게이트전극이 연결되고 제1전원라인에 제1전극이 연결된 구동TFT; 상기 제1 스위치TFT의 제2전극과 구동TFT의 게이트전극에 일단이 연결되고 상기 구동TFT의 제2전극에 타단이 연결된 커패시터; 및 상기 구동TFT의 제2전극과 상기 커패시터의 타단에 애노드전극이 연결되고 제2전원라인에 캐소드전극이 연결된 발광소자를 포함할 수 있다.
상기 서브픽셀은, 상기 스캔라인에 게이트전극이 연결되고 상기 구동TFT의 제2전극과 상기 발광소자의 애노드전극에 제1전극이 연결되고 센싱라인에 제2전극이 연결된 제2 스위치TFT를 포함할 수 있다.
본 발명에 따른 표시장치는 각기 다른 데이터전압을 공급받는 4개의 서브픽셀을 하나의 데이터라인으로 구동하는 픽셀 어레이 구조와 구동방법을 제공한다. 이에, 데이터 라인 수가 최소화됨으로 표시장치의 생산비용을 절감할 수 있고 공정 시간을 단축할 수 있다.
도 1은 본 발명의 실시예에 따른 표시장치의 개략적인 블럭도이다.
도 2는 서브픽셀의 개략적인 회로 구성도이다.
도 3은 본 발명의 실시예에 따른 표시장치의 픽셀 어레이의 일부를 보여주는 도면이다.
도 4는 도 3의 픽셀 어레이의 구동 파형도이다.
도 5a 및 5b는 제1 수평시간(t1)에 대응되는 픽셀 어레이의 등가회로와 구동 파형도이다.
도 6a 및 6b는 제2 수평시간(t2)에 대응되는 픽셀 어레이의 등가회로와 구동 파형도이다.
도 7a 및 7b는 제3 수평시간(t3)에 대응되는 픽셀 어레이의 등가회로와 구동 파형도이다.
도 8a 및 8b는 제4 수평시간(t4)에 대응되는 픽셀 어레이의 등가회로와 구동 파형도이다.
도 9는 본 발명의 실시예에 따른 표시장치의 데이터 드라이브 IC의 핀 맵(Pin-map)을 보여주는 도면이다.
도 10은 비교 예에 따른 표시장치의 데이터 드라이브 IC의 핀 맵(Pin-map)을 보여주는 도면이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나, 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서 상에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 ' ~ 만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, ' ~ 상에', ' ~ 상부에', ' ~ 하부에', ' ~ 옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
실시예 설명에서, 제1, 제2 등이 다양한 구성 요소들을 서술하기 위해서 사용되지만, 이들 구성 요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성 요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성 요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하며, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시 가능할 수도 있다.
본 발명의 전계 발광 표시장치에서 픽셀 회로는 n 채널 트랜지스터와 p 채널 트랜지스터 중 하나 이상을 포함할 수 있다. 트랜지스터들은 산화물 반도체를 포함한 Oxide TFT(Thin Film Transistor), 저온 폴리 실리콘(Low Temperature Poly Silicon, LTPS)을 포함한 LTPS TFT 등으로 로 구현될 수 있다. 또한, 트랜지스터들 각각은 p 채널 TFT 또는 n 채널 TFT로 구현될 수 있다. 실시예에서 픽셀 회로의 트랜지스터들이 p 채널 TFT로 구현된 예를 중심으로 설명되지만 본 발명은 이에 한정되지 않는다.
트랜지스터는 게이트(gate), 소스(source) 및 드레인(drain)을 포함한 3 전극 소자이다. 소스는 캐리어(carrier)를 트랜지스터에 공급하는 전극이다. 트랜지스터 내에서 캐리어는 소스로부터 흐르기 시작한다. 드레인은 트랜지스터에서 캐리어가 외부로 나가는 전극이다. 트랜지스터에서 캐리어의 흐름은 소스로부터 드레인으로 흐른다. n 채널 트랜지스터의 경우, 캐리어가 전자(electron)이기 때문에 소스로부터 드레인으로 전자가 흐를 수 있도록 소스 전압이 드레인 전압보다 낮은 전압을 가진다. n 채널 트랜지스터에서 전류의 방향은 드레인으로부터 소스 쪽으로 흐른다. p 채널 트랜지스터(PMOS)의 경우, 캐리어가 정공(hole)이기 때문에 소스로부터 드레인으로 정공이 흐를 수 있도록 소스 전압이 드레인 전압보다 높다. p 채널 트랜지스터에서 정공이 소스로부터 드레인 쪽으로 흐르기 때문에 전류가 소스로부터 드레인 쪽으로 흐른다. 트랜지스터의 소스와 드레인은 고정된 것이 아니라는 것에 주의하여야 한다. 예컨대, 소스와 드레인은 인가 전압에 따라 변경될 수 있다. 따라서, 트랜지스터의 소스와 드레인으로 인하여 발명이 제한되지 않는다. 이하의 설명에서 트랜지스터의 소스와 드레인을 제1 및 제2 전극으로 칭하기로 한다.
게이트 신호는 게이트 온 전압(Gate On Voltage)과 게이트 오프 전압(Gate Off Voltage) 사이에서 스윙(swing)한다. 게이트 온 전압은 트랜지스터의 문턱 전압 보다 높은 전압으로 설정되며, 게이트 오프 전압은 트랜지스터의 문턱 전압 보다 낮은 전압으로 설정된다. 트랜지스터는 게이트 온 전압에 응답하여 턴-온(turn-on)되는 반면, 게이트 오프 전압에 응답하여 턴-오프(turn-off)된다. n 채널 트랜지스터의 경우에, 게이트 온 전압은 게이트 하이 전압(Gate High Voltage, VGH)이고, 게이트 오프 전압은 게이트 로우 전압(Gate Low Voltage, VGL)일 수 있다. p 채널 트랜지스터의 경우에, 게이트 온 전압은 게이트 로우 전압(VGL)이고, 게이트 오프 전압은 게이트 하이 전압(VGH)일 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 다양한 실시예들을 상세히 설명한다. 이하의 실시예들에서, 전계 발광 표시장치는 유기 발광 물질을 포함한 유기 발광 표시장치를 중심으로 설명하지만 이에 한정되지 않는다는 것에 주의하여야 한다.
이하, 첨부된 도면을 참조하여 본 명세서의 실시예를 상세히 설명한다. 이하의 설명에서, 본 명세서와 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 명세서의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다.
도 1은 본 발명의 실시예에 따른 표시장치의 개략적인 블럭도이다.
도 1을 참조하면, 표시장치는 영상 처리부(110), 타이밍 제어부(120), 스캔 구동부(130), 데이터 구동부(140), 전원 공급부(180) 및 표시패널(150)을 포함한다.
영상 처리부(110)는 외부로부터 공급된 데이터신호(DATA)와 데이터 인에이블 신호(DE) 등을 출력한다. 영상 처리부(110)는 데이터 인에이블 신호(DE) 외에도 수직 동기신호, 수평 동기신호 및 클럭신호 등 다양한 구동신호를 출력할 수 있다.
타이밍 제어부(120)는 영상 처리부(110)로부터 데이터 인에이블 신호(DE)와 데이터신호(DATA)를 공급받는다. 타이밍 제어부(120)는 데이터 인에이블 신호(DE)에 기초하여 스캔 구동부(130)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 데이터 구동부(140)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)를 출력한다.
데이터 구동부(140)는 타이밍 제어부(120)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여 타이밍 제어부(120)로부터 공급되는 데이터신호(DATA)를 샘플링하고 래치한 후 감마 기준전압을 기반으로 데이터전압으로 변환하여 출력한다. 데이터 구동부(140)는 데이터라인들(DL1 ~ DLn)에 데이터전압을 출력한다. 데이터 구동부(140)는 센싱라인들(SL1 ~ SLn)에 기준전압(Vref)을 출력하고 각 서브픽셀로부터 센싱데이터를 수신할 수 있다. 데이터 구동부(140)는 IC(Integrated Circuit) 형태로 형성될 수 있다.
스캔 구동부(130)는 타이밍 제어부(120)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 스캔신호를 출력한다. 스캔 구동부(130)는 스캔라인들(GL1 ~ GLm)을 통해 스캔하이전압과 스캔로우전압으로 이루어진 스캔신호를 출력한다. 스캔 구동부(130)는 영상표시 모드에서 각 서브픽셀에 데이터전압을 공급하기 위한 스캔신호(Scan)와 센싱모드에서 각 서브픽셀의 센싱데이터를 감지하기 위한 센싱용 스캔신호(Sense)를 출력할 수 있다. 스캔 구동부(130)는 IC(Integrated Circuit) 형태로 형성되거나 표시패널(150)에 게이트인패널(Gate In Panel) 방식으로 형성된다.
전원 공급부(180)는 표시패널(150)에 배치된 제1전원라인(EVDD)과 제2전원라인(EVSS)에 연결된다. 전원 공급부(180)는 제1전원라인(EVDD)에 제1전위전원(고전위전압)을 공급하고, 제2전원라인(EVSS)에 제2전위전원(저전위전압)을 출력한다. 제1전원라인(EVDD)과 제2전원라인(EVSS)을 통해 전달되는 제1전위전원(고전위전압)과 제2전위전원(저전위전압)은 표시패널(150)의 서브픽셀들(SP)에 인가된다.
표시패널(10)에는 수직방향으로 배열된 데이터라인들(DL1 ~ DLn) 및 센싱라인들(SL1 ~ SLn)과, 수평방향으로 배열된 스캔라인들(GL1 ~ GLm)이 교차되고, 서브픽셀(SP)들이 매트릭스 형태로 배치된다. 서브픽셀(SP)들은 발광소자(OLED)를 포함할 수 있다. 자발광 소자인 OLED는 애노드전극 및 캐소드전극과, 이들 사이에 형성된 유기 화합물층을 포함하여 애노드전극과 캐소드전극에 전원전압이 인가되면 가시광을 발생하게 된다. 서브픽셀들(SP) 각각은 적색(R) 서브픽셀, 녹색(G) 서브픽셀, 청색(B) 서브픽셀, 백색(W) 서브픽셀 중 어느 하나일 수 있으며, 적색(R), 녹색(G), 청색(B), 백색(W) 서브픽셀은 컬러 구현을 위한 하나의 단위 화소를 구성할 수 있다.
도 2는 서브픽셀의 개략적인 회로 구성도이다.
도 2에 도시된 바와 같이, 하나의 서브픽셀(SP)은 스캔라인(GL1)에 게이트전극이 연결되고 데이터라인(DL1)에 제1 전극이 연결된 제1 스위치TFT(SW1), 제1 스위치TFT(SW1)의 제2 전극에 게이트전극이 연결되고 제1전원라인(EVDD)에 제1전극이 연결된 구동TFT(DR), 제1 스위치TFT(SW1)의 제2전극과 구동TFT(DR)의 게이트전극에 일단이 연결되고 구동TFT(DR)의 제2전극에 타단이 연결된 커패시터(Cst), 구동TFT(DR)의 제2전극과 커패시터(Cst)의 타단에 애노드전극이 연결되고 제2전원라인(EVSS)에 캐소드전극이 연결된 발광소자(OLED)를 포함할 수 있다.
제1 스위치TFT(SW1)는 제1스캔라인(GL1)을 통해 공급된 스캔신호(Scan)에 응답하여 제1데이터라인(DL1)과 커패시터(Cst)의 일단과 구동TFT(DR)의 게이트전극이 연결된 노드를 연결한다. 이에, 제1데이터라인(DL1)을 통해 공급되는 데이터전압(Vdata)이 커패시터(Cst)에 저장될 수 있다.
구동TFT(DR)는 커패시터(Cst)에 저장된 데이터전압(Vdata)에 따라 전류량을 조정하여 발광소자(OLED)에 구동 전류를 공급한다.
제2 스위치TFT(SW2)는 제2스캔라인(GL2)을 통해 공급된 센싱용 스캔신호(Sense)에 응답하여 제1센싱라인(SL1)과 구동TFT(DR)의 소스단을 연결한다. 이에, 제1센싱라인(SL1)을 통해 구동TFT(DR)의 소스단에 기준전압(Vref)이 공급되거나 구동TFT(DR)의 소스단의 전압 또는 전류가 센싱될 수 있다.
이상, 3T(Transistor)1C(Capacitor) 구조의 서브픽셀을 일례로 설명하였지만, 3T2C, 4T2C, 5T1C, 6T2C 등으로 구성될 수도 있다.
도 3은 본 발명의 실시예에 따른 표시장치의 픽셀 어레이의 일부를 나타내는 회로도이다.
본 발명의 실시예에 따른 픽셀 어레이는 4개의 서브픽셀(SP1, SP2, SP3, SP4)을 단위로 제어될 수 있다. 4개의 서브픽셀(SP1, SP2, SP3, SP4)은 각기 다른 데이터전압을 입력받는 서브픽셀들로서, 적색 발광소자(OLED_R)을 포함하는 R 서브픽셀, 녹색 발광소자(OLED_G)를 포함하는 G 서브픽셀, 청색 발광소자(OLED_B)를 포함하는 B 서브픽셀, 백색 발광소자(OLED_W)를 포함하는 W 서브픽셀을 포함할 수 있다.
4개의 서브픽셀(SP1, SP2, SP3, SP4)에는 하나의 데이터라인(DL1) 및 하나의 센싱라인(SL1)이 할당될 수 있다. 제1 수평라인(HL1)에는 제1 서브픽셀과 제2 서브픽셀이 배치되고, 제2 수평라인(HL2)에는 제3 서브픽셀과 제4 서브픽셀이 배치될 수 있다. 제1 서브픽셀은 적색 발광소자(OLED_R)를 포함하는 R 서브픽셀, 제2 서브픽셀은 녹색 발광소자(OLED_G)를 포함하는 G 서브픽셀, 제3 서브픽셀은 청색 발광소자(OLED_B)를 포함하는 B 서브픽셀, 제4 서브픽셀은 백색 발광소자(OLED_W)를 포함하는 W 서브픽셀을 포함할 수 있다.
4개의 서브픽셀(SP1, SP2, SP3, SP4)은 2개의 서브픽셀 그룹(SG1, SG2)으로 나뉠 수 있다.
제1 서브픽셀그룹(SG1)은 수직방향으로 인접하게 배치되어 데이터전압이 입력되는 제1노드(N1)를 공유하는 한 쌍의 서브픽셀(SP1, SP3)을 포함한다.
제2 서브픽셀그룹(SG2)은 수직방향으로 인접하게 배치되어 데이터전압이 입력되는 제2노드(N2)를 공유하는 한 쌍의 서브픽셀(SP2, SP4)을 포함한다.
제1 서브픽셀그룹(SG1)과 제2 서브픽셀그룹(SG2) 사이에는 데이터라인(DL1) 및 센싱라인(SL1)이 배치되고, 제1 서브픽셀그룹(SG1)의 제1 노드와 데이터라인(DL1) 간의 접속을 제어하는 제1 스위치(T1) 및 제2 서브픽셀그룹(SG2)의 제2 노드와 데이터라인(DL1) 간의 접속을 제어하는 제2 스위치(T2)가 각각 연결된다. 이에, 제1 서브픽셀그룹은 제1 스위치의 턴온 동작에 대응하여 데이터라인을 통해 인가된 데이터전압을 공급받고, 제2 서브픽셀그룹은 제2 스위치의 턴온 동작에 대응하여 데이터라인을 통해 인가된 데이터전압을 공급받을 수 있다. 제1 서브픽셀그룹에 포함된 한 쌍의 서브픽셀(SP1, SP3)과 제2 서브픽셀그룹에 포함된 한 쌍의 서브픽셀(SP2, SP4)은 1 수평시간의 주기로 각기 다른 데이터전압을 공급받을 수 있다. 이러한 데이터전압 공급 동작은 제1 내지 제4 스캔신호(Scan1~Scan4)에 의해 제어될 수 있다.
제1스위치와 제2스위치 및 각각의 서브픽셀들(SP1, SP2, SP3, SP4)은 스캔라인(GL1~GL4)으로 입력된 스캔신호(Scan1~Scan4)에 따라, 데이터라인과(DL1~DL2)의 연결이 제어된다.
제1스위치는 제2스캔신호(Scan2)를 입력받는 게이트전극, 데이터라인과 연결된 제1전극 및 제1노드(N1)와 연결된 제2전극을 포함한다. 이에, 제1스위치(T1)는 제2 스캔라인(GL2)을 통해 입력되는 제2스캔신호(Scan2)에 의해 턴온되어 데이터라인과 제1노드(N1)를 연결한다.
제2스위치는 제3스캔신호(Scan3)를 입력받는 게이트전극, 데이터라인과 연결된 제1전극 및 제2노드(N2)와 연결된 제2전극을 포함한다. 이에, 제2스위치(T2)는 제3 스캔라인(GL3)을 통해 입력되는 제3스캔신호(Scan3)에 의해 턴온되어 데이터라인과 제2노드(N2)를 연결한다.
제1 서브픽셀그룹(SG1)은 수직방향으로 인접하게 배치되어 데이터전압이 입력되는 제1 노드(N1)를 공유하는 한 쌍의 서브픽셀(SP1, SP3)을 포함한다.
제1 서브픽셀(SP1)에서, 제1 스위치TFT(SW1)는 제1 스캔라인(Scan1)에 게이트전극이 연결되고 제1 노드(N1)에 제1 전극이 연결되며 구동TFT(DR)의 게이트전극에 제2 전극이 연결된다. 구동TFT(DR)는 제1 스위치TFT(SW1)의 제2 전극에 게이트전극이 연결되고 제1전원라인(EVDD)에 제1전극이 연결되고 발광소자(OLED_R)의 애노드전극에 제2 전극이 연결된다. 제1 스위치TFT(SW1)의 제2 전극과 구동TFT(DR)의 제2 전극 사이에는 커패시터(Cst)가 연결된다. 발광소자(OLED_R)는 구동TFT(DR)의 제2전극에 애노드전극이 연결되고 제2전원라인(EVSS)에 캐소드전극이 연결된다. 제2 스위치TFT(SW2)는 제1 스캔라인(Scan1)에 게이트전극이 연결되고 구동TFT(DR)의 제2 전극에 제1 전극이 연결되며 센싱라인(SL1)에 제2 전극이 연결된다.
제3 서브픽셀(SP3)에서, 제1 스위치TFT(SW1)는 제4 스캔라인(Scan4)에 게이트전극이 연결되고 제1 노드(N1)에 제1 전극이 연결되며 구동TFT(DR)의 게이트전극에 제2 전극이 연결된다. 구동TFT(DR)는 제1 스위치TFT(SW1)의 제2 전극에 게이트전극이 연결되고 제1전원라인(EVDD)에 제1전극이 연결되고 발광소자(OLED_B)의 애노드전극에 제2 전극이 연결된다. 제1 스위치TFT(SW1)의 제2 전극과 구동TFT(DR)의 제2 전극 사이에는 커패시터(Cst)가 연결된다. 발광소자(OLED_R)는 구동TFT(DR)의 제2전극에 애노드전극이 연결되고 제2전원라인(EVSS)에 캐소드전극이 연결된다. 제2 스위치TFT(SW2)는 제4 스캔라인(Scan4)에 게이트전극이 연결되고 구동TFT(DR)의 제2 전극에 제1 전극이 연결되며 센싱라인(SL1)에 제2 전극이 연결된다.
이상과 같이, 제1 서브픽셀그룹(SG1)의 제1 서브픽셀과 제3 서브픽셀은 데이터가 입력되는 제1 노드(N1)를 공유하여 제1 스위치(T1)가 턴온되면 데이터라인(DL1)으로부터 데이터전압(Vdata)을 입력받을 수 있다. 제1 스위치(T1)가 턴온된 상태에서 제1 스캔신호가 입력되면 제1 서브픽셀(SP1)의 제1 스위치TFT(SW1)가 턴온되어 제1 서브픽셀에 데이터전압(Vdata)이 입력된다. 제1 스위치(T1)가 턴온된 상태에서 제4 스캔신호가 입력되면 제3 서브픽셀(SP3)의 제1 스위치TFT(SW1)가 턴온되어 제3 서브픽셀에 데이터전압(Vdata)이 입력된다.
제2 서브픽셀그룹(SG2)은 수직방향으로 인접하게 배치되어 데이터전압이 입력되는 제2 노드(N2)를 공유하는 한 쌍의 서브픽셀(SP2, SP4)을 포함한다.
제2 서브픽셀(SP2)에서, 제1 스위치TFT(SW1)는 제1 스캔라인(Scan1)에 게이트전극이 연결되고 제2 노드(N2)에 제1 전극이 연결되며 구동TFT(DR)의 게이트전극에 제2 전극이 연결된다. 구동TFT(DR)는 제1 스위치TFT(SW1)의 제2 전극에 게이트전극이 연결되고 제1전원라인(EVDD)에 제1전극이 연결되고 발광소자(OLED_W)의 애노드전극에 제2 전극이 연결된다. 제1 스위치TFT(SW1)의 제2 전극과 구동TFT(DR)의 제2 전극 사이에는 커패시터(Cst)가 연결된다. 발광소자(OLED_W)는 구동TFT(DR)의 제2전극에 애노드전극이 연결되고 제2전원라인(EVSS)에 캐소드전극이 연결된다. 제2 스위치TFT(SW2)는 제1 스캔라인(Scan1)에 게이트전극이 연결되고 구동TFT(DR)의 제2 전극에 제1 전극이 연결되며 센싱라인(SL1)에 제2 전극이 연결된다.
제4 서브픽셀(SP4)에서, 제1 스위치TFT(SW1)는 제4 스캔라인(Scan4)에 게이트전극이 연결되고 제2 노드(N2)에 제1 전극이 연결되며 구동TFT(DR)의 게이트전극에 제2 전극이 연결된다. 구동TFT(DR)는 제1 스위치TFT(SW1)의 제2 전극에 게이트전극이 연결되고 제1전원라인(EVDD)에 제1전극이 연결되고 발광소자(OLED_G)의 애노드전극에 제2 전극이 연결된다. 제1 스위치TFT(SW1)의 제2 전극과 구동TFT(DR)의 제2 전극 사이에는 커패시터(Cst)가 연결된다. 발광소자(OLED_G)는 구동TFT(DR)의 제2전극에 애노드전극이 연결되고 제2전원라인(EVSS)에 캐소드전극이 연결된다. 제2 스위치TFT(SW2)는 제4 스캔라인(Scan4)에 게이트전극이 연결되고 구동TFT(DR)의 제2 전극에 제1 전극이 연결되며 센싱라인(SL1)에 제2 전극이 연결된다.
이상과 같이, 제2 서브픽셀그룹(SG2)의 제2 서브픽셀과 제4 서브픽셀은 데이터가 입력되는 제2 노드(N2)를 공유하여 제2 스위치(T2)가 턴온되면 데이터라인(DL1)으로부터 데이터전압(Vdata)을 입력받을 수 있다. 제2 스위치(T2)가 턴온된 상태에서 제1 스캔신호가 입력되면 제2 서브픽셀(SP2)의 제1 스위치TFT(SW1)가 턴온되어 제2 서브픽셀에 데이터전압(Vdata)이 입력된다. 제2 스위치(T2)가 턴온된 상태에서 제4 스캔신호가 입력되면 제4 서브픽셀(SP4)의 제1 스위치TFT(SW1)가 턴온되어 제4 서브픽셀에 데이터전압(Vdata)이 입력된다.
도 4는 도 3의 픽셀 어레이의 구동 파형도이다.
제1 스캔신호(Scan1)는 제1 기간(t1)에서 제2 기간(t2)까지 턴온 레벨로 공급된다. 이에, 제1 서브픽셀그룹(SG1)의 제1 서브픽셀(SP1)과 제2 서브픽셀그룹(SG2)의 제2 서브픽셀(SP2)의 제1 스위치 TFT(SW1)가 각각 턴온된다. 제1 스캔신호(Scan1)가 오프 레벨로 전환되면 제1 서브픽셀(SP1)과 제2 서브픽셀(SP2)이 입력된 데이터전압에 따라 발광한다.
제2 스캔신호(Scan2)는 제1 기간(t1) 및 제3 기간(t3) 동안 턴온 레벨로 공급된다. 이에, 제1 기간(t1) 및 제3 기간(t3)에는 제1 스위치(T1)가 턴온되어 제1 서브픽셀그룹(SG1)의 제1노드(N1)에 데이터전압(Vdata)이 공급된다.
제3 스캔신호(Scan3)는 제2 기간(t2) 및 제4 기간(t4) 동안 턴온 레벨로 공급된다. 이에, 제2 기간(t2) 및 제4 기간(t4)에는 제2 스위치(T2)가 턴온되어 제2 서브픽셀그룹(SG2)의 제2노드(N2)에 데이터전압(Vdata)이 공급된다.
제4 스캔신호(Scan4)는 제3 기간(t3)에서 제4 기간(t4)까지 턴온 레벨로 공급된다. 이에, 제1 서브픽셀그룹(SG2)의 제3 서브픽셀(SP3)과 제2 서브픽셀그룹(SG2)의 제4 서브픽셀(SP4)의 제1 스위치 TFT(SW1)가 각각 턴온된다. 제4 스캔신호(Scan4)가 오프 레벨로 전환되면 제3 서브픽셀(SP3)과 제4 서브픽셀(SP4)이 입력된 데이터전압에 의해 발광한다.
이상의 구동파형에 따라, 제1 서브픽셀그룹(SG1)에 포함된 제1 서브픽셀(SP1)은 제1 수평시간(t1) 동안 제1데이터전압을 공급받고, 제2 서브픽셀그룹(SG2)에 포함된 제2 서브픽셀(SP2)은 제2 수평시간(t2) 동안 제2 데이터전압을 공급받고, 제1 서브픽셀그룹(SG1)에 포함된 제3 서브픽셀(SP3)은 제3 수평시간(t3) 동안 제3 데이터전압을 공급받고, 제2 서브픽셀그룹(SG2)에 포함된 제4 서브픽셀(SP4)은 제1 수평시간(t1) 동안 제4데이터전압을 공급받을 수 있다.
이하, 도 5 내지 도 8을 참조하여 각 수평시간 에서의 픽셀어레이의 구동방법을 상세히 설명한다.
도 5a 및 5b는 제1 수평시간(t1)에 대응되는 픽셀 어레이의 등가회로와 구동 파형도이다.
제1 수평시간(t1)에서 제1 스캔신호(Scan1)는 온 레벨로 입력되고, 제2 스캔신호(Scan2)는 온 레벨로 입력되고, 제3 스캔신호(Scan3)는 오프 레벨로 입력되고, 제4 스캔신호(Scan4)는 오프 레벨로 입력된다.
제1 스캔신호(Scan1)가 온 레벨로 입력됨에 따라 제1 서브픽셀그룹(SG1)의 제1 서브픽셀(SP1)과 제2 서브픽셀그룹(SG2)의 제2 서브픽셀(SP2)의 제1 스위치 TFT(SW1)가 각각 턴온된다.
제2 스캔신호(Scan2)가 온 레벨로 입력됨에 따라, 제1스위치(T1)가 턴온되어 데이터라인으로 입력되는 데이터전압(Vdata)이 제1노드(N1)로 입력된다. 제1노드(N1)에 연결된 제1 서브픽셀(SP1)의 제1 스위치TFT(SW1)가 턴온된 상태이므로, 데이터전압(Vdata)은 제1 서브픽셀(SP1)에 입력된다.
제3 스캔신호(Scan3)는 오프 레벨로 입력되므로, 제2스위치(T2)는 오프된다.
제4 스캔신호(Scan1)는 오프 레벨로 입력되므로, 제3 서브픽셀(SP3)과 제4 서브픽셀(SP4)의 제1 스위치 TFT(SW1)는 오프된다.
이상과 같이, 제1 수평시간(t1)에는 데이터라인으로 입력되는 데이터전압(Vdata)이 제1 스위치(T1)에 의해 제1노드(N1)로 인가되어 제1 서브픽셀(SP1)에 데이터전압(Vdata)이 입력된다.
도 6a 및 6b는 제2 수평시간(t2)에 대응되는 픽셀 어레이의 등가회로와 구동 파형도이다.
제2 수평시간(t2)에서 제1 스캔신호(Scan1)는 온 레벨로 입력되고, 제2 스캔신호(Scan2)는 오프 레벨로 입력되고, 제3 스캔신호(Scan3)는 온 레벨로 입력되고, 제4 스캔신호(Scan4)는 오프 레벨로 입력된다.
제1 스캔신호(Scan1)가 온 레벨로 입력됨에 따라 제1 서브픽셀그룹(SG1)의 제1 서브픽셀(SP1)과 제2 서브픽셀그룹(SG2)의 제2 서브픽셀(SP2)의 제1 스위치 TFT(SW1)가 각각 턴온된다.
제 3스캔신호(Scan2)가 온 레벨로 입력됨에 따라, 제2스위치(T2)가 턴온되어 데이터라인으로 입력되는 데이터전압(Vdata)이 제2노드(N2)로 입력된다. 제2노드(N2)에 연결된 제2 서브픽셀(SP2)의 제1 스위치TFT(SW1)가 턴온된 상태이므로, 데이터전압(Vdata)은 제2 서브픽셀(SP2)에 입력된다.
제2 스캔신호(Scan3)는 오프 레벨로 입력되므로, 제1스위치(T1)는 오프된다.
제4 스캔신호(Scan1)는 오프 레벨로 입력되므로, 제3 서브픽셀(SP3)과 제4 서브픽셀(SP4)의 제1 스위치 TFT(SW1)는 오프된다.
이상과 같이, 제2 수평시간(t2)에는 데이터라인으로 입력되는 데이터전압(Vdata)이 제2 스위치(T2)에 의해 제2노드(N2)로 인가되어 제2 서브픽셀(SP2)에 데이터전압(Vdata)이 입력된다.
이상의 제1 수평시간(t1) 및 제2 수평시간(t2)에 제1 스캔신호가 온 레벨로 입력되는 동안, 제1 서브픽셀과 제2 서브픽셀이 순차적으로 충전되고, 이 후, 제1 스캔신호가 오프 레벨로 전환되면 제1 서브픽셀 및 제2 서브픽셀은 충전된 데이터전압에 따라 발광 동작한다.
도 7a 및 7b는 제3 수평시간(t3)에 대응되는 픽셀 어레이의 등가회로와 구동 파형도이다.
제3 수평시간(t3)에서 제1 스캔신호(Scan1)는 오프 레벨로 입력되고, 제2 스캔신호(Scan2)는 온 레벨로 입력되고, 제3 스캔신호(Scan3)는 오프 레벨로 입력되고, 제4 스캔신호(Scan4)는 온 레벨로 입력된다.
제4 스캔신호(Scan4)가 온 레벨로 입력됨에 따라 제1 서브픽셀그룹(SG1)의 제3 서브픽셀(SP3)과 제2 서브픽셀그룹(SG2)의 제4 서브픽셀(SP4)의 제1 스위치 TFT(SW1)가 각각 턴온된다.
제2 스캔신호(Scan2)가 온 레벨로 입력됨에 따라, 제1스위치(T1)가 턴온되어 데이터라인으로 입력되는 데이터전압(Vdata)이 제1노드(N1)로 입력된다. 제1노드(N1)에 연결된 제3 서브픽셀(SP3)의 제1 스위치TFT(SW1)가 턴온된 상태이므로, 데이터전압(Vdata)은 제3 서브픽셀(SP3)에 입력된다.
제1 스캔신호(Scan1)가 오프 레벨로 입력됨에 따라, 제1 서브픽셀 및 제2 서브픽셀은 충전된 데이터전압에 따라 발광 동작한다.
제3 스캔신호(Scan3)는 오프 레벨로 입력되므로, 제2스위치(T2)는 오프된다.
이상과 같이, 제3 수평시간(t1)에는 데이터라인으로 입력되는 데이터전압(Vdata)이 제1 스위치(T1)에 의해 제1노드(N1)로 인가되어 제3 서브픽셀(SP3)에 데이터전압(Vdata)이 입력된다. 또한, 제3 수평시간(t1)에는 제1 서브픽셀 및 제2 서브픽셀이 충전된 데이터전압에 따라 발광 동작한다.
도 8a 및 8b는 제4 수평시간(t4)에 대응되는 픽셀 어레이의 등가회로와 구동 파형도이다.
제4 수평시간(t4)에서 제1 스캔신호(Scan1)는 오프 레벨로 입력되고, 제2 스캔신호(Scan2)는 오프 레벨로 입력되고, 제3 스캔신호(Scan3)는 온 레벨로 입력되고, 제4 스캔신호(Scan4)는 온 레벨로 입력된다.
제4 스캔신호(Scan4)가 온 레벨로 입력됨에 따라 제1 서브픽셀그룹(SG1)의 제3 서브픽셀(SP3)과 제2 서브픽셀그룹(SG2)의 제4 서브픽셀(SP4)의 제1 스위치 TFT(SW1)가 각각 턴온된다.
제 3스캔신호(Scan2)가 온 레벨로 입력됨에 따라, 제2스위치(T2)가 턴온되어 데이터라인으로 입력되는 데이터전압(Vdata)이 제2노드(N2)로 입력된다. 제2노드(N2)에 연결된 제4 서브픽셀(SP4)의 제1 스위치TFT(SW1)가 턴온된 상태이므로, 데이터전압(Vdata)은 제4 서브픽셀(SP4)에 입력된다.
제1 스캔신호(Scan1)가 오프 레벨로 입력됨에 따라, 제1 서브픽셀 및 제2 서브픽셀은 충전된 데이터전압에 따라 발광 동작한다.
제2 스캔신호(Scan3)는 오프 레벨로 입력되므로, 제1스위치(T1)는 오프된다.
이상과 같이, 제4 수평시간(t4)에는 데이터라인으로 입력되는 데이터전압(Vdata)이 제2 스위치(T2)에 의해 제2노드(N2)로 인가되어 제4 서브픽셀(SP4)에 데이터전압(Vdata)이 입력된다.
이상의 제3 수평시간(t3) 및 제4 수평시간(t4)에 제4 스캔신호가 온 레벨로 입력되는 동안, 제3 서브픽셀과 제4 서브픽셀이 순차적으로 충전되고, 이 후, 제4 스캔신호가 오프 레벨로 전환되면 제3 서브픽셀 및 제4 서브픽셀은 충전된 데이터전압에 따라 발광 동작한다.
이상 설명한 바와 같이, 본 발명은 수직 방향으로 이웃한 한 쌍의 서브픽셀들을 하나의 서브픽셀그룹으로 설정하여 데이터 입력노드를 공유하도록 하고, 수평 방향으로 이웃한 서브픽셀그룹 간에는 데이터 입력노드와 데이터라인 간을 연결하는 스위치를 연결하여 데이터라인을 공유할 수 있도록 한다. 이에, 하나의 데이터라인을 통해 4개의 서브픽셀에 데이터전압을 공급할 수 있으므로 데이터라인의 수를 1/4로 감소시킬 수 있다.
도 9 및 도 10은 데이터 드라이브 IC의 핀 맵(Pin-map)을 도시한 것이다. 데이터 드라이브 IC는 출력 핀에 연결된 데이터라인들에 데이터전압을 출력하고, 센싱라인들에 기준전압(Vref)을 출력한다. 핀 맵은 데이터라인과 센싱라인이 연결되는 데이터 드라이브 IC의 출력 핀을 도시한 것이다.
도 9는 종래의 표시장치에 적용되는 데이터 드라이브 IC의 핀 맵(100)을 도시한 것이다. 도 9에 도시된 바와 같이, 종래의 데이터 드라이브 IC의 출력핀은 제1전원 출력핀(EVDD), 기준전압 출력핀(VREF), 데이터전압 출력핀(DATA)을 포함한다.
종래의 픽셀 어레이는 각 서브픽셀 마다 1개의 데이터라인이 연결되어 있다. 따라서, 데이터전압 출력핀(DATA)은 R 서브픽셀이 연결된 데이터라인에 R 데이터전압(VR)을 출력하기 위한 출력핀, G 서브픽셀이 연결된 데이터라인에 G 데이터전압(VG)을 출력하기 위한 출력핀, B 서브픽셀이 연결된 데이터라인에 B 데이터전압(VB)을 출력하기 위한 출력핀, W 서브픽셀이 연결된 데이터라인에 W 데이터전압(VW)을 출력하기 위한 출력핀을 포함해야 한다.
도 10은 본 발명의 실시예에 따른 표시장치에 적용되는 데이터 드라이브 IC의 핀 맵(200)을 도시한 것이다.
본 발명의 픽셀 어레이는 4개의 서브픽셀 마다 1개의 데이터라인이 연결된다. 즉, 1개의 데이터라인에 R 데이터전압(VR), G 데이터전압(VG), B 데이터전압(VB), W 데이터전압(VW)이 공급된다. 따라서, 도 9의 데이터전압 출력핀(DATA)의 개수에 비해 1/4개의 출력핀만으로도 픽셀 어레이에 데이터전압을 공급할 수 있다.
출력핀의 개수가 감소됨에 따라 데이터 드라이브 IC 가격이 절감될 수 있고, 데이터라인을 데이터 드라이브 IC와 연결하기 위해 소요되는 공정 비용과 공정 시간을 감소시킬 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 상술한 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시 예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 한다. 아울러, 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어진다. 또한, 특허청구범위의 의미 및 범위 그리고 그 등가 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
110: 영상 처리부 120: 타이밍 제어부
130: 스캔 구동부 140: 데이터 구동부
150: 표시패널1 180: 전원 공급부

Claims (11)

  1. 수직방향으로 인접하게 배치되어 데이터전압이 입력되는 제1노드를 공유하는 한 쌍의 서브픽셀을 포함하는 제1 서브픽셀그룹;
    상기 제1 서브픽셀그룹과 수평방향으로 인접하게 배치되고, 수직방향으로 인접하게 배치되어 데이터전압이 입력되는 제2노드를 공유하는 한 쌍의 서브픽셀을 포함하는 제2 서브픽셀그룹;
    상기 제1 서브픽셀그룹과 상기 제2 서브픽셀그룹 사이에 배치된 하나의 데이터라인;
    상기 제1노드와 상기 데이터라인과의 접속을 제어하는 제1스위치; 및
    상기 제2노드와 상기 데이터라인과의 접속을 제어하는 제2스위치;
    를 포함하는 표시장치.
  2. 제1항에 있어서,
    상기 제1 서브픽셀그룹은,
    상기 제1스위치의 턴온 동작에 대응하여 상기 데이터라인을 통해 인가된 데이터전압을 공급받고,
    상기 제2 서브픽셀그룹은
    상기 제1스위치의 턴온 동작에 대응하여 상기 데이터라인을 통해 인가된 데이터전압을 공급받는 표시장치.
  3. 제1항에 있어서,
    상기 제1 서브픽셀그룹에 포함된 한 쌍의 서브픽셀과, 상기 제2 서브픽셀그룹에 포함된 한 쌍의 서브픽셀은 모두 다른 시간에 데이터전압을 공급받는 표시장치.
  4. 제3항에 있어서,
    상기 제1 서브픽셀그룹에 포함된 한 쌍의 서브픽셀과, 상기 제2 서브픽셀그룹에 포함된 한 쌍의 서브픽셀은 1 수평시간의 주기로 각기 다른 데이터전압을 공급받는 표시장치.
  5. 제1항에 있어서,
    상기 제1 서브픽셀그룹에 포함된 제1서브픽셀은 제1수평시간에 제1데이터전압을 공급받고,
    상기 제2 서브픽셀그룹에 포함된 제2서브픽셀은 제2수평시간에 제2데이터전압을 공급받고,
    상기 제1 서브픽셀그룹에 포함된 제3서브픽셀은 제3수평시간에 제3데이터전압을 공급받고,
    상기 제2 서브픽셀그룹에 포함된 제4서브픽셀은 제4수평시간에 제4데이터전압을 공급받는 표시장치.
  6. 제5항에 있어서,
    상기 제1서브픽셀은 상기 제2서브픽셀과 동일한 시간에 발광을 개시하고,
    상기 제3서브픽셀은 상기 제4서브픽셀과 동일한 시간에 발광을 개시하는 표시장치.
  7. 제5항에 있어서,
    상기 제1서브픽셀 내지 상기 제4서브픽셀에 각각 포함되고,
    상기 데이터전압을 전달하기 위해 스위칭 동작하는 스위치TFT는 2 수평시간 동안 턴온 상태가 유지되는 표시장치.
  8. 제7항에 있어서,
    상기 제1스위치와 상기 제2스위치는 4 수평시간 동안 2회씩 교번하며 턴온되는 표시장치.
  9. 제1항에 있어서,
    상기 서브픽셀은,
    스캔라인에 게이트전극이 연결되고 상기 제1노드 또는 상기 제2노드에 제1전극이 연결된 제1 스위치TFT;
    상기 제1 스위치TFT의 제2전극에 게이트전극이 연결되고 제1전원라인에 제1전극이 연결된 구동TFT;
    상기 제1 스위치TFT의 제2전극과 구동TFT의 게이트전극에 일단이 연결되고 상기 구동TFT의 제2전극에 타단이 연결된 커패시터; 및
    상기 구동TFT의 제2전극과 상기 커패시터의 타단에 애노드전극이 연결되고 제2전원라인에 캐소드전극이 연결된 발광소자를 포함하는 표시장치.
  10. 제9항에 있어서,
    상기 서브픽셀은,
    상기 스캔라인에 게이트전극이 연결되고 상기 구동TFT의 제2전극과 상기 발광소자의 애노드전극에 제1전극이 연결되고 센싱라인에 제2전극이 연결된 제2 스위치TFT를 포함하는 표시장치.
  11. 제1항에 있어서,
    상기 제1 서브픽셀그룹에 포함된 제1서브픽셀과 상기 제2 서브픽셀그룹에 포함된 제2서브픽셀은 하나의 스캔 라인과 연결되고,
    상기 제1 서브픽셀그룹에 포함된 제3서브픽셀과 상기 제2서브픽셀그룹에 포함된 제4서브픽셀은 다른 하나의 스캔 라인과 연결되는 표시장치.
KR1020180168431A 2018-12-24 2018-12-24 표시장치 KR102633406B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020180168431A KR102633406B1 (ko) 2018-12-24 2018-12-24 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180168431A KR102633406B1 (ko) 2018-12-24 2018-12-24 표시장치

Publications (2)

Publication Number Publication Date
KR20200078995A KR20200078995A (ko) 2020-07-02
KR102633406B1 true KR102633406B1 (ko) 2024-02-06

Family

ID=71599630

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180168431A KR102633406B1 (ko) 2018-12-24 2018-12-24 표시장치

Country Status (1)

Country Link
KR (1) KR102633406B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112309262A (zh) * 2020-11-09 2021-02-02 福建华佳彩有限公司 一种特殊显示屏结构及其驱动方法
CN112309260A (zh) * 2020-11-09 2021-02-02 福建华佳彩有限公司 一种显示屏结构及其驱动方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN202710889U (zh) * 2012-07-26 2013-01-30 京东方科技集团股份有限公司 阵列基板单元、阵列基板、液晶显示面板及液晶显示装置
KR102089338B1 (ko) * 2013-12-30 2020-03-16 엘지디스플레이 주식회사 유기발광 표시장치
KR102217169B1 (ko) * 2014-09-11 2021-02-18 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치
KR102515027B1 (ko) * 2017-04-12 2023-03-29 엘지디스플레이 주식회사 표시패널과 이를 이용한 전계 발광 표시장치

Also Published As

Publication number Publication date
KR20200078995A (ko) 2020-07-02

Similar Documents

Publication Publication Date Title
US10210804B2 (en) Organic light emitting diode display device
JP5611312B2 (ja) 有機発光ダイオード表示装置及びその駆動方法
KR102380303B1 (ko) 유기 발광 표시 장치 및 이의 구동 방법
WO2019052394A1 (zh) 像素电路及其驱动方法、显示装置
WO2016145693A1 (zh) Amoled像素驱动电路及像素驱动方法
JP6159965B2 (ja) 表示パネル、表示装置ならびに電子機器
KR20210073188A (ko) 화소 구동 회로를 포함한 전계발광 표시장치
KR102653575B1 (ko) 표시 장치
JP2014029424A (ja) 表示装置および電子機器、ならびに表示パネルの駆動方法
US20170330518A1 (en) Display apparatus and method of driving the same
KR20170110211A (ko) 화소 및 유기 발광 표시 장치
KR102633406B1 (ko) 표시장치
KR102431625B1 (ko) 유기 발광 표시 장치 및 이의 구동 방법
KR20220094916A (ko) 게이트 구동 회로 및 이를 이용한 전계 발광 표시 장치
KR20220090924A (ko) 게이트 구동 회로 및 이를 이용한 전계 발광 표시 장치
WO2019037306A1 (zh) 像素驱动电路及其驱动方法
KR102577468B1 (ko) 픽셀 회로와 이를 이용한 표시장치
US11972735B2 (en) Display device
KR102351337B1 (ko) Oled 표시 장치
KR102647022B1 (ko) 전계발광 표시장치
KR20230099171A (ko) 화소 회로 및 이를 포함하는 표시 장치
KR102604730B1 (ko) 표시장치 및 이의 구동방법
KR102612739B1 (ko) 표시장치 및 이의 구동방법
KR20220075737A (ko) 전계발광 표시장치
KR102618390B1 (ko) 표시장치와 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant