KR102446167B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR102446167B1
KR102446167B1 KR1020170118521A KR20170118521A KR102446167B1 KR 102446167 B1 KR102446167 B1 KR 102446167B1 KR 1020170118521 A KR1020170118521 A KR 1020170118521A KR 20170118521 A KR20170118521 A KR 20170118521A KR 102446167 B1 KR102446167 B1 KR 102446167B1
Authority
KR
South Korea
Prior art keywords
power
hole
display area
power link
wiring
Prior art date
Application number
KR1020170118521A
Other languages
English (en)
Other versions
KR20190030906A (ko
Inventor
강규태
박남길
권마르딘
정성웅
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020170118521A priority Critical patent/KR102446167B1/ko
Priority to US16/108,544 priority patent/US10762838B2/en
Publication of KR20190030906A publication Critical patent/KR20190030906A/ko
Application granted granted Critical
Publication of KR102446167B1 publication Critical patent/KR102446167B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13456Cell terminals located on one side of the display only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3216Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using a passive matrix
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Vehicle Body Suspensions (AREA)
  • Diaphragms For Electromechanical Transducers (AREA)
  • Measuring Pulse, Heart Rate, Blood Pressure Or Blood Flow (AREA)

Abstract

본 명세서는 표시 장치에 관한 것으로서, 본 명세서의 일 실시예에 따른 표시 장치는 복수의 픽셀이 있는 표시 영역 및 표시 영역에 인접한 비표시 영역을 포함하는 기판, 표시 영역에 구비되어 복수의 픽셀에 전원을 공급하는 복수의 전원 배선 및 비표시 영역에 있으며, 복수의 전원 배선에 연결된 제1 전원 링크 배선을 포함하고, 제1 전원 링크 배선은 적어도 하나 이상의 홀을 포함한다. 따라서, 제1 전원 링크 배선 내에서 복수의 전원 배선 중 제2 전원 링크 배선에 인접한 전원 배선으로 전원 전압이 전달되는 경로를 증가시켜 전원 전압 강하량의 균일도를 향상시킬 수 있다.

Description

표시 장치{DISPLAY DEVICE}
본 명세서는 표시 장치에 관한 것으로서, 보다 상세하게는 전원 전압 공급 경로를 개선하여 복수의 전원 배선에 대한 전원 전압의 강하량 차이를 저감하여, 휘도 균일도를 향상시킬 수 있는 표시 장치에 관한 것이다.
액정 표시 장치(Liquid Crystal Display Device), 유기 발광 소자 표시 장치(Organic Light Emitting Diode Display Device), 양자 점 표시 장치(Quantum Dot Display Device) 등과 같은 표시 장치(Display Device)는 얇은 두께와 낮은 소비전력으로 인해 차세대 표시 장치로서 각광을 받고 있다.
표시 장치는 복수의 픽셀을 구동하기 위한 전원 전압을 제공하는 구동 IC(Driver Integrated Circuit)를 포함한다. 구동 IC는 표시 장치에 배치된 전원 배선을 통해 각각의 픽셀로 전원 전압을 제공한다.
그러나, 구동 IC에 의해 제공되는 전원 전압은 배선을 지나며 전압 강하가 발생하고, 이에 따라 각각의 픽셀로 제공되는 전원 전압이 일정하지 않아 표시 장치의 휘도 균일성이 떨어질 수 있다. 이에, 표시 장치의 복수의 픽셀로 일정한 전원 전압을 제공하기 위한 방법이 요구되고 있다.
본 명세서의 발명자들은, 표시 장치에서 비표시 영역의 설계 자유도를 높이고, 전원 전압의 강하량을 저감하기 위해 전원 전압의 최초 인입 지점을 표시 장치의 중앙으로 설계하였다. 그리고, 표시 장치의 중앙으로 인입된 전원 전압을 표시 영역의 전 영역에 고르게 전달하기 위해 표시 패널 상부에서 좌, 우로 연장하는 수평 전원 배선을 배치하였다.
수평 전원 배선의 중앙으로 인입된 전원 전압은 수평 전원 배선의 좌우로 전달된다. 그러나, 수평 전원 배선의 중앙부에서의 전원 전압의 강하량이 가장 작고, 수평 전원 배선의 좌, 우측 외곽부에서의 전원 전압의 강하량이 가장 크므로, 복수의 전원 배선 각각에 대한 전원 전압 강하량의 차이로 인해 복수의 픽셀에 균일한 전원 전압이 전달되지 않는다. 따라서, 전원 전압 강하량의 차이에 따라 복수의 픽셀의 휘도가 불균일해지고, 전원 전압의 강하를 보상하기 위해 보다 많은 전압을 인가해야 하는 문제점이 발생했다.
이에, 본 명세서의 발명자들은 복수의 전원 배선에 대한 전원 전압 강하량 차이를 줄일 수 있는 새로운 구조의 수평 전원 배선을 구비한 표시 장치를 발명하였다.
이에, 본 명세서가 해결하고자 하는 과제는 표시 장치의 좌, 우 방향으로 전달되는 전원 전압 강하량 차이를 최소화하여 휘도 균일도를 향상시킨 표시 장치를 제공하는 것이다.
본 명세서가 해결하고자 하는 다른 과제는 수평 전원 배선 내에서의 저항을 조절하여 전원 전압 강하량의 균일도를 향상시켜, 휘도 균일도가 향상된 표시 장치를 제공하는 것이다.
본 명세서의 과제들은 이상에서 언급한 과제들로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
본 명세서의 일 실시예에 따른 표시 장치는 복수의 픽셀이 있는 표시 영역 및 표시 영역에 인접한 비표시 영역을 포함하는 기판, 표시 영역에 구비되어 복수의 픽셀에 전원을 공급하는 복수의 전원 배선 및 비표시 영역에 있으며, 복수의 전원 배선에 연결된 제1 전원 링크 배선을 포함하고, 제1 전원 링크 배선은 적어도 하나 이상의 홀을 포함한다. 따라서, 각 전원 전압이 전달되는 경로의 저항을 조절하여 전원 전압의 강하량 차이를 저감하고, 휘도 균일도를 향상시킬 수 있다.
본 명세서의 다른 실시예에 따른 표시 장치는, 표시 영역, 표시 영역에 인접한 비표시 영역을 포함하는 기판, 표시 영역에 있는 복수의 전원 배선, 비표시 영역에 구비되고, 복수의 전원 배선과 연결된 제1 전원 링크 배선 및 제1 전원 링크 배선으로부터 제1 전원 링크 배선과 상이한 방향으로 연장된 제2 전원 링크 배선을 포함하고, 제1 전원 링크 배선은 복수의 전원 배선 중 제2 전원 링크 배선과 최단 거리에 있는 전원 배선으로 전원 전압이 전달되는 경로를 증가시키기 위한 홀을 포함한다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 명세서는 수평 전원 배선 내에서의 저항을 조절하여 전원 전압 강하량 차이를 저감함으로써, 전원 전압의 균일도를 향상시킬 수 있다.
본 명세서는 표시 장치의 좌, 우 방향으로 전원 전압이 전달될 때, 전원 전압 강하에 따른 전원 전압의 차이를 최소화하여 휘도 균일도를 향상시킬 수 있다.
본 명세서는 수평 전원 배선 내에서의 저항을 조절하여 전원 전압 강하량 차이를 저감함으로써, 전원 전압의 강하량의 균일도를 향상시킬 수 있으므로, 구동 IC의 설계, 배치 등에 따른 전원 배선의 설계 자유도를 향상시킬 수 있다.
본 명세서에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 명세서의 일 실시예에 따른 표시 장치의 평면도이다.
도 2는 도 1의 A영역에 대한 확대도이다.
도 3은 본 명세서의 다른 실시예에 따른 표시 장치의 A영역에 대한 확대도이다.
도 4는 본 명세서의 또 다른 실시예에 따른 표시 장치의 A영역에 대한 확대도이다.
도 5a 내지 도 5c는 본 명세서의 다양한 실시예들에 따른 표시 장치의 평면도이다.
본 명세서의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나, 본 발명은 이하에서 개시되는 실시예들에 제한되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 명세서의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 명세서의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 제한되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 명세서의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서 상에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
소자 또는 층이 다른 소자 또는 층 "위 (on)"로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다.
또한 제 1, 제 2 등이 다양한 구성 요소들을 서술하기 위해서 사용되나, 이들 구성 요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성 요소를 다른 구성 요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제 1 구성 요소는 본 명세서의 기술적 사상 내에서 제 2 구성 요소일 수도 있다.
명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 도시된 것이며, 본 발명이 도시된 구성의 크기 및 두께에 반드시 한정되는 것은 아니다.
본 명세서의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하에서는 도면을 참조하여 본 명세서의 실시예에 따른 표시 장치에 대해 상세히 설명하기로 한다.
도 1은 본 명세서의 일 실시예에 따른 표시 장치의 평면도이다. 도 1을 참조하면 표시 장치(100)는 기판(101), 플렉서블 필름(110), 전원 링크 배선(PLL) 및 전원 배선(PL)을 포함한다.
기판(101)은 표시 장치(100)의 여러 구성 요소들을 지지하기 위한 베이스 부재로, 절연 물질로 구성될 수 있다. 예를 들어, 기판(101)은 유리 또는 폴리이미드 등과 같은 플라스틱 물질로 구성될 수 있다.
도 1을 참조하면, 기판(101)은 표시 영역(A/A) 및 비표시 영역(N/A)을 포함한다.
표시 영역(A/A)은 화상을 표시하는 영역으로, 복수의 픽셀이 배치된다. 표시 영역(A/A)에는 영상을 표시하기 위한 표시 소자 및 표시 소자를 구동하기 위한 구동부가 배치될 수 있다. 예를 들어, 표시 장치(100)가 유기 발광 표시 장치인 경우, 표시 소자는 애노드, 유기층 및 캐소드를 포함하는 유기 발광 소자일 수 있다. 구동부는 유기 발광 소자를 구동하기 위한 전원 배선(PL), 게이트 배선, 데이터 배선, 박막 트랜지스터, 스토리지 커패시터 등과 같은 다양한 구성 요소로 이루어질 수 있다. 이하에서는 설명의 편의를 위해 표시 장치(100)가 유기 발광 표시 장치인 것으로 가정하지만, 표시 장치(100)는 유기 발광 표시 장치로 제한되는 것은 아니다.
비표시 영역(N/A)은 화상이 표시되지 않는 영역으로, 표시 영역(A/A)의 표시 소자를 구동하기 위한 다양한 배선 및 회로 등이 배치된다. 예를 들어, 비표시 영역(N/A)에는 구동 IC(112), 전원 링크 배선(PLL) 등이 배치될 수 있다.
비표시 영역(N/A)은 표시 영역(A/A)에서 연장된 영역일 수 있으나, 이에 제한되지 않고, 표시 영역(A/A)을 둘러싸는 영역일 수도 있다.
비표시 영역(N/A)은 제1 비표시 영역(NA1), 벤딩 영역(BA), 제2 비표시 영역(NA2) 및 패드 영역(PA)을 포함한다. 제1 비표시 영역(NA1)은 표시 영역(A/A)으로부터 연장된 영역이다. 벤딩 영역(BA)은 제1 비표시 영역(NA1)으로부터 연장된 영역으로 벤딩될 수 있다. 제2 비표시 영역(NA2)은 벤딩 영역(BA)으로부터 연장된 영역이고, 패드 영역(PA)은 제2 비표시 영역(NA2)으로부터 연장된 영역으로 구동 IC(112)에 연결되기 위한 패드가 배치된다.
플렉서블 필름(110)은 연성을 가진 베이스 필름(111)에 각종 부품을 배치한 필름으로, 표시 영역(A/A)의 픽셀로 신호를 공급하기 위한 부품이다. 플렉서블 필름(110)은 비표시 영역(N/A)의 패드 영역(PA)에 배치되어 패드 영역(PA)에 배치된 패드를 통해 전원 전압, 데이터 전압 등을 표시 영역(A/A)의 픽셀로 공급한다. 플렉서블 필름(110)은 베이스 필름(111) 및 구동 IC(112)를 포함하고, 이 외에도 각종 부품이 배치될 수 있다. 도 1에서는 설명의 편의를 위해 플렉서블 필름(110)에 연결되는 인쇄 회로 기판의 도시는 생략하였다.
베이스 필름(111)은 플렉서블 필름(110)의 각종 부품을 지지하는 층이다. 베이스 필름(111)은 절연 물질로 이루어질 수 있고, 예를 들어, 플렉서빌리티(flexibility)를 갖는 절연 물질로 이루어질 수 있다.
구동 IC(112)는 영상을 표시하기 위한 데이터와 이를 처리하기 위한 구동 신호를 처리하는 부품이다. 구동 IC(112)는 표시 장치(100)의 기판(101) 상에 실장되는 방식에 따라 칩 온 글래스(Chip On Glass; COG), 칩 온 필름(Chip On Film; COF), 테이프 캐리어 패키지(Tape Carrier Package; TCP) 등의 방식으로 배치될 수 있다. 도 1에서는 설명의 편의를 위해 구동 IC(112)가 플렉서블 필름(110) 상에 실장된 칩 온 필름 방식인 것으로 도시하였으나, 이에 제한되지 않는다.
표시 영역(A/A)에 복수의 전원 배선(PL)이 배치되고, 비표시 영역(N/A)에 전원 링크 배선(PLL)이 배치된다. 복수의 전원 배선(PL) 및 전원 링크 배선(PLL)은 구동 IC(112)로부터의 전원 전압을 표시 영역(A/A)의 복수의 픽셀로 전달한다.
예를 들면, 비표시 영역(N/A)에 배치된 전원 링크 배선(PLL)은 구동 IC(112)와 표시 영역(A/A)의 복수의 전원 배선(PL)을 연결한다. 그리고, 구동 IC(112)에서 전원 전압은 전원 링크 배선(PLL)을 통해 복수의 전원 배선(PL)으로 전달되고, 최종적으로 복수의 전원 배선(PL)에 연결된 복수의 픽셀에 전원 전압이 전달될 수 있다.
복수의 전원 배선(PL) 및 전원 링크 배선(PLL)은 도전성 물질로 형성될 수 있다. 예를 들어, 복수의 전원 배선(PL) 및 전원 링크 배선(PLL)은 표시 영역(A/A)의 유기 발광 소자 및 박막 트랜지스터의 게이트 전극, 소스 전극, 및 드레인 전극 제조 시 사용되는 다양한 물질 중 하나로 형성될 수 있고, 단층 또는 복층으로 구성될 수 있다. 예를 들면, 복수의 전원 배선(PL) 및 전원 링크 배선(PLL)은 몰리브덴(Mo), 크롬(Cr), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd), 구리(Cu), 및 은(Ag)과 마그네슘(Mg)의 합금 등으로 형성될 수 있으며, 이에 한정되는 것은 아니다.
그리고, 도 1에서는 기판(101) 상에 전원 링크 배선(PLL) 및 복수의 전원 배선(PL)만 배치된 것으로 도시되었으나, 표시 영역(A/A)의 복수의 픽셀로 데이터 전압을 전달하는 데이터 배선 및 데이터 링크 배선, 게이트 배선 등과 같은 다양한 배선이 더 배치될 수 있다.
전원 링크 배선(PLL)은 제1 전원 링크 배선(PLL1) 및 제2 전원 링크 배선(PLL2)을 포함한다. 제1 전원 링크 배선(PLL1)은 제1 비표시 영역(NA1)에 배치되고, 제2 전원 링크 배선(PLL2)은 제1 비표시 영역(NA1)에서 패드 영역(PA)까지 배치된다.
예를 들면, 제2 전원 링크 배선(PLL2)은 패드 영역(PA) 및 제2 비표시 영역(NA2)에 배치된 제1 연결 배선(CL1), 벤딩 영역(BA)에 배치된 복수의 벤딩 패턴(BP) 및 제1 비표시 영역(NA1)에 배치된 제2 연결 배선(CL2)을 포함한다.
제1 연결 배선(CL1)은 패드 영역(PA) 및 제2 비표시 영역(NA2)의 중앙부에 배치되고, 구동 IC(112)에 연결된 패드와 연결되어 벤딩 영역(BA)에 배치된 복수의 벤딩 패턴(BP)으로 전원 전압을 전달한다.
복수의 벤딩 패턴(BP)은 벤딩 영역(BA)의 중앙부에 배치된다. 벤딩 영역(BA)은 최종 제품 상에서 벤딩되는 영역으로, 벤딩 영역(BA)이 벤딩됨에 따라 벤딩 영역(BA)에 배치된 벤딩 패턴(BP)에 집중되는 응력으로 인한 크랙이 발생할 수 있다. 이에, 벤딩 패턴(BP)은 크랙을 최소화하기 위해 특정 형상의 패턴으로 이루어질 수 있다. 예를 들어, 벤딩 패턴(BP)은 다이아몬드 형상, 마름모 형상, 지그재그 형상, 원형 형상 중 적어도 하나의 형상을 갖는 도전 패턴이 반복적으로 배치된 패턴일 수 있다. 벤딩 패턴(BP)은 상술한 형상 외에도 벤딩 패턴(BP)에 집중된 응력 및 크랙을 최소화하기 위한 다른 형상일 수 있으며, 이에 제한되지 않는다.
그리고, 도 1에서는 복수의 벤딩 패턴(BP)은 벤딩 영역(BA) 상에 배치된 것으로 도시되었으나, 복수의 벤딩 패턴(BP)은 벤딩 영역(BA)으로부터 제1 비표시 영역(NA1) 및 제2 비표시 영역(NA2)의 일부 영역까지 연장되어 배치될 수 있으며, 이에 제한되지 않는다.
제2 연결 배선(CL2)은 제1 비표시 영역(NA1)에 배치되고, 복수의 벤딩 패턴(BP) 및 제1 전원 링크 배선(PLL1)에 연결된다. 제2 연결 배선(CL2)은 복수의 벤딩 패턴(BP)으로부터 제1 비표시 영역(NA1)을 향해 연장된 배선으로, 제1 비표시 영역(NA1)의 중앙부에 배치된다.
제1 전원 링크 배선(PLL1)은 제1 연결 배선(CL1) 및 복수의 벤딩 패턴(BP)을 통해 전달된 전원 전압을 표시 영역(A/A)의 복수의 전원 배선(PL)으로 전달한다. 제1 전원 링크 배선(PLL1)은 제1 비표시 영역(NA1)에 배치되어, 제1 비표시 영역(NA1)의 양 끝단까지 연장된다. 제1 전원 링크 배선(PLL1)은 제1 비표시 영역(NA1)의 중앙부에 배치된 제1 홀(H1)을 포함한다. 제1 홀(H1)에 대해서는 도 2를 참조하여 후술하기로 한다.
제1 전원 링크 배선(PLL1)은 복수의 벤딩 패턴(BP)과 연결된다. 예를 들면, 제1 전원 링크 배선(PLL1)은 제2 연결 배선(CL2)을 통해 복수의 벤딩 패턴(BP)과 연결된다.
그리고, 제1 전원 링크 배선(PLL1)은 제1 비표시 영역(NA1)의 양 끝단을 향해 연장되고, 제2 전원 링크 배선(PLL2)은 제1 전원 링크 배선(PLL1)과 상이한 방향으로 연장된다. 예를 들어, 제1 전원 링크 배선(PLL1)은 도 1에 도시된 바와 같이 가로 방향으로 연장되고, 제2 전원 링크 배선(PLL2)은 세로 방향으로 연장될 수 있다.
복수의 전원 배선(PL)은 표시 영역(A/A)에 배치된다. 복수의 전원 배선(PL)의 단부는 제1 비표시 영역(NA1)으로 연장되어 하나의 제1 전원 링크 배선(PLL1)에 연결된다.
상술한 바와 같은 전원 링크 배선(PLL)의 구성에 따라, 구동 IC(112)로부터 전달된 전원 전압은 제1 연결 배선(CL1), 복수의 벤딩 패턴(BP), 복수의 제2 연결 배선(CL2), 제1 전원 링크 배선(PLL1) 및 복수의 전원 배선(PL)의 순서로 전달되어 표시 영역(A/A)에 배치된 복수의 픽셀로 공급될 수 있다.
이하에서는 도 2를 참조하여, 제1 전원 링크 배선(PLL1)의 제1 홀(H1)에 대하여 설명하기로 한다.
도 2는 도 1의 A영역에 대한 확대도이다.
도 2를 참조하면, 제1 전원 링크 배선(PLL1)의 중앙부이면서 제1 비표시 영역(NA1)의 중앙부에 제1 홀(H1)이 배치된다. 따라서, 제1 전원 링크 배선(PLL1)의 중앙부에 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)이 연결되므로, 제1 홀(H1)의 중심(O)은 제2 전원 링크 배선(PLL2)과 동일 라인 상에 배치될 수 있다. 예를 들면, 제1 홀(H1)은 제2 전원 링크 배선(PLL2)에 대응하여 제1 전원 링크 배선(PLL1) 내에 배치될 수 있다.
그리고, 제1 전원 링크 배선(PLL1)에 복수의 전원 배선(PL)이 연결된다. 이때, 복수의 전원 배선(PL) 중 제2 전원 링크 배선(PLL2)과 동일 라인 상에 있는 제1 전원 배선(PL1)이 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)과의 직선 거리가 가장 짧다. 그리고, 제1 홀(H1)의 중심(O)은 제2 전원 링크 배선(PLL2)과 동일 라인 상에 배치되므로, 제1 홀(H1)의 중심(O)은 제2 전원 링크 배선(PLL2) 및 제1 전원 배선(PL1)의 최단 직선 경로와 중첩될 수 있다.
그리고, 제1 홀(H1)은 타원 형상으로, 제1 홀(H1)의 가로 길이(X)는 세로 길이(Y)보다 길다. 예를 들면, 제1 전원 링크 배선(PLL1)의 연장 방향인 가로 방향에서 제1 홀(H1)의 폭(X)은 제2 전원 링크 배선(PLL2)의 연장 방향인 세로 방향에서 제1 홀(H1)의 폭(Y)보다 크다. 그리고, 제1 홀(H1)의 형상은 제1 홀(H1)의 가로 길이(X)가 세로 길이(Y)보다 길다면, 이에 제한되지 않는다.
제1 홀(H1)은 제1 전원 링크 배선(PLL1)의 제1 변(S1) 및 제2 변(S2) 중 제1 변(S1)에 가깝도록 배치된다. 예를 들면, 제1 전원 링크 배선(PLL1)에서 표시 영역(A/A)에 인접한 제1 변(S1), 제1 변(S1)의 반대측의 제2 변(S2) 중 제1 홀(H1)은 표시 영역(A/A)에 인접한 제1 변(S1)에 더 가깝도록 배치된다. 따라서, 제1 전원 링크 배선(PLL1)의 제2 변(S2)에 연결된 제2 전원 링크 배선(PLL2)과 제1 홀(H1)의 중심(O)까지의 최단 거리(L1)는 제1 전원 링크 배선(PLL1)의 제1 변(S1)에 연결된 전원 배선(PL)과 제1 홀(H1)의 중심(O)까지의 최단 거리(L2)보다 길다.
그리고, 제1 홀(H1)이 제1 변(S1)보다 제2 변(S2)에 더 가깝도록 배치되면, 제2 전원 링크 배선(PLL2)으로부터 전달된 전원 전압이 제1 전원 링크 배선(PLL1)에 최초로 인입되는 지점, 즉, 제2 전원 링크 배선(PLL2)과 제1 전원 링크 배선(PLL1)이 접촉하는 지점에서의 제1 전원 링크 배선(PLL1)의 폭이 좁아진다. 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)이 연결된 지점인 제1 전원 링크 배선(PLL1)의 중앙부로 인입된 전원 전압은 제1 전원 링크 배선(PLL1)의 양 끝단까지 전달된다. 그리고, 전원 전압은 제1 전원 링크 배선(PLL1)의 양 끝단으로 전달되며 저항에 의해 전원 전압의 강하가 발생한다. 제1 홀(H1)이 제2 변(S2)에 더 가깝도록 배치되면, 최초로 전원 전압이 인입되는 지점에서의 제1 전원 링크 배선(PLL1)의 폭이 좁아짐에 따라 저항이 높아져 제1 전원 링크 배선(PLL1)의 양 끝단으로 전달되는 전원 전압의 강하량이 높아질 수 있다. 제1 전원 링크 배선(PLL1)으로 인입되어 이미 발생한 전원 전압의 강하는 제1 전원 링크 배선(PLL1)의 양 끝단으로 전달되며 전원 전압의 강하가 또 발생하므로, 복수의 전원 배선(PL)에 보다 낮은 전원 전압이 전달될 수 있다. 이에, 제1 홀(H1)을 제1 변(S1)에 가깝도록 배치하여 제1 전원 링크 배선(PLL1)에서 전원 전압이 최초로 인입되는 지점에서의 제1 전원 링크 배선(PLL1)의 폭을 넓혀 최초로 인입되는 전원 전압의 강하량을 낮출 수 있다.
그리고, 제1 홀(H1)이 제1 전원 링크 배선(PLL1) 내에 배치됨으로써, 제2 전원 링크 배선(PLL2)으로부터 일부 복수의 전원 배선(PL)으로 전달되는 전원 전압은 제1 홀(H1)의 외곽을 따라 우회하여 전달될 수 있다.
도 2에 도시된 제1 경로(R1), 제2 경로(R2) 및 제3 경로(R3)는 제2 전원 링크 배선(PLL2)으로부터 제1 전원 링크 배선(PLL1)을 지나 제1 전원 배선(PL1) 내지 제3 전원 배선(PL3)까지의 전원 전압 전달 경로를 나타낸 것이다.
제1 경로(R1)는 제1 전원 링크 배선(PLL1) 내에서 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)으로부터 제1 전원 배선(PL1)까지 전원 전압이 전달되는 경로이다. 제1 경로(R1)는 제1 홀(H1)의 외곽 중 약 절반을 거쳐 제1 전원 배선(PL1)까지 연결된다. 그리고, 제2 연결 배선(CL2)과 제1 전원 배선(PL1)까지의 최단 직선 경로는 제2 연결 배선(CL2)와 복수의 전원 배선(PL) 간의 최단 직선 경로 중 가장 짧을 수 있다.
제2 경로(R2)는 제1 전원 링크 배선(PLL1) 내에서 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)으로부터 제2 전원 배선(PL2)까지 전원 전압이 전달되는 경로이다. 제2 경로(R2)는 제1 홀(H1)의 외곽 중 일부를 거쳐 제2 전원 배선(PL2)까지 연결된다.
제1 경로(R1)와 제2 경로(R2)를 비교하면, 제1 경로(R1)와 제2 경로(R2)는 동일한 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)에서 각각 제1 홀(H1)의 중심(O)에 대응하는 제1 전원 배선(PL1)과 제1 홀(H1)의 끝단에 대응하는 제2 전원 배선(PL2)으로 전원 전압이 전달되는 경로이다. 제1 경로(R1)는 제1 홀(H1)의 외곽 중 약 1/2을 거쳐 제1 전원 배선(PL1)에 연결되고, 제2 경로(R2)는 제1 홀(H1)의 외곽 중 약 1/4을 거쳐 제2 전원 배선(PL2)에 연결되므로, 제1 경로(R1)가 제2 경로(R2)보다 길이가 더 길 수 있다. 따라서, 제2 경로(R2)를 따라 전달되는 전원 전압의 강하량보다 길이가 더 긴 제1 경로(R1)를 따라 전달되는 전원 전압의 강하량이 더 높을 수 있다.
제3 경로(R3)는 제1 전원 링크 배선(PLL1) 내에서 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)으로부터 제3 전원 배선(PL3)까지 전원 전압이 전달되는 경로이다. 제3 전원 배선(PL3)은 제1 전원 링크 배선(PLL1)의 끝단에 연결된다. 그리고, 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)과 복수의 전원 배선(PL)간의 최단 직선 경로 중, 제2 연결 배선(CL2)부터 제3 전원 배선(PL3)까지의 최단 직선 경로가 가장 길다.
그리고, 복수의 전원 배선(PL) 중 제1 홀(H1)과 중첩하지 않는 일부 복수의 전원 배선(PL)으로 전원 전압이 전달되는 경로는 제1 홀(H1)을 우회하지 않고 전달될 수 있다. 예를 들면, 제1 홀(H1)에 대응하지 않은 일부 복수의 전원 배선(PL)에 전달되는 전원 전압의 강하량은 제1 홀(H1)과는 무관할 수 있다. 그리고, 제1 홀(H1)에 대응하지 않은 일부 복수의 전원 배선(PL) 중 제2 전원 링크 배선(PLL2)과 가장 먼 제3 전원 배선(PL3)으로 전달되는 전원 전압의 강하량이 가장 높을 수 있다.
제4 경로(R4)는 제1 전원 링크 배선(PLL1)에 제1 홀(H1)이 없는 경우, 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)으로부터 제1 전원 배선(PL1)까지 전원 전압이 전달될 수 있는 가상의 경로이다. 제4 경로(R4)는 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)에서 제1 전원 배선(PL1)까지 최단 직선 경로와 동일한 경로일 수 있다.
제1 경로(R1)와 제4 경로(R4)를 비교하면, 동일한 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)에서 제1 전원 배선(PL1)으로 전원 전압이 전달되는 경로이지만, 제1 경로(R1)는 제1 홀(H1)의 외곽을 따라 우회하므로, 제4 경로(R4)보다 제1 경로(R1)의 길이가 더 길다. 따라서, 제4 경로(R4)를 따라 전달되는 전원 전압의 강하량보다 길이가 더 긴 제1 경로(R1)를 따라 전달되는 전원 전압의 강하량이 더 높을 수 있다.
그리고, 제1 홀(H1)이 없을 경우, 제2 전원 링크 배선(PLL2)으로부터 최단 직선 거리에 배치된 제1 전원 배선(PL1)으로 전달되는 제4 경로(R4)에서의 전원 전압의 강하량이 가장 낮을 수 있다. 그러나, 제1 홀(H1)이 배치됨에 따라, 제1 경로(R1)에서 전원 전압의 강하량은 높아질 수 있다.
제1 경로(R1)와 제3 경로(R3)를 비교하면, 제1 경로(R1)는 제2 전원 링크 배선(PLL2)과 최단 직선 경로가 가장 짧은 제1 전원 배선(PL1)으로 전원 전압이 전달되는 경로이고, 제3 경로(R3)는 제2 전원 링크 배선(PLL2)과 최단 직선 경로가 가장 긴 제3 전원 배선(PL3)으로 전원 전압이 전달되는 경로이다.
그리고, 제2 전원 링크 배선(PLL2)으로부터 제1 전원 배선(PL1)으로의 직선 거리가 제3 전원 배선(PL3)으로의 직선 거리보다 짧지만, 제1 경로(R1)는 제1 홀(H1)을 우회하므로, 제1 경로(R1)에서의 전원 전압 강하량은 제3 경로(R3)에서의 전원 전압 강하량과 실질적으로 동일할 수 있다. 예를 들면, 제1 경로(R1)에서의 전원 전압 강하량이 제3 경로(R3)에서의 전원 전압 강하량과 실질적으로 동일하도록 제1 홀(H1)의 폭, 면적 등이 결정될 수 있다. 따라서, 제2 전원 링크 배선(PLL2)과 최단 직선 거리를 가진 제1 전원 배선(PL1)으로 전달되는 전원 전압과 제2 전원 링크 배선(PLL2)과 최장 직선 거리를 가진 제3 전원 배선(PL3)으로 전달되는 전원 전압은 실질적으로 동일할 수 있다.
표시 장치는 모니터 및 TV, 스마트폰, 시계 등 그 적용 범위가 다양해지고 있으며, 넓은 표시 면적을 가지면서도 감소된 부피 및 무게를 갖는 표시 장치에 대한 연구가 진행되고 있다. 그 중 한가지로 표시 장치의 베젤의 크기를 감소시키기 위한 연구가 진행되고 있으며, 베젤의 크기를 감소시키기 위해 기판의 비표시 영역을 벤딩하는 기술, 기판의 비표시 영역의 크기를 축소하는 기술 등이 사용되고 있다. 이에 따라, 전원 전압의 입력 영역을 축소하고, 전원 전압을 전달하는 배선의 수를 감소시키기 위한 설계에 대한 연구가 진행되고 있다. 따라서, 전원 전압이 표시 장치의 중앙부로 인입되도록 하여 전원 전압의 입력 영역 및 전원 전압을 전달하는 배선의 수를 줄이도록 설계하였다. 대신 표시 영역 상부의 제1 비표시 영역에 좌, 우로 길게 연장된 제1 전원 링크 배선을 배치하여, 중앙으로 인입된 전원 전압을 표시 영역 전체에 고르게 전달하도록 하였다.
그러나, 제1 전원 링크 배선의 중앙부에 연결된 전원 배선으로 전달되는 전원 전압과, 제1 전원 링크 배선의 양 끝단에 연결된 전원 배선으로 전달되는 전원 전압이 상이한 문제점이 있다. 구체적으로, 제1 전원 링크 배선의 중앙부에 연결된 전원 배선으로 전원 전압이 전달되는 경로가 가장 짧고, 제1 전원 링크 배선의 양 끝단에 연결된 전원 배선으로 전원 전압이 전달되는 경로가 가장 길다. 따라서, 제1 전원 링크 배선의 중앙부에 연결된 전원 배선과 제1 전원 링크 배선의 양 끝단에 연결된 전원 배선간의 전원 전압은 상이할 수 있다. 이와 같이, 표시 영역에 불균일한 전원 전압이 복수의 픽셀로 전달되면, 휘도의 불균형이 발생하므로 표시 장치의 신뢰성이 저감될 수 있다.
이에, 본 명세서의 일 실시예에 따른 표시 장치(100)는 제1 전원 링크 배선(PLL1) 내에 제1 홀(H1)을 배치하여 표시 영역(A/A)의 중앙부, 좌측부 및 우측부에서의 전원 전압의 강하량 차이를 최소화할 수 있다. 제1 홀(H1)은 제1 전원 링크 배선(PLL1)으로 전원 전압이 인입되는 지점, 즉 제2 전원 링크 배선(PLL2)과 대응되도록 배치된다. 그리고 제2 전원 링크 배선(PLL2)과 가장 최단 직선 거리의 제1 전원 배선(PL1)으로 전달되는 전원 전압은 제1 홀(H1)을 우회하여 전달됨에 따라, 전원 전압이 전달되는 경로가 길어져 전원 전압의 강하량이 증가될 수 있다. 그러므로, 제2 전원 링크 배선(PLL2)과 가장 최장 직선 거리의 제3 전원 배선(PL3)으로 전달되는 전원 전압과 제2 전원 링크 배선(PLL2)과 가장 최단 직선 거리의 제1 전원 배선(PL1)으로 전달되는 전원 전압은 실질적으로 동일할 수 있다. 따라서, 본 명세서의 일 실시예에 따른 표시 장치(100)는 제1 전원 링크 배선(PLL1)에 전원 전압이 전달되는 지점에 제1 홀(H1)을 배치하여 제1 전원 링크 배선(PLL1) 전체에 연결된 복수의 전원 배선(PL) 각각에 전달되는 전원 전압의 강하량 차이를 저감할 수 있다. 이에, 본 명세서의 일 실시예에 따른 표시 장치(100)는 표시 영역(A/A) 전체에 전달되는 전원 전압의 균일도가 향상될 수 있고, 균일한 휘도의 영상을 구현할 수 있는 효과가 있다.
도 3은 본 명세서의 다른 실시예에 따른 표시 장치의 A영역에 대한 확대도이다. 도 3의 표시 장치(300)는 도 1의 표시 장치(100)와 비교하여 제1 홀(H1')의 형상이 상이하며, 다른 구성은 실질적으로 동일하므로 중복 설명은 생략하거나 간략히 설명하기로 한다.
도 3을 참조하면, 제1 홀(H1')은 양 끝단에 배치된 추가 홀(PH)을 더 포함한다. 예를 들면, 직사각형 형상의 제1 홀(H1') 양 끝단에 추가 홀(PH)을 더 배치하여, 제1 홀(H1')은 아령 형상일 수 있다. 즉, 제1 홀(H1')은 제1 홀(H1')의 연장 방향에 대한 양 끝단의 폭이 중앙 부분의 폭보다 큰 형상을 가질 수 있다.
제1 홀(H1')의 모서리가 뾰족한 경우, 각 모서리에서 전하가 집중되어 정전기가 발생할 수 있다. 또한, 제1 홀(H1')의 각 모서리에 응력이 집중되어 제1 전원 링크 배선(PLL1)의 크랙이 발생할 수도 있다.
이에, 본 명세서의 다른 실시예에 따른 표시 장치(300)는 제1 전원 링크 배선(PLL1) 내의 제1 홀(H1')의 양 끝단에 추가 홀(PH)을 더 포함한다. 제1 홀(H1')은 가로 방향의 폭이 세로 방향의 폭보다 큰 형상으로, 제1 홀(H1')의 양 끝단의 모서리에서 전하가 집중되어 정전기가 쉽게 발생할 수 있고, 제1 홀(H1')의 양 끝단이 협소하여 응력이 집중되므로, 제1 전원 링크 배선(PLL1)의 크랙에 취약할 수 있다. 따라서, 본 명세서의 다른 실시예에 따른 표시 장치(300)는 제1 홀(H1')의 양 끝단에 추가 홀(PH)을 배치하여, 제1 홀(H1')의 양 끝단에서의 전하 집중을 저감하여 정전기 발생을 최소화할 수 있다. 그리고, 제1 홀(H1')의 양 끝단에 추가 홀(PH)을 배치함으로써, 제1 홀(H1')의 양 끝단이 확장되므로, 응력 집중이 저감되어 제1 전원 링크 배선(PLL1)의 크랙이 감소될 수 있다.
도 4는 본 명세서의 또 다른 실시예에 따른 표시 장치의 A영역에 대한 확대도이다. 도 4의 표시 장치(400)는 도 1의 표시 장치(100)와 비교하여 제1 홀(H1'') 내부의 메쉬 배선(ML)이 상이하며, 다른 구성은 실질적으로 동일하므로 중복 설명은 생략하거나 간략히 설명하기로 한다.
도 4를 참조하면, 제1 전원 링크 배선(PLL1)은 제1 홀(H1'') 내부에 배치된 메쉬 배선(ML)을 더 포함한다. 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)에서 제1 전원 링크 배선(PLL1)으로 인입된 전원 전압이 제2 연결 배선(CL2)과 최단 직선 거리에 배치된 제1 전원 배선(PL1)으로 전달될 때, 제1 홀(H1'')을 우회하는 대신 제1 홀(H1'') 내부의 메쉬 배선(ML)을 통해 최단 직선 거리의 경로로 전원 전압이 전달될 수 있다.
그리고, 메쉬 배선(ML)은 폭이 상대적으로 매우 좁으므로 배선 저항이 높다. 따라서, 제1 전원 배선(PL1)으로 전달되는 전원 전압의 경로 길이는 짧더라도 전원 전압의 강하량은 높을 수 있다. 따라서, 제2 전원 링크 배선(PLL2)의 제2 연결 배선(CL2)과 최단 직선 거리의 제1 전원 배선(PL1)과 제2 전원 링크 배선(PLL2)과 최장 직선 거리의 제3 전원 배선(PL3)으로 각각 전달되는 전원 전압의 강하량은 실질적으로 동일할 수 있다.
본 명세서의 또 다른 실시예에 따른 표시 장치(400)는 제1 전원 링크 배선(PLL1)의 제1 홀(H1'') 내부에 메쉬 배선(ML)을 포함한다. 제2 전원 링크 배선(PLL2)으로부터 최단 직선 거리의 제1 전원 배선(PL1)으로 전달되는 전원 전압은 제1 홀(H1'')을 우회하지 않고, 제1 홀(H1'') 내부의 메쉬 배선(ML)을 통해 최단 직선 경로로 전달될 수 있다. 그러나, 메쉬 배선(ML)의 저항이 높으므로, 전원 전압이 최단 직선 경로로 전달되더라도 전원 전압 강하량은 제2 전원 링크 배선(PLL2)으로부터 최장 직선 거리의 제3 전원 배선(PL3)으로 전달되는 전원 전압 강하량과 유사하거나 동일할 수 있다. 따라서, 본 명세서의 또 다른 실시예에 따른 표시 장치(400)는 제1 전원 링크 배선(PLL1) 내에 저항이 높은 메쉬 배선(ML)을 배치하여, 전원 전압이 최단 직선 경로로 전달되더라도 전원 전압의 강하량을 높일 수 있다. 따라서, 제1 전원 링크 배선(PLL1) 내에서 전달되는 전원 전압의 강하량 차이를 저감할 수 있으므로, 표시 영역(A/A) 전체에 전달되는 전원 전압의 균일도가 향상될 수 있고, 균일한 휘도의 영상을 구현할 수 있는 효과가 있다.
그리고, 표시 장치(400)의 기판(101) 상에 전원 링크 배선(PLL)만이 아니라 데이터 링크 배선 및 데이터 배선이 더 배치된다. 데이터 링크 배선 및 데이터 배선은 구동 IC(112)로부터 데이터 전압을 표시 영역(A/A)의 복수의 픽셀로 전달하기 위한 배선이다. 데이터 링크 배선은 비표시 영역(N/A)에 배치되고, 데이터 배선은 표시 영역(A/A)에 배치된다.
비표시 영역(N/A)에서 데이터 링크 배선은 전원 링크 배선(PLL)과 중첩할 수 있다. 예를 들어, 제1 비표시 영역(NA1)에서 제1 전원 링크 배선(PLL1)과 데이터 링크 배선이 중첩할 수 있다. 제1 전원 링크 배선(PLL1)이 데이터 링크 배선과 중첩하는 경우, 제1 전원 링크 배선(PLL1) 및 데이터 링크 배선 사이에 기생 커패시턴스가 발생할 수 있다. 그리고, 기생 커패시턴스로 인해, 데이터 링크 배선으로 전달되는 데이터 전압에 대해 RC 부하가 발생할 수 있다. 이때, 제1 전원 링크 배선(PLL1)의 제1 홀(H1'')에서는 데이터 링크 배선의 일부가 제1 전원 링크 배선(PLL1)과 중첩하지 않으므로, 제1 홀(H1'')을 지나는 데이터 링크 배선과 제1 홀(H1'')을 지나지 않는 데이터 링크 배선 간에 서로 다른 RC 부하가 발생하여 편차가 생길 수 있다. 이에, 본 명세서의 또 다른 실시예에 따른 표시 장치(400)는 제1 전원 링크 배선(PLL1)의 제1 홀(H1'') 내부에 메쉬 배선(ML)을 배치하여, 제1 전원 링크 배선(PLL1)이 데이터 링크 배선과 최대한 많이 중첩하도록 할 수 있다. 따라서, 본 명세서의 또 다른 실시예에 따른 표시 장치(400)는 데이터 전압에 대한 RC 부하에 따른 편차를 줄일 수 있는 효과가 있다.
도 5a는 본 명세서의 또 다른 실시예에 따른 표시 장치의 평면도이다. 도 5b는 본 명세서의 또 다른 실시예에 따른 표시 장치의 평면도이다. 도 5c는 본 명세서의 또 다른 실시예에 따른 표시 장치의 평면도이다. 도 5a 내지 도 5c의 표시 장치(500A, 500B, 500C)는 도 1의 표시 장치(100)와 비교하여 제1 전원 링크 배선(PLL1) 내의 홀의 개수와 제2 전원 링크 배선(PLL2A, PLL2B, PLL2C)이 상이하며, 다른 구성은 실질적으로 동일하므로 중복 설명은 생략하거나 간략히 설명하기로 한다.
도 5a를 참조하면, 본 명세서의 또 다른 실시예에 따른 표시 장치(500A)에서 제2 전원 링크 배선(PLL2A)은 비표시 영역(N/A)의 양 끝단에 배치되어, 제1 전원 링크 배선(PLL1)의 양 끝단에 연결된다.
예를 들면, 제1 연결 배선(CL1A)은 패드 영역(PA)의 양 끝단에 배치된 패드에 연결되어 제2 비표시 영역(NA2)의 양 끝단에 배치된다. 제1 연결 배선(CL1A)과 연결된 벤딩 패턴(BP) 또한 벤딩 영역(BA)의 양 끝단에 배치된다. 그리고, 벤딩 패턴(BP)으로부터 제1 비표시 영역(NA1)을 향해 연장된 제2 연결 배선(CL2A)도 제1 비표시 영역(NA1)의 양 끝단에 배치된다. 따라서, 제1 연결 배선(CL1A), 벤딩 패턴(BP) 및 제2 연결 배선(CL2A)을 포함하는 제2 전원 링크 배선(PLL2A)은 제1 비표시 영역(NA1)의 양 끝단까지 연장된 제1 전원 링크 배선(PLL1)의 양 끝단에 각각 연결될 수 있다.
제1 전원 링크 배선(PLL1)은 양 끝단에 각각 제2 홀(H2) 및 제3 홀(H3)을 포함한다. 예를 들면, 제2 전원 링크 배선(PLL2A)에 대응되도록 제2 홀(H2) 및 제3 홀(H3)이 배치되고, 제2 전원 링크 배선(PLL2A)과 제2 홀(H2)의 중심 및 제3 홀(H3)의 중심은 동일 라인 상에 배치될 수 있다.
도 5b를 참조하면, 본 명세서의 또 다른 실시예에 따른 표시 장치(500B)에서 제2 전원 링크 배선(PLL2B)은 제1 연결 배선(CL1), 제3 연결 배선(CL3), 제4 연결 배선(CL4), 벤딩 패턴(BP) 및 제2 연결 배선(CL2B)을 포함한다. 제1 연결 배선(CL1)은 패드 영역(PA) 및 제2 비표시 영역(NA2)의 중앙부에 배치된다.
제3 연결 배선(CL3)의 중앙부에 제1 연결 배선(CL1)이 연결된다. 구체적으로, 제3 연결 배선(CL3)은 제1 연결 배선(CL1)의 단부로부터 제2 비표시 영역(NA2)의 양 끝단을 향하는 방향으로 연장될 수 있다. 제3 연결 배선(CL3)의 일단은 제2 비표시 영역(NA2)의 중앙부 및 일단 사이에 배치되고, 제3 연결 배선(CL3)의 타단은 제2 비표시 영역(NA2)의 중앙부 및 타단 사이에 배치될 수 있다. 예를 들어, 제3 연결 배선(CL3)의 일단은 제2 비표시 영역(NA2)의 중앙부와 일단 사이의 중간 지점까지 연장될 수 있고, 제3 연결 배선(CL3)의 타단은 제2 비표시 영역(NA2)의 중앙부와 타단 사이의 중간 지점까지 연장될 수 있다. 즉, 제3 연결 배선(CL3)의 중앙부에서 일단까지의 거리와 제3 연결 배선(CL3)의 일단에서 제2 비표시 영역(NA2)의 일단까지의 거리는 동일하고, 제3 연결 배선(CL3)의 중앙부에서 타단까지의 거리와 제3 연결 배선(CL3)의 타단에서 제2 비표시 영역(NA2)의 타단까지의 거리는 동일할 수 있다.
도 5b에서, 제3 연결 배선(CL3)은 제2 비표시 영역(NA2)의 양 끝단까지 완전히 연장되지 않은 것으로 도시되었으나, 제3 연결 배선(CL3)은 제2 비표시 영역(NA2)의 양 끝단까지 연장될 수 있으며, 이에 제한되지 않는다.
제4 연결 배선(CL4)은 제2 비표시 영역(NA2)의 중앙부와 양 끝단 사이에 각각 배치된다. 제4 연결 배선(CL4)은 제3 연결 배선(CL3)의 양 끝단에 각각 연결되어, 벤딩 영역(BA)을 향해 연장된 배선이며, 제4 연결 배선(CL4)은 벤딩 영역(BA)의 벤딩 패턴(BP)과 연결될 수 있다.
벤딩 패턴(BP)은 벤딩 영역(BA)의 중앙부와 양 끝단 사이에 배치된다. 제4 연결 배선(CL4)에 연결된 벤딩 패턴(BP)은 제2 연결 배선(CL2B)에 각각 연결된다.
제2 연결 배선(CL2B)은 제1 비표시 영역(NA1)의 중앙부와 양 끝단 사이에 각각 배치된다. 제2 연결 배선(CL2B)은 벤딩 패턴(BP)에 각각 연결되어 제1 비표시 영역(NA1)을 향해 연장된 배선이며, 제2 연결 배선(CL2B)은 제1 전원 링크 배선(PLL1)에 연결된다.
따라서, 제2 전원 링크 배선(PLL2B)의 제1 연결 배선(CL1)은 비표시 영역(N/A)의 중앙부에 배치되며, 제1 연결 배선(CL1)의 단부로부터 비표시 영역(N/A)의 양 끝단을 향해 연장된 제3 연결 배선(CL3)에 의해, 제2 전원 링크 배선(PLL2B)의 일부, 즉 제4 연결 배선(CL4), 벤딩 패턴(BP) 및 제2 연결 배선(CL2B)은 비표시 영역(N/A)의 중앙부와 양 끝단 사이에 각각 배치될 수 있다.
제2 전원 링크 배선(PLL2B)의 제2 연결 배선(CL2B)은 제1 전원 링크 배선(PLL1)의 중앙부 및 양 끝단이 아닌 다른 지점에 각각 연결된다. 예를 들어, 제2 연결 배선(CL2B)은 제1 전원 링크 배선(PLL1)의 1/4 지점 및 3/4 지점에 각각 연결될 수 있으나, 이에 제한되지 않는다.
제1 전원 링크 배선(PLL1)은 제2 전원 링크 배선(PLL2B)에 각각 대응되도록 배치된 제4 홀(H4) 및 제5 홀(H5)을 포함한다. 그리고, 제4 홀(H4)의 중심 및 제5 홀(H5)의 중심은 제2 전원 링크 배선(PLL2B)과 동일 라인 상에 배치될 수 있다.
도 5c를 참조하면, 본 명세서의 또 다른 실시예에 따른 표시 장치(500C)에서 제2 전원 링크 배선(PLL2C)은 비표시 영역(N/A)의 중앙부 및 양 끝단에 배치되어, 제1 전원 링크 배선(PLL1)의 중앙부 및 양 끝단에 연결된다.
예를 들면, 제1 연결 배선(CL1, CL1A)은 패드 영역(PA)의 중앙부 및 양 끝단에 배치된 패드에 연결되어 패드 영역(PA) 및 제2 비표시 영역(NA2)의 중앙부 및 양 끝단에 배치된다. 그리고 제1 연결 배선(CL1, CL1A)과 연결된 벤딩 패턴(BP) 또한 벤딩 영역(BA)의 중앙부 및 양 끝단에 배치된다. 벤딩 패턴(BP)으로부터 제1 비표시 영역(NA1)을 향해 연장된 제2 연결 배선(CL2, CL2A)도 제1 비표시 영역(NA1)의 중앙부 및 양 끝단에 배치된다. 따라서, 제1 연결 배선(CL1, CL1A), 벤딩 패턴(BP) 및 제2 연결 배선(CL2, CL2A)은 제1 비표시 영역(NA1)의 양 끝단까지 연장된 제1 전원 링크 배선(PLL1)의 중앙부 및 양 끝단에 각각 연결될 수 있다.
제1 전원 링크 배선(PLL1)은 제1 홀(H1), 제2 홀(H2) 및 제3 홀(H3)을 포함한다. 예를 들면, 제2 전원 링크 배선(PLL2C)에 대응되도록 제1 홀(H1), 제2 홀(H2) 및 제3 홀(H3)이 배치되고, 제2 전원 링크 배선(PLL2C)과 제1 홀(H1), 제2 홀(H2) 및 제3 홀(H3) 각각의 중심은 동일 라인 상에 배치될 수 있다.
본 명세서의 다양한 실시예에 따른 표시 장치(500A, 500B, 500C)는 구동 IC(112)의 설계에 따라 구동 IC(112)와 연결된 제2 전원 링크 배선(PLL2A, PLL2B, PLL2C)의 배치가 상이할 수 있다. 도 5a의 표시 장치(500A)는 제2 전원 링크 배선(PLL2A)이 제1 전원 링크 배선(PLL1)의 양 끝단에 각각 연결되고, 이에 대응하여 제1 전원 링크 배선(PLL1)의 양 끝단에 각각 제2 홀(H2) 및 제3 홀(H3)이 배치된다. 도 5b의 표시 장치(500B)는 제2 전원 링크 배선(PLL2B)이 제1 전원 링크 배선(PLL1)의 약 1/4 지점 및 약 3/4 지점에 각각 연결되고, 이에 대응하여 제1 전원 링크 배선(PLL1)의 약 1/4 지점 및 약 3/4 지점에 제4 홀(H4) 및 제5 홀(H5)이 배치된다. 도 5c의 표시 장치(500C)는 제2 전원 링크 배선(PLL2C)이 제1 전원 링크 배선(PLL1)의 중앙부 및 양 끝단에 각각 연결되고, 이에 대응하여 제1 전원 링크 배선(PLL1)의 중앙부 및 양 끝단에 각각 제1 홀(H1), 제2 홀(H2) 및 제3 홀(H3)이 배치된다. 즉, 표시 장치(500A, 500B, 500C)의 중앙부, 양 끝단 또는 어느 중간 지점 등 한 군데로 인입된 전원 전압은 제1 전원 링크 배선(PLL1)에서 표시 영역(A/A)의 전체로 전달될 수 있다.
그리고, 본 명세서의 다양한 실시예에 따른 표시 장치(500A, 500B, 500C)는 제1 전원 링크 배선(PLL1)에 제2 전원 링크 배선(PLL2A, PLL2B, PLL2C)과 대응하도록 제1 홀 내지 제5 홀(H1, H2, H3, H4, H5)을 배치하여, 제2 전원 링크 배선(PLL2A, PLL2B, PLL2C)과 동일 라인 상에 배치된 전원 배선(PL)으로 전달되는 전원 전압의 강하량을 높일 수 있다. 제2 전원 링크 배선(PLL2A, PLL2B, PLL2C)으로부터 제1 전원 링크 배선(PLL1)에 인입된 전원 전압은 제1 홀(H1) 내지 제5 홀(H5)을 각각 우회하므로, 제2 전원 링크 배선(PLL2A, PLL2B, PLL2C)과 동일 라인 상에 배치된 전원 배선(PL)으로 전원 전압이 전달되는 경로가 길어지게 된다. 전원 전압이 전달되는 경로가 길어짐에 따라 전원 전압의 강하량 또한 증가할 수 있다. 이에, 제2 전원 링크 배선(PLL2A, PLL2B, PLL2C)과 직선 거리가 가장 먼 전원 배선(PL)으로 전달되는 전원 전압의 강하량과 제2 전원 링크 배선(PLL2A, PLL2B, PLL2C)과 직선 거리가 가장 짧은 전원 배선(PL)으로 전달되는 전원 전압의 강하량은 실질적으로 동일할 수 있다. 그리고, 본 명세서의 다양한 실시예에 따른 표시 장치(500A, 500B, 500C)는 구동 IC(112)의 모델, 배치, 및 설계 등에 따라 표시 장치(500A, 500B, 500C)로의 최초 전원 전압 인입 지점이 다양하게 변경될 수 있다. 최초로 전원 전압이 인입되는 지점에 따라 제2 전원 링크 배선(PLL2A, PLL2B, PLL2C)의 배치가 변경되더라도, 제1 전원 링크 배선(PLL1) 내의 홀(H1, H2, H3, H4, H5)의 배치를 다양하게 변경할 수 있다.
따라서, 본 명세서의 다양한 실시예에 따른 표시 장치(500A, 500B, 500C)는 구동 IC(112)의 모델, 설계, 배치 등에 따른 전원 전압 인입 지점이 달라지는 것과 무관하게 표시 영역(A/A)의 전원 배선(PL)으로 인입되는 전원 전압의 강하량의 균일도를 향상시킬 수 있다. 이에, 구동 IC(112)의 모델 및 설계 등에 따라 제2 전원 링크 배선(PLL2A, PLL2B, PLL2C) 및 홀(H1, H2, H3, H4, H5)의 배치 위치가 자유롭게 설정될 수 있으므로, 설계 자유도가 높아질 수 있다.
그리고, 제2 전원 링크 배선(PLL2A, PLL2B, PLL2C)이 제1 전원 링크 배선(PLL1)의 여러 지점으로 분산되어 연결되므로, 전원 전압은 제1 전원 링크 배선(PLL1)에 분산되어 인입될 수 있다. 이에, 제1 전원 링크 배선(PLL1)에서의 과도한 전류로 인한 발열이나 표시 장치(500A, 500B, 500C)의 변형 등을 개선하여 표시 장치(500A, 500B, 500C)의 성능을 개선할 수 있다.
본 명세서의 다양한 실시예들에 따른 표시 장치는 아래와 같이 설명될 수 있다.
본 명세서의 일 실시예에 따른 표시 장치는 복수의 픽셀이 있는 표시 영역 및 표시 영역에 인접한 비표시 영역을 포함하는 기판, 표시 영역에 구비되어 복수의 픽셀에 전원을 공급하는 복수의 전원 배선 및 비표시 영역에 있으며, 복수의 전원 배선에 연결된 제1 전원 링크 배선을 포함하고, 제1 전원 링크 배선은 적어도 하나 이상의 홀을 포함한다.
본 명세서의 다른 특징에 따르면, 홀의 가로 길이는 홀의 세로 길이보다 길 수 있다.
본 명세서의 또 다른 특징에 따르면, 홀은 타원 형상일 수 있다.
본 명세서의 또 다른 특징에 따르면, 홀은 제1 전원 링크 배선의 양 끝단에 추가 홀을 더 포함할 수 있다.
본 명세서의 또 다른 특징에 따르면, 제1 전원 링크 배선은 홀 내부에 메쉬 배선을 더 포함할 수 있다.
본 명세서의 또 다른 특징에 따르면, 홀은 제1 전원 링크 배선의 표시 영역에 인접한 제1 변 및 제1 변 반대측의 제2 변 중 제1 변에 더 가까울 수 있다.
본 명세서의 또 다른 특징에 따르면, 전원 링크 배선은 비표시 영역에 있으며, 제1 전원 링크 배선으로부터 제1 전원 링크 배선의 연장 방향과 상이한 방향으로 연장된 하나 이상의 제2 전원 링크 배선을 더 포함하고, 홀은 제2 전원 링크 배선과 대응하도록 형성될 수 있다.
본 명세서의 또 다른 특징에 따르면, 제2 전원 링크 배선과 홀의 중심은 동일 라인 상에 위치할 수 있다.
본 명세서의 또 다른 특징에 따르면, 제2 전원 링크 배선은 비표시 영역의 중앙부 및 비표시 영역의 양 끝단 중 적어도 어느 하나에 배치될 수 있다.
본 명세서의 또 다른 특징에 따르면, 제2 전원 링크 배선은 비표시 영역의 중앙부와 비표시 영역의 양 끝단 사이에 각각 배치될 수 있다.
본 명세서의 또 다른 특징에 따르면, 비표시 영역의 양 끝단으로부터 제2 전원 링크 배선과의 거리는 비표시 영역의 중앙부로부터 제2 전원 링크 배선과의 거리와 동일할 수 있다.
본 명세서의 또 다른 특징에 따르면, 홀의 중심에서 제2 전원 링크 배선까지의 최단 거리는 홀의 중심에서 전원 배선까지의 최단 거리보다 길 수 있다.
본 명세서의 다른 실시예에 따른 표시 장치는, 표시 영역, 표시 영역에 인접한 비표시 영역을 포함하는 기판, 표시 영역에 있는 복수의 전원 배선, 비표시 영역에 구비되고, 복수의 전원 배선과 연결된 제1 전원 링크 배선 및 제1 전원 링크 배선으로부터 제1 전원 링크 배선과 상이한 방향으로 연장된 제2 전원 링크 배선을 포함하고, 제1 전원 링크 배선은 복수의 전원 배선 중 제2 전원 링크 배선과 최단 거리에 있는 전원 배선으로 전원 전압이 전달되는 경로를 증가시키기 위한 홀을 포함한다.
본 명세서의 다른 특징에 따르면, 제2 전원 링크 배선이 연장된 방향은 제1 전원 링크 배선이 연장된 방향과 수직할 수 있다.
본 명세서의 또 다른 특징에 따르면, 제2 전원 링크 배선과 전원 배선 중 직선 거리가 가장 짧은 전원 배선으로 전달되는 전원 전압의 강하량을 증가시키기 위해, 홀의 중심은 제2 전원 링크 배선 및 전원 배선의 최단 직선 경로와 중첩되도록 배치될 수 있다.
본 명세서의 또 다른 특징에 따르면, 홀의 중심으로부터 제2 전원 링크 배선과의 최단 거리는 홀의 중심으로부터 전원 배선과의 최단 거리보다 길 수 있다.
본 명세서의 또 다른 특징에 따르면, 제1 전원 링크 배선의 연장 방향에 대한 홀의 폭은 제2 전원 링크 배선의 연장 방향에 대한 홀의 폭보다 클 수 있다.
본 명세서의 또 다른 특징에 따르면, 홀의 모서리에서의 정전기 발생을 저감하기 위해, 홀의 모서리에 배치된 추가 홀을 더 포함할 수 있다.
본 명세서의 또 다른 특징에 따르면, 홀은 아령 형상일 수 있다.
본 명세서의 또 다른 특징에 따르면, 홀의 내부에 전원 전압의 강하량을 증가시키기 위한 메쉬 배선이 배치될 수 있다.
이상 첨부된 도면을 참조하여 본 명세서의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 명세서의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 명세서의 기술 사상을 제한하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 명세서의 기술 사상의 범위가 제한되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 제한적이 아닌 것으로 이해해야만 한다. 본 명세서의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 명세서의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100, 300, 400, 500A, 500B, 500C : 표시 장치
101 : 기판
A/A : 표시 영역
N/A : 비표시 영역
NA1 : 제1 비표시 영역
BA : 벤딩 영역
NA2 : 제2 비표시 영역
PA : 패드 영역
110 : 플렉서블 필름
111 : 베이스 필름
112 : 구동 IC
PL : 전원 배선
PL1 : 제1 전원 배선
PL2 : 제2 전원 배선
PL3 : 제3 전원 배선
PLL : 전원 링크 배선
PLL1 : 제1 전원 링크 배선
PLL2, PLL2A, PLL2B, PLL2C : 제2 전원 링크 배선
CL1, CL1A : 제1 연결 배선
CL2, CL2A, CL2B : 제2 연결 배선
CL3 : 제3 연결 배선
CL4 : 제4 연결 배선
BP : 벤딩 패턴
H1, H1', H1'' : 제1 홀
H2 : 제2 홀
H3 : 제3 홀
H4 : 제4 홀
H5 : 제5 홀
PH : 추가 홀
ML : 메쉬 배선
O : 홀의 중심
X : 홀의 가로 길이
Y : 홀의 세로 길이
R1 : 제1 경로
R2 : 제2 경로
R3 : 제3 경로
R4 : 제4 경로
S1 : 제1 변
S2 : 제2 변

Claims (20)

  1. 복수의 픽셀이 있는 표시 영역 및 상기 표시 영역에 인접한 비표시 영역을 포함하는 기판;
    상기 표시 영역에 구비되어 상기 복수의 픽셀에 전원을 공급하는 복수의 전원 배선; 및
    상기 비표시 영역에 있으며, 상기 복수의 전원 배선에 연결된 제1 전원 링크 배선; 및
    상기 비표시 영역에 있으며, 상기 제1 전원 링크 배선으로부터 상기 제1 전원 링크 배선의 연장 방향과 상이한 방향으로 연장된 하나 이상의 제2 전원 링크 배선을 포함하고,
    상기 제1 전원 링크 배선은 적어도 하나 이상의 홀을 포함하고,
    상기 제2 전원 링크 배선과 상기 홀의 중심은 동일 라인 상에 위치한, 표시 장치.
  2. 제1항에 있어서,
    상기 홀의 가로 길이는 상기 홀의 세로 길이보다 긴, 표시 장치.
  3. 제1항에 있어서,
    상기 홀은 타원 형상인, 표시 장치.
  4. 제1항에 있어서,
    상기 홀은 상기 홀의 양 끝단에 배치된 추가 홀을 더 포함하는, 표시 장치.
  5. 제1항에 있어서,
    상기 제1 전원 링크 배선은 상기 홀 내부에 메쉬 배선을 더 포함하는, 표시 장치.
  6. 제1항에 있어서,
    상기 홀은 상기 제1 전원 링크 배선의 상기 표시 영역에 인접한 제1 변 및 상기 제1 변 반대측의 제2 변 중 상기 제1 변에 더 가까운, 표시 장치.
  7. 삭제
  8. 삭제
  9. 제1항에 있어서,
    상기 제2 전원 링크 배선은 상기 비표시 영역의 중앙부 및 상기 비표시 영역의 양 끝단 중 적어도 어느 한 곳에 배치된, 표시 장치.
  10. 제1항에 있어서,
    상기 제2 전원 링크 배선은 상기 비표시 영역의 중앙부와 상기 비표시 영역의 양 끝단 사이에 각각 배치된, 표시 장치.
  11. 제10항에 있어서,
    상기 비표시 영역의 양 끝단으로부터 상기 제2 전원 링크 배선과의 거리는 상기 비표시 영역의 중앙부로부터 상기 제2 전원 링크 배선과의 거리와 동일한, 표시 장치.
  12. 제1항에 있어서,
    상기 홀의 중심에서 상기 제2 전원 링크 배선까지의 최단 거리는 상기 홀의 중심에서 상기 전원 배선까지의 최단 거리보다 긴, 표시 장치.
  13. 표시 영역, 상기 표시 영역에 인접한 비표시 영역을 포함하는 기판;
    상기 표시 영역에 있는 복수의 전원 배선;
    상기 비표시 영역에 구비되고, 상기 복수의 전원 배선과 연결된 제1 전원 링크 배선; 및
    상기 제1 전원 링크 배선으로부터 상기 제1 전원 링크 배선과 상이한 방향으로 연장된 제2 전원 링크 배선을 포함하고,
    상기 제1 전원 링크 배선은, 상기 복수의 전원 배선 중 상기 제2 전원 링크 배선과 최단 거리에 있는 전원 배선으로 전원 전압이 전달되는 경로를 증가시키기 위한 홀을 포함하고,
    상기 제2 전원 링크 배선과 상기 홀의 중심은 동일 라인 상에 위치한, 표시 장치.
  14. 제13항에 있어서,
    상기 제2 전원 링크 배선이 연장된 방향은 상기 제1 전원 링크 배선이 연장된 방향과 수직인, 표시 장치.
  15. 제13항에 있어서,
    상기 제2 전원 링크 배선과 상기 전원 배선 중 직선 거리가 가장 짧은 전원 배선으로 전달되는 상기 전원 전압의 강하량을 증가시키기 위해,
    상기 홀의 중심은 상기 제2 전원 링크 배선 및 상기 전원 배선의 최단 직선 경로와 중첩되도록 배치된, 표시 장치.
  16. 제13항에 있어서,
    상기 홀의 중심으로부터 상기 제2 전원 링크 배선과의 최단 거리는
    상기 홀의 중심으로부터 상기 전원 배선과의 최단 거리보다 긴, 표시 장치.
  17. 제13항에 있어서,
    상기 제1 전원 링크 배선의 연장 방향에 대한 상기 홀의 폭은 상기 제2 전원 링크 배선의 연장 방향에 대한 상기 홀의 폭보다 큰, 표시 장치.
  18. 제13항에 있어서,
    상기 홀의 모서리에서의 정전기 발생을 저감하기 위해, 상기 홀의 모서리에 배치된 추가 홀을 더 포함하는, 표시 장치.
  19. 제18항에 있어서,
    상기 홀은 아령 형상인, 표시 장치.
  20. 제13항에 있어서,
    상기 홀의 내부에 상기 전원 전압의 강하량을 증가시키기 위한 메쉬 배선이 배치된, 표시 장치.
KR1020170118521A 2017-09-15 2017-09-15 표시 장치 KR102446167B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020170118521A KR102446167B1 (ko) 2017-09-15 2017-09-15 표시 장치
US16/108,544 US10762838B2 (en) 2017-09-15 2018-08-22 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170118521A KR102446167B1 (ko) 2017-09-15 2017-09-15 표시 장치

Publications (2)

Publication Number Publication Date
KR20190030906A KR20190030906A (ko) 2019-03-25
KR102446167B1 true KR102446167B1 (ko) 2022-09-21

Family

ID=65720601

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170118521A KR102446167B1 (ko) 2017-09-15 2017-09-15 표시 장치

Country Status (2)

Country Link
US (1) US10762838B2 (ko)
KR (1) KR102446167B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210032615A (ko) * 2019-09-16 2021-03-25 삼성디스플레이 주식회사 표시 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005197202A (ja) 2004-01-05 2005-07-21 Samsung Sdi Co Ltd 有機電界発光表示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100552963B1 (ko) * 2003-08-28 2006-02-15 삼성에스디아이 주식회사 휘도 불균일이 개선된 평판표시장치
KR100831306B1 (ko) 2004-03-17 2008-05-22 엘지디스플레이 주식회사 액정표시소자
KR100600332B1 (ko) * 2004-08-25 2006-07-14 삼성에스디아이 주식회사 발광 표시장치
KR20100043679A (ko) * 2008-10-20 2010-04-29 엘지디스플레이 주식회사 유기전계발광표시소자 및 그의 제조방법
KR101082300B1 (ko) * 2009-11-04 2011-11-09 삼성모바일디스플레이주식회사 유기전계발광표시장치 및 그의 제조방법
KR101113451B1 (ko) * 2009-12-01 2012-02-29 삼성모바일디스플레이주식회사 유기 전계발광 표시장치
KR20110111747A (ko) * 2010-04-05 2011-10-12 삼성모바일디스플레이주식회사 유기 발광 표시 장치
KR20160013282A (ko) * 2014-07-24 2016-02-04 삼성디스플레이 주식회사 유기 발광 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005197202A (ja) 2004-01-05 2005-07-21 Samsung Sdi Co Ltd 有機電界発光表示装置

Also Published As

Publication number Publication date
KR20190030906A (ko) 2019-03-25
US20190088198A1 (en) 2019-03-21
US10762838B2 (en) 2020-09-01

Similar Documents

Publication Publication Date Title
US10510821B2 (en) Display device
US9922921B2 (en) Tape wiring substrate, semiconductor package, and display apparatus including semiconductor package
US9728595B2 (en) Display device with power supply in cover type
CN114003143B (zh) 触控显示面板和触控显示装置
CN110488545A (zh) 显示面板和包括显示面板的显示设备
KR20200031738A (ko) 표시 장치
US10426034B2 (en) Circuit substrate module and flexible display device
EP3126938B1 (en) Touch panel for improving cross structure of sensing pattern
US20230301150A1 (en) Display device
KR20180079024A (ko) 유기 발광 표시 장치
US8746925B2 (en) Circuit board circuit apparatus and light source apparatus
KR102446167B1 (ko) 표시 장치
US10651261B2 (en) Display device
CN112017552B (zh) 电子装置
US9807881B2 (en) Semiconductor device
US11088221B2 (en) Display device including a blocking unit
KR102387554B1 (ko) 표시 장치
US20230320153A1 (en) Display apparatus
JP2009128566A (ja) 表示装置及び配線基板
KR102469224B1 (ko) 표시 장치
KR20240059726A (ko) 표시 장치
KR20240050994A (ko) 표시 장치
CN115207044A (zh) 显示装置及其制造方法
CN118116947A (zh) 显示装置和制造该显示装置的方法
CN116322183A (zh) 显示面板及显示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right