KR102430284B1 - 밀리미터파 대역 검사용 통합된 도파관 구조물 및 소켓 구조물 - Google Patents

밀리미터파 대역 검사용 통합된 도파관 구조물 및 소켓 구조물 Download PDF

Info

Publication number
KR102430284B1
KR102430284B1 KR1020170014977A KR20170014977A KR102430284B1 KR 102430284 B1 KR102430284 B1 KR 102430284B1 KR 1020170014977 A KR1020170014977 A KR 1020170014977A KR 20170014977 A KR20170014977 A KR 20170014977A KR 102430284 B1 KR102430284 B1 KR 102430284B1
Authority
KR
South Korea
Prior art keywords
waveguides
socket
waveguide
dut
structures
Prior art date
Application number
KR1020170014977A
Other languages
English (en)
Other versions
KR20170093077A (ko
Inventor
다니엘 램
돈 리
로저 맥알리난
고스케 미야오
Original Assignee
주식회사 아도반테스토
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 아도반테스토 filed Critical 주식회사 아도반테스토
Publication of KR20170093077A publication Critical patent/KR20170093077A/ko
Application granted granted Critical
Publication of KR102430284B1 publication Critical patent/KR102430284B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/04Fixed joints
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/20Modifications of basic electric elements for use in electric measuring instruments; Structural combinations of such elements with such instruments
    • G01R1/24Transmission-line, e.g. waveguide, measuring sections, e.g. slotted section
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2832Specific tests of electronic circuits not provided for elsewhere
    • G01R31/2834Automated test systems [ATE]; using microprocessors or computers
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/04Housings; Supporting members; Arrangements of terminals
    • G01R1/0408Test fixtures or contact fields; Connectors or connecting adaptors; Test clips; Test sockets
    • G01R1/0433Sockets for IC's or transistors
    • G01R1/0441Details
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R1/00Details of instruments or arrangements of the types included in groups G01R5/00 - G01R13/00 and G01R31/00
    • G01R1/02General constructional details
    • G01R1/04Housings; Supporting members; Arrangements of terminals
    • G01R1/0408Test fixtures or contact fields; Connectors or connecting adaptors; Test clips; Test sockets
    • G01R1/0433Sockets for IC's or transistors
    • G01R1/0441Details
    • G01R1/045Sockets or component fixtures for RF or HF testing
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/26Testing of individual semiconductor devices
    • G01R31/2601Apparatus or methods therefor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/2851Testing of integrated circuits [IC]
    • G01R31/2886Features relating to contacting the IC under test, e.g. probe heads; chucks
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P3/00Waveguides; Transmission lines of the waveguide type
    • H01P3/02Waveguides; Transmission lines of the waveguide type with two longitudinal conductors
    • H01P3/023Fin lines; Slot lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P3/00Waveguides; Transmission lines of the waveguide type
    • H01P3/02Waveguides; Transmission lines of the waveguide type with two longitudinal conductors
    • H01P3/08Microstrips; Strip lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P3/00Waveguides; Transmission lines of the waveguide type
    • H01P3/12Hollow waveguides
    • H01P3/121Hollow waveguides integrated in a substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P5/00Coupling devices of the waveguide type
    • H01P5/08Coupling devices of the waveguide type for linking dissimilar lines or devices
    • H01P5/10Coupling devices of the waveguide type for linking dissimilar lines or devices for coupling balanced lines or devices with unbalanced lines or devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01RELECTRICALLY-CONDUCTIVE CONNECTIONS; STRUCTURAL ASSOCIATIONS OF A PLURALITY OF MUTUALLY-INSULATED ELECTRICAL CONNECTING ELEMENTS; COUPLING DEVICES; CURRENT COLLECTORS
    • H01R33/00Coupling devices specially adapted for supporting apparatus and having one part acting as a holder providing support and electrical connection via a counterpart which is structurally associated with the apparatus, e.g. lamp holders; Separate parts thereof
    • H01R33/74Devices having four or more poles, e.g. holders for compact fluorescent lamps
    • H01R33/76Holders with sockets, clips, or analogous contacts adapted for axially-sliding engagement with parallely-arranged pins, blades, or analogous contacts on counterpart, e.g. electronic tube socket

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Engineering & Computer Science (AREA)
  • Variable-Direction Aerials And Aerial Arrays (AREA)

Abstract

신호 송신용 구조물이 개시된다. 구조물은 함께 촘촘하게 배치되고 서로 실질적으로 평행하게 배치된 제 1 복수의 도파관을 포함하며, 각각의 도파관은 제 1 개방부 및 제 2 개방부를 가지며, 각 제 1 개방부는 패치 안테나와 정렬하도록 작용 가능하며, 제 1 복수의 도파관은 소켓에 인접하여 배치된다. 통합된 구조물은 또한 피검사 디바이스(DUT)의 삽입을 지원하도록 작용 가능한 개방부를 포함하는 소켓을 포함하며, DUT는 소켓의 아래에서 DUT로부터의 검사 신호를 송신하기 위한 인쇄 회로 기판(PCB) 상의 복수의 마이크로스트립 전송선에 통신 가능하게 연결되며, 각각의 마이크로스트립 전송선은 각 패치 안테나에 전기적으로 연결된다. 또한, 제 1 복수의 도파관 및 소켓은 단일의 플라스틱 또는 금속 구조물로 통합된다.

Description

밀리미터파 대역 검사용 통합된 도파관 구조물 및 소켓 구조물{INTEGRATED WAVEGUIDE STRUCTURE AND SOCKET STRUCTURE FOR MILLIMETER WAVEBAND TESTING}
관련 출원의 상호 참조
본 출원은 본 명세서에서 그 전체 내용이 참조 문헌으로 인용되는 대리인 사건 번호 ATSY-0026.01.01US의 "WAVE INTERFACE ASSEMBLY FOR AUTOMATIC TEST EQUIPMENT FOR SEMICONDUCTOR TESTING (반도체 검사용 자동 검사 장비의 웨이브 인터페이스 어셈블리)"라는 특허출원과 관련된다. 본 출원은 또한 본 명세서에서 그 전체 내용이 참조 문헌으로 인용되는 대리인 사건 번호 ATSY-0030.01.01US의 "PLATING METHODS FOR MODULE AND/OR GANGED WAVEGUIDES FOR AUTOMATIC TEST EQUIPMENT FOR SEMICONDUCTOR TESTING (반도체 검사용 자동 검사 장비의 모듈 및/또는 결집된 도파관의 도금 방법)"이라는 특허출원과 관련된다. 본 출원은 또한 본 명세서에서 그 전체 내용이 참조 문헌으로 인용되는 대리인 사건 번호 ATSY-0029.01.01US의 "MULTIPLE WAVEGUIDE STRUCTURE WITH SINGLE FLANGE FOR AUTOMATIC TEST EQUIPMENT FOR SEMICONDUCTOR TESTING (반도체 검사용 자동 검사 장비의 단일의 플랜지를 가진 다중 도파관 구조물)"이라는 특허출원과 관련된다.
발명의 분야
본 개시의 실시예는 일반적으로 전자 컴포넌트를 검사하기 위한 자동 검사 장비(Automatic Test Equipment, ATE)에 관한 것이다.
자동 검사 장비(ATE)는 전자 컴포넌트를 검사할 목적의 전자 칩 제조의 분야 내에서 주로 사용된다. ATE 시스템은 디바이스가 설계한 대로 기능하는 것을 보장하기 위해 디바이스를 검사하는데 소요되는 시간 량을 줄여주며 또한 주어진 디바이스가 소비자에게 도달하기 전에 주어진 디바이스 내에서 결함 있는 컴포넌트의 존재를 판별하는 진단 툴로서도 작용한다.
ATE 시스템은 피검사 디바이스(device under test, DUT)로 및 피검사 디바이스로부터 송신된 검사 신호를 이용하여 피검사 디바이스에 대해 많은 검사 기능을 수행할 수 있다. 종래의 ATE 시스템은 매우 복잡한 전자 시스템이며 일반적으로 검사 세션 동안 DUT로부터 검사기 진단 시스템으로 송신된 검사 신호의 신호 경로를 연장하는 인쇄 회로 기판(printed circuit board, PCB), 동축 케이블, 및 도파관을 포함한다. 그러나 특히 밀리미터 주파수에서, 신호 경로의 길이가 증가하면 고주파에서 DUT로부터 송신된 검사 신호의 무결성을 저하시킬 수 있는 신호 세기의 손실을 초래할 수 있다.
종래의 ATE 시스템은 PCB의 표면상에 배치되어 검사 신호를 DUT로부터 검사기 진단 시스템으로 전달하는 수 센티미터의 마이크로스트립 전송선을 포함하는 PCB를 사용한다. 또한, 고주파 시그널링이 필요한 종래의 ATE 시스템에서 도파관이 사용될 때, 그리고, 도파관과 검사기 전자장치를 DUT와 결합하기 위해 통상의 도파관 플랜지가 사용될 때, 보통 원형의 형상인 이와 같은 플랜지의 일반적인 치수는 검사 신호의 전체 신호 경로를 제한하는 요인이 될 수 있다. 그런 이유로, 현대의 ATE 시스템에 의해 더 긴 마이크로스트립 전송선뿐만 아니라 다른 컴포넌트, 이를테면, (이러한 컴포넌트에 의해 요구된 임의의 어댑터를 포함하는) 동축 케이블 및 통상의 도파관 플랜지를 사용하여 검사 신호 경로를 신장시키면 고주파에서 불필요한 신호 손실을 초래할 수 있다.
그뿐만 아니라, 도파관 플랜지의 크기가 크다는 것은 많은 신호 경로가 빽빽하게 정렬된 집적 회로에서 한곳에 모여야 할 때 도파관 플랜지가 인접한 도파관과 함께 밀집하여 설치될 수 없다는 것을 뜻한다. 또한, 신호 손실은 (DUT를 운반하는) 소켓의 디바이스 패드로부터 도파관 및 검사기 전자장치를 DUT에 결합하는데 사용하는 도파관 플랜지까지의 길다란 마이크로스트립 트레이스 도처에서 발생할 수 있다.
따라서, 전술한 접근방법으로 문제를 해결할 수 있는 장치 및/또는 방법이 필요하다. 전술한 장치 및/또는 방법의 유익한 양태를 제한 없이 이용하여, 본 개시의 실시예는 이러한 문제를 해결하는 신규의 해법을 제공한다.
본 개시의 실시예는 도파관에 물리적 접속을 제공하는 하나의 단일 플랜지를 포함하는 구조물 내에 서로 나란히 배치될 수 있는 맞춤형 도파관을 사용한다. 이러한 방식으로, 많은 도파관은 도파관이 소켓에 아주 가까이 배치될 수 있도록 촘촘하게 들어찬 패치 안테나 어레이를 수용하는 작은 영역 내에 배치될 수 있다. 이와 같이, 본 개시의 실시예는 많은 도파관을 내장하는 단일의 구조물을 제공함으로써 더 많은 도파관을 작은 영역 내에 꾸려 넣을 수 있으며 적절하게 크기를 정할 수 있는 단일의 플랜지 접속 요소만을 공유한다.
구체적으로, 일 실시예에서, 본 발명은 신호 송신용 통합된 구조물로서 구현된다. 통합된 구조물은 함께 촘촘하게 배치되고 서로 실질적으로 평행하게 배치된 복수의 도파관을 포함하며, 각 도파관은 제 1 개방부 및 제 2 개방부를 갖는다.
또한, 일 실시예에서, (복수의 도파관을 포함하는) 통합된 구조물은 DUT를 보유하는 소켓과 자체에서 통합되어 마이크로스트립 트레이스를 도파관 포트 내 패치 안테나로부터 소켓 내 디바이스 패드까지 줄일 수 있다. 다시 말해서, 도파관 구조물과 DUT를 보유하는 소켓을 통합시킴으로써, 소켓 내 디바이스 패드와 (통합된 도파관 구조물용) 직사각형 도파관 포트 사이의 마이크로스트립 트레이스가 줄어들 수 있다. 디바이스를 더 가까이 있게 하고 트레이스 길이를 줄임으로써, 높은 마이크로파 주파수에서 신호 손실은 특히 유리하게 줄어들 수 있다.
일 실시예에서, 복수의 도파관은 단일의 플라스틱 구조물 내에 통합된다. 일 실시예에서, 복수의 도파관은 장착 메커니즘을 통해 함께 보유되는 개별적 도파관 구조물이다. 일 실시예에서, 복수의 도파관은 단일의 금속 구조물 내에 통합된다.
통합된 구조물은 또한 제 1 개방부에서 복수의 도파관에 접속된 단일의 플랜지를 포함하며, 단일의 플랜지는 복수의 도파관을 복수의 패치 안테나를 포함하는 인쇄 회로 기판(printed circuit board, PCB)에 결속하도록 작용 가능하며, 제 1 개방부의 피치는 패치 안테나의 피치와 정렬하도록 작용 가능하며, 단일의 플랜지는 단일의 플랜지를 PCB에 결속하기 위한 복수의 장착 메커니즘을 포함한다. 그러나, 다른 실시예에서, 통합된 도파관 구조물은 소켓과 통합되며, 소켓과 도파관 구조물이 단일의 구조물로 통합되기 때문에 플랜지는 제 1 개방부에서 통합된 구조물을 PCB에 접속하는데 더 이상 필요하지 않다. 그러나, 다른 고정 부재, 예를 들면, 나사 등은 단일의 통합된 소켓과 도파관 구조물을 하부의 PCB에 접속하는데 필요할 수 있다.
일 실시예에서, 복수의 도파관은 단일의 플라스틱 구조물 내부에 통합되며, 플라스틱 구조물의 내측부는 금속 도금된다. 일 실시예에서, 복수의 도파관은 굽은 형상이다. 일 실시예에서, 단일의 플라스틱 구조물은 고정 부재를 사용하여 PCB에 장착된다.
본 명세서에 포함되어 그의 일부를 구성하며 동일한 참조 부호로 동일한 구성요소를 서술하는 첨부 도면은 본 개시의 실시예를 예시하며, 상세한 설명과 함께 본 개시의 원리를 설명하는 역할을 한다.
도 1a는 본 개시의 실시예에 따른 예시적인 웨이브 인터페이스 어셈블리의 사시도이다.
도 1b는 본 개시의 실시예에 따른 예시적인 웨이브 인터페이스 어셈블리의 다른 사시도이다.
도 1c는 본 개시의 실시예에 따른 예시적인 웨이브 인터페이스 어셈블리의 또 다른 사시도이다.
도 1d는 본 개시의 실시예에 따른 예시적인 웨이브 인터페이스 어셈블리의 평면도이다.
도 1e는 본 개시의 실시예에 따른 웨이브 인터페이스 어셈블리에 의해 사용된 예시적인 도파관을 도시한다.
도 1f는 본 개시의 실시예에 따른 웨이브 인터페이스 어셈블리에 의해 사용된 예시적인 패치 안테나를 도시하는 블록도이다.
도 1g는 본 개시의 실시예에 따른 웨이브 인터페이스 어셈블리에 의해 사용된 도파관의 횡단면도를 도시하는 블록도이다.
도 1h는 본 개시의 실시예에 따른, 웨이브 인터페이스 어셈블리에 의해 사용된 예시적으로 도파관을 패치 안테나 위에 장착하는 것을 도시하는 블록도이다.
도 1i는 본 개시의 실시예에 따른, 웨이브 인터페이스 어셈블리에 의해 사용된 모듈식 및/또는 결집된 도파관이 예시적인 도금 프로세스를 받는 도파관의 횡단면도이다.
도 1j는 본 개시의 실시예에 따른, 웨이브 인터페이스 어셈블리에 의해 사용된 모듈식 및/또는 결집된 도파관이 예시적인 도금 프로세스를 받는 도파관의 다른 횡단면도이다.
도 1k는 본 개시의 실시예에 따른, 웨이브 인터페이스 어셈블리에 의해 사용된 모듈식 및/또는 결집된 도파관이 예시적인 도금 프로세스를 받는 도파관의 다른 횡단면도이다.
도 1l은 본 개시의 실시예에 따른, 웨이브 인터페이스 어셈블리에 의해 사용된 모듈식 및/또는 결집된 도파관이 예시적인 도금 프로세스를 받는 도파관의 또 다른 횡단면도이다.
도 2a는 본 개시의 실시예에 따른, 소켓 및 소켓의 양쪽에 인접한 두 개의 모듈식 도파관을 묘사하는 상면 사시도이다.
도 2b는 본 개시의 실시예에 따른, 소켓 및 소켓의 양쪽에 인접한 두 개의 모듈식 도파관을 묘사하는 저면 사시도이다.
도 2c는 본 발명의 실시예에 따른, 밀리미터파 대역 검사용 통합된 소켓 및 도파관 구조물의 상면 사시도를 예시한다.
도 2d는 본 발명의 실시예에 따른, 밀리미터파 대역 검사용 통합된 소켓 및 도파관 구조물의 저면 사시도를 예시한다.
도 3a는 본 개시의 실시예에 따른 예시적인 웨이브 인터페이스 어셈블리를 관통하는 예시적인 신호 경로를 도시한다.
도 3b는 본 개시의 실시예에 따른 예시적인 웨이브 인터페이스 어셈블리를 관통하는 예시적인 신호 경로를 도시한다.
도 4는 본 개시의 실시예에 따른 웨이브 인터페이스 어셈블리를 이용하는 예시적인 도파관 컴포넌트 통합 구성을 도시한다.
도 5는 본 개시의 실시예에 따른 디바이스를 검사하기 위한 웨이브 인터페이스의 예시적인 어셈블리의 플로우차트이다.
도 6은 본 개시의 실시예에 따른, 웨이브 인터페이스 어셈블리에 의해 사용된 모듈식 및/또는 결집된 도파관에 대해 예시적인 도금 프로세스의 플로우차트이다.
이제 본 개시의 예가 첨부 도면에 예시되는 본 개시의 다양한 실시예에 대해 상세하게 참조될 것이다. 이러한 실시예가 함께 기술되지만, 이러한 실시예는 이들 실시예에 대한 개시를 제한하려는 의도가 아니라는 것이 이해될 것이다. 이와 반대로, 본 개시는 첨부의 청구범위에 의해 정의된 것처럼 본 개시의 사상과 범위 내에 포함될 수 있는 대안, 수정 및 등가물을 망라하고자 한다. 또한, 다음과 같은 본 개시의 상세한 설명에서, 본 개시의 철저한 이해를 제공하기 위해 많은 특정한 세부사항이 언급된다. 그러나 본 개시는 이와 같은 특정한 세부사항 없이 실시될 수 있다는 것이 이해될 것이다. 다른 사례에서, 널리 알려진 방법, 절차, 컴포넌트 및 회로는 본 개시의 양태를 불필요하게 방해하지 않도록 하기 위해 상세하게 기술되지 않는다.
도 1a는 본 개시의 실시예에 따른 예시적인 웨이브 인터페이스 어셈블리의 사시도이다. 웨이브 인터페이스 어셈블리(100)는 복수의 전자 컴포넌트를 개별적으로 또는 병렬로 검사할 수 있는 임의의 검사 시스템 내에서 구현될 수 있다. 일 실시예에 따르면, 웨이브 인터페이스 어셈블리(100)는 자동 레이더 검출 애플리케이션, 시스템 또는 유사한 구현물에서뿐만 아니라 일반적으로 50 내지 110GHz를 범위로 하는 주파수를 이용하여 동작(예를 들면, 대략 94GHz에서 수행된 자동 레이더 동작)을 수행할 수 있는 디바이스에서 활용될 수 있다.
웨이브 인터페이스 어셈블리(100)는 피검사 디바이스(device under test, DUT) 인터페이스(106)를 포함한다. 도 1a에 도시된 실시예에 의해 예시된 바와 같이, DUT 인터페이스(106)는 DUT 인터페이스(106)를 인쇄 회로 기판(printed circuit board, PCB)(101)과 같은 PCB 측에 결합하는 고정 부재(예를 들면, 나사)를 이용할 목적의 구멍 또는 개구를 포함할 수 있다. DUT 인터페이스(106)는 소켓(106-1)을 포함한다. 일 실시예에서, 소켓(106-1)은 검사 세션 동안 DUT 인터페이스(106) 내부에 DUT(예를 들면, 레이더 신호 등을 발생하고/발생하거나 수신할 수 있는 디바이스)의 배치를 지원하기에 충분한 치수를 가진 오목한 부분 및/또는 홈(groove)을 포함할 수 있다.
도 1a에 예시된 바와 같이, 소켓(106-1)은 DUT 인터페이스(106) 내부에 디바이스(예를 들면, 송수신기 등)의 삽입을 지원하도록 구성된 제 1 개방부를 포함할 수 있다. 소켓(106-1)은 또한 DUT 인터페이스(106) 내부에 놓인 디바이스를 볼 그리드 어레이(ball grid array)(107)와 같은 BGA 상에 장착하도록 구성된 제 2 개방부를 포함할 수 있다. BGA(107)는 PCB(101)의 일측 상에서 디바이스와의 결합을 위해 배치된 한 세트의 상호접속 볼 또는 핀으로 패키징될 수 있다. 이와 같이, BGA(107)는 소켓(106-1) 내부에 설치되는 DUT 상의 한 세트의 검사 포인트에 검사기 진단 시스템을 연결하기 위해 사용될 수 있다.
PCB(101)는 가변 주파수의 신호를 PCB(101)를 통해 전달하기 위한 하나 이상의 마이크로스트립 전송선(도시되지 않음)을 포함할 수 있다. PCB(101)는 마이크로스트립 길이를 단축시키면서도 DUT로부터 수신된 신호를 전파할 수 있는 회로를 포함하도록 구성될 수 있다. 일 실시예에 따르면, 웨이브 인터페이스 어셈블리(100)는 차동 신호를 검사기 진단 시스템에 의해 수신하기 위한 싱글 엔드형 출력 신호로 변환하도록 구성된 발룬 회로(balun circuitry)를 포함할 수 있다. 일 실시예에 따르면, 웨이브 인터페이스 어셈블리(100)는 여러 DUT 패드 및/또는 싱글 엔드형 패치 안테나 포트를 포함할 수 있다. 이처럼, PCB(101)는 평평한 표면상에 장착될 수 있는 낮은 프로필의 전기 컴포넌트를 포함할 수 있다.
예를 들어, 도 1a에 도시된 실시예를 더 참조하면, PCB(101)는 가변 이득 레벨에서 신호를 전파할 수 있는 하나 이상의 패치 안테나를 포함할 수 있다. 이와 같이, 한 세트의 상이한 패치 안테나(예를 들면, 패치 안테나(102-1, 102-2, 102-3, 102-4))는 PCB(101) 상에 형성된 마이크로스트립 전송선에 전기적으로 연결되어 DUT로부터 수신한 검사 신호를 검사기 진단 시스템 또는 다른 위치 지점으로 전달하도록 구성될 수 있다. 또한, 패치 안테나는 차동 신호를 발생하여 DUT로부터 송신된 검사 신호를 증폭하는데 사용될 수 있다. 이후 차동 신호는 변환기 디바이스를 이용하여 싱글 엔드형 출력 신호로 변환될 수 있다.
일 실시예에 따르면, 패치 안테나(102-1, 102-2, 102-3, 및/또는 102-4)는 DUT 인터페이스(106) 아래에 설치된 발룬 회로에 연결될 수 있다. 예를 들어, 일 실시예에서, 패치 안테나(102-1, 102-2, 102-3, 및/또는 102-4)는 차동 변압기를 통해 여러 DUT 패드에 연결된 싱글 엔드형 패치 안테나 포트를 포함할 수 있다. 이러한 방식으로, 패치 안테나(102-1, 102-2, 102-3, 및/또는 102-4)는 차동 신호를 검사기 진단 시스템에 의해 수신하기 위한 싱글 엔드형 출력 신호로 변환하도록 구성될 수 있다.
본 명세서에서 기술된 바와 같이, 패치 안테나의 프로필 및/또는 피치(예를 들면, 최소의 간격)는 웨이브 인터페이스 어셈블리(100) 내부에 패치 안테나가 더 많이 설치되게 할 수 있다. 더욱이, 패치 안테나의 프로필 및/또는 피치는 또한 패치 안테나가 미리 정해진 웨이브 인터페이스 및/또는 도파관 시스템 구성에 기초하여 웨이브 인터페이스 어셈블리(100) 내부에서 다양한 패턴 및 구성으로 배열될 수 있게 한다. 이처럼, 패치 안테나가 웨이브 인터페이스 어셈블리(100) 내부에 용이하게 배열될 수 있어서 마이크로스트립 길이를 단축시키는 방식 및/또는 패치 안테나가 DUT에 더 가까이 놓이게 하는 방식으로 패치 안테나가 설치될 수 있다.
도 1a에 도시된 실시예를 더 참조하면, 패치 안테나(102-1, 102-2, 102-3, 및/또는 102-4)의 일반적인 형상은 PCB(101)에서 고밀도의 포트 이격을 만드는 방식으로 패치 안테나가 서로에 대해 근접하게 배치되게 한다. 또한, 도 1a에 도시된 실시예에 의해 예시된 바와 같이, 패치 안테나는 직렬로 및/또는 서로 병렬로 배치될 수 있다. 그뿐만 아니라, 도 1a에 도시된 실시예에 의해 예시된 바와 같이, 패치 안테나(102-1, 102-2, 102-3, 및/또는 102-4)는 PCB(101)의 에지 표면을 따라 또는 에지 표면에 가까이 놓일 수 있다. 그에 따라서, 웨이브 인터페이스 어셈블리(100) 내부의 패치 안테나(102-1, 102-2, 102-3, 및/또는 102-4)의 배열은 마이크로스트립 길이를 단축시키는 방식 및/또는 패치 안테나를 DUT 인터페이스(106)에 가깝게 배치하는 방식으로 패치 안테나가 설치되게 한다. 그래서, 이러한 배열은 DUT 인터페이스(106) 내부에 설치된 DUT로부터 수신한 신호의 잠재적인 저하를 최소화할 수 있다.
또한, 각 패치 안테나는 도파관 시스템과 연관된 각 도파관에 연결될 수 있다. 아래에서 설명되는 바와 같이, 웨이브 인터페이스 어셈블리(100)에 의해 사용되는 도파관은 치수가 변할 수 있는 맞춤형 도파관을 포함할 수 있다. 이처럼, 웨이브 인터페이스 어셈블리(100) 내부에 설치되는 각 도파관은 웨이브 인터페이스 어셈블리(100) 내부에 설치되는 각 패치 안테나 위에 장착될 수 있다. 이러한 방식으로, 웨이브 인터페이스 어셈블리(100) 내부에 설치되는 도파관은 도파관이 웨이브 인터페이스 어셈블리(100) 내부에 설치되는 패치 안테나에 단단히 고정되는 방식으로 제조될 수 있고, 그래서 도파관과 피검사 디바이스 사이의 피치가 더 촘촘하게 만들어질 수 있다.
더욱이, 웨이브 인터페이스 어셈블리(100) 내부에 설치되는 도파관들은 나란히 배치되어 단일의 구조물이 될 수 있으며 이러한 방식은 단일의 플랜지가 복수의 도파관에 대한 물리적인 접속 요소가 되게 한다. 단일의 구조물은 복수의 도파관들이 협소한 영역 내에 배치되게 하여 고밀도로 촘촘하게 들어찬 패치 안테나 어레이를 수용하며, 그럼으로써 도파관이 DUT 인터페이스(106)에 아주 가까이 배치되게 한다.
예를 들면, 도 1b, 도 1c 및 도 1d에 도시된 실시예를 참조하면, 웨이브 인터페이스 어셈블리(100)는 도파관(103-1, 103-2, 103-3, 및/또는 103-4)과 같은 한 세트의 상이한 도파관들을 내장하는 덮개 구조물(예를 들면, 덮개 구조물(105-1), 덮개 구조물(105-2))을 포함할 수 있다. 도 1b, 1c, 및 1d에 예시된 바와 같이, 도파관(103-1, 103-2, 103-3, 및/또는 103-4)은 플랜지(111)가 복수의 도파관들에 대한 물리적인 접속 요소가 되는 방식으로 웨이브 인터페이스 어셈블리(100) 내부에 통합되는 한 세트의 병렬 도파관일 수 있다. 이러한 방식으로, 플랜지(111)는 검사 세션 동안 별도의 검사기 자원을 DUT에 제공할 수 있는 별도의 독립적인 전송 채널로서 사용될 수 있는 상이한 도파관들을 포함한다. 일 실시예에 따르면, 이러한 채널은 소켓(106-1) 내부에 설치된 DUT와 검사기 진단 시스템 사이에서 검사 신호를 송신하는데 사용될 수 있다.
도 2a, 2b, 2c 및 2d와 관련하여 아래에서 자세하게 논의되는 바와 같이, 일 실시예에서, 각자의 도파관(예를 들면, 103-1, 103-2, 103-3, 및/또는 103-4) 및 소켓(106-1)을 포함하는 (예를 들면, 구조물(105-1)을 덮는, 구조물(105-2)을 덮는) 덮개 구조물은 마이크로스트립 트레이스, 예를 들면, (102-11)를 도파관 포트와 인터페이스하는 패치 안테나(예를 들면, 102-1, 102-2, 102-3, 및/또는 102-4)로부터 소켓(106-1) 내 디바이스 패드까지 줄이기 위해 하나의 구조물 내에 모두 함께 조합될 수 있다. 일 실시예에서, 만일 통합된 단일 도파관 구조물이 소켓(106-1)과 조합되면, 플랜지, 예를 들면, (111)는 결집된 도파관 구조물을 PCB(101)에 결속하는데 더 이상 필요하지 않을 수 있다. 플랜지를 없앰으로써, 일 단부 상의 (도파관 포트에 대응하는) 패치 안테나와 다른 단부 상의 소켓 내 디바이스 패드 사이의 마이크로스트립 트레이스는 유리하게 줄어들 수 있고, 그럼으로써 신호 손실을 줄이고 신호 세기 및 무결성을 높여준다. 이러한 실시예에서, 조합된 소켓과 도파관 구조물은 다른 방식으로, 예를 들면, 나사 또는 다른 고정 부재를 이용하여 PCB 보드(101)에 고정될 수 있다.
도 1b, 1c, 및 1d에 도시된 바와 같이, 각 도파관(103-1, 103-2, 103-3, 및/또는 103-4)은 이들 도파관이 공통의 플랜지(111)를 공유하는 웨이브 인터페이스 어셈블리(100) 내부에 설치된 패치 안테나(102-1, 102-2, 102-3, 및/또는 102-4)와 물리적으로 연결되게 하는 방식으로 웨이브 인터페이스 어셈블리(100) 내부에서 통합될 수 있다. 이와 같이, 도파관(103-1, 103-2, 103-3, 및/또는 103-4)은 이들 도파관이 DUT 인터페이스(106) 내부에 설치된 DUT로부터 송신된 신호를 검사기 진단 시스템 또는 다른 시스템으로 전파하게 하는 방식으로 제조될 수 있다. 이러한 방식으로, 도파관(103-1, 103-2, 103-3, 및/또는 103-4)은 웨이브 인터페이스 어셈블리(100) 내부에서 각기 패치 안테나(102-1, 102-2, 102-3, 및/또는 102-4) 상에 충분히 장착될 수 있도록 설치될 수 있다. 그뿐만 아니라, 도 1b, 1c 및 1d에 도시된 실시예에 의해 예시된 바와 같이, 도파관(103-1, 103-2, 103-3, 및/또는 103-4)은 PCB(101)의 에지 표면을 따라서 또는 에지 표면에 근접하여 배치될 수 있다. 이러한 방식으로, 도파관(103-1, 103-2, 103-3, 및/또는 103-4)은 종래의 개별적인 도파관 플랜지에서 통상 비롯된 단점을 없애주는 공통의 플랜지(111)를 이용하는 밀집하게 연결된 도파관 어셈블리일 수 있다. 일 실시예에서, 도파관(103-1, 103-2, 103-3, 및/또는 103-4)과 DUT 인터페이스(106) 사이의 피치는 균일할 수 있다. 일 실시예에서, 도파관(103-1, 103-2, 103-3, 및/또는 103-4) 사이의 피치는 균일할 수 있다.
본 명세서에 기술된 바와 같이, 도파관(103-1, 103-2, 103-3, 및/또는 103-4)은 패치 안테나(102-1, 102-2, 102-3, 및/또는 102-4)의 프로필 및/또는 피치에 상응하도록 구성될 수 있다. 예를 들어, 웨이브 인터페이스 어셈블리(100)에 의해 사용되는 도파관(103-1, 103-2, 103-3, 및/또는 103-4)은 도파관(103-1, 103-2, 103-3, 및/또는 103-4)이 각기 패치 안테나(102-1, 102-2, 102-3, 및/또는 102-4)의 프로필에 맞게 장착되도록 구성되는 포트 개방부를 포함할 수 있다.
이러한 방식으로, 통합된 도파관(103-1, 103-2, 103-3, 및/또는 103-4)은 각기 패치 안테나(102-1, 102-2, 102-3, 및/또는 102-4)의 치수 및/또는 피치에 상응하도록 제조될 수 있다. 그래서, 이러한 방식으로 도파관을 패치 안테나에 연결함으로써 원하는 ATE 시스템 또는 구성의 치수에 기초하여 맞춤 제작될 수 있는 복수의 소형화된 도파관 플랜지가 만들어진다. 따라서, 패치 안테나 요소의 개수가 증가하면 디바이스를 검사할 때 ATE에 의해 사용될 수 있는 도파관의 수도 그에 대응하여 증가할 수 있으며 고밀도의 도파관 배치가 가능해질 수 있다.
또한, 도 1b, 1c 및 1d에 예시된 실시예에 의해 도시된 방식으로 도파관(103-1, 103-2, 103-3, 및/또는 103-4) 설치가 가능함으로써 이들 도파관이 DUT 인터페이스(106) 및/또는 소켓(106-1)에 아주 근접한 위치에 배치될 수 있게 되어 PCB(101) 상에 형성된 마이크로스트립 전송선의 길이가 최소화되거나 짧아진다. 예를 들면, PCB(101) 상에 형성 또는 배치된 마이크로스트립 전송선의 길이 및/또는 폭의 치수는 도파관(103-1, 103-2, 103-3 및/또는 103-4)과 DUT 인터페이스(106) 및/또는 소켓(106-1) 사이의 촘촘한 피치로 인해 짧아질 수 있다. 그래서, 도 1b, 1c, 및 1d에 도시된 방식으로 도파관(103-1, 103-2, 103-3, 및/또는 103-4)의 배치는 전체의 신호 경로 손실뿐만 아니라 신호 열화를 최소화할 수 있다. 또한, 도 2a, 2b, 2c 및 2d와 관련하여 아래에서 자세히 논의되는 바와 같이, 일 실시예에서, 마이크로스트립 전송선의 길이는 도파관 구조물(예를 들면, 도파관(103-1, 103-2, 103-3 및/또는 103-4)을 포함하는 도파관 구조물)을 소켓(106-1)과 조합함으로써 더욱 줄어들 수 있다. 이들 사이에서 플랜지, 예를 들면, 플랜지(111)를 없애고 구조물을 조합함으로써, 소켓 내 디바이스 패드와 도파관 포트에 대응하는 패치 안테나 사이의 피치는 더욱 촘촘해질 수 있다.
그뿐만 아니라, 일 실시예에서, 도파관(103-1, 103-2, 103-3, 및/또는 103-4)은 여러 세트의 도파관에 연결되도록 구성될 수 있다. 이러한 방식으로, 금속, 플라스틱 등과 같은 상이한 재료로 구성되는 복수의 상이한 도파관은 서로 연결될 수 있고, 그럼으로써 검사 세션 동안 사용되는 특정 도파관 시스템을 연장하게 된다. 또한, 도 1a, 도 1b, 1c, 및 1d에 도시된 도파관의 측면이 균일한 치수를 갖는 것으로 보이지만, 본 개시의 실시예는 그렇게 제한되지 않는다. 예를 들면, 도 1e에 도시된 실시예를 참조하면, 도파관(103-6)은 그 도파관의 측면 치수가 고밀도로 촘촘하게 들어찬 패치 안테나 어레이의 위치(예를 들면, 패치 안테나(102-1, 102-2, 102-3, 및/또는 102-4)의 위치를 묘사하는 도 1e에서 위치(109)를 참조할 것)에서 떨어져 있는 방향으로 연장 또는 "팬 아웃(fan out)"하도록 구성되는 방식으로 제조될 수 있다. 일 실시예에 따르면, 도파관의 한 단부는 반대쪽 단부와 상이한 치수를 갖도록 제조될 수 있다. 예를 들어, 패치 안테나(102-1)에 장착된 도파관(103-1)의 단부는 도파관(103-1)의 (예를 들면, 더 넓은) 반대쪽 단부와 상이한 (예를 들면, 좁은) 치수를 갖도록 제조될 수 있다.
도 1a, 1b, 1c 및 1d에 도시된 실시예를 다시 참조하면, 웨이브 인터페이스 어셈블리(100)에 의해 도파관 시스템을 수용하도록 사용되는 구조물, 예를 들면, 덮개 구조물(105-1 및/또는 105-2)은 단일의 외부 층 또는 복수의 층을 포함하도록 제조될 수 있다. 일 실시예에 따르면, 덮개 구조물(105-1 및/또는 105-2)의 외부 층은 본 명세서에서 기술된 도파관 시스템을 통해 신호를 전파하기에 적합한 재료(예를 들면, 플라스틱, 금속, 또는 유사한 재료 등)를 포함할 수 있다. 일부 실시예에서, 덮개 구조물(105-1 및/또는 105-2)의 내측 부분은 플라스틱 및/또는 금속과 같은 재료를 포함할 수 있다. 덮개 구조물(105-1 및/또는 105-2)은 고정 부재(예를 들면, 나사)를 사용하여 PCB의 일 측에 연결할 목적의 구멍 또는 개구를 포함할 수 있다. 덮개 구조물(105-1 및/또는 105-2)은 또한 PCB의 반대편에 위치한 한 세트의 도파관과 결합하는데 사용될 수 있는 정렬 핀을 포함할 수 있다.
도 1f는 본 개시의 실시예에 따라서 웨이브 인터페이스 어셈블리에 의해 사용되는 예시적인 패치 안테나를 도시하는 블록도이다. 패치 안테나는 본 개시의 실시예에 따라서 웨이브 인터페이스 어셈블리에 의해 사용되는 복수의 도파관에 결합 인터페이스(mating interface)를 제공하는데 사용될 수 있다. 이처럼, 패치 안테나의 크기는 복수의 도파관에 필요한 물리적인 접속 지점으로서 작용하도록 맞추어질 수 있다.
예를 들면, 패치 안테나(102)는 패치 안테나(102)가 PCB(101)와 같은 평평한 표면 상에 장착될 수 있게 하는 낮은 프로필 및 특징을 가질 수 있다. 예를 들어, 도 1f에 도시된 바와 같이, 패치 안테나(102)는 마이크로스트립 전송선(102a)과 같이, PCB(101)의 상부 표면 상에 배치될 수 있는 전도성의 마이크로스트립 전송선을 포함할 수 있다. 마이크로스트립 전송선은 유전체 층 또는 기판에 의해 접지면 도체와 분리될 수 있는 적어도 하나의 얇은 전도성 스트립("트레이스")을 포함할 수 있다.
마이크로스트립 전송선은 포토리소그래피 또는 다른 형태의 인쇄 회로 기판 제조 기술을 포함하는 통상의 에칭 기술을 이용하여 제조될 수 있다. 마이크로스트립 전송선은 높이, 폭의 정도, 및/또는 유전체 상수 값을 다르게 하여 제조할 수 있다. 또한, 패치 안테나(102)는 길이(L1) 및 폭(W1)의 치수를 갖는 전도성의 라디에이터 패치(102b)를 포함할 수 있으며 직사각형의 형상일 수 있다. 이러한 방식으로, 본 개시의 실시예는 패치 안테나(102)의 프로필, 피치 및/또는 전도 특성을 사용하여 DUT로부터 검사기 진단 시스템과 같은 다른 지점 또는 장소로 송신된 검사 신호의 대역폭을 확장할 수 있다.
도 1g는 본 개시의 실시예에 따라서 예시적인 도파관 구조물의 일 단부의 횡단면을 도시한다. 도 1g에 도시된 실시예는 본 개시의 실시예에 따라서 웨이브 인터페이스 어셈블리에 의해 사용될 수 있는 도파관의 예시적인 결합 인터페이스를 도시한다. 일 실시예에서, 도파관(103)은 WR12 도파관 또는 요구된 대역에 적합한 도파관일 수 있다. 도파관(103)은 웨이브 인터페이스 어셈블리(100)가 DUT로부터 송신된 검사 신호를 검사기 진단 시스템과 같은 종단 지점으로 전파하기 위해 짧은 마이크로스트립 전송선을 활용하게 하는 방식으로 맞춤 제작될 수 있다. 일 실시예에 따르면, 도파관(103) 또는 그의 부분(예를 들면, 결합 인터페이스 프레임)은 3차원(3D) 프린팅 기술을 이용하여 제조될 수 있다.
예를 들어, 도파관의 단면(103)은 도파관(103)의 단부 상에 배치될 수 있는 대체로 평평한 인터페이스 부분, 예를 들면, 결합 인터페이스 프레임(103b)을 포함하도록 제조될 수 있다. 도 1g에 도시된 바와 같이, 결합 인터페이스 프레임(103b)은 길이(L2) 및 폭(W2)의 치수를 갖도록 제조될 수 있으며 직사각형의 형상일 수 있다. 결합 인터페이스 프레임(103b)의 부분은 길이(L1) 및 폭(W1)의 치수를 갖도록 제조될 수 있으며 직사각형의 형상일 수 있는 포트 개방부, 예를 들면, 포트 개방부(103a)를 포함할 수 있다. 포트 개방부(103a)는 도파관(103)을 통해 지나가는 신호를 위한 입구 또는 출구 지점일 수 있다. 이와 같이, 일 실시예에서, 도파관(103)의 결합 인터페이스 프레임(103b)이 다른 도파관의 유사한 결합 인터페이스 프레임과 같은 높이의 위치에 배치될 때, 각 도파관의 각 포트 개방부는 두 도파관 사이에서 신호가 통과하게 하는 방식으로 정렬될 수 있다.
이러한 방식으로, 포트 개방부(103a)와 같은 포트 개방부는 DUT로부터 도파관 시스템을 통해 송신된 신호의 신호 경로를 연장하기 위해, 패치 안테나(102)와 같은 다른 전기 컴포넌트에 연결될 수 있다. 일 실시예에 따르면, 도파관(103)은 신호 열화를 최소화할 수 있는 금속, 플라스틱 또는 유사한 재료를 포함할 수 있다. 일 실시예에 따르면, 도파관(103)은 신호 열화를 방지하도록 구성된 도금된 부분을 포함할 수 있다.
도 1h는 본 개시의 실시예에 따라서 웨이브 인터페이스 어셈블리에 의해 사용되는 패치 안테나에 도파관을 장착한 예시적인 단면을 도시하는 블록도이다. 도 1h에 도시된 바와 같이, 도파관 결합 인터페이스의 부분(예를 들면, 포트 개방부(103a) 및/또는 라디에이터 패치(102b))의 치수는 도파관(103)이 패치 안테나(102)에 장착되기에 충분하도록 제조되거나 구성될 수 있다. 일 실시예에 따르면, (라디에이터 패치(102b) 아래에 있는 것으로 묘사되는) 포트 개방부(103a)의 치수(예를 들면, L1 및/또 W1)는 두 개체가 함께 정렬되어 서로 같은 높이의 위치에 놓여 있을 때, 패치 안테나(102)와 도파관(103) 사이의 잠재적 신호 손실이 최소화될 수 있도록 라디에이터 패치(102b)의 치수와 유사할 수 있다.
일 실시예에 따라서, 도 1g와 1h에 도시된 실시예를 다시 참조하면, 결합 인터페이스 프레임(103b)의 치수(예를 들면, L2 및/또는 W2)는 패치 안테나(102)와 도파관(103)이 서로 결합될 때 패치 안테나(102)와 도파관(103) 사이의 잠재적 신호 손실이 최소화될 수 있도록 라디에이터 패치(102b) 및/또는 포트 개방부(103a)의 치수와 동일하거나 약간 클 수 있다. 이와 같이, 결합 인터페이스 프레임(103b)의 치수는 마이크로스트립 길이를 단축시킬 수 있으며 그리고/또는 검사 세션 동안 DUT의 위치에 더 가까운 장소에 도파관을 배치하는 방식으로 도파관(103)이 웨이브 인터페이스 어셈블리(100) 내부에 설치되게 하는 그런 치수를 가질 수 있다.
본 개시의 실시예는 또한 웨이브 인터페이스 어셈블리에 의해 사용된 모듈식 및/또는 결집된 도파관에 대한 도파관 표면 강화 절차 및/또는 도금 절차를 포함할 수 있다. 본 개시의 실시예는 도파관의 내측부 및/또는 외측부가 도금될 수 있도록 하는 방식으로 나누어질 수 있는 도파관을 포함한다. 도금 절차는 재료(예를 들면, 은, 구리 등)의 층을 도파관의 내측부 및/또는 외측부에 도포하는 것을 포함할 수 있다. 도 1i, 1j, 1k, 및 1l은 본 개시의 실시예에 따라서 웨이브 인터페이스 어셈블리에 의해 사용되는 모듈식 및/또는 결집된 도파관에 대해 도금 프로세스를 거쳐 생성된 도금된 도파관의 횡단면도를 도시한다. 도 1i, 1j, 1k, 및 1l이 대체로 굽은 몸체의 도파관을 묘사하지만, 본 개시의 실시예는 그러한 구성으로 제한되지 않는다.
도 1i, 1j, 1k, 및 1l에 도시된 실시예를 참조하면, 절개부(예를 들면, 절개부(103g)는 도파관이 두 부분(예를 들면, 도파관 부분(104a 및 104b)으로 나누어지도록 도파관(예를 들면, 도파관(103-1)) 상에서 그의 종축을 따라 형성될 수 있다. 예를 들면, 도 1i 및 도 1j에 도시된 실시예를 참조하면, 도파관 부분(104a 및 104b)은 동일한 치수를 공유할 수도 있고 상이한 치수를 가질 수 있다. 도파관을 이러한 방식으로 나눔으로써, 양쪽의 도파관 부분(104a 및 104b)에는 절개부의 위치(예를 들면, 절개부(103g)의 위치)로부터 도파관 부분(예를 들면, 도파관 부분(104a), 도파관 부분(104b))의 내벽(예를 들면, 내벽(103f))으로 연장하는 각자의 폭(예를 들면, 폭(W3))을 갖는 트렌치 구조물(예를 들면, 도 1k의 트렌치(103c)를 참조할 것)이 형성된다.
이러한 방식으로, 도파관 부분(104a 및/또는 104b)의 두 외곽 표면은 물론이고 이들의 각 내측부는 모두 도금 절차에 노출될 수 있다. 예를 들어 도 1l에 도시된 실시예를 참조하면, 도파관 부분(104a 및/또는 104b) 내에서 내측 표면 부분(예를 들면, 트렌치(103c), 내벽(103f), 상단부(103j) 등)은 도금 절차에 노출될 수 있다.
일 실시예에서, 도금 절차는 신호 열화를 최소화할 수 있는 재료(예를 들면, 은, 구리 등)의 단일 층을 도파관의 내측부 및/또는 외측부에 도포하는 것을 포함할 수 있다. 일 실시예에서, 도금 절차는 신호 열화를 최소화할 수 있는 재료의 다중 층을 도파관의 내측부 및/또는 외측부에 도포하는 것을 포함할 수 있다. 층은 동일한 재료일 수 있거나 다른 재료일 수 있다. 일 실시예에서, 동일한 재료 층이 도파관 부분(104a) 및/또는 도파관 부분(104b)의 내측 표면 내부의 트렌치 구조물, 내벽 및/또는 상단부에 도포될 수 있다. 일 실시예에서, 별개의 재료 층이 도파관 부분(104a) 및/또는 도파관 부분(104b)의 내측 표면 내부의 트렌치 구조물, 내벽 및/또는 상단부에 도포될 수 있다.
그래서, 도파관의 각 내측 표면은 도파관을 도금하는 종래 방법보다 높은 정도로 강화되거나 도금될 수 있다. 도금 절차를 완료하면, 별개의 도파관 부분은 원래의 도파관 구조물을 복원하도록 (예를 들면, 기계적으로 또는 자동화를 통해) 다시 서로 결속될 수 있다. 일 실시예에서, 고정 부재(예를 들면, 나사)는 도파관을 통해 신호가 더 효율적으로 지나가도록 도파관 부분(104a 및 104b)을 함께 충분한 정도로 결속하는데 사용될 수 있다. 이러한 방식으로, 여러 부분이 절단된 다음 "빌딩 블록(building block)"으로 사용을 위해 나중에 다시 함께 결속되어 복수의 상이한 맞춤형 도파관 구조물을 생성하는 모듈식 해법을 창출할 수 있다.
일 실시예에 따르면, 도파관 부분은 도파관 부분을 PCB 및/또는 패치 안테나에 장착하는 장착 요소를 포함하도록 제조될 수 있다. 일 실시예에서, 도파관 덮개가 생성될 수 있도록 도파관의 단부의 근방에 그의 종축을 따라서 절개부가 형성될 수 있다. 또한, 도파관 절개 절차는 기계적으로 또는 자동화를 통해 수행될 수 있다. 예를 들면, 일 실시예에서, 도파관이 3D 프린터 기술을 이용하여 제조되는 동안 절개부를 형성하는 컴퓨터 구현된 절차가 수행될 수 있다.
종축을 따라서 절개를 수행함으로써, 도파관은 그의 전자기장의 방향을 따라 나누어질 수 있다. 그래서, 본 명세서에서 기술된 방식으로 도파관을 도금한다고 하여 도파관 기능성이 크게 감소되지 않으며 그리고/또는 신호를 열화시키지 않는다. 이러한 방식으로, 본 개시의 실시예는 비용이 절감되면서도 맞춤형인 도파관 도금 절차를 가능하게 한다.
도 2a는 본 개시의 실시예에 따라서 소켓 및 소켓의 양쪽에 인접한 두 개의 모듈식 도파관을 묘사하는 상면 사시도이다. 앞에서 논의된 바와 같이, 모듈식 도파관은 단일의 플랜지, 예를 들면, 플랜지(111)(도시되지 않음)를 이용하여 하부의 PCB에 접속된다. 일 실시예에서, 도 2a에 도시된 바와 같이, 소켓의 양쪽에 인접한 두 개의 모듈식 도파관(211 및 212) 및 소켓(213) 자체는 모두 별도의 컴포넌트일 수 있다. 이들은 모두 별도의 컴포넌트이며 이들을 상호접속하기 위해 부수적인 컴포넌트, 예를 들면, 단일의 플랜지가 필요하기 때문에, DUT로 및 DUT로부터의 신호는 직사각형 도파관 포트 내 패치 안테나로부터 (도 2b에서 더 자세히 도시되는 바와 같은) 소켓 내 디바이스 패드까지 더 긴 마이크로스트립 트레이스를 지나가야 한다. 따라서, 마이크로스트립 전송선(예를 들면, 도 1f 및 1h에서 전송선(102a))은 더 길어야 하며, 그럼으로써 더 높은 주파수에서 신호 손실이 증가된다.
도 2b는 본 개시의 실시예에 따라서, 소켓 및 소켓의 양쪽에 인접한 두 개의 모듈식 도파관을 묘사하는 저면 사시도이다. 도 2b에 도시된 바와 같이, 소켓과 모듈식 도파관이 별개의 구조물일 때, (각 패치 안테나에 연결된) 직사각형 도파관 포트, 예를 들면, 포트(251)는 소켓(213) 영역의 바깥에 위치한다. 그러므로, 앞에서 언급한 바와 같이, 이것은 직사각형 도파관 포트에 대응하는 패치 안테나로부터 소켓 내 디바이스 포트까지 마이크로스트립 트레이스, 예를 들면, 트레이스(252)가 길어지는 결과를 초래한다. 그리고, 또한 앞에서 지적한 바와 같이, 이것은 더 높은 마이크로파 주파수에서 특히 높은 경로 손실을 일으킨다.
도 2c는 본 발명의 실시예에 따라서, 밀리미터파 대역 검사용 통합된 소켓 및 도파관 구조물의 상면 사시도를 예시한다. 도 2d는 본 발명의 실시예에 따라서, 밀리미터파 대역 검사용 통합된 소켓 및 도파관 구조물의 저면 사시도를 예시한다. 소켓(213)과 모듈식 도파관(212 및 211)을 단일의 구조물(230) 내에 통합함으로써, 직사각형 도파관 포트, 예를 들면, 포트(239)는 소켓(도시되지 않음) 내에 놓인 DUT에 더 가까이 이동될 수 있으며, 그렇게 하여 디바이스 패드에 이르는 필요한 마이크로스트립 전송선의 길이를 줄임으로써 경로 손실을 줄일 수 있다. 다시 말해서, 소켓과 모듈식 도파관 사이의 경계가 더 이상 존재하지 않으며 통합된 디자인은 별도의 부품, 예를 들면, (111)을 접속하는데 사용된 중간의 장착 및 상호접속 컴포넌트를 없앰으로써, 도파관 포트(및 대응하는 패치 안테나)는 DUT 패드에 더 가깝게 배치될 수 있다. 이것은 DUT 포트와 검사기 사이의 신호 경로 거리를 줄이며, 그 결과 유리하게 신호 세기 및 무결성이 특히 마이크로파 주파수에서 증가되는 결과를 가져 온다. 부수적인 마이크로스트립 전송선의 매 센티미터마다 더 높은 마이크로파 주파수에서 dB만큼 신호 세기를 감소시키므로, 도파관 포트(및 패치 안테나)를 DUT에 더 가깝게 이동시키는 것은 신호 세기 및 무결성을 보존하는 이점이 있다. 일 실시예에서, 도 2c 및 도 2d에 도시된 통합된 구조물은 3D 프린터 기술을 이용하여 제조될 수 있다.
도 3a 및 도 3b는 본 개시의 실시예에 따라서 예시적인 웨이브 인터페이스 어셈블리를 통과하는 예시적인 신호 경로를 도시한다. 도 3a에 도시된 실시예를 참조하면, 웨이브 인터페이스 어셈블리(100)를 사용한 검사 세션 동안, 피검사 디바이스(예를 들면, DUT(107))는 BGA 층(106-2)과 같은 BGA 층을 포함하는 DUT 인터페이스의 소켓(예를 들면, 소켓(106-1)) 내부에 적재될 수 있다. 도 2a에 도시된 바와 같이, 일부 실시예에서, 웨이브 인터페이스 어셈블리(100)는 도체 층(106-3)과 같은 도체 층을 포함할 수 있다.
그러므로 DUT(107)가 검사 세션 동안 소켓(106-1) 내부에 적재될 때, DUT(107)는 BGA 층(106-2)과 접촉할 수 있으며, 그럼으로써 검사 신호(106-4)를 발생한다. 마이크로스트립 전송선(101-1)과 같은 마이크로스트립 전송선은 PCB(101)의 상단 표면을 따라서 길이 방향으로 형성될 수 있다. 도 2a에 도시된 바와 같이, 패치 안테나(102-1)와 같은 패치 안테나는 PCB(101)의 상단 표면과 같은 높이로 배치되어 전기적으로 마이크로스트립 전송선(101-1)에 연결된 패치 안테나(예를 들면, 패치 안테나(102-1)) 위에 도파관(예를 들면, 도파관(103-1))이 장착되는 위치로서 작용할 수 있다.
이러한 방식으로, 도파관(103-1)의 일 단부에 배치된 결합 인터페이스(예를 들면, 도 1g 및/또는 도 1h의 결합 인터페이스 프레임(103b))는 패치 안테나(102-1)의 위치에 직교하는 위치에서 PCB(101)의 상단 표면 위에 장착될 수 있다. 도 3a의 실시예에서 도시된 바와 같이, 패치 안테나(102-1)는 도파관(103-1)의 일 단부에 있는 개방부 내로 수신되는 검사 신호(106-4)가 개방부를 통해 전파되게 할 수 있다. 그렇기에, 패치 안테나(102-1)는 웨이브 인터페이스 어셈블리(100)를 통한 검사 신호(106-4)의 송신 중에 도파관(103-1)과 마이크로스트립 전송선(101-1) 사이의 임피던스 레벨을 정합하도록 구성될 수 있다.
도 3b에 도시된 실시예를 참조하면, 웨이브 인터페이스 어셈블리(100)는 DUT 인터페이스(106) 내부의 소켓(106-1)의 양측에 배치된 도파관(예를 들면, 도파관(103-1) 및 도파관(103-5))을 포함할 수 있다. 이와 같이, 도파관(103-5)의 일 단부는 패치 안테나(102-5)와 같은 개별 패치 안테나의 위치에 수직하는 위치에서 PCB(101)의 상단 표면 위에 장착될 수 있다. 따라서, 패치 안테나(1025)는 추가 처리 동안 도파관(103-5)의 일 단부에 배치된 개방부 내로 수신된 검사 신호(106-5)가 개방부를 통해 전파되게 할 수 있다. 이러한 방식으로, 웨이브 인터페이스 어셈블리(100)는 여러 세트의 처리를 위한 신호를 송신하기 위해 여러 도파관 시스템을 사용하는 기능성을 포함한다.
또한, 도 3a 및 도 3b에 도시된 실시예에 예시된 바와 같이, 웨이브 인터페이스 어셈블리(100)는 마이크로스트립 치수(예를 들면, 높이, 폭, 유전체 상수 값)를 최소화하면서 도파관을 사용하여 신호 경로 손실을 줄일 수 있다. 일 실시예에 따르면, 도파관(103-1 및 103-5)과 같은 도파관의 반대편 단부는 검사기 진단 시스템에 연결될 수 있다. 일 실시예에 따르면, 도파관의 반대편 단부는 도킹 및/또는 블라인드 결합 시스템에 연결될 수 있다. 또한, 도 3b에 도시된 바와 같이, 웨이브 인터페이스 어셈블리(100)는 도파관(103-5)과 같은 통합된 도파관을 캡슐화할 수 있는 덮개 구조물(105-1)과 같은 덮개를 포함할 수 있다.
일 실시예에서, (도 2c 및 도 2d와 관련하여 논의된 바와 같이) 소켓(106-1) 및 예를 들어 도파관(103-1)을 포함하는 도파관 구조물이 단일의 구조물로 통합되면, 마이크로스트립 전송선(101-1)은 짧아질 수 있으며, 그럼으로써 신호 손실을 줄일 수 있다.
도 4는 본 개시의 실시예에 따라서 웨이브 인터페이스 어셈블리를 이용한 통합된 도파관 컴포넌트의 예시적인 횡단면을 도시한다. 통합된 웨이브 인터페이스 어셈블리(200)는 본 개시의 실시예에 따라서 본 명세서에서 기술된 다른 웨이브 인터페이스 어셈블리(예를 들면, 웨이브 인터페이스 어셈블리(100))와 관련하여 기술된 것과 동일하거나 유사한 개체 및/또는 컴포넌트를 포함할 수 있다. 통합된 웨이브 인터페이스 어셈블리(200)는 전력 분할기, 방향성 커플러, 종단기, 에코서브(eccosorb) 웨지 및/또는 유사 컴포넌트와 같은 전기적 컴포넌트를 포함할 수 있다. 도 4에 예시된 바와 같이, 신호(검사 신호(106-2))는 웨이브 인터페이스 어셈블리(200) 내부에 설치된 도파관(예를 들면, 도파관(103-1))을 통해 입력될 수 있다. 신호가 도파관(103-1)을 통해 진행할 때, 신호는 신호를 2 부분으로 나누기 위해 사용될 수 있는 전력 분할기(예를 들면, 매직 티(magic tee) 요소(110))로 입력될 수 있으며, 이 요소에서 신호의 각 부분은 도파관(103-6 및 103-7)과 같은 개별의 맞춤형 도파관을 통해 진행할 수 있다.
또한, 도 4에 예시된 바와 같이, 도파관(103-6 및 103-7)을 통해 진행하는 신호의 부분은 부가적인 전력 분할기(예를 들면, 매직 티 요소(113 및 114)를 이용하여 추가로 나누어질 수 있으며, 그럼으로써 신호는 또 다른 부분으로 (예를 들면, 4 부분으로) 나누어진다. 이와 같은 신호의 부분은 도파관(103-8, 103-9, 103-10 및 103-11)과 같은 부가적인 별개의 맞춤형 도파관을 통과할 수 있다. 더욱이, 도 4에 도시된 바와 같이, 도파관(예를 들면, 도파관(103-8, 103-9, 103-10, 103-11))은 일 단부에서 포트 개방부(예를 들면, 포트 개방부(115, 116, 117, 118))를 포함할 수 있다. 그래서, 포트 개방부(115, 116, 117, 및 118)는 PCB 레벨에서 대응적으로 더 높은 밀도의 포트 이격을 가능하게 할 수 있는 더 촘촘한 피치 구성으로 배치될 수 있다.
일 실시예에 따르면, 포트 개방부(115, 116, 117, 및/또는 118)는 PCB(예를 들면, PCB(101))와 위상 정합된 포트로서 구성될 수 있다. 일 실시예에 따르면, 포트 개방부(115, 116, 117, 및/또는 118)는 바닥 판(base plate)과 위상 정합된 포트로서 구성될 수 있다. 이러한 방식으로, 포트 개방부(115, 116, 117, 및/또는 118)는 부수적인 장착 구멍을 포함하도록 구성될 수 있다.
이와 같이, 이러한 포트 개방부는 도파관(103-8, 103-9, 103-10 및/또는 103-11)이 검사 세션 동안 개별적인 검사기 자원을 DUT에 제공할 수 있는 개별의 독립적 송신 채널로서 사용되게 한다. 일 실시예에 따르면, 이와 같은 채널은 소켓(106-1) 내에 설치된 DUT와 검사기 진단 시스템(도시되지 않음) 사이에서 송신되는 검사 신호(예를 들면, 검사 신호(106-2))를 전파하고 그리고/또는 증폭하는데 사용될 수 있다.
일 실시예에 따르면, 매직 티 요소(110, 113 및/또는 114)는 종단된 포트를 포함할 수 있다. 일 실시예에서, 종단된 포트는 종단 웨지를 사용하여 종단될 수 있다. 또한, 일 실시예에 따르면, 웨이브 인터페이스 어셈블리(200)는 본 명세서에서 기술된 도파관 시스템을 통해 신호를 전파하기에 적합한 재료(예를 들면, 플라스틱, 금속 등)를 포함하는 구조물 내부에 밀봉되거나 케이스에 내장될 수 있다.
도 5는 본 개시의 실시예에 따라서 디바이스를 검사하기 위한 웨이브 인터페이스의 예시적인 어셈블리의 플로우차트이다. 그러나 본 개시는 플로우차트(300)에서 제공된 설명으로 제한되지 않는다. 오히려, 관련 기술(들)에서 통상의 지식을 가진 자에게는 본 명세서에서 제공된 가르침으로부터 다른 기능적인 흐름이 본 개시의 범위와 사상에 속하는 것이라는 것이 자명해질 것이다. 플로우차트(300)는 앞에서 기술된 예시적인 실시예를 계속 참조하여 설명될 것이지만, 방법은 그와 같은 실시예로 제한되지 않는다.
단계(301)에서, 복수의 패치 안테나는 검사용 디바이스를 저장하는 DUT 인터페이스의 소켓에 전기적으로 연결된다. 각 패치 안테나는 서로 및 소켓과 관련하여 근접하게 배치된다.
단계(302)에서, 복수의 도파관은 복수의 패치 안테나의 각 패치 안테나 위에 장착된다. 각 도파관은 신호가 피검사 디바이스로부터 검사기 진단 시스템으로 지나가도록 구성된다.
단계(303)에서, 검사기 진단 시스템에 의해 피검사 디바이스마다 검사 신호가 발생된다. 검사 신호는 소켓과, 복수의 패치 안테나 중 적어도 하나의 패치 안테나와, 복수의 도파관 중 적어도 하나의 도파관을 포함하는 신호 경로를 지나갈 수 있다. 일 실시예에서, 복수의 도파관은 모두 단일의 모듈식 또는 결집된 도파관 구조물의 일부이다. 또한, 일 실시예에서, 소켓에 인접한 각 측 상의 소켓 및 결집된 도파관 구조물은 모두 단일의 통합된 구조물의 일부이다.
단계(304)에서, 신호 경로를 지나갈 때, 검사 신호는 검사기 진단 시스템에 의해 수신되며, 검사 신호는 검사기 진단 시스템에서 추가로 처리될 수 있다.
도 6은 본 개시의 실시예에 따라서 도파관 구조물을 도금하는 예시적인 방법의 플로우차트이다. 그러나, 본 개시는 플로우차트(400)에서 제공된 설명으로 제한되지 않는다. 오히려, 관련 기술(들)에서 통상의 지식을 가진 자에게는 본 명세서에서 제공된 가르침으로부터 다른 기능적인 흐름이 본 개시의 범위와 사상에 속하는 것이라는 것이 자명해질 것이다. 플로우차트(400)는 앞에서 기술된 예시적인 실시예를 계속 참조하여 설명될 것이지만, 방법은 그와 같은 실시예로 제한되지 않는다.
단계(401)에서, 도파관의 외측부를 따라서 절개부가 형성된다. 절개부는 도파관의 중간 아래로 그의 종축을 따라서 형성될 수 있으며, 그럼으로써 도파관을 두 부분으로 나누고 나누어진 도파관의 각 부분의 외측 표면 및 내측 표면 모두를 노출시킨다. 단계(401) 중에 형성된 절개부는 도파관의 각 분리된 부분에서 각각의 트렌치를 형성한다. 각 트렌치는 절개부의 위치로부터 도파관 부분의 내벽까지 연장하는 폭을 포함한다.
단계(402)에서, 나누어진 도파관의 각 부분의 내측 표면이 도금된다. 도금 절차는 트렌치의 상부, 내벽, 및 도파관 내부의 상단부에 재료 층을 도포하는 것을 포함한다. 도포된 재료는 도파관의 내측부로 인한 신호 열화를 최소화할 수 있다.
단계(403)에서, 도파관의 나누어진 부분은 단계(401) 동안 수행된 절개 절차 이전의 도파관의 원래 구조물로 복원하기 위해 함께 결속된다.
전술한 개시가 다양한 실시예를 특정한 블록도, 플로우차트, 및 예를 사용하여 설명하지만, 본 명세서에서 기술되며 그리고/또는 예시된 각 블록도의 컴포넌트, 플로우차트 단계, 동작, 및/또는 컴포넌트는 광범위한 하드웨어 구성을 이용하여 개별적으로 및/또는 일괄적으로 구현될 수 있다. 또한, 다른 많은 아키텍처가 동일한 기능성을 성취하기 위해 구현될 수 있기 때문에 다른 컴포넌트에 포함된 컴포넌트의 어떠한 개시 내용도 예로서 간주되어야 한다.
본 명세서에서 기술되며 그리고/또는 예시된 프로세스 파라미터 및 단계의 순서는 오로지 예로서만 제시된다. 예를 들면, 본 명세서에서 기술되며 그리고/또는 예시된 단계는 특정한 순서로 도시되거나 논의될 수 있지만, 이러한 단계는 반드시 예시되거나 논의된 순서대로 수행되어야 하는 것은 아니다. 본 명세서에서 기술되며 그리고/또는 예시된 다양한 예시적인 방법은 또한 본 명세서에서 기술되거나 예시된 단계 중 하나 이상의 단계를 생략할 수 있고 아니면 개시된 단계 이외의 부가적인 단계를 포함할 수도 있다.
물론, 전술한 내용은 본 발명의 예시적인 실시예에 관한 것이라는 것과 다음과 같은 청구범위에서 언급된 바와 같은 본 발명의 사상과 범위를 벗어나지 않고 수정이 이루어질 수 있다는 것 또한 이해하여야 한다.
설명 목적 상, 전술한 설명은 특정 실시예를 참조하여 기술되었다. 그러나, 전술한 예시적인 논의는 포괄적이라거나 본 발명을 개시된 정확한 형태로 제한하려 의도하지 않는다. 전술한 가르침에 비추어 많은 수정과 변형이 가능하다. 실시예는 본 발명의 원리 및 본 발명의 실제 응용을 가장 잘 설명하기 위해 선택되고 기술되었으며, 그렇기에 본 기술에서 통상의 지식을 가진 자가 본 발명 및 다양한 실시예를 의도된 특별한 용도에 적합할 수 있는 다양한 수정 예와 함께 가장 잘 활용할 수 있게 한다.
따라서 본 발명에 따른 실시예가 기술된다. 본 개시가 특정 실시예로 기술되었지만, 본 발명은 그러한 실시예에 의해 제한되는 것으로 해석되지 않아야 하며, 오히려 다음의 청구범위에 따라 해석되어야 한다는 것을 인식하여야 한다.

Claims (24)

  1. 신호 송신용 구조물로서,
    인접하게 배치되고 서로 평행하게 배치된 제 1 복수의 도파관 - 각각의 상기 도파관은 제 1 개방부 및 제 2 개방부를 가지며, 각 제 1 개방부는 각 패치 안테나와 정렬하도록 작용 가능하며, 상기 제 1 복수의 도파관은 소켓에 인접하여 배치됨 - 과,
    피검사 디바이스(device under test, DUT)의 삽입을 지원하도록 작용 가능한 개방부를 포함하는 상기 소켓 - 상기 DUT는 상기 소켓의 아래에서 상기 DUT로부터의 검사 신호를 송신하기 위한 인쇄 회로 기판(printed circuit board, PCB) 상의 복수의 마이크로스트립 전송선에 통신 가능하게 연결되며, 각각의 상기 마이크로스트립 전송선은 각 패치 안테나에 전기적으로 연결되고, 각각의 상기 제 1 복수의 도파관은 상기 PCB의 상부 표면과 같은 높이에 위치하는 각 패치 안테나 위에 장착될 수 있으며, 상기 제 1 복수의 도파관 및 상기 소켓은 공통 구조물로서 함께 통합됨 - 을 포함하는
    신호 송신용 구조물.
  2. 제 1 항에 있어서,
    함께 촘촘하게 배치되고 서로 평행하게 배치된 제 2 복수의 도파관을 더 포함하며, 상기 제 2 복수의 도파관은 상기 제 1 복수의 도파관의 반대편에서 상기 소켓에 인접하게 배치되며, 상기 제 1 복수의 도파관, 상기 소켓 및 상기 제 2 복수의 도파관은 공통 구조물로서 함께 통합되는
    신호 송신용 구조물.
  3. 제 2 항에 있어서,
    상기 제 1 복수의 도파관, 상기 소켓 및 상기 제 2 복수의 도파관은 단일의 플라스틱 구조물로서 통합되는
    신호 송신용 구조물.
  4. 제 2 항에 있어서,
    상기 제 1 복수의 도파관, 상기 소켓 및 상기 제 2 복수의 도파관은 단일의 금속 구조물로서 통합되는
    신호 송신용 구조물.
  5. 제 2 항에 있어서,
    상기 제 1 복수의 도파관 및 상기 제 2 복수의 도파관은 각기 각자의 통합된 도파관 구조물을 캡슐화하는 덮개 구조물을 각기 포함하는
    신호 송신용 구조물.
  6. 제 1 항에 있어서,
    각 도파관의 상기 제 2 개방부는 검사기 진단 시스템에 연결되어 신호를 상기 DUT로 및 상기 DUT로부터 상기 검사기 진단 시스템으로 전달하도록 작용 가능한
    신호 송신용 구조물.
  7. 제 6 항에 있어서,
    각 도파관의 상기 제 2 개방부는 블라인드 결합 접속(blind mate connection)을 이용하여 상기 검사기 진단 시스템에 연결되도록 작용 가능한
    신호 송신용 구조물.
  8. 제 1 항에 있어서,
    상기 소켓 및 상기 제 1 복수의 도파관을 포함하는 상기 공통 구조물은 고정 부재를 사용하여 상기 PCB에 고정되는
    신호 송신용 구조물.
  9. 제 1 항에 있어서,
    상기 DUT는 볼 그리드 어레이를 사용하여 상기 인쇄 회로 기판(PCB) 상의 상기 복수의 마이크로스트립 전송선에 통신 가능하게 연결되는
    신호 송신용 구조물.
  10. 신호 송신용 구조물로서,
    인접하게 배치되고 서로 평행하게 배치된 제 1 복수의 도파관 - 각각의 상기 도파관은 제 1 개방부 및 제 2 개방부를 가지며, 각 제 1 개방부는 각 패치 안테나와 정렬하도록 작용 가능하며, 상기 제 1 복수의 도파관은 소켓의 일측에 인접하여 배치됨 - 과,
    인접하게 배치되고 서로 평행하게 배치된 제 2 복수의 도파관 - 상기 제 2 복수의 도파관은 상기 제 1 복수의 도파관의 반대편에서 상기 소켓의 제 2 측에 인접하여 배치됨 - 과,
    피검사 디바이스(device under test, DUT)의 삽입을 지원하도록 작용 가능한 개방부를 포함하는 상기 소켓 - 상기 DUT는 상기 소켓의 아래에서 상기 DUT로부터의 검사 신호를 송신하기 위한 인쇄 회로 기판(printed circuit board, PCB) 상의 복수의 마이크로스트립 전송선에 통신 가능하게 연결되며, 각각의 상기 마이크로스트립 전송선은 각 패치 안테나에 전기적으로 연결되고, 각각의 상기 제 1 복수의 도파관 및 각각의 상기 제 2 복수의 도파관은 상기 PCB의 상부 표면과 같은 높이에 위치하는 각 패치 안테나와 정렬되도록 작용 가능하며,
    상기 제 1 복수의 도파관, 상기 제 2 복수의 도파관 및 상기 소켓은 단일의 구조물로서 함께 통합됨 - 을 포함하는
    신호 송신용 구조물.
  11. 제 10 항에 있어서,
    상기 제 1 복수의 도파관, 상기 소켓 및 상기 제 2 복수의 도파관은 단일의 플라스틱 구조물 내부에 통합되는
    신호 송신용 구조물.
  12. 제 10 항에 있어서,
    상기 제 1 복수의 도파관, 상기 소켓 및 상기 제 2 복수의 도파관은 단일의 금속 구조물 내부에 통합되는
    신호 송신용 구조물.
  13. 제 10 항에 있어서,
    상기 제 1 복수의 도파관 및 상기 제 2 복수의 도파관은 각기 각자의 통합된 도파관 구조물을 캡슐화하는 덮개 구조물을 포함하는
    신호 송신용 구조물.
  14. 제 10 항에 있어서,
    각 도파관의 상기 제 2 개방부는 검사기 진단 시스템에 연결되어 신호를 상기 DUT로 및 상기 DUT로부터 상기 검사기 진단 시스템으로 전달하도록 작용 가능한
    신호 송신용 구조물.
  15. 제 14 항에 있어서,
    각 도파관의 상기 제 2 개방부는 도킹 시스템을 사용하여 상기 검사기 진단 시스템에 연결되도록 작용 가능한
    신호 송신용 구조물.
  16. 제 10 항에 있어서,
    상기 소켓, 상기 제 1 복수의 도파관, 및 상기 제 2 복수의 도파관을 포함하는 상기 단일의 구조물은 고정 부재를 이용하여 상기 PCB에 고정되는
    신호 송신용 구조물.
  17. 제 10 항에 있어서,
    상기 DUT는 볼 그리드 어레이를 사용하여 상기 인쇄 회로 기판(PCB) 상의 상기 복수의 마이크로스트립 전송선에 통신 가능하게 연결되는
    신호 송신용 구조물.
  18. 제 11 항에 있어서,
    상기 제 1 복수의 도파관 및 상기 제 2 복수의 도파관 내부의 채널은 금속 도금되는
    신호 송신용 구조물.
  19. 제 10 항에 있어서,
    상기 소켓, 상기 제 1 복수의 도파관, 및 상기 제 2 복수의 도파관을 포함하는 상기 단일의 구조물은 상기 DUT 상의 디바이스 패드로부터 각 패치 안테나까지 상기 마이크로스트립 전송선의 길이를 최소화하도록 구성되는
    신호 송신용 구조물.
  20. 신호 송신용 구조물로서,
    함께 촘촘하게 배치되고 서로 평행하게 배치된 제 1 복수의 도파관 - 각각의 상기 도파관은 제 1 개방부 및 제 2 개방부를 가지며, 각 제 1 개방부는 패치 안테나와 정렬하도록 작용 가능하며, 상기 제 1 복수의 도파관은 소켓의 제 1 측에 인접하여 배치됨 - 과,
    함께 촘촘하게 배치되고 서로 평행하게 배치된 제 2 복수의 도파관 - 상기 제 2 복수의 도파관은 상기 소켓의 제 2 측에 인접하여 배치됨 - 과,
    피검사 디바이스(device under test, DUT)의 삽입을 지원하도록 작용 가능한 개방부를 포함하는 상기 소켓 - 상기 DUT는 상기 소켓의 아래에서 상기 DUT로부터의 검사 신호를 송신하기 위한 인쇄 회로 기판(printed circuit board, PCB) 상의 복수의 마이크로스트립 전송선에 통신 가능하게 연결되며, 각각의 상기 마이크로스트립 전송선은 각 패치 안테나에 전기적으로 연결되고, 각각의 상기 제 1 복수의 도파관 및 각각의 상기 제 2 복수의 도파관은 각 패치 안테나 위에 장착될 수 있으며,
    상기 제 1 복수의 도파관, 상기 제 2 복수의 도파관 및 상기 소켓은 단일의 구조물로 통합되며, 상기 단일의 구조물은 상기 DUT로부터 상기 각 패치 안테나까지의 상기 마이크로스트립 전송선의 길이를 최소화하도록 구성됨 - 을 포함하는
    신호 송신용 구조물.
  21. 제 20 항에 있어서,
    상기 제 1 복수의 도파관, 상기 제 2 복수의 도파관, 및 상기 소켓을 포함하는 상기 단일의 구조물은 3D 프린팅 기술을 이용하여 제조되도록 작용 가능한
    신호 송신용 구조물.
  22. 신호 송신용 구조물로서,
    복수의 평행하게 배치된 도파관 - 상기 복수의 도파관은 함께 공통의 주조된 구조물로서 통합되고 제 1 단부 및 제 2 단부 상의 공통 플랜지를 공유하며, 패치 안테나와 정렬하기 위한 개방부를 포함함 - 과,
    피검사 디바이스(device under test, DUT)를 수용하고 정렬하기 위한 소켓 - 상기 소켓은 상기 제 2 단부에서 상기 공통의 주조된 구조물로서 상기 복수의 도파관과 통합됨 - 을 포함하는
    신호 송신용 구조물.
  23. 제 22 항에 있어서,
    다른 복수의 평행하게 배치된 도파관 - 상기 다른 복수의 도파관은 함께 공통의 주조된 구조물로서 통합되고 제 1 단부 및 제 2 단부 상의 공통 플랜지를 공유하며, 패치 안테나와 정렬하기 위한 개방부를 포함함 - 을 더 포함하며,
    상기 소켓은 상기 제 2 단부에서 상기 공통의 주조된 구조물로서 상기 다른 복수의 도파관과 정렬되는
    신호 송신용 구조물.
  24. 제 23 항에 있어서,
    상기 DUT는 상기 소켓의 아래에서 상기 DUT로부터의 검사 신호를 송신하기 위한 인쇄 회로 기판(printed circuit board, PCB) 상의 복수의 마이크로스트립 전송선에 통신 가능하게 연결되며, 각각의 상기 마이크로스트립 전송선은 각 패치 안테나에 전기적으로 연결되고, 각각의 상기 복수의 도파관 및 각각의 상기 다른 복수의 도파관은 각 패치 안테나 위에 장착될 수 있는
    신호 송신용 구조물.
KR1020170014977A 2016-02-04 2017-02-02 밀리미터파 대역 검사용 통합된 도파관 구조물 및 소켓 구조물 KR102430284B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/016,151 US10114067B2 (en) 2016-02-04 2016-02-04 Integrated waveguide structure and socket structure for millimeter waveband testing
US15/016,151 2016-02-04

Publications (2)

Publication Number Publication Date
KR20170093077A KR20170093077A (ko) 2017-08-14
KR102430284B1 true KR102430284B1 (ko) 2022-08-05

Family

ID=59496335

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170014977A KR102430284B1 (ko) 2016-02-04 2017-02-02 밀리미터파 대역 검사용 통합된 도파관 구조물 및 소켓 구조물

Country Status (4)

Country Link
US (1) US10114067B2 (ko)
KR (1) KR102430284B1 (ko)
CN (1) CN107069150B (ko)
TW (1) TWI715697B (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10944148B2 (en) 2016-02-04 2021-03-09 Advantest Corporation Plating methods for modular and/or ganged waveguides for automatic test equipment for semiconductor testing
US10381707B2 (en) 2016-02-04 2019-08-13 Advantest Corporation Multiple waveguide structure with single flange for automatic test equipment for semiconductor testing
US10393772B2 (en) * 2016-02-04 2019-08-27 Advantest Corporation Wave interface assembly for automatic test equipment for semiconductor testing
US10114067B2 (en) 2016-02-04 2018-10-30 Advantest Corporation Integrated waveguide structure and socket structure for millimeter waveband testing
US10371716B2 (en) 2016-06-29 2019-08-06 Advantest Corporation Method and apparatus for socket power calibration with flexible printed circuit board
KR101855133B1 (ko) * 2016-11-16 2018-05-08 주식회사 케이엠더블유 적층구조의 mimo 안테나 어셈블리
US10680727B2 (en) * 2017-08-29 2020-06-09 Mediatek Inc. Over the air wireless test system for testing microelectronic devices integrated with antenna
WO2019168587A1 (en) * 2018-02-27 2019-09-06 Xcerra Corporation Test socket assembly with hybrid ring coupler and related methods
US10852349B2 (en) * 2018-04-09 2020-12-01 Mediatek Inc. Wireless test system for testing microelectronic devices integrated with antenna
US11391765B2 (en) * 2019-02-08 2022-07-19 Xcerra Corporation Test socket assembly with waveguide antenna probe
US11506686B2 (en) * 2019-11-25 2022-11-22 Advantest Corporation High density waveguide assembly for millimeter and 5G applications
CN115427819A (zh) 2020-04-14 2022-12-02 约翰国际有限公司 空中下载(ota)芯片测试***
US11293968B2 (en) 2020-05-12 2022-04-05 Johnstech International Corporation Integrated circuit testing for integrated circuits with antennas
US11757166B2 (en) 2020-11-10 2023-09-12 Aptiv Technologies Limited Surface-mount waveguide for vertical transitions of a printed circuit board
US11901601B2 (en) 2020-12-18 2024-02-13 Aptiv Technologies Limited Waveguide with a zigzag for suppressing grating lobes
US11749883B2 (en) 2020-12-18 2023-09-05 Aptiv Technologies Limited Waveguide with radiation slots and parasitic elements for asymmetrical coverage
US11444364B2 (en) 2020-12-22 2022-09-13 Aptiv Technologies Limited Folded waveguide for antenna
US11616306B2 (en) 2021-03-22 2023-03-28 Aptiv Technologies Limited Apparatus, method and system comprising an air waveguide antenna having a single layer material with air channels therein which is interfaced with a circuit board
EP4084222A1 (en) 2021-04-30 2022-11-02 Aptiv Technologies Limited Dielectric loaded waveguide for low loss signal distributions and small form factor antennas
US11962085B2 (en) 2021-05-13 2024-04-16 Aptiv Technologies AG Two-part folded waveguide having a sinusoidal shape channel including horn shape radiating slots formed therein which are spaced apart by one-half wavelength
US11616282B2 (en) 2021-08-03 2023-03-28 Aptiv Technologies Limited Transition between a single-ended port and differential ports having stubs that match with input impedances of the single-ended and differential ports
US11719740B2 (en) * 2021-12-06 2023-08-08 Aptiv Technologies Limited Test fixture for printed circuit board components

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011527171A (ja) 2008-07-07 2011-10-20 キルダル アンテナ コンサルティング アクティエボラーグ 平行な伝導表面間のギャップにおける導波管と伝送ライン
US20140287703A1 (en) 2013-03-19 2014-09-25 Texas Instruments Incorporated Integrated Circuit with Antenna for Dielectric Waveguide
US20150168486A1 (en) 2013-12-17 2015-06-18 Keyssa, Inc. Waveguides for Capturing Close-Proximity Electromagnetic Radiation Transmitted by Wireless Chips During Testing on Automated Test Equipment (ATE)
KR101606500B1 (ko) 2015-07-06 2016-03-25 엘아이지넥스원 주식회사 밀리미터파 수신기를 위한 2중 전이 구조

Family Cites Families (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1448742A (en) 1973-09-25 1976-09-08 Post Office Optical communications systems
US3995238A (en) 1975-06-30 1976-11-30 Epsilon Lambda Electronics Corporation Image waveguide transmission line and mode launchers utilizing same
DE2921035C2 (de) 1979-05-23 1984-11-22 Siemens AG, 1000 Berlin und 8000 München Optisches Verzweigerelement
US4962991A (en) * 1985-01-23 1990-10-16 Raytheon Company Quick-disconnect waveguide connector assembly
DE3712295A1 (de) 1987-04-10 1988-10-27 Philips Patentverwaltung Verfahren zur herstellung einer vorrichtung zur kopplung eines lichtwellenleiters mit einem optischen bauelement
JPH0574532A (ja) 1990-01-18 1993-03-26 Kel Corp 電気コネクタ
US5181025A (en) 1991-05-24 1993-01-19 The United States Of America As Represented By The Secretary Of The Air Force Conformal telemetry system
US5708296A (en) 1996-06-24 1998-01-13 Intel Corporation Power-ground plane for a C4 flip-chip substrate
DE10045024A1 (de) 2000-09-12 2002-03-21 Rxs Kabelgarnituren Gmbh & Co Lichtwellenleiterbuchse und Lichtwellenleiterstecker sowie Lichtwellenleiterbuchsen-Anordnung
US7627445B2 (en) * 2003-11-26 2009-12-01 Advantest Corporation Apparatus for testing a device with a high frequency signal
DE102004059258B4 (de) 2004-12-09 2006-09-07 Gisma Steckverbinder Gmbh Lichtwellenleiter-Steckverbinder
US7480435B2 (en) 2005-12-30 2009-01-20 Intel Corporation Embedded waveguide printed circuit board structure
US7378832B2 (en) 2006-08-22 2008-05-27 Lecroy Corporation Probing high-frequency signals
US7915909B2 (en) 2007-12-18 2011-03-29 Sibeam, Inc. RF integrated circuit test methodology and system
EP2258022A4 (en) 2008-03-18 2012-10-31 Shi Cheng SUBSTRATE INTEGRATED WAVEGUIDE
US8831073B2 (en) * 2009-08-31 2014-09-09 Sony Corporation Wireless transmission system, wireless communication device, and wireless communication method
US8600309B2 (en) 2010-08-31 2013-12-03 Apple Inc. Methods for dynamic calibration of over-the-air path loss in over-the-air radio-frequency test systems
SG189128A1 (en) 2010-09-29 2013-05-31 Aviat Networks Inc Systems and methods for manufacturing passive waveguide components
CN201820177U (zh) 2010-09-30 2011-05-04 中国航天科工集团第三研究院第八三五七研究所 用于加固电子机箱连接器式通风波导组件
JP5644521B2 (ja) * 2011-01-14 2014-12-24 ソニー株式会社 信号伝送装置、及び、電子機器
US8847617B2 (en) 2011-04-22 2014-09-30 Apple Inc. Non-contact test system for determining whether electronic device structures contain manufacturing faults
US9088074B2 (en) 2011-07-14 2015-07-21 Nuvotronics, Llc Hollow core coaxial cables and methods of making the same
US20130200915A1 (en) 2012-02-06 2013-08-08 Peter G. Panagas Test System with Test Trays and Automated Test Tray Handling
US9310422B2 (en) 2012-06-01 2016-04-12 Apple Inc. Methods and apparatus for testing small form factor antenna tuning elements
HUE039032T2 (hu) * 2012-07-04 2018-12-28 Grieshaber Vega Kg Gázzáró üreges vezetõ csatolás, nagyfrekvenciás modul, feltöltési szint radar és alkalmazás
US20140007674A1 (en) 2012-07-04 2014-01-09 Vega Grieshaber Kg Gas-tight waveguide coupling, high-frequency module, fill-level radar and use
US20140111239A1 (en) 2012-10-22 2014-04-24 Qualcomm Incorporated Localized printed circuit board layer extender apparatus for relieving layer congestion near high pin-count devices
JPWO2014136159A1 (ja) 2013-03-05 2017-02-09 パナソニックIpマネジメント株式会社 モジュールソケット、無線モジュールの検査装置、及び無線モジュールの検査方法
JP6097119B2 (ja) * 2013-03-29 2017-03-15 東京計器株式会社 電波レベル計
JP2014212465A (ja) 2013-04-19 2014-11-13 ソニー株式会社 信号伝送ケーブルおよびフレキシブルプリント基板
US9154972B2 (en) * 2013-06-12 2015-10-06 Apple Inc. Methods and apparatus for testing electronic devices with antenna arrays
US9819098B2 (en) * 2013-09-11 2017-11-14 International Business Machines Corporation Antenna-in-package structures with broadside and end-fire radiations
CN105980867A (zh) * 2013-12-17 2016-09-28 基萨公司 用于捕获在自动测试设备(ate)上的测试期间由无线芯片发射的紧密接近电磁辐射的波导
SG10201502185QA (en) 2015-03-20 2016-10-28 Jabil Circuit Singapore Pte Ltd Rf interference choke device and rf testing apparatus incorporating the same
US20160356842A1 (en) 2015-06-02 2016-12-08 Advantest Corporation Millimeter wave pogo pin contactor design
US9490540B1 (en) 2015-09-02 2016-11-08 Hand Held Products, Inc. Patch antenna
US9692102B2 (en) 2015-09-25 2017-06-27 Texas Instruments Incorporated Dielectric waveguide socket for connecting a dielectric waveguide stub to a dielectric waveguide
US9863976B2 (en) 2015-10-09 2018-01-09 Keyssa Systems, Inc. Module test socket for over the air testing of radio frequency integrated circuits
US10393772B2 (en) * 2016-02-04 2019-08-27 Advantest Corporation Wave interface assembly for automatic test equipment for semiconductor testing
US10114067B2 (en) 2016-02-04 2018-10-30 Advantest Corporation Integrated waveguide structure and socket structure for millimeter waveband testing
US9838076B2 (en) 2016-03-22 2017-12-05 Advantest Corporation Handler with integrated receiver and signal path interface to tester
CN109074190B (zh) * 2016-09-22 2022-05-24 苹果公司 具有底切塑料框架的显示模块和玻璃

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011527171A (ja) 2008-07-07 2011-10-20 キルダル アンテナ コンサルティング アクティエボラーグ 平行な伝導表面間のギャップにおける導波管と伝送ライン
US20140287703A1 (en) 2013-03-19 2014-09-25 Texas Instruments Incorporated Integrated Circuit with Antenna for Dielectric Waveguide
US20150168486A1 (en) 2013-12-17 2015-06-18 Keyssa, Inc. Waveguides for Capturing Close-Proximity Electromagnetic Radiation Transmitted by Wireless Chips During Testing on Automated Test Equipment (ATE)
KR101606500B1 (ko) 2015-07-06 2016-03-25 엘아이지넥스원 주식회사 밀리미터파 수신기를 위한 2중 전이 구조

Also Published As

Publication number Publication date
US20170227598A1 (en) 2017-08-10
TW201729459A (zh) 2017-08-16
CN107069150A (zh) 2017-08-18
TWI715697B (zh) 2021-01-11
US10114067B2 (en) 2018-10-30
CN107069150B (zh) 2021-10-22
KR20170093077A (ko) 2017-08-14

Similar Documents

Publication Publication Date Title
KR102430284B1 (ko) 밀리미터파 대역 검사용 통합된 도파관 구조물 및 소켓 구조물
KR102445256B1 (ko) 반도체 검사용 자동 검사 장비의 웨이브 인터페이스 어셈블리
KR102466245B1 (ko) 반도체 검사용 자동 검사 장비의 단일 플랜지를 가진 다중 도파관 구조물
US11959954B2 (en) Contactless microstrip to waveguide transition
JP5750446B2 (ja) 超高周波用途のための、裏側に空洞を有するデバイスインターフェースボード
KR20180083004A (ko) 포켓 회로 보드
CN110931987A (zh) 移相馈电装置、辐射阵列及大规模阵列天线
KR102442372B1 (ko) 반도체 검사용 자동 검사 장비의 모듈식 및/또는 결집된 도파관의 도금 방법
US11506686B2 (en) High density waveguide assembly for millimeter and 5G applications
US7423497B2 (en) Device for coupling suspended stripline and NRD guides
US10777899B2 (en) Transmission line coupling system
CN117014080A (zh) 测试套件
Bonnet et al. Use of 3D Packaging Technology for Satellite Active Antennas Front-ends

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant