KR102288328B1 - 정전기 방지회로 및 이를 포함하는 표시장치, 세트 전자 장치 - Google Patents

정전기 방지회로 및 이를 포함하는 표시장치, 세트 전자 장치 Download PDF

Info

Publication number
KR102288328B1
KR102288328B1 KR1020150013348A KR20150013348A KR102288328B1 KR 102288328 B1 KR102288328 B1 KR 102288328B1 KR 1020150013348 A KR1020150013348 A KR 1020150013348A KR 20150013348 A KR20150013348 A KR 20150013348A KR 102288328 B1 KR102288328 B1 KR 102288328B1
Authority
KR
South Korea
Prior art keywords
voltage
display panel
ground voltage
low voltage
antistatic
Prior art date
Application number
KR1020150013348A
Other languages
English (en)
Other versions
KR20160093137A (ko
Inventor
임채욱
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150013348A priority Critical patent/KR102288328B1/ko
Publication of KR20160093137A publication Critical patent/KR20160093137A/ko
Application granted granted Critical
Publication of KR102288328B1 publication Critical patent/KR102288328B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 입력전압을 입력받아 충전하는 충전부, 입력전압을 그라운드 전압보다 낮은 저전압 그라운드 전압으로 변환하는 네거티브 차지부 및 저전압 그라운드 전압을 안정화하여 표시패널로 인가하는 안정화부를 포함하는 정전기 방지회로 및 이를 포함하는 표시장치, 세트 전자 장치를 제공한다.

Description

정전기 방지회로 및 이를 포함하는 표시장치, 세트 전자 장치{Electrostatic Discharging Circuit, Display Device and Set Electronic Apparatus having the same}
본 발명은 영상을 표시하는 표시장치에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있으며, 근래에는 액정표시장치(LCD: Liquid Crystal Display), 플라즈마표시장치(PDP: Plasma Display Panel), 유기전계발광표시장치(OLED: Organic Light Emitting Diode Display Device)와 같은 여러 가지 표시장치가 활용되고 있다.
표시장치의 제작 공정의 대부분은 유리 기판(glass) 위에서 수행된다. 그런데, 유리기판은 부도체이므로 순간적으로 발생하는 전하가 기판 아래로 분산될 수 없어서 정전기에 매우 취약하다. 따라서, 유리 기판 위에 형성되어 있는 금속배선의 단선 결함이나 금속 배선간의 단락 결함 등이 발생되고, 절연막이 박막트랜지스터(TFT) 등이 정전기에의해 손상될 수 있다.
이러한 결함의 대부분은 수리가 불가능하므로 효율의 감소로 이어진다. 또한, 공정 상에 많은 제약을 가져오므로 이를 해결하기 위한 장비 투자나 환경에 대한 투자가 뒤따르게 되어 결과적으로 제품의 원가가 상승된다.
정전기를 방지하기 위한 다양한 정전기 방지패턴과 정전기 방지회로가 개발되었으나, 관련 부품들을 손상시키지 않으면서 효율적으로 정전기를 방지하는데 여전히 미흡한 상태이다.
이러한 배경에서, 본 발명의 목적은, 정전기 유입 시 그라운드 전압보다 낮은 게이트 로우전압과 관련 부품의 손상을 막는 것이다.
본 발명의 다른 목적은 표시패널의 제조 공정이나 이동 중 발생하는 정전기를 방지하고 표시패널을 통해 유입되는 정전기를 차단하는 것이다.
본 발명의 또다른 목적은 접지 경로 또는 정전기 경로를 세트 미드 커버나 탑 케이스로 구성하지 않더라도 정전기에 따른 부품의 손상을 방지하는 것이다.
전술한 목적을 달성하기 위하여, 본 발명의 일실시예는, 입력전압을 입력받아 충전하는 충전부, 입력전압을 그라운드 전압보다 낮은 저전압 그라운드 전압으로 변환하는 네거티브 차지부 및 저전압 그라운드 전압을 안정화하여 표시패널로 인가하는 안정화부를 포함하는 정전기 방지회로를 제공한다.
본 발명의 다른 실시예는, 비표시영역에 정전기 방지패턴이 배치된 표시패널 및 입력전압을 그라운드 전압보다 낮은 저전압 그라운드 전압으로 변환하고 저전압 그라운드 전압을 안정화하여 표시패널의 정전기 방지패턴으로 인가하는 정전기 방지회로를 포함하는 표시장치를 제공한다.
본 발명의 다른 실시예는, 비표시영역에 정전기 방지패턴이 배치된 액정표시패널, 입력전압을 게이트 신호를 구성하는 게이트 로우전압보다 낮은 저전압 그라운드 전압으로 변환하고 저전압 그라운드 전압을 안정화하여 액정표시패널의 정전기 방지패턴으로 인가하는 정전기 방지회로, 액정표시패널에 광을 제공하기 위한 백라이트 유닛, 백라이트 유닛의 일부를 지지하는 커버 버텀 및 커버 버텀과 연결되며 백라이트 유닛의 측면과 평행하게 연장되며 액정표시패널의 측면을 완전히 덮도록 연장되는 가이드패널을 포함하는 세트 전자 장치를 제공한다.
본 발명은 정전기 유입 시 그라운드 전압보다 낮은 게이트 로우전압과 관련 부품의 손상을 막을 수 있는 효과가 있다.
또한 본 발명은 표시패널의 제조 공정이나 이동 중 발생하는 정전기를 방지하고 표시패널을 통해 유입되는 정전기를 차단할 수 있는 효과가 있다.
또한 본 발명은 접지 경로 또는 정전기 경로를 세트 미드 커버나 탑 케이스로 구성하지 않더라도 정전기에 따른 부품의 손상을 방지할 수 있는 효과가 있다.
도 1은 본 실시예들에 따른 표시장치(100)의 개략적인 시스템 구성도이다.
도 2는 정전기 방지 패턴 및 정전기 방지회로를 포함하는 표시장치를 개략적으로 도시한 도면이다.
도 3은 표시장치의 구성 배치를 도시하고 있다.
도 4는 정전기 방지회로의 구성도이다.
도 5는 도 4의 정전기 방지회로의 회로도이다.
도 6은 일실시예에 따른 정전기 방지회로의 출력 전압과 다른 전압들의 관계를 도시하고 있다.
도 7은 정전기 방지 패턴이 그라운드 전압에 전기적으로 연결된 표시장치를 개략적으로 도시한 도면이다.
도 8은 일반적인 정전기 방지 패턴에 인가되는 그라운드 전압과 다른 전압들의 관계를 도시하고 있다.
도 9는 실시예들이 적용될 수 있는 표시장치를 포함하는 세트 전자 장치의 확대단면도이다.
이하, 본 발명의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다.
또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제 1, 제 2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 다른 구성 요소가 "개재"되거나, 각 구성 요소가 다른 구성 요소를 통해 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.
도 1은 본 실시예들에 따른 표시장치(100)의 개략적인 시스템 구성도이다.
도 1을 참조하면, 본 실시예들에 따른 표시장치(100)는, m개의 데이터 라인(DL1, ... , DLm, m: 자연수) 및 n개의 게이트 라인(GL1, ... , GLn, n: 자연수)이 교차되어 배치되고 다수의 픽셀(Pixel)이 매트릭스 타입으로 배치된 표시패널(110)과, m개의 데이터 라인(DL1, ... , DLm)을 구동하기 위하여 데이터 전압들을 m개의 데이터 라인(DL1, ... , DLm)으로 공급하는 데이터 구동부(120)와, n개의 게이트 라인(GL1, ... , GLn)을 순차적으로 구동하기 위하여 n개의 게이트 라인(GL1, ... , GLn)으로 게이트 신호들을 순차적으로 공급하는 게이트 구동부(130)와, 데이터 구동부(120) 및 게이트 구동부(130)를 제어하는 타이밍 컨트롤러(140) 등을 포함한다.
표시패널(110)에는, 1개의 데이터 라인과 1개 이상의 게이트 라인이 서로 교차하는 지점마다 픽셀(Pixel)이 배치될 수 있다.
타이밍 컨트롤러(140)는, 각 프레임에서 구현하는 타이밍에 따라 스캔을 시작하고, 인터페이스에서 입력되는 영상 데이터(Data)를 데이터 구동부(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 영상 데이터(Data')를 출력하고, 스캔에 맞춰 적당한 시간에 데이터 구동을 통제한다.
이러한 타이밍 컨트롤러(140)는 데이터 구동부(120) 및 게이트 구동부(130)를 제어하기 위하여, 각종 제어 신호들을 출력한다.
게이트 구동부(130)는, 타이밍 컨트롤러(140)의 제어에 따라, 온(On) 전압 또는 오프(Off) 전압의 게이트 신호를 n개의 게이트 라인(GL1, ... , GLn)으로 순차적으로 공급하여 n개의 게이트 라인(GL1, ... , GLn)을 순차적으로 구동한다. 게이트 구동부(130)는, 구동 방식에 따라서, 표시패널(110)의 한 측에만 위치할 수도 있고, 2개로 나누어져 표시패널(110)의 양측에 위치할 수도 있다.
또한, 게이트 구동부(130)는, 표시패널(110)의 양측에 위치하는 다수의 게이트 드라이버 집적회로들을 포함할 수 있는데, 이러한 다수의 게이트 드라이버 집적회로들은, 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식 또는 칩 온 글래스(COG) 방식으로 표시패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, GIP(Gate In Panel) 타입으로 구현되어 표시패널(110)에 직접 배치될 수도 있으며, 경우에 따라서, 표시패널(110)에 집적화되어 배치될 수도 있다.
데이터 구동부(120)는, 타이밍 컨트롤러(140)의 제어에 따라, 호스트 시스템(미도시)으로부터 입력된 영상 데이터(Data)를 메모리(미도시)에 저장해두고, 특정 게이트 라인이 열리면, 해당 영상 데이터(Data')를 아날로그 형태의 데이터 전압(Vdata)으로 변환하여 m개의 데이터 라인(DL1, ... , DLm)으로 공급함으로써, m개의 데이터 라인(DL1, ... , DLm)을 구동한다.
데이터 구동부(120)는, 도 2에 도시된 바와 같이, 다수의 소스 드라이버 집적회로들(Source Driver IC, 소스 드라이버 집적회로(Data Driver IC)라고도 함)을 포함할 수 있는데, 이러한 다수의 소스 드라이버 집적회로들은, 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식 또는 칩 온 글래스(COG) 방식으로 표시패널(110)의 본딩 패드(Bonding Pad)에 연결되거나, 표시패널(110)에 직접 배치될 수도 있으며, 경우에 따라서, 표시패널(110)에 집적화되어 배치될 수도 있다.
한편, 위에서 언급한 호스트 시스템(미도시)은 입력 영상의 디지털 비디오 데이터(Data)와 함께, 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 입력 데이터 인에이블(DE: Data Enable) 신호, 클럭 신호(CLK) 등을 포함하는 각종 타이밍 신호들을 타이밍 컨트롤러(140)로 전송한다.
타이밍 컨트롤러(140)는, 호스트 시스템(미도시)으로부터 입력된 데이터(Data)를 데이터 구동부(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 영상 데이터(Data')를 출력하는 것 이외에, 데이터 구동부(120) 및 게이트 구동부(130)를 제어하기 위하여, 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 입력 DE 신호, 클럭 신호 등의 타이밍 신호를 입력받아, 각종 제어 신호들을 생성하여 데이터 구동부(120) 및 게이트 구동부(130)로 출력한다.
도 1을 참조하면, 표시장치(100)는, 표시패널(110), 데이터 구동부(120) 및 게이트 구동부(130) 등으로 각종 전압 또는 전류를 공급해주거나 공급할 각종 전압 또는 전류를 제어하는 전원공급부(150)를 더 포함할 수 있다. 이러한 전원공급부(150)는 전원 관리 집적회로(PMIC: Power Management IC) 및 주변 회로들로 구성될 수 있다.
전원공급부(150)는 소스 인쇄회로기판(S-PCB: Source Printed Circuit Board)과 플렉서블 플랫 케이블(FFC: Flexible Flat Cable) 또는 플렉서브 인쇄회로(FPC: Flexible Printed Circuit) 등을 통해 연결된 컨트롤 인쇄회로기판(C-PCB: Control Printed Circuit Board)에 배치될 수 있다. 이러한 컨트롤 인쇄회로기판(C-PCB)에는 타이밍 컨트롤러(140)도 배치될 수 있다.
도 1에 간략하게 도시된 표시장치(100)는, 일 예로, 액정표시장치(LCD: Liquid Crystal Display Device), 플라즈마표시장치(Plasma Display Device), 유기발광표시장치(OLED: Organic Light Emitting Display Device) 등 평판표시장치 중 하나일 수 있다.
도 1에 간략하게 도시된 표시장치(100)는 표시패널(110)에 정전기를 방지하기 위한 다양한 정전기 방지패턴이 배치되어 있으며 관련 부품들을 손상시키지 않으면서 효율적으로 정전기를 방지할 수 있는 정전기 방지회로를 포함하고 있다.
도 2는 정전기 방지 패턴 및 정전기 방지회로를 포함하는 표시장치를 개략적으로 도시한 도면이다. 도 3은 표시장치의 구성 배치를 도시하고 있다.
도 2를 참조하면, 표시장치(100)에 포함되는 표시패널(110)은 표시영역(Display Area: DA)과 비표시영역(Non Display Area: NDA)로 나눌 수 있다. 표시영역(DA)에는 데이터 라인(DL) 및 게이트 라인(GL)이 교차되어 배치되고 다수의 픽셀(Pixel)이 매트릭스 타입으로 배치되어 있다. 비표시영역(NDA)에는 정전기를 방지하기 위한 다양한 정전기 방지패턴(210)이 배치되어 있다. 도 2에 도시한 바와 같이 정전기 방지패턴(210)이 비표시영역(NDA)의 테두리에 페루프 형태로 구성될 수 있으나 오픈루프 형태로 구성될 수 있다.
표시장치(100)는 입력전압(Vin)을 그라운드 전압(Ground Voltage: GND)보다 낮은 저전압 그라운드 전압(Low Voltage Ground Voltage: LV-GND)으로 변환하고 저전압 그라운드 전압(LV-GND)을 안정화하여 표시패널(110)의 정전기 방지패턴(210)으로 인가하는 정전기 방지회로(220)을 추가로 포함한다.
도 3에 도시한 바와 같이, 정전기 방지회로(220)는, 소스 인쇄회로기판(S-PCB: Source Printed Circuit Board)과 플렉서블 플랫 케이블(FFC: Flexible Flat Cable) 또는 플렉서브 인쇄회로(FPC: Flexible Printed Circuit) 등을 통해 연결된 컨트롤 인쇄회로기판(C-PCB: Control Printed Circuit Board)에 배치될 수 있다. 또한 정전기 방지회로(220)는 컨트롤 인쇄회로기판(C-PCB) 이외의 다른 위치, 예를 들어 소스 인쇄회로기판(S-PCB)에 배치되거나 표시패널(110)에 배치될 수도 있다.
정전기 방지회로(220)가 컨트롤 인쇄회로기판(C-PCB)에 배치될 경우 정전기 방지회로(220)는 표시패널(110)의 정전기 방지패턴(210)과 소스 인쇄회로기판(S-PCB)을 통해 연결패턴(212)에 의해 전기적으로 연결되어 있다.
도 4는 정전기 방지회로의 구성도이다. 도 5는 도 4의 정전기 방지회로의 회로도이다. 도 6은 일실시예에 따른 정전기 방지회로의 출력 전압과 다른 전압들의 관계를 도시하고 있다.
도 4를 참조하면, 정전기 방지회로(220)는, 입력전압(Vin)을 입력받아 충전하는 충전부(222), 입력전압(Vin)을 그라운드 전압(GN)보다 낮은 저전압 그라운드 전압(LV-GND)으로 변환하는 네거티브 차지부(224)와, 저전압 그라운드 전압을 안정화하여 표시패널로 인가하는 안정화부(226)를 포함한다.
이하 도 5를 참조하여 정전기 방지회로(220)의 각 구성요소들의 회로구조를 설명하나 본 발명은 이에 제한되지 않는다.
도 5를 참조하면, 회로 구성상, 충전부(222)는 일단으로 입력전압을 입력받고 타단으로 네거티브 차지부(224)와 전기적으로 연결된 제1캐패시터(C1)를 포함할 수 있다. 네거티브 차지부(224)는 일단은 제1캐패시터(C1)와 전기적으로 연결되고 타단은 기저전압, 예를 들어 그라운드 전압(GND)과 전기적으로 연결되어 제1캐패시터(C1)에 충전된 입력전압(Vin)을 저전압 그라운드 전압(LV-GND)으로 변환하는 하나 이상, 예를 들어 병렬로 연결된 두개의 네거티브 차지펌프들(NCP)를 포함할 수 있다.
안정화부(226)는 표시패널(110)의 정전기 방지패턴(210)과 연결된 출력단자와 기저전압, 예를 들어 그라운드 전압(GND) 사이에 병렬로 연결된 하나 이상, 예를 들어 두개의 제너다이오드들(ZD1, ZD2)과 제2캐패시터(C2)를 포함할 수 있다.
도 6에 도시한 저전압 그라운드 전압(LV-GND)은 게이트 신호를 구성하는 게이트 로우전압(VGL)보다 낮을 수 있다. 일반적으로 게이트 로우전압은 그라운드전압(GND) 보다 낮은데, 저전압 그라운드 전압(LV-GND)은 게이트 로우전압(VGL) 또는 게이트 로우전압을 이용한 입력전압보다 낮을 수 있다. 따라서 고전압, 예를 들어 15KV의 정전기가 발생한 경우 정전기와 게이트 로우전압(VGL) 사이 전위차보다 정전기와 정전기 방지회로(220)가 공급하는 저전압 그라운드 전압 사이 전위차가 더 크기 때문에 정전기는 전압 수준이 낮은 저전압 그라운드 전압을 갖는 정전기 방지회로로 유입될 수 있다.
도 6을 참조하여 저전압 그라운드 전압(LV-GND)은 게이트 신호를 구성하는 게이트 로우전압(VGL)보다 낮은 것으로 설명하였으나 저전압 그라운드 전압은 표시패널(110)이나 데이터 구동부(120) 또는 게이트 구동부(130)과 같은 구동회로에서 사용되는 전압들 중 가장 낮은 전압보다 낮을 수 있다. 따라서, 정전기와 정전기 방지회로(220)가 공급하는 저전압 그라운드 전압 사이 전위차가 가장 크기 때문에 정전기는 가장 전압 수준이 낮은 저전압 그라운드 전압을 갖는 정전기 방지회로로 유입될 수 있다.
도 7은 정전기 방지 패턴이 그라운드 전압에 전기적으로 연결된 표시장치를 개략적으로 도시한 도면이다. 도 8은 일반적인 정전기 방지 패턴에 인가되는 그라운드 전압과 다른 전압들의 관계를 도시하고 있다.
도 7을 참조하면, 비교예에 따른 표시장치(700)에 포함되는 표시패널(110)의 비표시영역(NDA)에는 정전기를 방지하기 위한 페루프 형태의 그라운드 배선(710)이 배치되어 있다.
비교예에 따른 표시패널(110)의 그라운드 배선(710)은 정전기 방지용으로 컨트롤 인쇄회로기판(C-PCB)의 그라운드 전압(GND)과 연결되어 접지되도록 구성되어 있다. 정전기 예방을 위하여 표시패널(110) 외측부로 그라운드 배선(710)을 배치하고 인쇄회로기판(C-PCB)의 그라운드 전압(GND)과 연결하여 접지 경로(path)를 형성한다.
하지만 표시패널(110)에 인가되는 최저 전압은 그라운드 전압(GND)이 아니라 게이트 로우전압 또는 게이트 로우전압을 이용한 입력전압(예를 들어 게이트 클럭신호(GCLK), 게이트 스타트신호(Vst), 게이트 로우전압(VGL))일 수 있다.
이때 그라운드 배선(710)을 컨트롤 인쇄회로기판(C-PCB)의 그라운드 전압(GND)과 연결되어 접지되도록 구성하더라도 정전기 인가 시, 도 8에 도시한 바와 같이 그라운드 전압(GND)으로 정전기 경로 또는 접지 경로가 형성되기도 하지만, 게이트 로우전압(VGL) 또는 게이트 로우전압(VGL)을 활용하는 입력전압, 예를 들어 GCLK과 같이 그라운드 전압(GND)보다 낮은 전압으로 정전기가 유입될 수 있다. 전위차가 큰 쪽으로 정전기 경로가 형성되기 때문에, 그라운드 전압(GND)보다 낮은 게이트 로우전압(VGL) 또는 게이트 로우전압(VGL)을 활용하는 입력전압과 관련된 관련 부품으로 정전기의 고전압이 인가되어 부품이 손상될 수 있다.
반면에 전술한 일실시예에 따른 표시장치(110)에서 정전기 방지회로(210)를 이용하여 게이트 로우전압(VGL)보다 낮은 저전압 그라운드 전압(LV-GND)을 발생하여 표시패널(110)의 정전기 방지패턴(210)에 입력한다. 따라서, 정전기 유입 시, 도 6에 도시한 바와 같이 게이트 로우전압(VGL) 또는 게이트 로우전압(VGL)을 활용하는 입력전압이 아닌 저전압 그라운드 전압(LV-GND)이 입력된 정전기 방지패턴(210)으로 정전기 경로가 형성되어 게이트 로우전압과 관련 부품의 손상을 막을 수 있다.
결과적으로 이와 같이, 정전기 방지회로(220)와 정전기 방지패턴(210)을 구성하여 표시패널(110)의 제조 공정이나 이동 중 발생하는 정전기를 방지하고, 표시패널(110)의 완성 후 표시패널(110)을 통해 유입되는 정전기를 차단할 수 있다.
이하 도 9를 참조하여 표시장치(100)가 액정표시장치인 경우를 예를 들어 표시장치를 포함하는 세트 전자 장치를 설명한다.
도 9는 실시예들이 적용될 수 있는 표시장치를 포함하는 세트 전자 장치의 확대단면도이다.
도 1 및 도 9를 참조하면, 실시예들이 적용될 수 있는 표시장치를 포함하는 세트 전자 장치(900)는 표시패널(110)과, 표시패널(110)에 광을 제공하기 위한 백라이트 유닛(930)과, 백라이트 유닛(930)의 일부를 지지하는 커버 버텀(920)과, 커버 버텀(920)과 연결되는 가이드 패널(940)을 포함한다. 이때 표시패널(110)은 액정표시패널일 수 있다.
특히, 실시예들이 적용될 수 있는 표시장치(100)를 포함하는 세트 전자 장치(900)에서 가이드 패널(940)은 백라이트 유닛(930)의 측면과 평행하게 연장되는 내부 격벽부(942) 및 외부 격벽부(944)를 포함하는 이중 격벽구조를 가지며, 이중 격벽구조와 일체로 연장되어 표시패널(910)의 측면을 완전히 덮도록 연장되는 표시패널측 연장부(943)가 형성되어 있다.
또한, 가이드 패널(940)은 이중 격벽구조 및 표시패널측 연장부(343)과 수직방향으로 돌출 형성되는 표시패널 저면측 연장부(946)를 포함한다.
또한, 커버 버텀(920)의 측면부(921)는 가이드 패널(940)의 내부 격벽부(942) 및 외부 격벽부(944) 사이에 삽입되되, 후크 구조에 의하여 가이드 패널의 내부 격벽부(942)에 고정되어 결합된다.
이와 같은 구성에 의하면, 아래에서 다시 세부적으로 설명하겠지만, 가이드 패널(940)의 외부 격벽부(942)의 외측면 및 표시패널측 연장부(943)의 외측면이 이루는 가이드 패널 외측면(948)이 이러한 표시장치를 포함하는 세트 전자 장치의 외곽 측면부를 직접 형성하게 되는 것이다.
표시장치(100)는 액정 표시장치가 대표적이지만, 그에 한정되는 것은 아니며 플라즈마 표시장치(PDP), 유기 전계 발과 표시장치(OLED) 등 모든 종류의 표시장치가 사용될 수 있다.
본 명세서에서 세트 전자 장치 또는 세트 장치(900)는 표시장치(100)가 사용되는 모든 전자 장치를 통칭하는 것으로서, 예를 들면, 텔레비전, 컴퓨터 모니터, 스마트폰 또는 전자패드와 같은 모바일 전자 장치 등을 모두 포함하는 포괄적인 개념이다.
따라서, 도 9에서 설명한 바와 같이, 표시장치(100)를 포함하는 세트 장치(900)를 구성할 때, 표시장치(100)의 측면 및 상면을 둘러싸서 보호하기 위한 세트 미들 커버나 탑 케이스이 필요 없게 되는 것이다. 결과적으로 미관상 우수할 뿐 아니라 표시장치 또는 세트 전자 장치의 전체 두께를 감소시킬 수 있게 된다.
전술한 표시장치(100)를 포함하는 세트 장치(900)는 표시장치(100)의 측면 및 상면을 둘러싸서 보호하기 위한 세트 미들 커버나 탑 케이스가 없어지면서 정전기 인가시 접지 경로 또는 정전기 경로를 세트 미들 커버나 탑 케이스로 구성할 수가 없다. 따라서 도 2 내지 도 6을 참조하여 설명한 바와 같이 표시패널(110)의 비표시영역(NDA)의 외각부에 정전기 방지패턴(210)을 배치하고 이 정전기 방지패턴(210)에 표시패널(110)이나 구동회로(120, 130)에서 사용하는 가장 낮은 전압보다 낮은 저전압 그라운드 전압(LV-GND)을 인가하므로 접지 경로 또는 정전기 경로를 세트 미드 커버나 탑 케이스로 구성하지 않더라도 정전기에 따른 부품의 손상을 방지할 수 있다.
이상에서의 설명 및 첨부된 도면은 본 발명의 기술 사상을 예시적으로 나타낸 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 구성의 결합, 분리, 치환 및 변경 등의 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100 : 표시장치 110: 표시패널
210: 정전기 방지 패턴 220: 정전기 방지회로
222: 충전부 224: 네거티브 차지부
226: 안정화부

Claims (11)

  1. 입력전압을 입력받아 충전하는 충전부;
    그라운드 전압이 인가되고, 상기 입력전압을 표시패널의 표시영역에 배치된 게이트 라인에 인가되는 게이트 신호를 구성하는 게이트 로우전압보다 낮고 상기 그라운드 전압보다 낮은 저전압 그라운드 전압으로 변환하는 네거티브 차지부; 및
    상기 저전압 그라운드 전압을 안정화하여 상기 표시패널의 비표시영역에 배치된 정전기 방지패턴으로 인가하는 안정화부를 포함하는 정전기 방지회로.
  2. 삭제
  3. 제1항에 있어서,
    상기 저전압 그라운드 전압은 상기 표시패널이나 구동회로에서 사용되는 전압들 중 가장 낮은 전압보다 낮은 정전기 방지회로.
  4. 제2항에 있어서,
    상기 충전부는 일단으로 상기 입력전압을 입력받고 타단으로 상기 네거티브 차지부와 전기적으로 연결된 제1캐패시터를 포함하며,
    상기 네거티브 차지부는 일단은 상기 제1캐패시터와 전기적으로 연결되고 타단은 상기 그라운드 전압과 전기적으로 연결되어 상기 제1캐패시터에 충전된 상기 입력전압을 상기 저전압 그라운드 전압으로 변환하는 하나 이상의 네거티브 차지펌프를 포함하고,
    상기 안정화부는 상기 표시패널과 연결된 출력단자와 상기 그라운드 전압 사이에 병렬로 연결된 적어도 하나의 제너다이오드와 제2캐패시터를 포함하는 정전기 방지회로.
  5. 비표시영역에 정전기 방지패턴이 배치된 표시패널; 및
    그라운드 전압이 인가되고, 입력전압을 상기 표시패널의 표시영역에 게이트 라인에 인가되는 게이트 신호를 구성하는 게이트 로우전압보다 낮고 상기 그라운드 전압보다 낮은 저전압 그라운드 전압으로 변환하고, 상기 저전압 그라운드 전압을 안정화하여 상기 표시패널의 비표시영역에 배치된 상기 정전기 방지패턴으로 인가하는 정전기 방지회로를 포함하는 표시장치.
  6. 제5항에 있어서,
    상기 정전기 방지회로는,
    상기 입력전압을 입력받아 충전하는 충전부,
    상기 입력전압을 상기 그라운드 전압보다 낮은 상기 저전압 그라운드 전압으로 변환하는 네거티브 차지부와,
    상기 저전압 그라운드 전압을 안정화하여 상기 표시패널로 인가하는 안정화부를 포함하는 표시장치.
  7. 삭제
  8. 제6항에 있어서,
    상기 저전압 그라운드 전압은 상기 표시패널이나 구동회로에서 사용되는 전압들 중 가장 낮은 전압보다 낮은 표시장치.
  9. 제6항에 있어서,
    상기 정전기 방지회로는,
    상기 충전부는 일단으로 상기 입력전압을 입력받고 타단으로 상기 네거티브 차지부와 전기적으로 연결된 제1캐패시터를 포함하며,
    상기 네거티브 차지부는 일단은 상기 제1캐패시터와 전기적으로 연결되고 타단은 상기 그라운드 전압과 전기적으로 연결되어 상기 제1캐패시터에 충전된 상기 입력전압을 상기 저전압 그라운드 전압으로 변환하는 하나 이상의 네거티브 차지펌프를 포함하고,
    상기 안정화부는 상기 표시패널과 연결된 출력단자와 상기 그라운드 전압 사이에 병렬로 연결된 제너다이오드와 제2캐패시터를 포함하는 표시장치.
  10. 제6항에 있어서,
    상기 정전기 방지회로는, 컨트롤 인쇄회로기판 상에 배치되며, 상기 표시패널의 상기 정전기 방지패턴과 소스 인쇄회로기판을 통해 전기적으로 연결된 표시장치.
  11. 비표시영역에 정전기 방지패턴이 배치된 액정표시패널;
    그라운드 전압이 인가되고, 입력전압을 상기 액정표시패널의 표시영역에 배치된 게이트 라인에 인가되는 게이트 신호를 구성하는 게이트 로우전압보다 낮고 상기 그라운드 전압보다 낮은 저전압 그라운드 전압으로 변환하고 상기 저전압 그라운드 전압을 안정화하여 상기 액정표시패널의 비표시영역에 배치된 상기 정전기 방지패턴으로 인가하는 정전기 방지회로;
    상기 액정표시패널에 광을 제공하기 위한 백라이트 유닛;
    상기 백라이트 유닛의 일부를 지지하는 커버 버텀; 및
    상기 커버 버텀과 연결되며, 상기 백라이트 유닛의 측면과 평행하게 연장되며, 상기 액정표시패널의 측면을 완전히 덮도록 연장되는 가이드패널을 포함하는 세트 전자 장치.
KR1020150013348A 2015-01-28 2015-01-28 정전기 방지회로 및 이를 포함하는 표시장치, 세트 전자 장치 KR102288328B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150013348A KR102288328B1 (ko) 2015-01-28 2015-01-28 정전기 방지회로 및 이를 포함하는 표시장치, 세트 전자 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150013348A KR102288328B1 (ko) 2015-01-28 2015-01-28 정전기 방지회로 및 이를 포함하는 표시장치, 세트 전자 장치

Publications (2)

Publication Number Publication Date
KR20160093137A KR20160093137A (ko) 2016-08-08
KR102288328B1 true KR102288328B1 (ko) 2021-08-11

Family

ID=56711664

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150013348A KR102288328B1 (ko) 2015-01-28 2015-01-28 정전기 방지회로 및 이를 포함하는 표시장치, 세트 전자 장치

Country Status (1)

Country Link
KR (1) KR102288328B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200118316A (ko) 2019-04-05 2020-10-15 삼성디스플레이 주식회사 표시 장치
CN110967852B (zh) * 2019-11-20 2021-04-27 Tcl华星光电技术有限公司 液晶显示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100679494B1 (ko) * 2005-08-08 2007-02-06 희성전자 주식회사 액정표시장치의 백라이트 결합 구조

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060019791A (ko) * 2004-08-30 2006-03-06 엘지.필립스 엘시디 주식회사 전원안정화회로 및 이를 이용한 액정표시장치
KR101702031B1 (ko) * 2010-05-11 2017-02-03 삼성디스플레이 주식회사 표시 패널
KR102023932B1 (ko) * 2012-12-18 2019-11-04 엘지디스플레이 주식회사 전원 공급부 및 이를 이용한 평판 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100679494B1 (ko) * 2005-08-08 2007-02-06 희성전자 주식회사 액정표시장치의 백라이트 결합 구조

Also Published As

Publication number Publication date
KR20160093137A (ko) 2016-08-08

Similar Documents

Publication Publication Date Title
US9560761B2 (en) Curved display
KR101995714B1 (ko) 표시장치
CN110364101B (zh) 显示面板
US9585252B2 (en) Driving printed circuit board for display device and display device having the same
KR102170556B1 (ko) 표시장치 및 그 구동방법
US8379011B2 (en) Driving device, display apparatus having the same and method of driving the display apparatus
US10504424B2 (en) Organic light-emitting display panel and organic light-emitting display device
CN107886893B (zh) 显示装置
CN108267904B (zh) 显示面板
KR102354076B1 (ko) 터치 디스플레이 장치, 게이트 구동 회로 및 게이트 구동 회로의 구동 방법
KR20100006340A (ko) 표시장치
US20170061840A1 (en) Display device
KR20160082804A (ko) 패드 구조 및 이를 포함하는 표시장치
KR20240008396A (ko) 정전기 방지 회로를 포함하는 터치형 표시패널 및 표시장치
KR20170027349A (ko) 유기발광 표시장치
KR102288328B1 (ko) 정전기 방지회로 및 이를 포함하는 표시장치, 세트 전자 장치
US11740519B2 (en) Display device
US20130127804A1 (en) Data driving apparatus, display device including the same, and driving method thereof
KR20180025392A (ko) 칩온필름 및 그를 구비한 표시장치
KR102251231B1 (ko) 구동 칩 패키지 및 이를 포함하는 표시장치
KR102485431B1 (ko) 어레이기판과 이를 포함하는 표시장치
KR20170003088A (ko) 표시장치
KR102028326B1 (ko) 표시장치
KR102481897B1 (ko) 표시장치 및 그 구동방법
KR102323773B1 (ko) 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant