KR102262709B1 - 평판표시장치 - Google Patents

평판표시장치 Download PDF

Info

Publication number
KR102262709B1
KR102262709B1 KR1020140142744A KR20140142744A KR102262709B1 KR 102262709 B1 KR102262709 B1 KR 102262709B1 KR 1020140142744 A KR1020140142744 A KR 1020140142744A KR 20140142744 A KR20140142744 A KR 20140142744A KR 102262709 B1 KR102262709 B1 KR 102262709B1
Authority
KR
South Korea
Prior art keywords
data
display
flat panel
driving
display device
Prior art date
Application number
KR1020140142744A
Other languages
English (en)
Other versions
KR20160046602A (ko
Inventor
박진호
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020140142744A priority Critical patent/KR102262709B1/ko
Publication of KR20160046602A publication Critical patent/KR20160046602A/ko
Application granted granted Critical
Publication of KR102262709B1 publication Critical patent/KR102262709B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 평판표시장치를 개시한다. 보다 상세하게는, 본 발명은 고해상도 구현을 위해 다수의 다채널 구동IC를 표시패널에 실장함에 따른 패널설계 제약과 비용증가 문제를 개선한 평판표시장치에 관한 것이다.
본 발명의 실시예에 따르면, 표시패널과 연결되는 구동IC를 COF 방식과 COG 방식을 혼용구조로 적용하여 제조비용을 절감할 뿐만 아니라, 빛샘불량을 개선할 수 있는 효과가 있다.

Description

평판표시장치{FLAT PANEL DISPLAY DEVICE}
본 발명은 평판표시장치에 관한 것으로, 특히 고해상도 구현을 위해 다수의 다채널 구동IC를 표시패널에 실장함에 따른 패널설계 제약과 비용증가 문제를 개선한 평판표시장치에 관한 것이다.
휴대폰(Mobile Phone), 노트북컴퓨터와 같은 각종 포터블기기(potable device) 및, HDTV 등의 고해상도, 고품질의 영상을 구현하는 정보전자장치가 발전함에 따라, 이에 적용되는 평판표시장치(Flat Panel Display Device)에 대한 수요가 점차 증대되고 있다. 이러한 평판표시장치로는 LCD(Liquid Crystal Display), PDP(Plasma Display Panel), FED(Field Emission Display) 및 OLED(Organic Light Emitting Diodes) 등이 있다.
도 1은 일반적인 평판표시장치의 구조를 개략적으로 나타낸 도면이다.
도 1을 참조하면, 일반적인 평판표시장치는, 다수의 신호배선(11)이 교차하도록 형성되고 그 교차지점에 화소(PX)가 정의되는 표시영역(Active Area, A/A) 및, 표시영역(A/A)를 둘러싸는 비표시영역(Non-active Area, N/A)으로 구분되는 표시패널(10)과, 다수의 신호배선(11)을 통해 수평방향으로 화소(PX)를 구동시키는 게이트 구동부(12)와, 다수의 신호배선(11)을 통해 수직방향으로 화소(PX)에 데이터신호를 공급하는 데이터 구동부(14)를 포함한다.
여기서, 표시패널(10)은 통상적으로 투명한 기판상에 포토리소그래피(photo lithograpy) 고정을 통해 다수의 신호배선(11)이 형성되어 있고, 그 신호배선(11)을 통해 게이트 및 데이터 구동부(12, 14)와 연결되어 있다. 이를 통해, 상기 게이트 구동부 및 데이터 구동부(12, 14)는 화소로 표시패널(10)에 연결된다.
여기서, 게이트 구동부(12)는 별도의 구동IC 형태로 구비되어 표시패널(10)과 연결되거나, 또는 표시패널(10)상의 박막트랜지스터 형태로 내장될 수 있다. 그리고, 데이터 구동부(14)는 통상적으로 구동IC 형태로만 구비되어 표시패널(10)과 연결된다.
상기의 구동IC는 표시패널(10)과의 연결방식에 따라 크게 칩 온 글라스(Chip On Glass, COG) 및 칩 온 필름(Chip On Film, COF)로 구분된다. COG 방식은 표시패널(10)의 비표시영역상에 구동IC가 직접 본딩되는 구조이고, COF 방식은 구동IC가 본딩된 플렉서블 회로필름이 비표시영역에 본딩되는 구조이다.
도 2는 종래의 평판표시장치에 구비되는 구동IC의 연결방식을 예시한 도면이다.
도 2를 참조하면, COF 방식은 표시패널(10a)상의 표시영역(A/A)의 일측 비표시영역(N/A)에 형성된 패드(미도시)의 상부로 구동IC(21)가 실장된 플렉서블 회로필름(22)이 본딩된다. 또한, COG 방식은 비표시영역(A/A)상의 패드에 구동IC(31)가 직접 본딩되게 된다.
이러한 COF 방식 및 COG 방식 중, COF 방식은 이용되는 구동IC(21)의 종류가 COG 방식의 구동IC(31)보다 단가가 낮다는 장점이 있으나, 플렉서블 회로필름(22)이 기본 폭에 의해 표시패널(10a)에 배치할 수 있는 개수의 제약이 있으며, 특히 다채널IC 적용에 있어 상기 제약에 따라 고해상도 표시패널에는 적용할 수 없다는 한계가 있다.
또한, COG 방식은 COF 방식 대비 다채널IC 적용이 용이하다는 장점이 있으나, COF 방식에 적용되는 구동IC 보다 상대적으로 고가의 IC가 이용되어 제조비용이 상승하는 단점이 있고, 또한 표시패널(10b)상에 직접 실장됨에 따라 구동IC(31)와 인접한 표시영역(A/A)에서 본딩시의 IC복원력에 기인한 빛샘불량이 발생하는 단점이 있다.
본 발명은 고해상도 평판표시장치에서 기존 구동IC의 실장방식을 개선하여 고해상도 평판표시장치에서 제조비용을 최소화하는 데 목적이 있다.
상기의 목적을 달성하기 위해, 본 발명의 실시예에서는 복수의 화소가 구비되는 표시영역 및 상기 표시영역을 둘러싸는 비표시영역으로 구분되는 표시패널에 연결되는 데이터 구동부의 다양한 구조를 개시하고 있다.
특히, 본 발명에서의 데이터 구동부는, 비표시영역의 일측단과 연결되는 복수의 제1 및 제2 FPC와, 제1 FPC와 전기적으로 연결되고 상기 비표시영역상에 배치되는 복수의 제1 구동IC와, 상기 제2 FPC상에 배치되는 복수의 제2 구동IC, 그리고 상기 제1 및 제2 FPC의 일측에 연결되는 메인기판을 포함한다. 즉, 데이터 구동부는 COG 방식 및 COF 방식이 혼용되어 평판표시장치에 적용된다.
본 발명의 실시예에 따른 평판표시장치는 표시패널과 연결되는 구동IC를 COF 방식과 COG 방식을 혼용하여 적용함으로써, 제조비용을 절감할 수 있으며, 빛샘불량이 개선된 고해상도 평판표시장치를 구현할 수 있는 효과가 있다.
도 1은 일반적인 평판표시장치의 구조를 개략적으로 나타낸 도면이다.
도 2는 종래의 평판표시장치에 구비되는 구동IC의 연결방식을 예시한 도면이다.
도 3은 본 발명의 실시예에 따른 평판표시장치의 전체 구조를 나타낸 도면이다.
도 4는 본 발명의 실시예에 따른 평판표시장치에서 데이터 구동부의 부분을 확대한 도면이다.
도 5는 본 발명의 실시예에 따른 제1 및 제2 플렉서블 회로기판의 구조를 보다 상세하게 나타낸 도면이다.
도 6은 본 발명의 실시예에 따른 제2 플렉서블 회로기판의 일 예를 나타낸 도면이다.
도 7a 내지 도 7c는 본 발명의 다른 실시예에 따른 평판표시장치의 다양한 연결구조를 모식화한 도면이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다.
본 명세서 상에서 언급한 '구비한다', '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간 적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하, 도면을 참조하여 본 발명의 바람직한 실시예에 따른 평판표시장치를 설명한다.
도 3은 본 발명의 실시예에 따른 평판표시장치의 전체 구조를 나타낸 도면이다.
도 3을 참조하면, 본 발명의 평판표시장치는 복수의 화소(PX)가 구비되는 표시영역(A/A) 및 상기 표시영역(A/A)을 둘러싸는 비표시영역(N/A)으로 구분되는 표시패널(100), 상기 비표시영역(N/A)의 일측단과 연결되는 복수의 제1 및 제2 FPC(122, 132), 상기 제1 FPC(122)와 전기적으로 연결되고, 상기 비표시영역상(N/A)에 배치되는 복수의 제1 구동IC(121), 상기 제2 FPC(132)상에 배치되는 복수의 제2 구동IC(131) 및 상기 제1 및 제2 FPC(122, 132)의 일측에 연결되는 메인기판(160)을 포함한다.
표시패널(100)은 유리기판 또는 플라스틱 기판상에 서로 교차되도록 복수의 게이트배선(GL) 및 데이터배선(DL)이 형성되고, 그 게이트배선(GL) 및 데이터 배선(DL)이 교차하는 지점에 화상을 표시하는 복수의 화소(PX)가 정의된다. 각 화소(PX)들은 다시 적, 녹, 청 및 백색을 표시하는 서브화소로 구분될 수 있다.
이러한 표시패널(100)은 평판표시장치가 액정표시장치일 경우, 두 기판이 소정거리 이격되어 합착되고, 그 사이에 액정층이 개재된다. 또한 각 화소들은, 스위칭 박막트랜지스터와 액정캐패시터 및 스토리지캐패시터를 포함하는 구조이다.
또한, 평판표시장치가 유기전계 발광표시장치일 경우, 표시패널(100)은 유기발광 다이오드, 캐패시터, 스위칭 박막트랜지스터, 구동 박막트랜지스터 및 검출 박막트랜지스터를 포함할 수 있다. 여기서, 유기전계 발광다이오드는 제 1 전극(정공주입 전극)과 유기 화합물층 및 제 2 전극(전자주입 전극)로 이루어질 수 있다.
이하의 설명에서는 액정표시장치를 기준으로 설명하나, 유기전계 발광표시장치 및 기타 다른 방식의 평판표시장치에도 본 발명의 실시예가 적용될 수 있다.
게이트 배선(GL)은 표시패널(100)상에 수평방향으로 복수개가 형성되어 각 화소(PX)들과 수평방향에서 연결되어 있으며, 일 끝단은 비표시영역(N/A)상에 배치된 게이트 구동부(110)와 연결되어 있다. 데이터 배선(DL)은 표시패널(100)상에 수직방향으로 복수개가 형성되어 각 화소(PX)들과 수직방향에서 연결되어 있으며, 일 끝단은 데이터 구동부(120, 130)와 연결되어 있다.
또한, 표시패널(100)의 일측으로는 데이터 구동부(120, 130)가 배치되는 방향으로 데이터 구동부(120, 130)의 일단과 연결되고, 타이밍 제어IC(150)가 실장되는 메인기판(160)가 구비되어 있다.
게이트 구동부(110)는 타이밍 구동IC(150)로부터 공급되는 게이트 제어신호에 대응하여 각 화소(PX)들에 하이레벨의 게이트 신호를 하나의 수평선 단위씩 순차적으로 인가한다. 이러한 게이트 구동부(110)는 통상의 쉬프트레지스터로 구현될 수 있다.
데이터 구동부(120, 130)는 칩-온-필름(Chip On Flim, COF)방식의 제1 데이터 구동부(120) 및 칩-온-글라스(Chip On Glass)방식의 제2 데이터 구동부(130)으로 구분된다. 제1 및 제2 데이터 구동부(120, 130)는 수평방향으로 나란히 배치된다.
제1 데이터 구동부(120)는 COF 방식으로 구성되며, 하나의 데이터 구동IC(121)가 하나의 플렉서블 회로필름(122)상에 본딩되어 있다. 도면에서는 두 개의 제1 데이터 구동부(120)가 수평선의 중앙에 배치된 일 예를 나타내고 있다.
제2 데이터 구동부(130)는 COG 방식으로 구성되어 비표시영역(N/A)상에 본딩되어 있으며, 두 개의 데이터 구동IC(131)가 하나의 플렉서블 회로필름(132)과 전기적으로 연결되어 있다. 도면에서는 두 개의 데이터 구동IC(131)씩 수평선의 양측에 배치된 구조를 나타내고 있다. 플렉서블 회로필름(122, 132)는 양측으로 각각 표시패널(100)의 비표시영역(N/A)과, 메인기판(160)와 연결되어 있다.
즉, 본 발명의 실시예에 따른 평판표시장치는 하나의 표시패널(100)에 대하여 복수의 데이터 구동부(120, 130)가 COF 방식 및 COG 방식으로 혼용되어 구비되는 것을 특징으로 한다.
이에 따라, 데이터 구동부를 구비하는 데 있어서, COF 방식만을 적용하는 경우 보다 플렉서블 회로필름(122, 132)이 차지하는 영역이 줄어들어 다수의 데이터 구동부의 실장시 개수 제약을 줄일 수 있으며, COG 방식만을 적용하는 경우 보다 IC 단가를 줄일 수 있다. 또한, 표시패널(100)상에 직접 본딩되는 구동IC의 개수를 저감함에 따라 본딩에 의해 발상하는 IC복원력을 줄여 빛샘불량을 최소화 하는 효과가 있다.
이러한 제1 및 제2 데이터 구동부(120, 130)는 타이밍 제어부로부터 인가되는 디지털 파형의 영상신호를 입력받아, 화소(PX)가 처리할 수 있는 계조값을 갖는 아날로그 전압형태의 데이터 신호로 변환하고, 또한 입력되는 데이터 제어신호에 대응하여 데이터 신호를 데이터 배선(DL)을 통해 각 화소(PX)들에 공급한다.
타이밍 제어IC(150) 외부로부터 인가되는 영상관련 신호, 클럭신호, 수직 및 수평동기신호 등의 타이밍 신호를 인가받아 게이트 제어신호 및 데이터 제어신호 등의 각종 제어신호를 생성하여 각 구동부(110 ~ 130)를 제어하게 된다. 이러한 타이밍 제어IC(150)는 외부 시스템과 소정의 인터페이스를 통해 연결되어 그로부터 출력되는 영상관련 신호와 타이밍신호를 고속으로 수신하여 상기의 제어신호들을 생성하고, 영상관련 신호를 데이터 구동IC(121, 131)가 처리할 수 있는 형태로 정렬한다.
이러한 제어신호는 메인기판(160) 및 플렉서블 회로필름(122, 132)을 통해 각 데이터 구동IC(121, 131)과, 게이트 구동부(110)에 인가된다.
메인기판(160)는 타이밍 제어IC(150) 및 기타 표시패널의 구동을 위한 각종 소자(미도시) 등이 실장되어 있으며, 일측으로 플렉서블 회로필름(122, 132)이 연결되어 있다. 메인기판(160)상에는 타이밍 제어IC(150)로부터 출력되는 데이터 제어신호를 데이터 구동IC(121, 131)에 전달하는 복수의 신호배선(미도시)가 형성되어 있으며, 이는 플렉서블 회로필름(122, 132)의 신호배선과 연결되어 있다.
이러한 구조에 따라, 본 발명의 평판표시장치는 하나의 표시패널에 데이터 구동부(120, 130)를 COF 방식 및 COG 방식을 혼용하는 형태로 적용함으로써, 각 연결방식의 단점을 보완할 수 있다.
한편, 제1 및 제2 데이터 구동부(120, 130)부는 그 적용되는 방식에 따라, 플렉서블 회로필름(122, 132)의 구조 및 데이터 구동IC(121, 131)의 본딩위치에 대한 최적화된 구조가 요구된다. 이하, 도면을 참조하여 본 발명의 실시예에 따른 제1 및 제2 데이터 구동부(120, 130)의 구체적 구조를 설명한다.
도 4는 본 발명의 실시예에 따른 평판표시장치에서 데이터 구동부의 부분을 확대한 도면이다.
도 4를 참조하면, 본 발명의 평판표시장치의 데이터 구동부(120, 130)는 두 개의 데이터 구동IC(121, 131)가 하나의 그룹을 이루며, 각 그룹이 교번하여 배치된다.
이러한 구조에서, 제1 데이터 구동IC(121)들은 플렉서블 회로기판(122)상에 본딩됨에 따라, 제1 데이터 구동IC(121)의 출력채널은 플렉서블 회로기판(122)상의 배선을 통해 표시패널(100)상에 형성되어 있는 패널배선(125)과 연결된다. 그리고, 제1 데이터 구동IC(121)의 입력채널은 플렉서블 회로기판(122)상의 배선 및 메인기판(160)상의 기판배선(127)을 거쳐 타이밍 제어IC(150)과 연결된다.
또한, 제2 데이터 구동IC(131)들은 표시패널(100)상의 비표시영역(N/A)상에 직접 본딩됨에 따라, 제2 데이터 구동IC(131)의 출력채널은 표시패널(100)상에 형성되어 있는 제1 패널배선(135)과 연결된다. 그리고, 제2 데이터 구동IC(131)의 입력채널은 표시패널(100)상의 제2 패널배선(136)을 거쳐, 플렉서블 회로기판(132)상의 배선 및 메인기판(160)상의 기판배선(137)을 거쳐 타이밍 제어IC(150)과 연결된다.
여기서, 표시패널(100)상에 형성되는 배선은 미세패턴으로 형성이 가능하여 좁은 공간에 보다 많은 배선을 형성할 수 있는 반면, 플렉서블 회로기판(122, 132)의 경우는 미세패턴 형성이 용이하지 않아 배선폭 및 배선간 간격이 표시패널(100)상에 형성되는 배선보다 크게 확보되어야 한다. 또한, 대화면 및 고해상도 표시패널(100)에 이용되는 데이터 구동IC(121, 131)은 출력채널의 개수가 입력채널의 개수보다 상대적으로 휠씬 더 많다.
따라서, 입출력채널이 모두 제1 및 제2 패널배선(135, 136)과 직접 연결되는 제2 데이터구동IC(131)는, 이와 연결되는 제2 플렉서블 회로기판(132)상에는 입력채널과 연결되는 배선만이 형성되어 표시패널(100)과 연결되는 부분에서 제2 플렉서블 회로기판(132)의 폭을 좁게 설계할 수 있다.
반면, 제1 데이터 구동IC(121)는 제1 플렉서블 회로기판(122)상에 본딩됨에 따라, 입출력채널이 제1 플렉서블 회로기판(122)상에 형성된 배선을 거쳐 패널배선(125) 및 기판배선(127)에 연결되며, 특히 출력채널의 개수가 많음에 따라, 출력채널과 연결되는 제1 플렉서블 회로기판(122)상의 배선의 폭 및 간격의 최소마진을 확보하기 위해 그 부분에서 폭이 넓은 구조로 설계되게 된다.
따라서, 제1 플렉서블 회로기판(122)은 메인기판(160)과 연결되는 부분에서부터 표시패널(100)과 연결되는 부분으로 갈수록 그 폭이 넓어지는 구조로 구성되며, 제2 플렉서블 회로기판(132)은 이의 역(逆) 구조로 구비된다.
도 5는 제1 및 제2 플렉서블 회로기판(122, 132)의 구조를 보다 상세하게 나타낸 도면으로서, 도 5를 참조하면 제1 플렉서블 회로기판(122)은 표시패널과 접촉되는 패드영역(PP)이 메인기판과 접촉되는 패드영역(MP)보다 그 폭이 상대적으로 넓게 형성되며, 제1 데이터 구동IC(121)가 본딩되는 중앙영역은 하부에서 상부로 갈수록 좁아지는 구조로 형성된다(a).
또한, 제2 플렉서블 회로기판(132)은 상기 제1 플렉서블 회로기판(122)과는 반대로 표시패널측의 패드영역(PP)이 메인기판측의 패드영역(MP)보다 폭이 좁게 형성되며, 제2 데이터 구동IC(131)가 본딩되는 중앙영역은 하부에서 상부로 갈수록 넓어지는 구조로 형성된다(b).
한편, 도 4를 다시 참조하면, 제1 데이터 구동IC(121)는 제2 데이터 구동IC(131)와는 달리 제1 플렉서블 회로기판(122)상에 본딩됨에 따라, 입출력신호가 제1 플렉서블 회로기판(122)상에 형성되는 배선을 통해 송수신된다. 여기서, 제1 플렉서블 회로기판(122)상의 배선은 표시패널(100)상에 형성되는 배선들(125, 135)에 대비하여 그 저항값이 높으며, 이에 따라 제1 및 제2 데이터 구동IC(121)로부터 출력되는 데이터 신호들간에 편차가 발생할 수 있다.
이러한 문제를 개선하기 위한 구조로써, 도 6에 나타낸 바와 같이 제2 플렉서블 회로기판(122)상에 배치되는 제1 데이터 구동IC(121)의 위치를 종래(o1) 대비 제1 플렉서블 회로기판(122)상의 출력배선(1221)의 길이가 최소가 되도록 이동하여 배치(o2)함으로써, 출력배선(1221)의 저항값이 최소가 되도록 구성할 수 있다.
이하, 도면을 참조하여 본 발명의 다른 실시예에 따른 평판표시장치의 연결구조를 설명한다.
도 7a 내지 도 7c는 본 발명의 다른 실시예에 따른 평판표시장치의 다양한 연결구조를 모식화한 도면이다. 도면에서는 총 6개의 데이터 구동IC들이 실장되는 평판표시장치의 예를 나타내고 있으며 데이터 구동IC의 개수는 이에 한정되는 것은 아니다.
먼저, 도 7a를 참조하면, COG 방식 및 COF 방식이 혼용된 제1 배치로서, COF 방식인 두 개의 제1 데이터 구동부(120)가 표시패널(100)의 일측에서 중앙에 배치되고, COG 방식의 제2 데이터 구동부(130)가 한 쌍씩 제1 데이터 구동부(120)들의 양측에 배치된다. 양측 두 개의 제2 데이터 구동IC들(131)은 각각 하나의 제2 플렉서블 회로기판(132)과 전기적으로 연결된다. 이러한 COG-COG-COF-COF-COG-COG 구조는 중앙영역에 집중되는 빛샘불량을 개선할 수 있다.
또한, 도 7b는 COG 방식 및 COF 방식이 혼용된 제2 배치로서, COG 방식인 제2 데이터 구동부(230)는 한 쌍이 중앙에 배치됨에 따라, 4개의 제2 데이터 구동IC(231)가 나란히 배치되고, 양측으로 제1 데이터 구동IC(221)가 제1 플렉서블 회로기판(222)상에 본딩되어 배치된다. 이러한 COF-COG-COG-COG-COG-COF 구조는 양측에 집중되는 빛샘불량을 개선하는 구조이다.
그리고, 도 7c는 COG 방식 및 COF 방식이 혼용된 제3 배치로서, 제2 데이터 구동부(330)과 제1 데이터 구동부(320)가 교번으로 엇갈려 배치되는 구조를 예시하고 있다. 여기서, 제1 및 제2 데이터 구동부(320, 330)의 순서는 변경될 수 있다. 이러한 COG-COG-COF-COG-COG-COF 구조는 국부적으로 시인되는 빛샘불량에 적절한 구조이다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100 : 표시패널 110 : 게이트 구동부
120 : 제1 데이터 구동부 121 : 제1 데이터 구동IC
122 : 제1 플렉서블 회로기판 130 : 제2 데이터 구동부
131 : 제2 데이터 구동IC 132 : 제2 플렉서블 회로기판
150 : 타이밍 제어IC 160 : 메인기판
A/A : 표시영역 N/A : 비표시영역
GL : 게이트 배선 DL : 데이터 배선
PX : 화소영역

Claims (6)

  1. 복수의 화소가 구비되는 표시영역 및 상기 표시영역을 둘러싸는 비표시영역으로 구분되는 표시패널;
    상기 비표시영역의 일측단과 연결되는 복수의 제1 FPC 및 복수의 제2 FPC;
    상기 복수의 제1 FPC상에 배치되는 복수의 제1 구동IC;
    상기 복수의 제2 FPC와 전기적으로 연결되고, 상기 비표시영역상에 배치되는 복수의 제2 구동IC; 및
    상기 복수의 제1 FPC 및 상기 복수의 제2 FPC의 일측에 연결되는 메인기판을 포함하고,
    상기 복수의 제1 FPC는 상기 메인기판에서 상기 표시패널 방향으로 갈수록 폭이 넓어지고,
    상기 복수의 제2 FPC는 상기 메인기판에서 상기 표시패널 방향으로 갈수록 폭이 좁아지는, 평판표시장치.
  2. 제 1 항에 있어서,
    상기 복수의 제1 구동 IC 및 상기 복수의 제2 구동 IC는,
    두 개씩 일방향으로 교번하여 나란히 배치되는 것을 특징으로 하는 평판표시장치.
  3. 제 1 항에 있어서,
    상기 복수의 제2 구동IC는,
    두 개가 하나의 상기 제2 FPC와 전기적으로 연결되는 것을 특징으로 하는 평판표시장치.
  4. 삭제
  5. 삭제
  6. 제 1 항에 있어서,
    상기 복수의 제2 구동IC는
    상기 복수의 제2 FPC와 상기 표시패널이 연결되는 영역과 인접하여 배치되는 것을 특징으로 하는 평판표시장치.
KR1020140142744A 2014-10-21 2014-10-21 평판표시장치 KR102262709B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140142744A KR102262709B1 (ko) 2014-10-21 2014-10-21 평판표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140142744A KR102262709B1 (ko) 2014-10-21 2014-10-21 평판표시장치

Publications (2)

Publication Number Publication Date
KR20160046602A KR20160046602A (ko) 2016-04-29
KR102262709B1 true KR102262709B1 (ko) 2021-06-08

Family

ID=55915735

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140142744A KR102262709B1 (ko) 2014-10-21 2014-10-21 평판표시장치

Country Status (1)

Country Link
KR (1) KR102262709B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102581839B1 (ko) 2018-10-02 2023-09-22 삼성디스플레이 주식회사 표시 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060268213A1 (en) 2003-08-05 2006-11-30 Sa-Yoon Kang Low-cost flexible film package module and method of manufacturing the same
JP2007114346A (ja) * 2005-10-19 2007-05-10 Seiko Epson Corp 電気光学装置及び電子機器
US20080225036A1 (en) 2007-03-16 2008-09-18 Lg.Philips Lcd Co., Ltd. Liquid crystal display
US20110285679A1 (en) 2010-05-18 2011-11-24 Silicon Works Co., Ltd. Chip-on-glass type liquid crystal display device

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060053499A (ko) * 2004-11-16 2006-05-22 삼성전자주식회사 필름-구동칩 조립체와 이를 포함하는 액정표시장치
KR101309862B1 (ko) * 2009-12-10 2013-09-16 엘지디스플레이 주식회사 터치 패널 일체형 액정 표시 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060268213A1 (en) 2003-08-05 2006-11-30 Sa-Yoon Kang Low-cost flexible film package module and method of manufacturing the same
JP2007114346A (ja) * 2005-10-19 2007-05-10 Seiko Epson Corp 電気光学装置及び電子機器
US20080225036A1 (en) 2007-03-16 2008-09-18 Lg.Philips Lcd Co., Ltd. Liquid crystal display
US20110285679A1 (en) 2010-05-18 2011-11-24 Silicon Works Co., Ltd. Chip-on-glass type liquid crystal display device

Also Published As

Publication number Publication date
KR20160046602A (ko) 2016-04-29

Similar Documents

Publication Publication Date Title
US10802358B2 (en) Display device with signal lines routed to decrease size of non-display area
US10510280B2 (en) Display panel and display apparatus having the same
US9753346B2 (en) Horizontal stripe liquid crystal display device
US9875699B2 (en) Display device
KR102034112B1 (ko) 액정 디스플레이 장치와 이의 구동방법
KR101204365B1 (ko) 액정 표시 패널 및 그 제조 방법
US9373299B2 (en) Display device and method of forming a display device
KR101313918B1 (ko) 디바이스 기판
US9501960B2 (en) Display panel
US20110007257A1 (en) Liquid crystal display
KR101931248B1 (ko) 표시장치 및 그 제조방법
US20150130777A1 (en) Display device and method of manufacturing the same
US11609445B2 (en) Display device
US10108057B2 (en) Electro-optical device and electronic apparatus
CN106972041B (zh) 有机发光二极管显示装置
US20180088387A1 (en) Electrooptical device and electronic apparatus
JP2015106109A (ja) 電気光学装置、及び電子機器
JP2009003002A (ja) 液晶表示パネル
KR102262709B1 (ko) 평판표시장치
KR20110066749A (ko) 액정표시장치
US10043777B2 (en) Display device
KR20210045567A (ko) 표시 장치
KR20070087331A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant