KR102140815B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR102140815B1
KR102140815B1 KR1020130152662A KR20130152662A KR102140815B1 KR 102140815 B1 KR102140815 B1 KR 102140815B1 KR 1020130152662 A KR1020130152662 A KR 1020130152662A KR 20130152662 A KR20130152662 A KR 20130152662A KR 102140815 B1 KR102140815 B1 KR 102140815B1
Authority
KR
South Korea
Prior art keywords
electrode
compensation
liquid crystal
line
crystal display
Prior art date
Application number
KR1020130152662A
Other languages
English (en)
Other versions
KR20150066973A (ko
Inventor
김성만
송준호
김동영
이수진
전연문
조영제
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020130152662A priority Critical patent/KR102140815B1/ko
Priority to JP2014247877A priority patent/JP6537812B2/ja
Priority to CN201410743813.XA priority patent/CN104698705B/zh
Priority to EP14196714.1A priority patent/EP2881784B1/en
Priority to US14/564,897 priority patent/US11175545B2/en
Publication of KR20150066973A publication Critical patent/KR20150066973A/ko
Application granted granted Critical
Publication of KR102140815B1 publication Critical patent/KR102140815B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134318Electrodes characterised by their geometrical arrangement having a patterned common electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136218Shield electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • G02F1/13629Multilayer wirings
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0434Flat panel display in which a field is applied parallel to the display plane
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명의 실시예에 따른 액정 표시 장치는 절연 기판, 상기 절연 기판 위에 형성되어 있는 게이트선, 데이터선 및 보상 전압선, 상기 게이트선, 데이터선 및 보상 전압선 위에 형성되어 있는 제1 보호막, 상기 제1 보호막 위에 형성되어 있으며, 상기 게이트선 및 상기 데이터선에 연결되어 있는 화소 전극 및 상기 보상 전압선에 연결되어 있는 보상 전극, 상기 제1 보호막 위에 형성되어 있는 공통 전극, 그리고 상기 화소 전극 및 상기 보상 전극과 상기 공통 전극 사이에 형성되어 있는 제2 보호막을 포함하고, 상기 보상 전극은 상기 데이터선의 적어도 일부분과 중첩한다.

Description

액정 표시 장치{LIQUID CRYSTAL DISPLAY}
본 발명은 액정 표시 장치에 관한 것이다.
액정 표시 장치(Liquid Crystal Display)는 현재 가장 널리 사용되고 있는 평판 표시 장치(Flat Panel Display) 중 하나로서, 전극에 전압을 인가하여 액정층의 액정 분자들을 재배열시킴으로써 투과되는 빛의 양을 조절하는 표시 장치이다.
액정 표시 장치는 박형화가 용이한 장점을 지니고 있지만, 전면 시인성에 비해 측면 시인성이 떨어지는 단점이 있어 이를 극복하기 위한 다양한 방식의 액정 배열 및 구동 방법이 개발되고 있다. 이러한 광시야각을 구현하기 위한 방법으로서, 화소 전극 및 공통 전극을 하나의 기판에 형성하는 액정 표시 장치가 주목받고 있다.
이러한 형태의 액정 표시 장치의 경우, 화소 전극과 공통 전극의 두 개의 전기장 생성 전극 중 적어도 하나는 복수의 절개부를 가지고, 복수의 절개부에 의해 정의되는 복수의 가지 전극을 가지게 된다.
이처럼, 하나의 표시판 위에 두 개의 전기장 생성 전극을 형성하는 경우, 각 전기장 생성 전극을 형성하기 위하여, 서로 다른 광 마스크가 필요하고, 이에 따라 제조 비용이 증가하게 된다.
또한, 일정한 크기의 전압이 인가되는 공통 전극이 서로 연결되어 있는 경우, 데이터선(171)과 공통 전극(270)이 서로 중첩하여, 데이터선(171)과 공통 전극(270) 사이의 커플링에 의하여, 공통 전압의 리플(ripple)이 발생할 수 있다.
이러한 공통 전압의 리플은 깜박임과 같은 표시 품질 저하를 가져오게 된다.
본 발명이 해결하고자 하는 기술적 과제는 하나의 표시판 위에 두 개의 전기장 생성 전극을 형성하고, 데이터선과 공통 전극 사이의 커플링에 의해 발생할 수 있는 공통 전압의 리플(ripple)을 방지하면서도, 제조 비용 증가를 방지할 수 있는 액정 표시 장치를 제공하는 것이다.
본 발명의 한 실시예에 따른 액정 표시 장치는 절연 기판, 상기 절연 기판 위에 형성되어 있는 게이트선, 데이터선 및 보상 전압선, 상기 게이트선, 데이터선 및 보상 전압선 위에 형성되어 있는 제1 보호막, 상기 제1 보호막 위에 형성되어 있으며, 상기 게이트선 및 상기 데이터선에 연결되어 있는 화소 전극 및 상기 보상 전압선에 연결되어 있는 보상 전극, 상기 제1 보호막 위에 형성되어 있는 공통 전극, 그리고 상기 화소 전극 및 상기 보상 전극과 상기 공통 전극 사이에 형성되어 있는 제2 보호막을 포함하고, 상기 보상 전극은 상기 데이터선의 적어도 일부분과 중첩한다.
상기 보상 전압선은 상기 데이터선과 동일한 층으로 형성될 수 있다.
상기 보상 전압선은 상기 데이터선과 나란하게 뻗을 수 있다.
상기 보상 전압선은 인접한 두 개의 상기 데이터선 사이에 위치할 수 있다.
상기 데이터선은 복수의 데이터선을 포함하고, 상기 보상 전극은 상기 복수의 데이터선 중 적어도 일부의 상기 데이터선과 중첩할 수 있다.
상기 공통 전극은 상기 데이터선과 중첩하고, 상기 공통 전극은 상기 보상 전극과 중첩할 수 있다.
상기 공통 전극은 상기 데이터선과 중첩하는 위치에 형성되어 있는 절개부를 가질 수 있다.
상기 제2 보호막은 상기 화소 전극 및 상기 보상 전극 위에 위치하고, 상기 공통 전극 아래에 위치할 수 있다.
상기 공통 전극은 제1 절개부를 가지고, 상기 제2 보호막은 제2 절개부를 가지고, 상기 제1 절개부의 가장자리는 상기 제2 절개부의 가장자리와 중첩할 수 있다.
상기 제2 보호막은 상기 공통 전극 위에 위치하고, 상기 화소 전극 및 상기 보상 전극 아래에 위치할 수 있다.
상기 화소 전극과 상기 보상 전극은 동일한 층으로 형성될 수 있다.
상기 보상 전압선은 상기 게이트선과 동일한 층으로 형성될 수 있다.
상기 보상 전압선은 상기 게이트선과 나란하게 뻗을 수 있다.
본 발명의 실시예에 따른 액정 표시 장치에 따르면, 하나의 표시판 위에 두 개의 전기장 생성 전극을 형성하고, 데이터선과 공통 전극 사이의 커플링에 의해 발생할 수 있는 공통 전압의 리플(ripple)을 방지하면서도, 제조 비용 증가를 방지할 수 있다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 배치도이다.
도 2는 도 1의 액정 표시 장치를 II-II 선을 따라 잘라 도시한 단면도이다.
도 3은 도 1의 액정 표시 장치를 III-III 선을 따라 잘라 도시한 단면도이다.
도 4는 도 1의 액정 표시 장치를 IV-IV 선을 따라 잘라 도시한 단면도이다.
도 5는 도 1의 액정 표시 장치를 V-V 선을 따라 잘라 도시한 단면도이다.
도 6은 도 1의 액정 표시 장치를 VI-VI 선을 따라 잘라 도시한 단면도이다.
도 7은 본 발명의 한 실시예에 따른 액정 표시 장치에 인가되는 일부 신호의 파형도이다.
도 8은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다.
도 9는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다.
도 10은 도 9의 액정 표시 장치를 X-X 선을 따라 잘라 도시한 단면도이다.
도 11은 도 9의 액정 표시 장치를 XI-XI 선을 따라 잘라 도시한 단면도이다.
도 12는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다.
도 13은 도 12의 액정 표시 장치를 XIII-XIII 선을 따라 잘라 도시한 단면도이다.
도 14는 도 12의 액정 표시 장치를 XIV-XIV 선을 따라 잘라 도시한 단면도이다.
도 15는 도 12의 액정 표시 장치를 XV-XV 선을 따라 잘라 도시한 단면도이다.
도 16은 도 12의 액정 표시 장치를 XVI-XVI 선을 따라 잘라 도시한 단면도이다.
도 17은 도 12의 액정 표시 장치를 XVII-XVII 선을 따라 잘라 도시한 단면도이다.
도 18은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다.
도 19는 도 18의 액정 표시 장치를 XIX-IX 선을 따라 잘라 도시한 단면도이다.
도 20은 도 18의 액정 표시 장치를 XX-XX 선을 따라 잘라 도시한 단면도이다.
도 21은 도 18의 액정 표시 장치를 XXI-XXI 선을 따라 잘라 도시한 단면도이다.
도 22는 도 18의 액정 표시 장치를 XXII-XXII 선을 따라 잘라 도시한 단면도이다.
도 23은 도 18의 액정 표시 장치를 XXIII-XXIII 선을 따라 잘라 도시한 단면도이다.
도 24는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다.
도 25는 도 24의 액정 표시 장치를 XXV-XXV 선을 따라 잘라 도시한 단면도이다.
도 26는 도 24의 액정 표시 장치를 XXVI-XXVI 선을 따라 잘라 도시한 단면도이다.
도 27은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다.
도 28은 도 27의 액정 표시 장치를 XXVIII-XXVIII 선을 따라 잘라 도시한 단면도이다.
도 29는 도 27의 액정 표시 장치를 XXIX-XXIX 선을 따라 잘라 도시한 단면도이다.
도 30은 도 27의 액정 표시 장치를 XXX-XXX 선을 따라 잘라 도시한 단면도이다.
도 31은 도 27의 액정 표시 장치를 XXXI-XXXI 선을 따라 잘라 도시한 단면도이다.
도 32는 도 27의 액정 표시 장치를 XXII-XXXII 선을 따라 잘라 도시한 단면도이다.
도 33은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다.
도 34는 도 33의 액정 표시 장치를 XXXIV-XXXIV 선을 따라 잘라 도시한 단면도이다.
도 35는 도 33의 액정 표시 장치를 XXXV-XXXV 선을 따라 잘라 도시한 단면도이다.
도 36은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다.
도 37은 도 36의 액정 표시 장치를 XXXVII-XXXVII 선을 따라 잘라 도시한 단면도이다.
도 38은 도 36의 액정 표시 장치를 XXXVIII-XXXVIII 선을 따라 잘라 도시한 단면도이다.
도 39는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다.
그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우 뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
그러면 도면을 참고로 하여 본 발명의 실시예에 대하여 설명한다.
먼저, 도 1 내지 도 6을 참고하여, 본 발명의 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 배치도이다. 도 2는 도 1의 액정 표시 장치를 II-II 선을 따라 잘라 도시한 단면도이다. 도 3은 도 1의 액정 표시 장치를 III-III 선을 따라 잘라 도시한 단면도이다. 도 4는 도 1의 액정 표시 장치를 IV-IV 선을 따라 잘라 도시한 단면도이다. 도 5는 도 1의 액정 표시 장치를 V-V 선을 따라 잘라 도시한 단면도이다. 도 6은 도 1의 액정 표시 장치를 VI-VI 선을 따라 잘라 도시한 단면도이다.
도 1 내지 도 6을 참고하면, 본 발명의 한 실시예에 따른 액정 표시 장치는 서로 마주보는 하부 표시판(100) 및 상부 표시판(200)과 그 사이 주입되어 있는 액정층(3)을 포함한다.
먼저, 하부 표시판(100)에 대하여 설명한다.
투명한 유리 또는 플라스틱 등으로 이루어진 제1 절연 기판(110) 위에 제1 게이트선(121a), 제2 게이트선(121b)을 포함하는 복수의 게이트선(121a, 121b)이 형성되어 있다.
제1 게이트선(121a)과 제2 게이트선(121b)은 화소 행과 화소 행 사이에 짝을 이뤄 배치되어 있다.
제1 게이트선(121a)은 제1 게이트 전극(124a)을 포함하고, 제2 게이트선(121b)은 제2 게이트 전극(124b)을 포함한다. 각 게이트선(121a, 121b)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 게이트 패드부(129)를 포함한다.
복수의 게이트선(121a, 121b) 위에는 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 제1 반도체(154a) 및 제2 반도체(154b)가 형성되어 있다. 반도체(154a, 154b)는 산화물 반도체를 포함할 수 있다.
반도체(154a, 154b) 위에는 저항성 접촉 부재(163a, 165a)가 형성되어 있다. 반도체(154a, 154b)가 산화물 반도체를 포함하는 경우, 저항성 접촉 부재(163a, 165a)는 생략될 수 있다.
저항성 접촉 부재(163a, 165a) 위에는 복수의 데이터선(171)과 복수의 드레인 전극(175a, 175b), 그리고 복수의 보상 전압선(131)이 형성되어 있다.
데이터선(171)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121a, 121b)과 교차한다. 각 데이터선(171)은 두 개의 화소 열 마다 하나씩 배치되어 있다.
데이터선(171)은 액정 표시 장치의 최대 투과율을 얻기 위해서 굽어진 형상을 갖는 제1 굴곡부를 가질 수 있으며, 굴곡부는 화소 영역의 중간 영역에서 서로 만나 V자 형태를 이룰 수 있다. 화소 영역의 중간 영역에는 제1 굴곡부와 소정의 각도를 이루도록 굽어진 제2 굴곡부를 더 포함할 수 있다.
각 데이터선(171)은 제1 게이트 전극(124a)을 향해 뻗은 제1 소스 전극(173a)과 제2 게이트 전극(124b)을 향해 뻗은 제2 소스 전극(173b)을 포함한다.
각 데이터선(171)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 데이터 패드부(179)를 포함한다.
제1 드레인 전극(175a)은 제1 게이트 전극(124a)을 중심으로 제1 소스 전극(173a)과 마주하는 끝 부분과 면적이 넓은 다른 끝 부분을 포함한다.
제2 드레인 전극(175b)은 제2 게이트 전극(124b)을 중심으로 제2 소스 전극(173b)과 마주하는 끝 부분과 면적이 넓은 다른 끝 부분을 포함한다.
보상 전압선(131)은 데이터선(171)과 나란하게 뻗으며, 두 개의 화소 열마다 하나씩 배치될 수 있다. 데이터선(171)과 보상 전압선(131)은 교대로 배치될 수 있다.
보상 전압선(131)은 복수의 확장부(135)와 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 보상 패드부(139)를 포함한다.
복수의 데이터선(171), 복수의 드레인 전극(175a, 175b), 그리고 복수의 보상 전압선(131) 위에는 제1 보호막(180x)이 형성되어 있다. 제1 보호막(180x)은 유기 절연 물질 또는 무기 절연 물질 등으로 이루어질 수 있다.
제1 보호막(180x) 위에는 유기막(180)이 형성되어 있다. 유기막(180)은 제1 보호막(180x)보다 두께가 두꺼우며, 평탄한 표면을 가질 수 있다.
본 발명의 다른 한 실시예에 따른 액정 표시 장치의 경우, 유기막(180)은 생략될 수도 있다. 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 경우, 유기막(180)은 색필터일 수 있고, 이 경우 유기막(180) 위에 배치되어 있는 막을 더 포함할 수도 있다. 예를 들어, 색필터 위에 배치되어, 색필터의 안료가 액정층으로 유입되는 것을 방지하기 위한, 덮개막(capping layer)을 더 포함할 수 있고, 덮개막은 질화규소(SiNx)와 같은 절연물질로 이루어질 수 있다.
유기막(180)은 복수의 화소가 위치하는 표시 영역(display area)에 위치하고, 게이트 패드부(129), 데이터 패드부(179), 보상 패드부(139) 등이 형성되어 있는 주변 영역(peripheral area)에는 위치하지 않을 수 있다.
표시 영역에 위치하는 유기막(180)의 제1 높이(H1)는 게이트 패드부(129), 데이터 패드부(179), 보상 패드부(139) 주변에 위치하는 유기막(180)의 제2 높이(H2)보다 높을 수 있다.
유기막(180)과 제1 보호막(180x)은 제1 드레인 전극(175a)을 드러내는 제1 접촉 구멍(185a), 제2 드레인 전극(175b)을 드러내는 제2 접촉 구멍(185b), 그리고 보상 전압선(131)의 확장부(135)를 드러내는 제3 접촉 구멍(186a)을 가진다.
유기막(180) 위에는 화소 전극(191)과 보상 전극(80)이 형성되어 있다.
화소 전극(191)은 데이터선(171)의 제1 굴곡부 및 제2 굴곡부와 거의 나란한 굴곡변(curved edge)을 포함한다. 화소 전극(191)은 ITO 또는 IZO와 같은 투명한 도전층으로 이루어진다.
화소 전극(191)은 데이터선(171)을 기준으로 양쪽에 하나씩 위치하며, 제1 접촉 구멍(185a)을 통해 제1 드레인 전극(175a)과 연결되거나, 제2 접촉 구멍(185b)을 통해 제2 드레인 전극(175b)과 연결되어, 데이터 전압을 인가 받는다.
보상 전극(80)은 데이터선(171)의 양쪽에 위치하는 두 개의 보상 전압선(131)과 중첩하고 두 개의 보상 전압선(131)과 나란하게 뻗어 있는 제1 세로부(81a)와 제2 세로부(81b), 제1 세로부(81a)로부터 게이트선(121a, 121b)이 뻗어 있는 방향과 나란한 방향으로 뻗어 있는 제1 가로부(82a), 제2 세로부(81b)로부터 게이트선(121a, 121b)이 뻗어 있는 방향과 나란한 방향으로 뻗어 있는 제2 가로부(82b), 제1 가로부(82a) 및 제2 가로부(82b)와 연결되어, 데이터선(171)과 중첩하고, 데이터선(171)과 나란하게 뻗어 있는 차폐 전극(83)을 포함한다.
보상 전극(80)의 제1 세로부(81a)와 제2 세로부(81b)는 보상 전압선(131)의 확장부(135)와 중첩하는 복수의 제1 연결부(84)를 포함한다.
보상 전극(80)의 제1 연결부(84)는 제3 접촉 구멍(186a)을 통해, 보상 전압선(131)과 연결된다.
화소 전극(191) 및 보상 전극(80)은 동일한 층으로 동시에 형성될 수 있다.
화소 전극(191) 및 보상 전극(80) 위에는 제2 보호막(180y)이 형성되어 있다.
유기막(180)과 중첩하지 않으며, 게이트 패드부(129)에 대응하는 영역에 위치하는 제2 보호막(180y), 제1 보호막(180x) 및 게이트 절연막(140)은 게이트 패드부(129)를 드러내는 제4 접촉 구멍(187)을 가진다. 이와 유사하게, 유기막(180)과 중첩하지 않으며, 데이터 패드부(179)에 대응하는 영역에 위치하는 제2 보호막(180y) 및 제1 보호막(180x)은 데이터 패드부(179)를 드러내는 제5 접촉 구멍(188)을 가지고, 유기막(180)과 중첩하지 않으며, 보상 패드부(139)에 대응하는 영역에 위치하는 제2 보호막(180y) 및 제1 보호막(180x)은 보상 패드부(139)를 드러내는 제6 접촉 구멍(189a)을 가진다.
제2 보호막(180y) 위에는 공통 전극(270) 및 제1 접촉 보조 부재(contact assistant)(91), 제2 접촉 보조 부재(92), 그리고 제3 접촉 보조 부재(93a)가 형성되어 있다.
공통 전극(270)은 화소 영역에 형성되어 있는 복수의 제1 절개부(71)를 가지고, 복수의 제1 절개부(71)에 의해 정의되는 복수의 제1 가지 전극들(271)을 포함한다. 복수의 제1 가지 전극들(271)은 화소 전극(191)과 중첩한다. 복수의 제1 가지 전극들(271)은 데이터선(171)과 거의 나란한 방향으로 뻗어 있다.
제1 접촉 보조 부재(91)는 제1 보호막(180x) 및 게이트 절연막(140)의 제4 접촉 구멍(187)을 통해 드러나 있는 게이트 패드부(129) 위에 위치하고, 제2 접촉 보조 부재(92)는 제1 보호막(180x) 및 제2 보호막(180y)의 제5 접촉 구멍(188)을 통해 드러나 있는 데이터 패드부(179) 위에 위치하고, 그리고 제3 접촉 보조 부재(93a)는 제1 보호막(180x) 및 제2 보호막(180y)의 제6 접촉 구멍(189a)을 통해 드러나 있는 보상 패드부(139) 위에 형성되어 있다.
공통 전극(270), 제1 접촉 보조 부재(91), 제2 접촉 보조 부재(92), 그리고 제3 접촉 보조 부재(93a)는 ITO 또는 IZO와 같은 투명한 도전층으로 이루어진다.
도시하지는 않았지만, 제2 보호막(180y)과 공통 전극(270) 위에는 제1 배향막(alignment layer)이 도포되어 있고, 제1 배향막은 수평 배향막일 수 있으며, 일정한 방향으로 러빙되어 있다. 그러나, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 따르면, 제1 배향막은 광반응 물질을 포함하여, 광배향될 수 있다.
그러면, 상부 표시판(200)에 대하여 설명한다.
투명한 유리 또는 플라스틱 등으로 만들어진 제2 절연 기판(210) 위에 차광 부재(light blocking member)(220)가 형성되어 있다. 차광 부재(220)는 블랙 매트릭스(black matrix)라고도 하며 빛샘을 막아준다.
또한 제2 기판(210) 위에는 복수의 색필터(230)가 형성되어 있다.
색필터(230) 및 차광 부재(220) 위에는 덮개막(overcoat)(250)이 형성되어 있다. 덮개막(250)은 (유기) 절연물로 만들어질 수 있으며, 색필터(230)가 노출되는 것을 방지하고 평탄면을 제공한다. 덮개막(250)은 생략할 수 있다.
도시하지는 않았지만, 덮개막(250) 위에는 제2 배향막이 배치되어 있을 수 있다. 제2 배향막은 수평 배향막일 수 있으며, 일정한 방향으로 러빙되어 있다. 그러나, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 따르면, 제2 배향막은 광반응 물질을 포함하여, 광배향될 수 있다.
액정층(3)은 복수의 액정 분자를 포함하고, 액정 분자는 그 장축 방향이 표시판(100, 200)에 평행하게 배열되어 이다.
화소 전극(191)은 드레인 전극(175a, 175b)으로부터 데이터 전압을 인가 받고, 공통 전극(270)은 표시 영역 외부에 배치되어 있는 공통 전압 인가부로부터 일정한 크기의 공통 전압을 인가 받는다.
전기장 생성 전극인 화소 전극(191)과 공통 전극(270)은 전기장을 생성함으로써 두 전극(191, 270) 위에 위치하는 액정층(3)의 액정 분자는 전기장의 방향과 평행한 방향으로 회전한다. 이와 같이 결정된 액정 분자의 회전 방향에 따라 액정층을 통과하는 빛의 편광이 달라진다.
도 1 내지 도 6에 도시한 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100)의 제1 보호막(180x) 위에 유기막(180)이 위치하고, 상부 표시판(200) 위에 색필터(230) 및 차광 부재(220)가 위치한 것으로 설명하였다. 그러나, 본 발명의 다른 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100) 위에 유기막(180) 대신 색필터(230)가 위치할 수 있고, 상부 표시판(200)에는 색필터(230)가 위치하지 않을 수 있다. 이 경우, 차광 부재(220) 역시 상부 표시판(200)이 아닌 하부 표시판(100) 위에 위치할 수 있다.
그러면, 도 7을 참고하여, 본 발명의 실시예에 따른 액정 표시 장치에 인가되는 신호에 대하여 설명한다. 도 7은 본 발명의 한 실시예에 따른 액정 표시 장치에 인가되는 일부 신호의 파형도이다.
데이터선(171)과 공통 전극(270)은 서로 중첩하고, 이에 의하여, 데이터선(171)에 인가되는 전압과 공통 전극(270)의 커플링에 의해 공통 전압의 리플이 발생할 수 있다. 공통 전압의 리플을 보상하기 위해, 데이터선(171)과 중첩하는 차폐 전극(83)을 포함하는 보상 전극(80)에 공통 전압의 리플 전압과 반대의 극성의 전압이 인가되어, 데이터선(171)과 공통 전극(270) 사이의 커플링에 따른 리플을 방지한다.
이에 대하여, 도 7을 참고로 설명한다.
도 7을 참고하면, 데이터선(171)과 공통 전극(270)이 중첩하여, 제1 축전기(C1)를 이룬다. 따라서, 데이터선(171)에 인가되는 데이터 전압(D)과의 커플링에 의하여, 일정한 크기의 전압이 인가되는 공통 전극(270)의 공통 전압(Vcom)이 제1 크기(W1)만큼 변화할 수 있다. 이 때, 보상 전극(80)에 인가되는 보상 전압(Ccps)은 데이터선(171)에 인가되는 데이터 전압(D)과 반대의 극성의 전압이 인가된다.
데이터선(171)과 중첩하는 보상 전극(80)의 차폐 전극(83)과 공통 전극(270)이 중첩하여, 제2 축전기(C2)를 이룬다. 따라서, 보상 전극(80)의 차폐 전극(83)과 공통 전극(270)의 커플링에 의하여, 일정한 크기의 전압이 인가되는 공통 전극(270)의 공통 전압(Vcom)이 제2 크기(W2)만큼 변화할 수 있다. 즉, 데이터 전압(D)과 반대의 극성의 전압을 보상 전극(80)에 인가함으로써, 데이터 전압(D)에 따른 공통 전압(Vcom)의 제1 크기(W1)의 변화를 보상 전극(80)의 보상 전압(Ccps)에 따른 커플링으로 보상하여, 공통 전극(270)에 인가되는 공통 전압(Vcom)의 크기를 일정하게 유지할 수 있다.
그러면, 도 8을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 보상 전극(80)의 배치에 대하여 설명한다. 도 8은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다.
도 8을 참고하면, 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 보상 전극(80)은 복수의 데이터선(171)과 중첩하지 않고, 복수의 데이터선(171) 중 일부의 데이터선(171)과 중첩하는 차폐 전극(83)을 포함한다. 예를 들어, 보상 전극(80)의 차폐 전극(83)은 서로 인접해 있는 네 개의 화소(PXA, PXB, PXC, PXD) 중 제1 화소(PXA)와 제2 화소(PXB) 사이에 위치하는 데이터선(171)과는 중첩하지만, 제3 화소(PXC)와 제4 화소(PXD) 사이에 위치하는 데이터선(171)과는 중첩하지 않는다.
앞서 도 1 내지 도 6, 그리고 도 7을 참고하여 설명한 실시예에 따른 액정 표시 장치의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
그러면, 도 9 내지 도 11을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 9는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다. 도 10은 도 9의 액정 표시 장치를 X-X 선을 따라 잘라 도시한 단면도이다. 도 11은 도 9의 액정 표시 장치를 XI-XI 선을 따라 잘라 도시한 단면도이다.
도 9 내지 도 11을 참고하면, 본 실시예에 따른 액정 표시 장치는 서로 마주보는 하부 표시판(100) 및 상부 표시판(200)과 그 사이 주입되어 있는 액정층(3)을 포함한다.
먼저, 하부 표시판(100)에 대하여 설명한다.
투명한 유리 또는 플라스틱 등으로 이루어진 제1 절연 기판(110) 위에 게이트선(121)과 보상 전압선(131)이 형성되어 있다. 게이트선(121)과 보상 전압선(131)은 동일한 층으로 함께 형성된다.
게이트선(121)은 게이트 전극(124) 및 게이트 패드부(129)를 포함한다.
보상 전압선(131)은 게이트선(121)과 나란하게 뻗어 있고, 복수의 확장부(135)와 보상 패드부(139)를 포함한다.
게이트선(121)과 보상 전압선(131) 위에는 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 반도체(154)가 형성되어 있다.
반도체(154) 위에는 저항성 접촉 부재(163, 165)가 형성되어 있다. 저항성 접촉 부재(163, 165)는 쌍을 이루어 반도체(154) 위에 배치될 수 있다. 반도체(154)가 산화물 반도체인 경우, 저항성 접촉 부재(163, 165)는 생략 가능하다.
저항성 접촉 부재(163, 165) 및 게이트 절연막(140) 위에는 소스 전극(173)을 포함하는 데이터선(171), 그리고 드레인 전극(175)을 포함하는 데이터 도전체가 형성되어 있다.
데이터선(171)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 끝 부분(도시하지 않음)을 포함한다. 데이터선(171)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121)과 교차한다.
이 때, 데이터선(171)은 액정 표시 장치의 최대 투과율을 얻기 위해서 굽어진 형상을 갖는 제1 굴곡부를 가질 수 있으며, 굴곡부는 화소 영역의 중간 영역에서 서로 만나 V자 형태를 이룰 수 있다.
소스 전극(173)은 데이터선(171)의 일부이고, 데이터선(171)과 동일선 상에 배치된다. 드레인 전극(175)은 소스 전극(173)과 나란하게 뻗도록 형성되어 있다. 따라서, 드레인 전극(175)은 데이터선(171)의 일부와 나란하다.
게이트 전극(124), 소스 전극(173) 및 드레인 전극(175)은 반도체(154)와 함께 하나의 박막 트랜지스터(thin film transistor, TFT)를 이루며, 박막 트랜지스터의 채널(channel)은 소스 전극(173)과 드레인 전극(175) 사이의 반도체(154)에 형성된다.
본 발명의 실시예에 따른 액정 표시 장치는 데이터선(171)과 동일선 상에 위치하는 소스 전극(173)과 데이터선(171)과 나란하게 뻗어 있는 드레인 전극(175)을 포함함으로써, 데이터 도전체가 차지하는 면적을 넓히지 않고도 박막 트랜지스터의 폭을 넓힐 수 있게 되고, 이에 따라 액정 표시 장치의 개구율이 증가할 수 있다.
그러나, 본 발명의 다른 실시예에 따른 액정 표시 장치의 경우, 소스 전극(173)과 드레인 전극(175)은 다른 형태를 가질 수 있다.
데이터 도전체(171, 173, 175), 게이트 절연막(140), 그리고 반도체(154)의 노출된 부분 위에는 제1 보호막(180x)이 배치되어 있다. 제1 보호막(180x)은 유기 절연 물질 또는 무기 절연 물질 등으로 이루어질 수 있다.
제1 보호막(180x) 위에는 유기막(180)이 배치되어 있다. 유기막(180)은 제1 보호막(180x)보다 두께가 두꺼우며, 평탄한 표면을 가질 수 있다.
유기막(180)은 복수의 화소가 위치하는 표시 영역에 위치하고, 게이트 패드부나 데이터 패드부 등이 형성되어 있는 주변 영역에는 위치하지 않을 수 있다. 또는 유기막(180)은 게이트 패드부나 데이터 패드부 등이 형성되어 있는 주변 영역에도 위치할 수 있고, 주변 영역에 위치하는 유기막(180)은 표시 영역에 위치하는 유기막(180)보다 낮은 표면 높이를 가질 수 있다.
유기막(180)과 제1 보호막(180x)은 드레인 전극(175)을 드러내는 제7 접촉 구멍(185)을 가진다.
유기막(180), 제1 보호막(180x), 그리고 게이트 절연막(140)은 보상 전압선(131)을 드러내는 제8 접촉 구멍(186b)를 가진다.
유기막(180) 위에는 화소 전극(191) 및 보상 전극(80)이 형성되어 있다. 보상 전극(80)은 데이터선(171)과 중첩하여, 데이터선(171)을 따라 뻗어 있다. 보상 전극(80)은 보상 전압선(131)의 확장부(135)를 향해 뻗어 있는 제2 연결부(80b)를 포함한다.
보상 전극(80)의 제2 연결부(80b)는 제8 접촉 구멍(186b)을 통해, 보상 전압선(131)과 연결된다.
화소 전극(191) 및 보상 전극(80)은 동일한 층으로 동시에 형성될 수 있다.
화소 전극(191) 및 보상 전극(80) 위에는 제2 보호막(180y)이 형성되어 있다.
유기막(180)과 중첩하지 않으며, 게이트 패드부(129)에 대응하는 영역에 위치하는 제1 보호막(180x), 제2 보호막(180y), 그리고 게이트 절연막(140)은 게이트 패드부(129)를 드러내는 제4 접촉 구멍(187)을 가진다. 이와 유사하게, 유기막(180)과 중첩하지 않으며, 데이터 패드부(179)에 대응하는 영역에 위치하는 제1 보호막(180x) 및 제2 보호막(180y)은 데이터 패드부(179)를 드러내는 제5 접촉 구멍(188)을 가진다.
도 11을 참고하면, 유기막(180)과 중첩하지 않으며, 보상 패드부(139)에 대응하는 영역에 위치하는 제1 보호막(180x) 제2 보호막(180y), 그리고 게이트 절연막(140)은 보상 패드부(139)를 드러내는 제9 접촉 구멍(189b)을 가진다.
제2 보호막(180y) 위에는 공통 전극(270), 제1 접촉 보조 부재(91), 제2 접촉 보조 부재(92), 그리고 제4 접촉 보조 부재(93b)가 형성되어 있다.
공통 전극(270)은 복수의 제1 절개부(71)를 가지고, 복수의 제1 절개부(71)에 의해 정의되는 복수의 제1 가지 전극들(271)을 포함한다. 복수의 제1 가지 전극들(271)은 화소 전극(191)과 중첩한다. 복수의 제1 가지 전극들(271)은 데이터선(171)과 거의 나란하게 뻗어 있다.
제1 접촉 보조 부재(91)는 제1 보호막(180x) 및 게이트 절연막(140)의 제4 접촉 구멍(187)을 통해 드러나 있는 게이트 패드부(129) 위에 형성되어 있고, 제2 접촉 보조 부재(92)는 제1 보호막(180x)의 제5 접촉 구멍(188)을 통해 드러나 있는 데이터 패드부(179) 위에 형성되어 있다. 그리고 제4 접촉 보조 부재(93b)는 제1 보호막(180x) 및 게이트 절연막(140)의 제9 접촉 구멍(189b)을 통해 드러나 있는 보상 패드부(139) 위에 형성되어 있다.
공통 전극(270), 제1 접촉 보조 부재(91), 제2 접촉 보조 부재(92), 그리고 제4 접촉 보조 부재(93b)는 ITO 또는 IZO와 같은 투명한 도전층으로 이루어진다.
그러면, 상부 표시판(200)에 대하여 설명한다.
제2 절연 기판(210) 위에 차광 부재(220)와 색필터(230)가 형성되어 있고, 색필터(230) 및 차광 부재(220) 위에는 덮개막(250)이 형성되어 있다.
도 9에 도시한 바와 같이, 본 실시예에 따른 액정 표시 장치에 따르면, 보상 전극(80)은 모든 데이터선(171)과 중첩하도록 형성되어 있지 않고, 일부의 데이터선(171)과 중첩하도록 형성되어 있다. 그러나, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 따르면, 보상 전극(80)은 모든 데이터선(171)과 중첩하도록 형성될 수도 있다.
본 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100)의 제1 보호막(180x) 위에 유기막(180)이 위치하고, 상부 표시판(200) 위에 색필터(230) 및 차광 부재(220)가 위치한 것으로 설명하였다. 그러나, 본 발명의 다른 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100) 위에 유기막(180) 대신 색필터(230)가 위치할 수 있고, 상부 표시판(200)에는 색필터(230)가 위치하지 않을 수 있다. 이 경우, 차광 부재(220) 역시 상부 표시판(200)이 아닌 하부 표시판(100) 위에 위치할 수 있다.
앞서 도 7을 참고로 설명한 바와 같이, 본 실시예에 따른 액정 표시 장치에 따르면, 데이터선(171)에 인가되는 전압과 공통 전극(270)의 커플링에 의해 발생할 수 있는 공통 전압의 리플을 보상하기 위해, 보상 전극(80)에 공통 전압의 리플 전압과 반대의 극성의 전압을 인가하여, 데이터선(171)과 공통 전극(270) 사이의 커플링에 따른 리플을 방지한다.
앞서 도 1 내지 도 6을 참고로 설명한 실시예에 따른 액정 표시 장치의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
그러면, 도 12 내지 도 17을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 12는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다. 도 13은 도 12의 액정 표시 장치를 XIII-XIII 선을 따라 잘라 도시한 단면도이다. 도 14는 도 12의 액정 표시 장치를 XIV-XIV 선을 따라 잘라 도시한 단면도이다. 도 15는 도 12의 액정 표시 장치를 XV-XV 선을 따라 잘라 도시한 단면도이다. 도 16은 도 12의 액정 표시 장치를 XVI-XVI 선을 따라 잘라 도시한 단면도이다. 도 17은 도 12의 액정 표시 장치를 XVII-XVII 선을 따라 잘라 도시한 단면도이다.
도 12 내지 도 17을 참고하면, 본 실시예에 따른 액정 표시 장치는 도 1 내지 도 6을 참고로 설명한 실시예에 따른 액정 표시 장치와 유사하다. 동일한 구성 요소에 대한 구체적인 설명은 생략한다.
도 12 내지 도 17을 참고하면, 본 실시예에 따른 액정 표시 장치는 서로 마주보는 하부 표시판(100) 및 상부 표시판(200)과 그 사이 주입되어 있는 액정층(3)을 포함한다.
먼저, 하부 표시판(100)에 대하여 설명한다.
제1 절연 기판(110) 위에 제1 게이트선(121a), 제2 게이트선(121b)을 포함하는 복수의 게이트선(121a, 121b)이 형성되어 있다.
제1 게이트선(121a)과 제2 게이트선(121b)은 화소 행과 화소 행 사이에 짝을 이뤄 배치되어 있다.
제1 게이트선(121a)은 제1 게이트 전극(124a)을 포함하고, 제2 게이트선(121b)은 제2 게이트 전극(124b)을 포함한다. 각 게이트선(121a, 121b)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 게이트 패드부(129)를 포함한다.
복수의 게이트선(121a, 121b) 위에는 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 제1 반도체(154a) 및 제2 반도체(154b)가 형성되어 있다.
반도체(154a, 154b) 위에는 저항성 접촉 부재(163a, 165a)가 형성되어 있다.
저항성 접촉 부재(163a, 165a) 위에는 복수의 데이터선(171)과 복수의 드레인 전극(175a, 175b), 그리고 복수의 보상 전압선(131)이 형성되어 있다.
데이터선(171)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121a, 121b)과 교차한다. 각 데이터선(171)은 두 개의 화소 열 마다 하나씩 배치되어 있다.
각 데이터선(171)은 제1 게이트 전극(124a)을 향해 뻗은 제1 소스 전극(173a)과 제2 게이트 전극(124b)을 향해 뻗은 제2 소스 전극(173b)을 포함한다.
각 데이터선(171)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 데이터 패드부(179)를 포함한다.
제1 드레인 전극(175a)은 제1 게이트 전극(124a)을 중심으로 제1 소스 전극(173a)과 마주하고, 제2 드레인 전극(175b)은 제2 게이트 전극(124b)을 중심으로 제2 소스 전극(173b)과 마주한다.
보상 전압선(131)은 데이터선(171)과 나란하게 뻗으며, 두 개의 화소 열마다 하나씩 배치될 수 있다. 데이터선(171)과 보상 전압선(131)은 교대로 배치될 수 있다.
보상 전압선(131)은 복수의 확장부(135)와 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 보상 패드부(139)를 포함한다.
복수의 데이터선(171), 복수의 드레인 전극(175a, 175b), 그리고 복수의 보상 전압선(131) 위에는 제1 보호막(180x)이 형성되어 있다.
제1 보호막(180x) 위에는 유기막(180)이 형성되어 있다. 유기막(180)은 제1 보호막(180x)보다 두께가 두꺼우며, 평탄한 표면을 가질 수 있다.
유기막(180)은 복수의 화소가 위치하는 표시 영역에 위치하고, 게이트 패드부(129), 데이터 패드부(179), 보상 패드부(139) 등이 형성되어 있는 주변 영역에는 위치하지 않을 수 있다.
유기막(180)과 제1 보호막(180x)은 제1 드레인 전극(175a)을 드러내는 제1 접촉 구멍(185a), 제2 드레인 전극(175b)을 드러내는 제2 접촉 구멍(185b), 그리고 보상 전압선(131)의 확장부(135)를 드러내는 제3 접촉 구멍(186a)을 가진다.
유기막(180) 위에는 화소 전극(191)과 보상 전극(80)이 형성되어 있다.
화소 전극(191)은 데이터선(171)을 기준으로 양쪽에 하나씩 위치하며, 제1 접촉 구멍(185a)을 통해 제1 드레인 전극(175a)과 연결되거나, 제2 접촉 구멍(185b)을 통해 제2 드레인 전극(175b)과 연결되어, 데이터 전압을 인가 받는다.
보상 전극(80)은 데이터선(171)의 양쪽에 위치하는 두 개의 보상 전압선(131)과 중첩하고 두 개의 보상 전압선(131)과 나란하게 뻗어 있는 제1 세로부(81a)와 제2 세로부(81b), 제1 세로부(81a)로부터 게이트선(121a, 121b)이 뻗어 있는 방향과 나란한 방향으로 뻗어 있는 제1 가로부(82a), 제2 세로부(81b)로부터 게이트선(121a, 121b)이 뻗어 있는 방향과 나란한 방향으로 뻗어 있는 제2 가로부(82b), 제1 가로부(82a) 및 제2 가로부(82b)와 연결되어, 데이터선(171)과 중첩하고, 데이터선(171)과 나란하게 뻗어 있는 차폐 전극(83)을 포함한다.
보상 전극(80)의 제1 세로부(81a)와 제2 세로부(81b)는 보상 전압선(131)의 확장부(135)와 중첩하는 복수의 제1 연결부(84)를 포함한다.
화소 전극(191) 및 보상 전극(80)은 동일한 층으로 동시에 형성될 수 있다.
보상 전극(80)의 제1 연결부(84)는 제3 접촉 구멍(186a)을 통해, 보상 전압선(131)과 연결된다.
유기막(180)과 중첩하지 않으며, 게이트 패드부(129)에 대응하는 영역에 위치하는 제1 보호막(180x) 및 게이트 절연막(140)은 게이트 패드부(129)를 드러내는 제4 접촉 구멍(187)을 가진다. 이와 유사하게, 유기막(180)과 중첩하지 않으며, 데이터 패드부(179)에 대응하는 영역에 위치하는 제1 보호막(180x)은 데이터 패드부(179)를 드러내는 제5 접촉 구멍(188)을 가지고, 유기막(180)과 중첩하지 않으며, 보상 패드부(139)에 대응하는 영역에 위치하는 제1 보호막(180x)은 보상 패드부(139)를 드러내는 제6 접촉 구멍(189a)을 가진다.
화소 전극(191) 및 보상 전극(80) 위에는 제2 보호막(180y)이 형성되어 있다.
유기막(180)과 중첩하지 않으며, 게이트 패드부(129)에 대응하는 영역에 위치하는 제1 보호막(180x) 및 제2 보호막(180y), 그리고 게이트 절연막(140)은 게이트 패드부(129)를 드러내는 제4 접촉 구멍(187)을 가진다. 이와 유사하게, 유기막(180)과 중첩하지 않으며, 데이터 패드부(179)에 대응하는 영역에 위치하는 제1 보호막(180x) 및 제2 보호막(180y)은 데이터 패드부(179)를 드러내는 제5 접촉 구멍(188)을 가지고, 유기막(180)과 중첩하지 않으며, 보상 패드부(139)에 대응하는 영역에 위치하는 제1 보호막(180x) 및 제2 보호막(180y)은 보상 패드부(139)를 드러내는 제6 접촉 구멍(189a)을 가진다.
제2 보호막(180y) 위에는 공통 전극(270), 제1 접촉 보조 부재(91), 제2 접촉 보조 부재(92), 그리고 제3 접촉 보조 부재(93)가 형성되어 있다.
공통 전극(270)은 화소 영역에 형성되어 있는 복수의 제1 절개부(71)를 가지고, 복수의 제1 절개부(71)에 의해 정의되는 복수의 제1 가지 전극들(271)을 포함한다. 복수의 제1 가지 전극들(271)은 화소 전극(191)과 중첩한다. 복수의 제1 가지 전극들(271)은 데이터선(171)과 거의 나란한 방향으로 뻗어 있다.
공통 전극(270)은 데이터선(171)과 중첩하는 영역에 형성되어 있는 제2 절개부(274)를 포함한다.
제1 접촉 보조 부재(91)는 제1 보호막(180x) 및 제2 보호막(180y), 그리고 게이트 절연막(140)의 제4 접촉 구멍(187)을 통해 드러나 있는 게이트 패드부(129) 위에 형성되어 있고, 제2 접촉 보조 부재(92)는 제1 보호막(180x) 및 제2 보호막(180y)의 제5 접촉 구멍(188)을 통해 드러나 있는 데이터 패드부(179) 위에 형성되어 있고, 그리고 제3 접촉 보조 부재(93a)는 제1 보호막(180x) 및 제2 보호막(180y)의 제6 접촉 구멍(189a)을 통해 드러나 있는 보상 패드부(139) 위에 형성되어 있다.
앞서 설명한 바와 같이, 도 1 내지 도 6을 참고로 설명한 실시예에 따른 액정 표시 장치와는 달리, 본 실시예에 따른 액정 표시 장치의 공통 전극(270)은 데이터선(171)과 중첩하는 부분에 형성되어 있는 제2 절개부(274)를 더 가진다. 공통 전극(270)은 데이터선(171)과 중첩하는 영역에 형성되어 있는 제2 절개부(274)를 더 포함함으로써, 데이터선(171)과 공통 전극(270) 사이의 중첩 면적을 줄일 수 있다. 이에 따라, 데이터선(171)과 공통 전극(270) 사이의 커플링을 줄일 수 있어, 데이터선(171)과 공통 전극(270) 사이의 커플링에 의해 발생할 수 있는 공통 전압의 리플을 더욱 방지할 수 있다.
그러면, 상부 표시판(200)에 대하여 설명한다.
제2 절연 기판(210) 위에 차광 부재(220)와 색필터(230)가 형성되어 있고, 색필터(230) 및 차광 부재(220) 위에는 덮개막(250)이 형성되어 있다.
액정층(3)은 복수의 액정 분자를 포함하고, 액정 분자는 그 장축 방향이 표시판(100, 200)에 평행하게 배열되어 이다.
화소 전극(191)은 드레인 전극(175a, 175b)으로부터 데이터 전압을 인가 받고, 공통 전극(270)은 표시 영역 외부에 배치되어 있는 공통 전압 인가부로부터 일정한 크기의 공통 전압을 인가 받는다.
전기장 생성 전극인 화소 전극(191)과 공통 전극(270)은 전기장을 생성함으로써 두 전극(191, 270) 위에 위치하는 액정층(3)의 액정 분자는 전기장의 방향과 평행한 방향으로 회전한다. 이와 같이 결정된 액정 분자의 회전 방향에 따라 액정층을 통과하는 빛의 편광이 달라진다.
도 12 내지 도 17에 도시한 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100)의 제1 보호막(180x) 위에 유기막(180)이 위치하고, 상부 표시판(200) 위에 색필터(230) 및 차광 부재(220)가 위치한 것으로 설명하였다. 그러나, 본 발명의 다른 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100) 위에 유기막(180) 대신 색필터(230)가 위치할 수 있고, 상부 표시판(200)에는 색필터(230)가 위치하지 않을 수 있다. 이 경우, 차광 부재(220) 역시 상부 표시판(200)이 아닌 하부 표시판(100) 위에 위치할 수 있다.
앞서 도 7을 참고로 설명한 바와 같이, 본 실시예에 따른 액정 표시 장치에 따르면, 데이터선(171)에 인가되는 전압과 공통 전극(270)의 커플링에 의해 발생할 수 있는 공통 전압의 리플을 보상하기 위해, 보상 전극(80)에 리플 전압과 반대의 극성의 전압이 인가되어, 데이터선(171)과 공통 전극(270) 사이의 커플링에 따른 리플을 방지한다.
또한, 본 실시예에 따른 액정 표시 장치에 따르면, 공통 전극(270)은 데이터선(171)과 중첩하는 부분에 형성되어 있는 제2 절개부(274)를 가짐으로써, 데이터선(171)과 공통 전극(270) 사이의 중첩 면적을 줄일 수 있다. 이에 따라, 데이터선(171)과 공통 전극(270) 사이의 커플링을 줄일 수 있어, 데이터선(171)과 공통 전극(270) 사이의 커플링에 의해 발생할 수 있는 공통 전압의 리플을 더욱 방지할 수 있다.
앞서 도 1 내지 도 6을 참고로 설명한 실시예에 따른 액정 표시 장치의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
그러면, 도 18 내지 도 23을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 18은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다. 도 19는 도 18의 액정 표시 장치를 XIX-IX 선을 따라 잘라 도시한 단면도이다. 도 20은 도 18의 액정 표시 장치를 XX-XX 선을 따라 잘라 도시한 단면도이다. 도 21은 도 18의 액정 표시 장치를 XXI-XXI 선을 따라 잘라 도시한 단면도이다. 도 22는 도 18의 액정 표시 장치를 XXII-XXII 선을 따라 잘라 도시한 단면도이다. 도 23은 도 18의 액정 표시 장치를 XXIII-XXIII 선을 따라 잘라 도시한 단면도이다.
도 18 내지 도 23을 참고하면, 본 실시예에 따른 액정 표시 장치는 도 1 내지 도 6을 참고로 설명한 실시예에 따른 액정 표시 장치와 유사하다. 동일한 구성 요소에 대한 구체적인 설명은 생략한다.
도 18 내지 도 23을 참고하면, 본 발명의 한 실시예에 따른 액정 표시 장치는 서로 마주보는 하부 표시판(100) 및 상부 표시판(200)과 그 사이 주입되어 있는 액정층(3)을 포함한다.
먼저, 하부 표시판(100)에 대하여 설명한다.
제1 절연 기판(110) 위에 제1 게이트선(121a), 제2 게이트선(121b)을 포함하는 복수의 게이트선(121a, 121b)이 형성되어 있다. 제1 게이트선(121a)과 제2 게이트선(121b)은 화소 행과 화소 행 사이에 짝을 이뤄 배치되어 있다.
제1 게이트선(121a)은 제1 게이트 전극(124a)을 포함하고, 제2 게이트선(121b)은 제2 게이트 전극(124b)을 포함한다. 각 게이트선(121a, 121b)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 게이트 패드부(129)를 포함한다.
복수의 게이트선(121a, 121b) 위에는 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 제1 반도체(154a) 및 제2 반도체(154b)가 형성되어 있다.
반도체(154a, 154b) 위에는 저항성 접촉 부재(163a, 165a)가 형성되어 있다.
저항성 접촉 부재(163a, 165a) 위에는 복수의 데이터선(171)과 복수의 드레인 전극(175a, 175b), 그리고 복수의 보상 전압선(131)이 형성되어 있다.
데이터선(171)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121a, 121b)과 교차한다. 각 데이터선(171)은 두 개의 화소 열 마다 하나씩 배치되어 있다.
각 데이터선(171)은 제1 게이트 전극(124a)을 향해 뻗은 제1 소스 전극(173a)과 제2 게이트 전극(124b)을 향해 뻗은 제2 소스 전극(173b)을 포함한다.
각 데이터선(171)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 데이터 패드부(179)를 포함한다.
제1 드레인 전극(175a)은 제1 게이트 전극(124a)을 중심으로 제1 소스 전극(173a)과 마주하고, 제2 드레인 전극(175b)은 제2 게이트 전극(124b)을 중심으로 제2 소스 전극(173b)과 마주한다.
보상 전압선(131)은 데이터선(171)과 나란하게 뻗으며, 두 개의 화소 열마다 하나씩 배치될 수 있다. 데이터선(171)과 보상 전압선(131)은 교대로 배치될 수 있다.
보상 전압선(131)은 복수의 확장부(135)와 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 보상 패드부(139)를 포함한다.
복수의 데이터선(171), 복수의 드레인 전극(175a, 175b), 그리고 복수의 보상 전압선(131) 위에는 제1 보호막(180x)이 형성되어 있다.
제1 보호막(180x) 위에는 유기막(180)이 형성되어 있다. 유기막(180)은 제1 보호막(180x)보다 두께가 두꺼우며, 평탄한 표면을 가질 수 있다.
유기막(180)은 복수의 화소가 위치하는 표시 영역에 위치하고, 게이트 패드부(129), 데이터 패드부(179), 보상 패드부(139) 등이 형성되어 있는 주변 영역에는 위치하지 않을 수 있다.
표시 영역에 위치하는 유기막(180)의 제1 높이(H1)는 게이트 패드부(129), 데이터 패드부(179), 보상 패드부(139) 주변에 위치하는 유기막(180)의 제2 높이(H2)보다 높을 수 있다.
유기막(180)과 제1 보호막(180x)은 제1 드레인 전극(175a)을 드러내는 제1 접촉 구멍(185a), 제2 드레인 전극(175b)을 드러내는 제2 접촉 구멍(185b), 그리고 보상 전압선(131)의 확장부(135)를 드러내는 제3 접촉 구멍(186a)을 가진다.
유기막(180)과 중첩하지 않으며, 게이트 패드부(129)에 대응하는 영역에 위치하는 제1 보호막(180x) 및 게이트 절연막(140)은 게이트 패드부(129)를 드러내는 제4 접촉 구멍(187)을 가진다. 이와 유사하게, 유기막(180)과 중첩하지 않으며, 데이터 패드부(179)에 대응하는 영역에 위치하는 제1 보호막(180x)은 데이터 패드부(179)를 드러내는 제5 접촉 구멍(188)을 가지고, 유기막(180)과 중첩하지 않으며, 보상 패드부(139)에 대응하는 영역에 위치하는 제1 보호막(180x)은 보상 패드부(139)를 드러내는 제6 접촉 구멍(189a)을 가진다.
유기막(180) 위에는 화소 전극(191)과 보상 전극(80)이 형성되어 있다.
화소 전극(191)은 데이터선(171)의 제1 굴곡부와 거의 나란한 굴곡변(curved edge)을 포함한다. 화소 전극(191)은 ITO 또는 IZO와 같은 투명한 도전층으로 이루어진다.
화소 전극(191)은 데이터선(171)을 기준으로 양쪽에 하나씩 위치하며, 제1 접촉 구멍(185a)을 통해 제1 드레인 전극(175a)과 연결되거나, 제2 접촉 구멍(185b)을 통해 제2 드레인 전극(175b)과 연결되어, 데이터 전압을 인가 받는다.
보상 전극(80)은 데이터선(171)의 양쪽에 위치하는 두 개의 보상 전압선(131)과 중첩하고 두 개의 보상 전압선(131)과 나란하게 뻗어 있는 제1 세로부(81a)와 제2 세로부(81b), 제1 세로부(81a)로부터 게이트선(121a, 121b)이 뻗어 있는 방향과 나란한 방향으로 뻗어 있는 제1 가로부(82a), 제2 세로부(81b)로부터 게이트선(121a, 121b)이 뻗어 있는 방향과 나란한 방향으로 뻗어 있는 제2 가로부(82b), 제1 가로부(82a) 및 제2 가로부(82b)와 연결되어, 데이터선(171)과 중첩하고, 데이터선(171)과 나란하게 뻗어 있는 차폐 전극(83)을 포함한다.
화소 전극(191) 및 보상 전극(80)은 동일한 층으로 동시에 형성될 수 있다.
보상 전극(80)의 제1 세로부(81a)와 제2 세로부(81b)는 보상 전압선(131)의 확장부(135)와 중첩하는 복수의 제1 연결부(84)를 포함한다.
보상 전극(80)의 제1 연결부(84)는 제3 접촉 구멍(186a)을 통해, 보상 전압선(131)과 연결된다.
제1 보호막(180x) 및 게이트 절연막(140)의 제4 접촉 구멍(187)을 통해 드러나 있는 게이트 패드부(129) 위에는 제1 접촉 보조 부재(91)가 형성되어 있고, 제1 보호막(180x)의 제5 접촉 구멍(188)을 통해 드러나 있는 데이터 패드부(179) 위에는 제2 접촉 보조 부재(92), 그리고 제1 보호막(180x)의 제6 접촉 구멍(189a)을 통해 드러나 있는 보상 패드부(139) 위에는 제3 접촉 보조 부재(93a)가 형성되어 있다.
화소 전극(191) 및 보상 전극(80) 위에는 제2 보호막(180y)이 형성되어 있고, 제2 보호막(180y) 위에는 공통 전극(270)이 형성되어 있다. 공통 전극(270)은 ITO 또는 IZO와 같은 투명한 도전층으로 이루어진다.
제2 보호막(180y)과 제2 보호막(180y) 위에 위치하는 공통 전극(270)은 서로 거의 같은 평면 형태를 가진다.
제2 보호막(180y)과 공통 전극(270)은 복수의 화소가 위치하는 표시 영역에 위치하고, 게이트 패드부나 데이터 패드부 등이 형성되어 있는 주변 영역에는 위치하지 않는다.
공통 전극(270)은 복수의 제1 절개부(71)를 가지고, 제2 보호막(180y)은 복수의 제3 절개부(181)를 가진다. 공통 전극(270)의 제1 절개부(71)와 제2 보호막(180y)의 제3 절개부(181)는 같은 평면 형태를 가진다. 즉, 공통 전극(270)의 제1 절개부(71)의 가장자리는 제2 보호막(180y)의 제3 절개부(181)의 가장자리와 중첩한다. 그러므로, 제2 보호막(180y)과 공통 전극(270)은 하나의 광 마스크를 이용하여, 함께 형성할 수 있다.
공통 전극(270)은 제1 드레인 전극(175a)과 제2 드레인 전극(175b)의 주변에 형성되어 있는 제6 절개부(38a)와 제7 절개부(38b)를 가질 수 있다.
도시하지는 않았지만, 제2 보호막(180y)의 제3 절개부(181)에 의해 드러나 있는 화소 전극(191)과 공통 전극(270) 위에는 제1 배향막이 도포되어 있고, 제1 배향막은 수평 배향막일 수 있으며, 일정한 방향으로 러빙되어 있다. 그러나, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 따르면, 제1 배향막은 광반응 물질을 포함하여, 광배향될 수 있다.
그러면, 상부 표시판(200)에 대하여 설명한다.
투명한 유리 또는 플라스틱 등으로 만들어진 제2 절연 기판(210) 위에 차광 부재(220)가 형성되어 있다. 또한 제2 기판(210) 위에는 복수의 색필터(230)가 형성되어 있다.
색필터(230) 및 차광 부재(220) 위에는 덮개막(250)이 형성되어 있다.
도시하지는 않았지만, 덮개막(250) 위에는 제2 배향막이 배치되어 있을 수 있다.
액정층(3)은 복수의 액정 분자를 포함하고, 액정 분자는 그 장축 방향이 표시판(100, 200)에 평행하게 배열되어 이다.
화소 전극(191)은 드레인 전극(175a, 175b)으로부터 데이터 전압을 인가 받고, 공통 전극(270)은 표시 영역 외부에 배치되어 있는 공통 전압 인가부로부터 일정한 크기의 공통 전압을 인가 받는다.
전기장 생성 전극인 화소 전극(191)과 공통 전극(270)은 전기장을 생성함으로써 두 전극(191, 270) 위에 위치하는 액정층(3)의 액정 분자는 전기장의 방향과 평행한 방향으로 회전한다. 이와 같이 결정된 액정 분자의 회전 방향에 따라 액정층을 통과하는 빛의 편광이 달라진다.
본 실시예에 따른 액정 표시 장치에 따르면, 하부 표시판(100)의 제1 보호막(180x) 위에 유기막(180)이 위치하고, 상부 표시판(200) 위에 색필터(230) 및 차광 부재(220)가 위치한 것으로 설명하였다. 그러나, 본 발명의 다른 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100) 위에 유기막(180) 대신 색필터(230)가 위치할 수 있고, 상부 표시판(200)에는 색필터(230)가 위치하지 않을 수 있다. 이 경우, 차광 부재(220) 역시 상부 표시판(200)이 아닌 하부 표시판(100) 위에 위치할 수 있다.
앞서 설명하였듯이, 본 실시예에 따른 액정 표시 장치에 따르면, 앞서 도 1 내지 도 6을 참고로 설명한 실시예에 따른 액정 표시 장치와 달리, 공통 전극(270)은 복수의 제1 절개부(71)를 가지고, 제2 보호막(180y)은 복수의 제3 절개부(181)를 지고, 공통 전극(270)의 제1 절개부(71)와 제2 보호막(180y)의 제3 절개부(181)는 같은 평면 형태를 가진다. 즉, 공통 전극(270)의 제1 절개부(71)의 가장자리는 제2 보호막(180y)의 제3 절개부(181)의 가장자리와 중첩한다. 그러므로, 제2 보호막(180y)과 공통 전극(270)은 하나의 광 마스크를 이용하여, 함께 형성할 수 있다.
또한, 제2 보호막(180y)과 공통 전극(270)은 복수의 화소가 위치하는 표시 영역에 위치하고, 게이트 패드부나 데이터 패드부 등이 형성되어 있는 주변 영역에는 위치하지 않는다.
이처럼, 공통 전극(270)과 제2 보호막(180y)을 하나의 광 마스크를 이용하여, 함께 형성함으로써, 액정 표시 장치의 제조 비용을 감소할 수 있다.
데이터선(171)과 공통 전극(270)은 서로 중첩하고, 이에 의하여, 데이터선(171)에 인가되는 전압과 공통 전극(270)의 커플링에 의해 공통 전압의 리플이 발생할 수 있다. 그러나, 앞서 설명한 바와 같이, 본 발명의 실시예에 따른 액정 표시 장치의 보상 전극(80)은 데이터선(171)과 중첩하는 차폐 전극(83)을 포함하고, 공통 전압의 리플을 보상하기 위해, 보상 전극(80)에 공통 전압의 리플 전압과 반대의 극성의 전압이 인가되어, 데이터선(171)과 공통 전극(270) 사이의 커플링에 따른 리플을 방지한다.
본 발명의 다른 한 실시예에 따른 액정 표시 장치에 따르면, 보상 전극(80)의 차폐 전극(83)은 복수의 데이터선(171)과 모두 중첩하지 않고, 복수의 데이터선(171) 중 일부의 데이터선(171)과 중첩할 수도 있다.
앞서 도 1 내지 도 6, 그리고 도 8을 참고로 설명한 실시예들에 따른 액정 표시 장치들의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
그러면, 도 24 내지 도 26을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 24는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다. 도 25는 도 24의 액정 표시 장치를 XXV-XXV 선을 따라 잘라 도시한 단면도이다. 도 26는 도 24의 액정 표시 장치를 XXVI-XXVI 선을 따라 잘라 도시한 단면도이다.
도 24 내지 도 26을 참고하면, 본 실시예에 따른 액정 표시 장치는 서로 마주보는 하부 표시판(100) 및 상부 표시판(200)과 그 사이 주입되어 있는 액정층(3)을 포함한다.
먼저, 하부 표시판(100)에 대하여 설명한다.
투명한 유리 또는 플라스틱 등으로 이루어진 제1 절연 기판(110) 위에 게이트선(121)과 보상 전압선(131)이 형성되어 있다. 게이트선(121)과 보상 전압선(131)은 동일한 층으로 함께 형성된다.
게이트선(121)은 게이트 전극(124) 및 게이트 패드부(129)를 포함한다.
보상 전압선(131)은 게이트선(121)과 나란하게 뻗어 있고, 복수의 확장부(135)와 보상 패드부(139)를 포함한다.
게이트선(121)과 보상 전압선(131) 위에는 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 반도체(154)가 형성되어 있다.
반도체(154) 위에는 저항성 접촉 부재(163, 165)가 형성되어 있다.
저항성 접촉 부재(163, 165) 및 게이트 절연막(140) 위에는 소스 전극(173)을 포함하는 데이터선(171), 그리고 드레인 전극(175)을 포함하는 데이터 도전체가 형성되어 있다.
소스 전극(173)은 데이터선(171)의 일부이고, 데이터선(171)과 동일선 상에 배치된다. 드레인 전극(175)은 소스 전극(173)과 나란하게 뻗도록 형성되어 있다. 따라서, 드레인 전극(175)은 데이터선(171)의 일부와 나란하다.
데이터 도전체(171, 173, 175), 게이트 절연막(140), 그리고 반도체(154)의 노출된 부분 위에는 제1 보호막(180x)이 배치되어 있다.
제1 보호막(180x) 위에는 유기막(180)이 배치되어 있다. 유기막(180)은 제1 보호막(180x)보다 두께가 두꺼우며, 평탄한 표면을 가질 수 있다.
유기막(180)은 복수의 화소가 위치하는 표시 영역에 위치하고, 게이트 패드부나 데이터 패드부 등이 형성되어 있는 주변 영역에는 위치하지 않을 수 있다. 또는 유기막(180)은 게이트 패드부나 데이터 패드부 등이 형성되어 있는 주변 영역에도 위치할 수 있고, 주변 영역에 위치하는 유기막(180)은 표시 영역에 위치하는 유기막(180)보다 낮은 표면 높이를 가질 수 있다.
유기막(180)과 제1 보호막(180x)은 드레인 전극(175)을 드러내는 제7 접촉 구멍(185)을 가진다.
유기막(180), 제1 보호막(180x), 그리고 게이트 절연막(140)은 보상 전압선(131)을 드러내는 제8 접촉 구멍(186b)를 가진다.
유기막(180)과 중첩하지 않으며, 게이트 패드부(129)에 대응하는 영역에 위치하는 제1 보호막(180x) 및 게이트 절연막(140)은 게이트 패드부(129)를 드러내는 제4 접촉 구멍(187)을 가진다. 이와 유사하게, 유기막(180)과 중첩하지 않으며, 데이터 패드부(179)에 대응하는 영역에 위치하는 제1 보호막(180x)은 데이터 패드부(179)를 드러내는 제5 접촉 구멍(188)을 가진다.
유기막(180)과 중첩하지 않으며, 보상 패드부(139)에 대응하는 영역에 위치하는 제1 보호막(180x) 및 게이트 절연막(140)은 보상 패드부(139)를 드러내는 제9 접촉 구멍(189b)을 가진다.
유기막(180) 위에는 화소 전극(191) 및 보상 전극(80)이 형성되어 있다. 보상 전극(80)은 데이터선(171)과 중첩하여, 데이터선(171)을 따라 뻗어 있다. 보상 전극(80)은 보상 전압선(131)의 확장부(135)를 향해 뻗어 있는 제2 연결부(80b)를 포함한다.
보상 전극(80)의 제2 연결부(80b)는 제8 접촉 구멍(186b)을 통해, 보상 전압선(131)과 연결된다.
화소 전극(191) 및 보상 전극(80)은 동일한 층으로 동시에 형성될 수 있다.
제1 보호막(180x) 및 게이트 절연막(140)의 제4 접촉 구멍(187)을 통해 드러나 있는 게이트 패드부(129) 위에는 제1 접촉 보조 부재(91)가 형성되어 있고, 제1 보호막(180x)의 제5 접촉 구멍(188)을 통해 드러나 있는 데이터 패드부(179) 위에는 제2 접촉 보조 부재(92)가 형성되어 있다. 그리고 제1 보호막(180x) 및 게이트 절연막(140)의 제9 접촉 구멍(189b)을 통해 드러나 있는 보상 패드부(139) 위에는 제4 접촉 보조 부재(93b)가 형성되어 있다.
화소 전극(191) 및 보상 전극(80) 위에는 제2 보호막(180y)이 형성되어 있고, 제2 보호막(180y) 위에는 공통 전극(270)이 형성되어 있다. 공통 전극(270)은 ITO 또는 IZO와 같은 투명한 도전층으로 이루어진다.
제2 보호막(180y)과 제2 보호막(180y) 위에 위치하는 공통 전극(270)은 서로 거의 같은 평면 형태를 가진다.
제2 보호막(180y)과 공통 전극(270)은 복수의 화소가 위치하는 표시 영역에 위치하고, 게이트 패드부나 데이터 패드부 등이 형성되어 있는 주변 영역에는 위치하지 않는다.
공통 전극(270)은 복수의 제1 절개부(71)를 가지고, 제2 보호막(180y)은 복수의 제3 절개부(181)를 가진다. 공통 전극(270)의 제1 절개부(71)와 제2 보호막(180y)의 제3 절개부(181)는 같은 평면 형태를 가진다. 즉, 공통 전극(270)의 제1 절개부(71)의 가장자리는 제2 보호막(180y)의 제3 절개부(181)의 가장자리와 중첩한다. 그러므로, 제2 보호막(180y)과 공통 전극(270)은 하나의 광 마스크를 이용하여, 함께 형성할 수 있다.
그러면, 상부 표시판(200)에 대하여 설명한다.
제2 절연 기판(210) 위에 차광 부재(220)와 색필터(230)가 형성되어 있고, 색필터(230) 및 차광 부재(220) 위에는 덮개막(250)이 형성되어 있다.
본 실시예에 따른 액정 표시 장치에 따르면, 보상 전극(80)은 모든 데이터선(171)과 중첩하도록 형성되어 있지 않고, 일부의 데이터선(171)과 중첩하도록 형성되어 있다. 그러나, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 따르면, 보상 전극(80)은 모든 데이터선(171)과 중첩하도록 형성될 수도 있다.
본 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100)의 제1 보호막(180x) 위에 유기막(180)이 위치하고, 상부 표시판(200) 위에 색필터(230) 및 차광 부재(220)가 위치한 것으로 설명하였다. 그러나, 본 발명의 다른 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100) 위에 유기막(180) 대신 색필터(230)가 위치할 수 있고, 상부 표시판(200)에는 색필터(230)가 위치하지 않을 수 있다. 이 경우, 차광 부재(220) 역시 상부 표시판(200)이 아닌 하부 표시판(100) 위에 위치할 수 있다.
앞서 설명하였듯이, 본 실시예에 따른 액정 표시 장치에 따르면, 앞서 도 9 내지 도 11을 참고로 설명한 실시예에 따른 액정 표시 장치와 달리, 공통 전극(270)은 복수의 제1 절개부(71)를 가지고, 제2 보호막(180y)은 복수의 제3 절개부(181)를 지고, 공통 전극(270)의 제1 절개부(71)와 제2 보호막(180y)의 제3 절개부(181)는 같은 평면 형태를 가진다. 즉, 공통 전극(270)의 제1 절개부(71)의 가장자리는 제2 보호막(180y)의 제3 절개부(181)의 가장자리와 중첩한다. 그러므로, 제2 보호막(180y)과 공통 전극(270)은 하나의 광 마스크를 이용하여, 함께 형성할 수 있다.
또한, 제2 보호막(180y)과 공통 전극(270)은 복수의 화소가 위치하는 표시 영역에 위치하고, 게이트 패드부나 데이터 패드부 등이 형성되어 있는 주변 영역에는 위치하지 않는다.
이처럼, 공통 전극(270)과 제2 보호막(180y)을 하나의 광 마스크를 이용하여, 함께 형성함으로써, 액정 표시 장치의 제조 비용을 감소할 수 있다.
앞서 도 7을 참고로 설명한 바와 같이, 본 실시예에 따른 액정 표시 장치에 따르면, 데이터선(171)에 인가되는 전압과 공통 전극(270)의 커플링에 의해 발생할 수 있는 공통 전압의 리플을 보상하기 위해, 보상 전극(80)에 리플 전압과 반대의 극성의 전압이 인가되어, 데이터선(171)과 공통 전극(270) 사이의 커플링에 따른 리플을 방지한다.
앞서 도 1 내지 도 6, 도 9 내지 도 11, 도 12 내지 도 17, 그리고 도 18 내지 도 23을 참고로 설명한 실시예들에 따른 액정 표시 장치들의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
그러면, 도 27 내지 도 32를 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 27은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다. 도 28은 도 27의 액정 표시 장치를 XXVIII-XXVIII 선을 따라 잘라 도시한 단면도이다. 도 29는 도 27의 액정 표시 장치를 XXIX-XXIX 선을 따라 잘라 도시한 단면도이다. 도 30은 도 27의 액정 표시 장치를 XXX-XXX 선을 따라 잘라 도시한 단면도이다. 도 31은 도 27의 액정 표시 장치를 XXXI-XXXI 선을 따라 잘라 도시한 단면도이다. 도 32는 도 27의 액정 표시 장치를 XXII-XXXII 선을 따라 잘라 도시한 단면도이다.
도 27 내지 도 32를 참고하면, 본 실시예에 따른 액정 표시 장치는 도 18 내지 도 23을 참고로 설명한 실시예에 따른 액정 표시 장치와 유사하다. 동일한 구성 요소에 대한 구체적인 설명은 생략한다.
도 27 내지 도 32를 참고하면, 본 실시예에 따른 액정 표시 장치는 서로 마주보는 하부 표시판(100) 및 상부 표시판(200)과 그 사이 주입되어 있는 액정층(3)을 포함한다.
먼저, 하부 표시판(100)에 대하여 설명한다.
제1 절연 기판(110) 위에 제1 게이트선(121a), 제2 게이트선(121b)을 포함하는 복수의 게이트선(121a, 121b)이 형성되어 있다. 제1 게이트선(121a)과 제2 게이트선(121b)은 화소 행과 화소 행 사이에 짝을 이뤄 배치되어 있다.
제1 게이트선(121a)은 제1 게이트 전극(124a)을 포함하고, 제2 게이트선(121b)은 제2 게이트 전극(124b)을 포함한다. 각 게이트선(121a, 121b)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 게이트 패드부(129)를 포함한다.
복수의 게이트선(121a, 121b) 위에는 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 제1 반도체(154a) 및 제2 반도체(154b)가 형성되어 있다.
반도체(154a, 154b) 위에는 저항성 접촉 부재(163a, 165a)가 형성되어 있다.
저항성 접촉 부재(163a, 165a) 위에는 복수의 데이터선(171)과 복수의 드레인 전극(175a, 175b), 그리고 복수의 보상 전압선(131)이 형성되어 있다.
데이터선(171)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121a, 121b)과 교차한다. 각 데이터선(171)은 두 개의 화소 열 마다 하나씩 배치되어 있다.
각 데이터선(171)은 제1 게이트 전극(124a)을 향해 뻗은 제1 소스 전극(173a)과 제2 게이트 전극(124b)을 향해 뻗은 제2 소스 전극(173b)을 포함한다.
각 데이터선(171)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 데이터 패드부(179)를 포함한다.
제1 드레인 전극(175a)은 제1 게이트 전극(124a)을 중심으로 제1 소스 전극(173a)과 마주하고, 제2 드레인 전극(175b)은 제2 게이트 전극(124b)을 중심으로 제2 소스 전극(173b)과 마주한다.
보상 전압선(131)은 데이터선(171)과 나란하게 뻗으며, 두 개의 화소 열마다 하나씩 배치될 수 있다. 데이터선(171)과 보상 전압선(131)은 교대로 배치될 수 있다.
보상 전압선(131)은 복수의 확장부(135)와 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 보상 패드부(139)를 포함한다.
복수의 데이터선(171), 복수의 드레인 전극(175a, 175b), 그리고 복수의 보상 전압선(131) 위에는 제1 보호막(180x)이 형성되어 있다.
제1 보호막(180x) 위에는 유기막(180)이 형성되어 있다. 유기막(180)은 제1 보호막(180x)보다 두께가 두꺼우며, 평탄한 표면을 가질 수 있다.
유기막(180)은 복수의 화소가 위치하는 표시 영역에 위치하고, 게이트 패드부(129), 데이터 패드부(179), 보상 패드부(139) 등이 형성되어 있는 주변 영역에는 위치하지 않을 수 있다.
유기막(180)과 제1 보호막(180x)은 제1 드레인 전극(175a)을 드러내는 제1 접촉 구멍(185a), 제2 드레인 전극(175b)을 드러내는 제2 접촉 구멍(185b), 그리고 보상 전압선(131)의 확장부(135)를 드러내는 제3 접촉 구멍(186a)을 가진다.
유기막(180)과 중첩하지 않으며, 게이트 패드부(129)에 대응하는 영역에 위치하는 제1 보호막(180x) 및 게이트 절연막(140)은 게이트 패드부(129)를 드러내는 제4 접촉 구멍(187)을 가진다. 이와 유사하게, 유기막(180)과 중첩하지 않으며, 데이터 패드부(179)에 대응하는 영역에 위치하는 제1 보호막(180x)은 데이터 패드부(179)를 드러내는 제5 접촉 구멍(188)을 가지고, 유기막(180)과 중첩하지 않으며, 보상 패드부(139)에 대응하는 영역에 위치하는 제1 보호막(180x)은 보상 패드부(139)를 드러내는 제6 접촉 구멍(189a)을 가진다.
유기막(180) 위에는 화소 전극(191)과 보상 전극(80)이 형성되어 있다.
화소 전극(191)은 데이터선(171)을 기준으로 양쪽에 하나씩 위치하며, 제1 접촉 구멍(185a)을 통해 제1 드레인 전극(175a)과 연결되거나, 제2 접촉 구멍(185b)을 통해 제2 드레인 전극(175b)과 연결되어, 데이터 전압을 인가 받는다.
보상 전극(80)은 데이터선(171)의 양쪽에 위치하는 두 개의 보상 전압선(131)과 중첩하고 두 개의 보상 전압선(131)과 나란하게 뻗어 있는 제1 세로부(81a)와 제2 세로부(81b), 제1 세로부(81a)로부터 게이트선(121a, 121b)이 뻗어 있는 방향과 나란한 방향으로 뻗어 있는 제1 가로부(82a), 제2 세로부(81b)로부터 게이트선(121a, 121b)이 뻗어 있는 방향과 나란한 방향으로 뻗어 있는 제2 가로부(82b), 제1 가로부(82a) 및 제2 가로부(82b)와 연결되어, 데이터선(171)과 중첩하고, 데이터선(171)과 나란하게 뻗어 있는 차폐 전극(83)을 포함한다.
보상 전극(80)의 제1 세로부(81a)와 제2 세로부(81b)는 보상 전압선(131)의 확장부(135)와 중첩하는 복수의 제1 연결부(84)를 포함한다.
보상 전극(80)의 제1 연결부(84)는 제3 접촉 구멍(186a)을 통해, 보상 전압선(131)과 연결된다.
화소 전극(191) 및 보상 전극(80)은 동일한 층으로 동시에 형성될 수 있다.
제1 보호막(180x) 및 게이트 절연막(140)의 제4 접촉 구멍(187)을 통해 드러나 있는 게이트 패드부(129) 위에는 제1 접촉 보조 부재(91)가 형성되어 있고, 제1 보호막(180x)의 제5 접촉 구멍(188)을 통해 드러나 있는 데이터 패드부(179) 위에는 제2 접촉 보조 부재(92), 그리고 제1 보호막(180x)의 제6 접촉 구멍(189a)을 통해 드러나 있는 보상 패드부(139) 위에는 제3 접촉 보조 부재(93a)가 형성되어 있다.
화소 전극(191) 및 보상 전극(80) 위에는 제2 보호막(180y)이 형성되어 있고, 제2 보호막(180y) 위에는 공통 전극(270)이 형성되어 있다.
제2 보호막(180y)과 제2 보호막(180y) 위에 위치하는 공통 전극(270)은 서로 거의 같은 평면 형태를 가진다.
제2 보호막(180y)과 공통 전극(270)은 복수의 화소가 위치하는 표시 영역에 위치하고, 게이트 패드부나 데이터 패드부 등이 형성되어 있는 주변 영역에는 위치하지 않는다.
공통 전극(270)은 복수의 제1 절개부(71)를 가지고, 제2 보호막(180y)은 복수의 제3 절개부(181)를 가진다.
도 18 내지 도 23을 참고로 설명한 실시예에 따른 액정 표시 장치와는 달리, 본 실시예에 따른 액정 표시 장치의 공통 전극(270)은 데이터선(171)과 중첩하는 부분에 형성되어 있는 제2 절개부(274)를 더 가지고, 제2 보호막(180y)은 데이터선(171)과 중첩하는 부분에 형성되어 있는 제4 절개부(184)를 더 가진다.
공통 전극(270)의 제1 절개부(71)와 제2 보호막(180y)의 제3 절개부(181)는 같은 평면 형태를 가지고, 공통 전극(270)의 제2 절개부(274)와 제2 보호막(180y)의 제4 절개부(184)는 같은 평면 형태를 가진다. 즉, 공통 전극(270)의 제1 절개부(71)의 가장자리는 제2 보호막(180y)의 제3 절개부(181)의 가장자리와 중첩하고, 공통 전극(270)의 제2 절개부(274)의 가장자리는 제2 보호막(180y)의 제4 절개부(184)의 가장자리와 중첩한다. 그러므로, 제2 보호막(180y)과 공통 전극(270)은 하나의 광 마스크를 이용하여, 함께 형성할 수 있다.
그러면, 상부 표시판(200)에 대하여 설명한다.
제2 절연 기판(210) 위에 차광 부재(220)와 색필터(230)가 형성되어 있고, 색필터(230) 및 차광 부재(220) 위에는 덮개막(250)이 형성되어 있다.
액정층(3)은 복수의 액정 분자를 포함하고, 액정 분자는 그 장축 방향이 표시판(100, 200)에 평행하게 배열되어 이다.
화소 전극(191)은 드레인 전극(175a, 175b)으로부터 데이터 전압을 인가 받고, 공통 전극(270)은 표시 영역 외부에 배치되어 있는 공통 전압 인가부로부터 일정한 크기의 공통 전압을 인가 받는다.
전기장 생성 전극인 화소 전극(191)과 공통 전극(270)은 전기장을 생성함으로써 두 전극(191, 270) 위에 위치하는 액정층(3)의 액정 분자는 전기장의 방향과 평행한 방향으로 회전한다. 이와 같이 결정된 액정 분자의 회전 방향에 따라 액정층을 통과하는 빛의 편광이 달라진다.
본 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100)의 제1 보호막(180x) 위에 유기막(180)이 위치하고, 상부 표시판(200) 위에 색필터(230) 및 차광 부재(220)가 위치한 것으로 설명하였다. 그러나, 본 발명의 다른 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100) 위에 유기막(180) 대신 색필터(230)가 위치할 수 있고, 상부 표시판(200)에는 색필터(230)가 위치하지 않을 수 있다. 이 경우, 차광 부재(220) 역시 상부 표시판(200)이 아닌 하부 표시판(100) 위에 위치할 수 있다.
앞서 도 7을 참고로 설명한 바와 같이, 본 실시예에 따른 액정 표시 장치에 따르면, 데이터선(171)에 인가되는 전압과 공통 전극(270)의 커플링에 의해 발생할 수 있는 공통 전압의 리플을 보상하기 위해, 보상 전극(80)에 리플 전압과 반대의 극성의 전압이 인가되어, 데이터선(171)과 공통 전극(270) 사이의 커플링에 따른 리플을 방지한다.
또한, 본 실시예에 따른 액정 표시 장치에 따르면, 공통 전극(270)은 데이터선(171)과 중첩하는 부분에 형성되어 있는 제2 절개부(274)를 더 가짐으로써, 데이터선(171)과 공통 전극(270) 사이의 중첩 면적을 줄일 수 있다. 이에 따라, 데이터선(171)과 공통 전극(270) 사이의 커플링을 줄일 수 있어, 데이터선(171)과 공통 전극(270) 사이의 커플링에 의해 발생할 수 있는 공통 전압의 리플을 더욱 방지할 수 있다.
앞서 도 1 내지 도 6, 도 9 내지 도 11, 도 12 내지 도 17, 그리고 도 18 내지 도 23을 참고로 설명한 실시예들에 따른 액정 표시 장치들의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
그러면, 도 33 내지 도 35를 참고하여, 본 발명의 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 33은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다. 도 34는 도 33의 액정 표시 장치를 XXXIV-XXXIV 선을 따라 잘라 도시한 단면도이다. 도 35는 도 33의 액정 표시 장치를 XXXV-XXXV 선을 따라 잘라 도시한 단면도이다.
도 33 내지 도 35를 참고하면, 본 발명의 한 실시예에 따른 액정 표시 장치는 서로 마주보는 하부 표시판(100) 및 상부 표시판(200)과 그 사이 주입되어 있는 액정층(3)을 포함한다.
먼저, 하부 표시판(100)에 대하여 설명한다.
투명한 유리 또는 플라스틱 등으로 이루어진 제1 절연 기판(110) 위에 제1 게이트선(121a), 제2 게이트선(121b)을 포함하는 복수의 게이트선(121a, 121b)이 형성되어 있다.
제1 게이트선(121a)과 제2 게이트선(121b)은 화소 행과 화소 행 사이에 짝을 이뤄 배치되어 있다.
제1 게이트선(121a)은 제1 게이트 전극(124a)을 포함하고, 제2 게이트선(121b)은 제2 게이트 전극(124b)을 포함한다. 각 게이트선(121a, 121b)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 게이트 패드부(129)를 포함한다.
복수의 게이트선(121a, 121b) 위에는 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 제1 반도체(154a) 및 제2 반도체(154b)가 형성되어 있다. 반도체(154a, 154b)는 산화물 반도체를 포함할 수 있다.
반도체(154a, 154b) 위에는 저항성 접촉 부재(163a, 165a)가 형성되어 있다. 반도체(154a, 154b)가 산화물 반도체를 포함하는 경우, 저항성 접촉 부재(163a, 165a)는 생략될 수 있다.
저항성 접촉 부재(163a, 165a) 위에는 복수의 데이터선(171)과 복수의 드레인 전극(175a, 175b), 그리고 복수의 보상 전압선(131)이 형성되어 있다.
데이터선(171)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121a, 121b)과 교차한다. 각 데이터선(171)은 두 개의 화소 열 마다 하나씩 배치되어 있다.
데이터선(171)은 액정 표시 장치의 최대 투과율을 얻기 위해서 굽어진 형상을 갖는 제1 굴곡부를 가질 수 있으며, 굴곡부는 화소 영역의 중간 영역에서 서로 만나 V자 형태를 이룰 수 있다. 화소 영역의 중간 영역에는 제1 굴곡부와 소정의 각도를 이루도록 굽어진 제2 굴곡부를 더 포함할 수 있다.
각 데이터선(171)은 제1 게이트 전극(124a)을 향해 뻗은 제1 소스 전극(173a)과 제2 게이트 전극(124b)을 향해 뻗은 제2 소스 전극(173b)을 포함한다.
각 데이터선(171)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 데이터 패드부(179)를 포함한다.
제1 드레인 전극(175a)은 제1 게이트 전극(124a)을 중심으로 제1 소스 전극(173a)과 마주하는 끝 부분과 면적이 넓은 다른 끝 부분을 포함한다.
제2 드레인 전극(175b)은 제2 게이트 전극(124b)을 중심으로 제2 소스 전극(173b)과 마주하는 끝 부분과 면적이 넓은 다른 끝 부분을 포함한다.
보상 전압선(131)은 데이터선(171)과 나란하게 뻗으며, 두 개의 화소 열마다 하나씩 배치될 수 있다. 데이터선(171)과 보상 전압선(131)은 교대로 배치될 수 있다.
보상 전압선(131)은 복수의 확장부(135)와 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 보상 패드부(139)를 포함한다.
복수의 데이터선(171), 복수의 드레인 전극(175a, 175b), 그리고 복수의 보상 전압선(131) 위에는 제1 보호막(180x)이 형성되어 있다. 제1 보호막(180x)은 유기 절연 물질 또는 무기 절연 물질 등으로 이루어질 수 있다.
제1 보호막(180x) 위에는 유기막(180)이 형성되어 있다. 유기막(180)은 제1 보호막(180x)보다 두께가 두꺼우며, 평탄한 표면을 가질 수 있다.
본 발명의 다른 한 실시예에 따른 액정 표시 장치의 경우, 유기막(180)은 생략될 수도 있다. 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 경우, 유기막(180)은 색필터일 수 있고, 이 경우 유기막(180) 위에 배치되어 있는 막을 더 포함할 수도 있다. 예를 들어, 색필터 위에 배치되어, 색필터의 안료가 액정층으로 유입되는 것을 방지하기 위한, 덮개막(capping layer)을 더 포함할 수 있고, 덮개막은 질화규소(SiNx)와 같은 절연물질로 이루어질 수 있다.
유기막(180)은 복수의 화소가 위치하는 표시 영역에 위치하고, 게이트 패드부(129), 데이터 패드부(179), 보상 패드부(139) 등이 형성되어 있는 주변 영역에는 위치하지 않을 수 있다.
표시 영역에 위치하는 유기막(180)의 제1 높이(H1)는 게이트 패드부(129), 데이터 패드부(179), 보상 패드부(139) 주변에 위치하는 유기막(180)의 제2 높이(H2)보다 높을 수 있다.
유기막(180) 위에는 공통 전극(270)이 형성되어 있다.
공통 전극(270)은 표시 영역 전반에 걸쳐 형성되어, 인접한 화소에 위치하는 공통 전극(270)은 서로 연결될 수 있다. 공통 전극(270)은 판형태의 평면 형태를 가진다. 판형태란 쪼개어 지지 않은 면형(planar shape)의 형태를 말한다.
공통 전극(270)에는 제1 드레인 전극(175a)과 중첩하는 영역에 형성되어 있는 제6 절개부(38a), 제2 드레인 전극(175b)과 중첩하는 영역에 형성되어 있는 제7 절개부(38b), 보상 전압선(131)의 확장부(135)와 중첩하는 영역에 형성되어 있는 제8 절개부(38c)가 형성되어 있다.
공통 전극(270) 위에는 제2 보호막(180y)이 형성되어 있다.
제2 보호막(180y), 유기막(180), 그리고 제1 보호막(180x)은 제1 드레인 전극(175a)을 드러내는 제1 접촉 구멍(185a), 제2 드레인 전극(175b)을 드러내는 제2 접촉 구멍(185b), 그리고 보상 전압선(131)의 확장부(135)를 드러내는 제3 접촉 구멍(186a)을 가진다. 제1 접촉 구멍(185a)은 공통 전극(270)의 제6 절개부(38a) 내에 형성되고, 제2 접촉 구멍(185b)은 공통 전극(270)의 제7 절개부(38b) 내에 형성되고, 제3 접촉 구멍(186a)은 공통 전극(270)의 제8 절개부(38c) 내에 형성된다.
유기막(180)과 중첩하지 않으며, 게이트 패드부(129)에 대응하는 영역에 위치하는 제2 보호막(180y), 제1 보호막(180x) 및 게이트 절연막(140)은 게이트 패드부(129)를 드러내는 제4 접촉 구멍(187)을 가진다. 이와 유사하게, 유기막(180)과 중첩하지 않으며, 데이터 패드부(179)에 대응하는 영역에 위치하는 제2 보호막(180y) 및 제1 보호막(180x)은 데이터 패드부(179)를 드러내는 제5 접촉 구멍(188)을 가지고, 유기막(180)과 중첩하지 않으며, 보상 패드부(139)에 대응하는 영역에 위치하는 제2 보호막(180y) 및 제1 보호막(180x)은 보상 패드부(139)를 드러내는 제6 접촉 구멍(189a)을 가진다.
제2 보호막(180y) 위에는 화소 전극(191), 보상 전극(80), 제1 접촉 보조 부재(91), 제2 접촉 보조 부재(92), 그리고 제3 접촉 보조 부재(93a)가 형성되어 있다.
화소 전극(191)은 복수의 제5 절개부(91)를 가진다. 화소 전극(191)은 복수의 제5 절개부(91)에 의해 정의되는 복수의 제2 가지 전극들(192)을 포함한다. 화소 전극(191)의 복수의 제2 가지 전극들(192)은 데이터선(171)과 거의 나란하게 뻗으며, 공통 전극(270)과 중첩한다.
화소 전극(191)은 데이터선(171)을 기준으로 양쪽에 하나씩 위치하며, 제1 접촉 구멍(185a)을 통해 제1 드레인 전극(175a)과 연결되거나, 제2 접촉 구멍(185b)을 통해 제2 드레인 전극(175b)과 연결되어, 데이터 전압을 인가 받는다.
보상 전극(80)은 데이터선(171)의 양쪽에 위치하는 두 개의 보상 전압선(131)과 중첩하고 두 개의 보상 전압선(131)과 나란하게 뻗어 있는 제1 세로부(81a)와 제2 세로부(81b), 제1 세로부(81a)로부터 게이트선(121a, 121b)이 뻗어 있는 방향과 나란한 방향으로 뻗어 있는 제1 가로부(82a), 제2 세로부(81b)로부터 게이트선(121a, 121b)이 뻗어 있는 방향과 나란한 방향으로 뻗어 있는 제2 가로부(82b), 제1 가로부(82a) 및 제2 가로부(82b)와 연결되어, 데이터선(171)과 중첩하고, 데이터선(171)과 나란하게 뻗어 있는 차폐 전극(83)을 포함한다.
보상 전극(80)의 제1 세로부(81a)와 제2 세로부(81b)는 보상 전압선(131)의 확장부(135)와 중첩하는 복수의 제1 연결부(84)를 포함한다.
보상 전극(80)의 제1 연결부(84)는 제3 접촉 구멍(186a)을 통해, 보상 전압선(131)과 연결된다.
제1 접촉 보조 부재(91)는 제1 보호막(180x) 및 게이트 절연막(140)의 제4 접촉 구멍(187)을 통해 드러나 있는 게이트 패드부(129) 위에 위치하고, 제2 접촉 보조 부재(92)는 제1 보호막(180x) 및 제2 보호막(180y)의 제5 접촉 구멍(188)을 통해 드러나 있는 데이터 패드부(179) 위에 위치하고, 그리고 제3 접촉 보조 부재(93a)는 제1 보호막(180x) 및 제2 보호막(180y)의 제6 접촉 구멍(189a)을 통해 드러나 있는 보상 패드부(139) 위에 형성되어 있다.
화소 전극(191), 보상 전극(80), 제1 접촉 보조 부재(91), 제2 접촉 보조 부재(92), 그리고 제3 접촉 보조 부재(93a)는 ITO 또는 IZO와 같은 투명한 도전층으로 이루어진다. 화소 전극(191), 보상 전극(80), 제1 접촉 보조 부재(91), 제2 접촉 보조 부재(92), 그리고 제3 접촉 보조 부재(93a)는 동일한 층으로 동시에 형성될 수 있다.
도시하지는 않았지만, 제2 보호막(180y)과 화소 전극(191) 위에는 제1 배향막이 도포되어 있고, 제1 배향막은 수평 배향막일 수 있으며, 일정한 방향으로 러빙되어 있다. 그러나, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 따르면, 제1 배향막은 광반응 물질을 포함하여, 광배향될 수 있다.
그러면, 상부 표시판(200)에 대하여 설명한다.
투명한 유리 또는 플라스틱 등으로 만들어진 제2 절연 기판(210) 위에 차광 부재(light blocking member)(220)가 형성되어 있다. 차광 부재(220)는 블랙 매트릭스(black matrix)라고도 하며 빛샘을 막아준다.
또한 제2 기판(210) 위에는 복수의 색필터(230)가 형성되어 있다.
색필터(230) 및 차광 부재(220) 위에는 덮개막(overcoat)(250)이 형성되어 있다. 덮개막(250)은 (유기) 절연물로 만들어질 수 있으며, 색필터(230)가 노출되는 것을 방지하고 평탄면을 제공한다. 덮개막(250)은 생략할 수 있다.
도시하지는 않았지만, 덮개막(250) 위에는 제2 배향막이 배치되어 있을 수 있다. 제2 배향막은 수평 배향막일 수 있으며, 일정한 방향으로 러빙되어 있다. 그러나, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 따르면, 제2 배향막은 광반응 물질을 포함하여, 광배향될 수 있다.
액정층(3)은 복수의 액정 분자를 포함하고, 액정 분자는 그 장축 방향이 표시판(100, 200)에 평행하게 배열되어 이다.
화소 전극(191)은 드레인 전극(175a, 175b)으로부터 데이터 전압을 인가 받고, 공통 전극(270)은 표시 영역 외부에 배치되어 있는 공통 전압 인가부로부터 일정한 크기의 공통 전압을 인가 받는다.
전기장 생성 전극인 화소 전극(191)과 공통 전극(270)은 전기장을 생성함으로써 두 전극(191, 270) 위에 위치하는 액정층(3)의 액정 분자는 전기장의 방향과 평행한 방향으로 회전한다. 이와 같이 결정된 액정 분자의 회전 방향에 따라 액정층을 통과하는 빛의 편광이 달라진다.
본 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100)의 제1 보호막(180x) 위에 유기막(180)이 위치하고, 상부 표시판(200) 위에 색필터(230) 및 차광 부재(220)가 위치한 것으로 설명하였다. 그러나, 본 발명의 다른 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100) 위에 유기막(180) 대신 색필터(230)가 위치할 수 있고, 상부 표시판(200)에는 색필터(230)가 위치하지 않을 수 있다. 이 경우, 차광 부재(220) 역시 상부 표시판(200)이 아닌 하부 표시판(100) 위에 위치할 수 있다.
본 실시예에 따른 액정 표시 장치는 앞서 도 1 내지 도 6, 그리고 도 8 내지 도 32를 참고로 설명한 실시예들에 따른 액정 표시 장치들과는 달리, 공통 전극(270)은 면형(planar shape)의 평면 형태를 가지는 공통 전극(270) 위에 절연막인 제2 보호막(180y)이 형성되어 있고, 화소 전극(191)은 복수의 제2 가지 전극들(192)을 가지며, 화소 전극(191)의 복수의 제2 가지 전극들(192)은 공통 전극(270)과 중첩한다.
앞서 도 7을 참고로 설명한 바와 같이, 본 실시예에 따른 액정 표시 장치에 따르면, 데이터선(171)에 인가되는 전압과 공통 전극(270)의 커플링에 의해 발생할 수 있는 공통 전압의 리플을 보상하기 위해, 보상 전극(80)에 공통 전압의 리플 전압과 반대의 극성의 전압을 인가하여, 데이터선(171)과 공통 전극(270) 사이의 커플링에 따른 리플을 방지한다.
본 실시예에 따른 액정 표시 장치의 보상 전극(80)의 차폐 전극(83)은 복수의 데이터선(171) 모두와 중첩하도록 형성될 수도 있고, 복수의 데이터선(171) 중 일부의 데이터선(171)과 중첩하도록 형성될 수도 있다.
앞에서 설명한 실시예들에 따른 액정 표시 장치들의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
그러면, 도 36 내지 도 38을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 36은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다. 도 37은 도 36의 액정 표시 장치를 XXXVII-XXXVII 선을 따라 잘라 도시한 단면도이다. 도 38은 도 36의 액정 표시 장치를 XXXVIII-XXXVIII 선을 따라 잘라 도시한 단면도이다.
도 36 내지 도 38을 참고하면, 본 실시예에 따른 액정 표시 장치는 서로 마주보는 하부 표시판(100) 및 상부 표시판(200)과 그 사이 주입되어 있는 액정층(3)을 포함한다.
먼저, 하부 표시판(100)에 대하여 설명한다.
투명한 유리 또는 플라스틱 등으로 이루어진 제1 절연 기판(110) 위에 게이트선(121)과 보상 전압선(131)이 형성되어 있다. 게이트선(121)과 보상 전압선(131)은 동일한 층으로 함께 형성된다.
게이트선(121)은 게이트 전극(124) 및 게이트 패드부(129)를 포함한다.
보상 전압선(131)은 게이트선(121)과 나란하게 뻗어 있고, 복수의 확장부(135)와 보상 패드부(139)를 포함한다.
게이트선(121)과 보상 전압선(131) 위에는 게이트 절연막(140)이 형성되어 있다.
게이트 절연막(140) 위에는 반도체(154)가 형성되어 있다.
반도체(154) 위에는 저항성 접촉 부재(163, 165)가 형성되어 있다. 저항성 접촉 부재(163, 165)는 쌍을 이루어 반도체(154) 위에 배치될 수 있다. 반도체(154)가 산화물 반도체인 경우, 저항성 접촉 부재(163, 165)는 생략 가능하다.
저항성 접촉 부재(163, 165) 및 게이트 절연막(140) 위에는 소스 전극(173)을 포함하는 데이터선(171), 그리고 드레인 전극(175)을 포함하는 데이터 도전체가 형성되어 있다.
데이터선(171)은 다른 층 또는 외부 구동 회로와의 접속을 위한 넓은 끝 부분(도시하지 않음)을 포함한다. 데이터선(171)은 데이터 신호를 전달하며 주로 세로 방향으로 뻗어 게이트선(121)과 교차한다.
이 때, 데이터선(171)은 액정 표시 장치의 최대 투과율을 얻기 위해서 굽어진 형상을 갖는 제1 굴곡부를 가질 수 있으며, 굴곡부는 화소 영역의 중간 영역에서 서로 만나 V자 형태를 이룰 수 있다.
소스 전극(173)은 데이터선(171)의 일부이고, 데이터선(171)과 동일선 상에 배치된다. 드레인 전극(175)은 소스 전극(173)과 나란하게 뻗도록 형성되어 있다. 따라서, 드레인 전극(175)은 데이터선(171)의 일부와 나란하다.
게이트 전극(124), 소스 전극(173) 및 드레인 전극(175)은 반도체(154)와 함께 하나의 박막 트랜지스터(thin film transistor, TFT)를 이루며, 박막 트랜지스터의 채널(channel)은 소스 전극(173)과 드레인 전극(175) 사이의 반도체(154)에 형성된다.
본 발명의 실시예에 따른 액정 표시 장치는 데이터선(171)과 동일선 상에 위치하는 소스 전극(173)과 데이터선(171)과 나란하게 뻗어 있는 드레인 전극(175)을 포함함으로써, 데이터 도전체가 차지하는 면적을 넓히지 않고도 박막 트랜지스터의 폭을 넓힐 수 있게 되고, 이에 따라 액정 표시 장치의 개구율이 증가할 수 있다.
그러나, 본 발명의 다른 실시예에 따른 액정 표시 장치의 경우, 소스 전극(173)과 드레인 전극(175)은 다른 형태를 가질 수 있다.
데이터 도전체(171, 173, 175), 게이트 절연막(140), 그리고 반도체(154)의 노출된 부분 위에는 제1 보호막(180x)이 배치되어 있다. 제1 보호막(180x)은 유기 절연 물질 또는 무기 절연 물질 등으로 이루어질 수 있다.
제1 보호막(180x) 위에는 유기막(180)이 배치되어 있다. 유기막(180)은 제1 보호막(180x)보다 두께가 두꺼우며, 평탄한 표면을 가질 수 있다.
유기막(180)은 복수의 화소가 위치하는 표시 영역에 위치하고, 게이트 패드부나 데이터 패드부 등이 형성되어 있는 주변 영역에는 위치하지 않을 수 있다. 또는 유기막(180)은 게이트 패드부나 데이터 패드부 등이 형성되어 있는 주변 영역에도 위치할 수 있고, 주변 영역에 위치하는 유기막(180)은 표시 영역에 위치하는 유기막(180)보다 낮은 표면 높이를 가질 수 있다.
유기막(180) 위에는 공통 전극(270)이 형성되어 있다.
공통 전극(270)은 표시 영역 전반에 걸쳐 형성되어, 인접한 화소에 위치하는 공통 전극(270)은 서로 연결될 수 있다. 공통 전극(270)은 판형태의 평면 형태를 가진다. 판형태란 쪼개어 지지 않은 면형(planar shape)의 형태를 말한다.
공통 전극(270)에는 드레인 전극(175)과 중첩하는 영역에 형성되어 있는 제9 절개부(38d)와 보상 전압선(131)의 확장부(135)와 중첩하는 영역에 형성되어 있는 제10 절개부(38e)가 형성되어 있다.
공통 전극(270) 위에는 제2 보호막(180y)이 형성되어 있다.
제2 보호막(180y), 유기막(180), 그리고 제1 보호막(180x)은 드레인 전극(175)을 드러내는 제7 접촉 구멍(185)을 가진다.
유기막(180), 제1 보호막(180x), 그리고 게이트 절연막(140)은 보상 전압선(131)을 드러내는 제8 접촉 구멍(186b)를 가진다.
제7 접촉 구멍(185)은 공통 전극(270)의 제9 절개부(38d) 내에 형성되고, 제8 접촉 구멍(186b)은 공통 전극(270)의 제10 절개부(38e) 내에 형성된다.
유기막(180)과 중첩하지 않으며, 게이트 패드부(129)에 대응하는 영역에 위치하는 제1 보호막(180x), 제2 보호막(180y), 그리고 게이트 절연막(140)은 게이트 패드부(129)를 드러내는 제4 접촉 구멍(187)을 가진다. 이와 유사하게, 유기막(180)과 중첩하지 않으며, 보상 패드부(139)에 대응하는 영역에 위치하는 제1 보호막(180x) 제2 보호막(180y), 그리고 게이트 절연막(140)은 보상 패드부(139)를 드러내는 제9 접촉 구멍(189b)을 가진다.
유기막(180)과 중첩하지 않으며, 데이터 패드부(179)에 대응하는 영역에 위치하는 제1 보호막(180x) 및 제2 보호막(180y)은 데이터 패드부(179)를 드러내는 제5 접촉 구멍(188)을 가진다.
제2 보호막(180y) 위에는 화소 전극(191), 보상 전극(80), 제1 접촉 보조 부재(91), 제2 접촉 보조 부재(92), 그리고 제4 접촉 보조 부재(93b)가 형성되어 있다.
화소 전극(191)은 복수의 제5 절개부(91)를 가진다. 화소 전극(191)은 복수의 제5 절개부(91)에 의해 정의되는 복수의 제2 가지 전극들(192)을 포함한다. 화소 전극(191)의 복수의 제2 가지 전극들(192)은 데이터선(171)과 거의 나란하게 뻗으며, 공통 전극(270)과 중첩한다.
보상 전극(80)은 데이터선(171)과 중첩하여, 데이터선(171)을 따라 뻗어 있다. 보상 전극(80)은 보상 전압선(131)의 확장부(135)를 향해 뻗어 있는 제2 연결부(80b)를 포함한다.
보상 전극(80)의 제2 연결부(80b)는 제8 접촉 구멍(186b)을 통해, 보상 전압선(131)과 연결된다.
제1 접촉 보조 부재(91)는 제1 보호막(180x) 및 게이트 절연막(140)의 제4 접촉 구멍(187)을 통해 드러나 있는 게이트 패드부(129) 위에 형성되어 있고, 제2 접촉 보조 부재(92)는 제1 보호막(180x)의 제5 접촉 구멍(188)을 통해 드러나 있는 데이터 패드부(179) 위에 형성되어 있다. 그리고 제4 접촉 보조 부재(93b)는 제1 보호막(180x) 및 게이트 절연막(140)의 제9 접촉 구멍(189b)을 통해 드러나 있는 보상 패드부(139) 위에 형성되어 있다.
화소 전극(191), 보상 전극(80), 제1 접촉 보조 부재(91), 제2 접촉 보조 부재(92), 그리고 제4 접촉 보조 부재(93b)는 ITO 또는 IZO와 같은 투명한 도전층으로 이루어진다. 화소 전극(191), 보상 전극(80), 제1 접촉 보조 부재(91), 제2 접촉 보조 부재(92), 그리고 제4 접촉 보조 부재(93b)는 동일한 층으로 동시에 형성될 수 있다.
그러면, 상부 표시판(200)에 대하여 설명한다.
제2 절연 기판(210) 위에 차광 부재(220)와 색필터(230)가 형성되어 있고, 색필터(230) 및 차광 부재(220) 위에는 덮개막(250)이 형성되어 있다.
본 실시예에 따른 액정 표시 장치에 따르면, 보상 전극(80)은 모든 데이터선(171)과 중첩하도록 형성되어 있지 않고, 일부의 데이터선(171)과 중첩하도록 형성되어 있다. 그러나, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 따르면, 보상 전극(80)은 모든 데이터선(171)과 중첩하도록 형성될 수도 있다.
본 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100)의 제1 보호막(180x) 위에 유기막(180)이 위치하고, 상부 표시판(200) 위에 색필터(230) 및 차광 부재(220)가 위치한 것으로 설명하였다. 그러나, 본 발명의 다른 실시예에 따른 액정 표시 장치의 경우, 하부 표시판(100) 위에 유기막(180) 대신 색필터(230)가 위치할 수 있고, 상부 표시판(200)에는 색필터(230)가 위치하지 않을 수 있다. 이 경우, 차광 부재(220) 역시 상부 표시판(200)이 아닌 하부 표시판(100) 위에 위치할 수 있다.
본 실시예에 따른 액정 표시 장치는 앞서 도 1 내지 도 6, 그리고 도 8 내지 도 32를 참고로 설명한 실시예들에 따른 액정 표시 장치들과는 달리, 공통 전극(270)은 면형(planar shape)의 평면 형태를 가지는 공통 전극(270) 위에 절연막인 제2 보호막(180y)이 형성되어 있고, 화소 전극(191)은 복수의 제2 가지 전극들(192)을 가지며, 화소 전극(191)의 복수의 제2 가지 전극들(192)은 공통 전극(270)과 중첩한다.
앞서 도 7을 참고로 설명한 바와 같이, 본 실시예에 따른 액정 표시 장치에 따르면, 데이터선(171)에 인가되는 전압과 공통 전극(270)의 커플링에 의해 발생할 수 있는 공통 전압의 리플을 보상하기 위해, 보상 전극(80)에 공통 전압의 리플 전압과 반대의 극성의 전압을 인가하여, 데이터선(171)과 공통 전극(270) 사이의 커플링에 따른 리플을 방지한다.
앞서 설명한 실시예들에 따른 액정 표시 장치들의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
그러면, 도 39를 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 39는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 배치도이다.
도 39를 참고하면, 본 실시예에 따른 액정 표시 장치는 도 33 내지 도 35를 참고로 설명한 실시예에 따른 액정 표시 장치와 유사하다. 동일한 구성 요소에 대한 구체적인 설명은 생략한다.
도 39를 참고하면, 도 33 내지 도 35에 도시한 실시예와는 달리, 본 실시예에 따른 액정 표시 장치의 공통 전극(270)은 데이터선(171)과 중첩하는 위치에 형성되어 있는 제2 절개부(274)를 더 포함한다.
공통 전극(270)은 데이터선(171)과 중첩하는 영역에 형성되어 있는 제2 절개부(274)를 더 포함함으로써, 데이터선(171)과 공통 전극(270) 사이의 중첩 면적을 줄일 수 있다. 이에 따라, 데이터선(171)과 공통 전극(270) 사이의 커플링을 줄일 수 있어, 데이터선(171)과 공통 전극(270) 사이의 커플링에 의해 발생할 수 있는 공통 전압의 리플을 더욱 방지할 수 있다.
앞서 설명한 실시예들에 따른 액정 표시 장치들의 많은 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
이처럼, 본 발명의 실시예에 따른 액정 표시 장치에 따르면, 하나의 표시판 위에 두 개의 전기장 생성 전극을 형성하고, 데이터선과 공통 전극 사이의 커플링에 의해 발생할 수 있는 공통 전압의 리플(ripple)을 방지하면서도, 제조 비용 증가를 방지할 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.

Claims (28)

  1. 절연 기판,
    상기 절연 기판 위에 형성되어 있는 게이트선, 데이터선 및 보상 전압선,
    상기 게이트선, 데이터선 및 보상 전압선 위에 형성되어 있는 제1 보호막,
    상기 제1 보호막 위에 형성되어 있으며, 상기 게이트선 및 상기 데이터선에 연결되어 있는 화소 전극 및 상기 보상 전압선에 연결되어 있는 보상 전극,
    상기 제1 보호막 위에 형성되어 있는 공통 전극, 그리고
    상기 화소 전극 및 상기 보상 전극과 상기 공통 전극 사이에 형성되어 있는 제2 보호막을 포함하고,
    상기 보상 전극은 상기 데이터선의 적어도 일부분과 중첩하고,
    상기 보상 전극은 상기 보상 전압선을 통해 보상 전압을 인가받고,
    상기 보상 전압은 상기 공통 전극에 인가되는 공통 전압과 크기가 다르고, 상기 데이터선에 인가되는 데이터 전압과 반대의 극성을 가지는 액정 표시 장치.
  2. 제1항에서,
    상기 보상 전압선은 상기 데이터선과 동일한 층으로 형성되어 있는 액정 표시 장치.
  3. 제2항에서,
    상기 보상 전압선은 상기 데이터선과 나란하게 뻗어 있는 액정 표시 장치.
  4. 제3항에서,
    상기 보상 전압선은 인접한 두 개의 상기 데이터선 사이에 위치하는 액정 표시 장치.
  5. 제4항에서,
    상기 데이터선은 복수의 데이터선을 포함하고,
    상기 보상 전극은 상기 복수의 데이터선 중 적어도 일부의 상기 데이터선과 중첩하는 액정 표시 장치.
  6. 제5항에서,
    상기 공통 전극은 상기 데이터선과 중첩하고,
    상기 공통 전극은 상기 보상 전극과 중첩하는 액정 표시 장치.
  7. 제6항에서,
    상기 공통 전극은 상기 데이터선과 중첩하는 위치에 형성되어 있는 절개부를 가지는 액정 표시 장치.
  8. 제6항에서,
    상기 제2 보호막은 상기 화소 전극 및 상기 보상 전극 위에 위치하고, 상기 공통 전극 아래에 위치하는 액정 표시 장치.
  9. 제8항에서,
    상기 공통 전극은 제1 절개부를 가지고, 상기 제2 보호막은 제2 절개부를 가지고,
    상기 제1 절개부의 가장자리는 상기 제2 절개부의 가장자리와 중첩하는 액정 표시 장치.
  10. 제6항에서,
    상기 제2 보호막은 상기 공통 전극 위에 위치하고, 상기 화소 전극 및 상기 보상 전극 아래에 위치하는 액정 표시 장치.
  11. 제6항에서,
    상기 화소 전극과 상기 보상 전극은 동일한 층으로 형성되어 있는 액정 표시 장치.
  12. 제1항에서,
    상기 보상 전압선은 상기 게이트선과 동일한 층으로 형성되어 있는 액정 표시 장치.
  13. 제12항에서,
    상기 보상 전압선은 상기 게이트선과 나란하게 뻗어 있는 액정 표시 장치.
  14. 제12항에서,
    상기 공통 전극은 상기 데이터선과 중첩하고,
    상기 공통 전극은 상기 보상 전극과 중첩하는 액정 표시 장치.
  15. 제12항에서,
    상기 제2 보호막은 상기 화소 전극 및 상기 보상 전극 위에 위치하고, 상기 공통 전극 아래에 위치하는 액정 표시 장치.
  16. 제15항에서,
    상기 공통 전극은 제1 절개부를 가지고, 상기 제2 보호막은 제2 절개부를 가지고,
    상기 제1 절개부의 가장자리는 상기 제2 절개부의 가장자리와 중첩하는 액정 표시 장치.
  17. 제12항에서,
    상기 제2 보호막은 상기 공통 전극 위에 위치하고, 상기 화소 전극 및 상기 보상 전극 아래에 위치하는 액정 표시 장치.
  18. 제12항에서,
    상기 화소 전극과 상기 보상 전극은 동일한 층으로 형성되어 있는 액정 표시 장치.
  19. 제1항에서,
    상기 데이터선은 복수의 데이터선을 포함하고,
    상기 보상 전극은 상기 복수의 데이터선 중 적어도 일부의 상기 데이터선과 중첩하는 액정 표시 장치.
  20. 제19항에서,
    상기 공통 전극은 상기 데이터선과 중첩하고,
    상기 공통 전극은 상기 보상 전극과 중첩하는 액정 표시 장치.
  21. 제20항에서,
    상기 공통 전극은 상기 데이터선과 중첩하는 위치에 형성되어 있는 절개부를 가지는 액정 표시 장치.
  22. 제20항에서,
    상기 공통 전극은 제1 절개부를 가지고, 상기 제2 보호막은 제2 절개부를 가지고,
    상기 제1 절개부의 가장자리는 상기 제2 절개부의 가장자리와 중첩하는 액정 표시 장치.
  23. 제20항에서,
    상기 화소 전극과 상기 보상 전극은 동일한 층으로 형성되어 있는 액정 표시 장치.
  24. 제1항에서,
    상기 공통 전극은 상기 데이터선과 중첩하고,
    상기 공통 전극은 상기 보상 전극과 중첩하는 액정 표시 장치.
  25. 제24항에서,
    상기 공통 전극은 상기 데이터선과 중첩하는 위치에 형성되어 있는 절개부를 가지는 액정 표시 장치.
  26. 제24항에서,
    상기 공통 전극은 제1 절개부를 가지고, 상기 제2 보호막은 제2 절개부를 가지고,
    상기 제1 절개부의 가장자리는 상기 제2 절개부의 가장자리와 중첩하는 액정 표시 장치.
  27. 제24항에서,
    상기 화소 전극과 상기 보상 전극은 동일한 층으로 형성되어 있는 액정 표시 장치.
  28. 제1항에서,
    상기 화소 전극과 상기 보상 전극은 동일한 층으로 형성되어 있는 액정 표시 장치.
KR1020130152662A 2013-12-09 2013-12-09 액정 표시 장치 KR102140815B1 (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020130152662A KR102140815B1 (ko) 2013-12-09 2013-12-09 액정 표시 장치
JP2014247877A JP6537812B2 (ja) 2013-12-09 2014-12-08 液晶表示装置
CN201410743813.XA CN104698705B (zh) 2013-12-09 2014-12-08 液晶显示器
EP14196714.1A EP2881784B1 (en) 2013-12-09 2014-12-08 Liquid crystal display
US14/564,897 US11175545B2 (en) 2013-12-09 2014-12-09 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130152662A KR102140815B1 (ko) 2013-12-09 2013-12-09 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20150066973A KR20150066973A (ko) 2015-06-17
KR102140815B1 true KR102140815B1 (ko) 2020-08-04

Family

ID=52011080

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130152662A KR102140815B1 (ko) 2013-12-09 2013-12-09 액정 표시 장치

Country Status (5)

Country Link
US (1) US11175545B2 (ko)
EP (1) EP2881784B1 (ko)
JP (1) JP6537812B2 (ko)
KR (1) KR102140815B1 (ko)
CN (1) CN104698705B (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104793416B (zh) * 2015-04-14 2018-02-16 京东方科技集团股份有限公司 一种阵列基板及其制作方法和显示面板
CN105607369B (zh) * 2016-01-05 2019-03-26 京东方科技集团股份有限公司 一种阵列基板、液晶显示面板及显示装置
JP6775325B2 (ja) * 2016-05-13 2020-10-28 三菱電機株式会社 薄膜トランジスタ基板および液晶表示装置
CN106647055B (zh) * 2016-11-30 2019-10-01 上海中航光电子有限公司 显示面板及显示装置
CN109817146B (zh) * 2019-03-08 2023-02-28 京东方科技集团股份有限公司 一种显示面板、显示装置及驱动方法
CN110703517A (zh) * 2019-10-29 2020-01-17 深圳市华星光电半导体显示技术有限公司 一种像素电极结构
CN111610677A (zh) * 2020-06-28 2020-09-01 京东方科技集团股份有限公司 阵列基板和显示装置
CN112885307B (zh) * 2021-01-18 2022-07-12 深圳市华星光电半导体显示技术有限公司 一种显示面板、显示面板的电压调节方法及显示装置
CN114879422A (zh) * 2022-05-25 2022-08-09 广州华星光电半导体显示技术有限公司 阵列基板以及显示装置
CN115240608A (zh) * 2022-07-11 2022-10-25 京东方科技集团股份有限公司 显示面板及显示驱动方法、显示触控装置

Family Cites Families (45)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2869676B2 (ja) 1990-11-09 1999-03-10 株式会社シラトリ 滑り台のローラーエレメント
US6809787B1 (en) 1998-12-11 2004-10-26 Lg.Philips Lcd Co., Ltd. Multi-domain liquid crystal display device
KR100357216B1 (ko) 1999-03-09 2002-10-18 엘지.필립스 엘시디 주식회사 멀티도메인 액정표시소자
WO2001018597A1 (fr) * 1999-09-07 2001-03-15 Hitachi, Ltd Afficheur à cristaux liquides
KR100587367B1 (ko) 2000-10-20 2006-06-08 엘지.필립스 엘시디 주식회사 횡전계방식 액정표시장치 및 그 제조방법
JP4831716B2 (ja) * 2001-03-15 2011-12-07 Nltテクノロジー株式会社 アクティブマトリクス型液晶表示装置
US20030095222A1 (en) 2001-11-19 2003-05-22 Wang I Fang In-plane switching mode liquid crystal display for preventing crosstalk produced between adjacent data line and common electrode
JP3881248B2 (ja) * 2002-01-17 2007-02-14 株式会社日立製作所 液晶表示装置および画像表示装置
JP4344131B2 (ja) * 2002-12-19 2009-10-14 奇美電子股▲ふん▼有限公司 画像表示装置
JP4176487B2 (ja) 2003-01-15 2008-11-05 株式会社 日立ディスプレイズ 液晶表示装置
JP4720970B2 (ja) 2003-03-19 2011-07-13 日本電気株式会社 液晶表示装置
TWI281998B (en) 2004-04-16 2007-06-01 Innolux Display Corp Liquid crystal display device and the method for manufacturing it
KR20060073826A (ko) * 2004-12-24 2006-06-29 삼성전자주식회사 박막 트랜지스터 표시판
KR100955382B1 (ko) 2004-12-31 2010-04-29 엘지디스플레이 주식회사 액정표시장치 및 그 제조방법
DE102005008109A1 (de) 2005-02-21 2006-08-24 Outokumpu Technology Oy Verfahren und Anlage zur Herstellung von Schwefelsäure
US8305507B2 (en) 2005-02-25 2012-11-06 Samsung Display Co., Ltd. Thin film transistor array panel having improved storage capacitance and manufacturing method thereof
KR101189144B1 (ko) 2005-03-03 2012-10-10 엘지디스플레이 주식회사 횡전계 방식 액정표시장치용 어레이기판과 그 제조방법
US7443477B2 (en) 2005-09-06 2008-10-28 Hannstar Display Corporation In-plane switching liquid crystal display
KR101200878B1 (ko) 2005-10-25 2012-11-13 엘지디스플레이 주식회사 박막 트랜지스터 기판 및 그 제조 방법
KR101273630B1 (ko) 2006-05-03 2013-06-11 엘지디스플레이 주식회사 횡전계 방식 액정표시장치 및 그 제조방법
KR101293950B1 (ko) 2006-06-30 2013-08-07 삼성디스플레이 주식회사 표시기판 및 이를 갖는 표시패널
TWI352951B (en) * 2006-08-03 2011-11-21 Chunghwa Picture Tubes Ltd Common voltage compensation device, liquid crystal
US7697093B2 (en) 2006-08-08 2010-04-13 Au Optronics Corp. Array panel
KR20080030877A (ko) 2006-10-02 2008-04-07 삼성전자주식회사 액정표시장치
KR101327795B1 (ko) 2006-12-12 2013-11-11 삼성디스플레이 주식회사 액정표시장치
KR101353298B1 (ko) 2007-02-02 2014-01-20 삼성디스플레이 주식회사 표시기판, 그 제조방법 및 이를 갖는 표시장치
KR20090005817A (ko) 2007-07-10 2009-01-14 삼성전자주식회사 표시기판 및 이를 갖는 표시패널
KR20090049659A (ko) 2007-11-14 2009-05-19 삼성전자주식회사 표시 기판 및 이를 구비한 표시 패널
KR101529957B1 (ko) * 2008-02-18 2015-06-18 삼성디스플레이 주식회사 액정 표시 장치
KR101439268B1 (ko) 2008-02-22 2014-09-12 엘지디스플레이 주식회사 횡전계 방식 액정표시장치용 어레이 기판
KR101490478B1 (ko) 2008-07-10 2015-02-11 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
KR20100054344A (ko) 2008-11-14 2010-05-25 삼성전자주식회사 액정 표시 장치 및 이의 제조 방법
KR101132051B1 (ko) * 2010-03-11 2012-04-02 삼성모바일디스플레이주식회사 액정표시장치
KR20120110888A (ko) 2011-03-30 2012-10-10 엘지디스플레이 주식회사 액정표시장치의 어레이기판 및 이의 제조방법
KR101802935B1 (ko) 2011-04-13 2017-12-29 엘지디스플레이 주식회사 횡전계 방식 액정표시장치 및 그 제조방법
KR101839325B1 (ko) 2011-04-21 2018-03-19 엘지디스플레이 주식회사 액정표시장치
CN102789755B (zh) * 2011-05-20 2016-04-27 群创光电股份有限公司 显示面板
CN103534643B (zh) * 2011-05-30 2016-03-23 京瓷株式会社 液晶显示装置以及其制造方法
JP5530987B2 (ja) * 2011-08-09 2014-06-25 株式会社ジャパンディスプレイ 液晶表示装置
KR20130031559A (ko) * 2011-09-21 2013-03-29 삼성디스플레이 주식회사 박막 트랜지스터 표시판
KR20130032743A (ko) * 2011-09-23 2013-04-02 삼성디스플레이 주식회사 액정 표시 장치
JP5875001B2 (ja) * 2012-03-14 2016-03-02 Nltテクノロジー株式会社 横電界方式の液晶表示装置
KR101922088B1 (ko) * 2012-05-23 2018-11-27 삼성디스플레이 주식회사 액정 표시 장치
KR20130136687A (ko) * 2012-06-05 2013-12-13 삼성디스플레이 주식회사 액정 표시 장치
KR20140102983A (ko) 2013-02-15 2014-08-25 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법

Also Published As

Publication number Publication date
JP6537812B2 (ja) 2019-07-03
CN104698705A (zh) 2015-06-10
CN104698705B (zh) 2020-04-10
EP2881784B1 (en) 2020-01-22
US20150160489A1 (en) 2015-06-11
EP2881784A1 (en) 2015-06-10
JP2015114669A (ja) 2015-06-22
KR20150066973A (ko) 2015-06-17
US11175545B2 (en) 2021-11-16

Similar Documents

Publication Publication Date Title
KR102140815B1 (ko) 액정 표시 장치
KR101246756B1 (ko) 액정 표시 장치 및 그 제조 방법
US7956945B2 (en) Array substrate for liquid crystal display device
JP6456073B2 (ja) 液晶表示装置
KR101938716B1 (ko) 액정 표시 장치
JP2014109777A (ja) 液晶表示装置
KR20100124618A (ko) 액정 표시 장치
KR20100061124A (ko) 액정 표시 장치
KR20030063131A (ko) 액정 표시 장치 및 화상 표시 장치
KR20100084451A (ko) 어레이 기판 및 이의 제조 방법
US9741748B2 (en) Thin film transistor array panel and manufacturing method thereof
EP3279721B1 (en) Array substrate and manufacturing method therefor, and display device
US8355090B2 (en) Liquid crystal display having reduced kickback effect
JP2002131767A (ja) 液晶表示装置
KR20150070776A (ko) 표시 장치
JP5551553B2 (ja) 液晶表示装置
US20120062451A1 (en) Liquid crystal display device
KR20140088808A (ko) 액정 표시 장치
KR102523911B1 (ko) 표시 장치
KR102481378B1 (ko) 박막 트랜지스터 기판, 및 표시 장치
US20160202579A1 (en) Curved display device
US10890815B2 (en) Display apparatus
KR20070047861A (ko) 표시 기판과, 이를 구비한 액정표시패널 및 표시 장치
US11003031B2 (en) Display apparatus
KR101980775B1 (ko) 박막 트랜지스터 기판 및 그 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant