KR102126435B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR102126435B1
KR102126435B1 KR1020140015651A KR20140015651A KR102126435B1 KR 102126435 B1 KR102126435 B1 KR 102126435B1 KR 1020140015651 A KR1020140015651 A KR 1020140015651A KR 20140015651 A KR20140015651 A KR 20140015651A KR 102126435 B1 KR102126435 B1 KR 102126435B1
Authority
KR
South Korea
Prior art keywords
pixel
pixels
group
pixel column
gate
Prior art date
Application number
KR1020140015651A
Other languages
English (en)
Other versions
KR20150094879A (ko
Inventor
이동엽
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140015651A priority Critical patent/KR102126435B1/ko
Priority to US14/574,260 priority patent/US9984635B2/en
Publication of KR20150094879A publication Critical patent/KR20150094879A/ko
Application granted granted Critical
Publication of KR102126435B1 publication Critical patent/KR102126435B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2085Special arrangements for addressing the individual elements of the matrix, other than by driving respective rows and columns in combination
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

표시장치에 포함된 복수 개의 화소열들은 i개(i은 자연수)의 화소들을 포함하는 제1 화소열 및 j개(j는 i와 다른 자연수)의 화소들을 포함하는 제2 화소열을 포함한다. 상기 표시패널은 상기 제1 화소열에 포함된 상기 i개의 화소들 및 상기 제2 화소열에 포함된 상기 j개의 화소들 중 k개(k는 j보다 작은 자연수)의 화소들에 연결된 제1 데이터 라인 및 상기 제2 화소열에 포함된 상기 j개의 화소들 중 j-k개의 화소들에 연결된 제2 데이터 라인을 포함한다.

Description

표시장치{DISPLAY DEVICE}
본 발명은 표시장치에 관한 것으로, 상세하게는 비전형적인 화소배열을 갖는 표시장치에 관한 것이다.
텔레비전, 휴대폰, 네비게이션, 컴퓨터 모니터, 게임기 등과 같은 멀티 미디어를 제공하는 다양한 표시장치들이 개발되고 있다. 상기 표시장치들은 일반적으로 영상이 제공되는 정면 상에서 사각형상을 갖는다. 상기 사각형상의 표시장치는 매트릭스의 화소배열을 갖는다.
근래에는 사용자의 요구에 따라, 상기 표시장치들의 형상이 변형되고 있다. 전형적인 사각형상에서 삼각형, 오각형 등 다양한 형상으로 상기 표시장치들의 형상이 변형되고 있다. 상기 형상이 변형됨에 따라 상기 표시장치는 비전형적인 화소배열을 갖는다.
본 발명은 구동효율이 향상된 비전형적인 화소배열을 갖는 표시장치를 제공하는 것을 목적으로 한다.
본 발명의 일 실시예에 따른 표시장치는 복수 개의 화소열들이 배치된 표시영역을 포함하는 표시패널을 포함한다. 상기 복수 개의 화소열들은 i개(i은 자연수)의 화소들을 포함하는 제1 화소열 및 j개(j는 i와 다른 자연수)의 화소들을 포함하는 제2 화소열을 포함한다.
상기 표시패널은 상기 제1 화소열에 포함된 상기 i개의 화소들 및 상기 제2 화소열에 포함된 상기 j개의 화소들 중 k개(k는 j보다 작은 자연수)의 화소들에 연결된 제1 데이터 라인 및 상기 제2 화소열에 포함된 상기 j개의 화소들 중 j-k개의 화소들에 연결된 제2 데이터 라인을 포함한다. 또한, 상기 표시패널은 상기 제1 화소열 및 상기 제2 화소열에 포함된 화소들에 연결된 게이트 라인들을 포함한다.
상기 k개의 화소들은 상기 제2 화소열의 연장된 방향으로 따라 연속적으로 배치되고, 상기 j-k개의 화소들은 상기 k개의 화소들로부터 연속적으로 배치될 수 있다.
상기 제1 데이터 라인에 연결된 화소들은 제1 화소 그룹으로 각각 정의되고, 상기 제2 데이터 라인에 연결된 화소들은 제2 화소 그룹으로 각각 정의된다. 상기 제1 화소 그룹의 화소 개수와 상기 제2 화소 그룹의 화소 개수는 동일할 수 있다.
상기 복수 개의 화소열들은 상기 제1 화소열과 상기 제2 화소열 사이에 배치된 제3 화소열을 더 포함할 수 있다. 상기 제3 화소열은 상기 제1 화소열 및 상기 제2 화소열과 다른 개수의 화소들을 포함할 수 있다. 상기 제3 화소열은 상기 제1 화소 그룹과 동일한 개수의 화소를 포함할 수 있다.
상기 제1 데이터 라인은 상기 제1 화소열에 인접한 제1 부분, 상기 제2 화소열에 인접한 제2 부분, 및 상기 제1 부분의 일단과 상기 제2 부분의 일단을 연결하는 제3 부분을 포함할 수 있다.
상기 제2 화소 그룹의 화소들은 순차적으로 턴-온되고, 상기 제1 화소 그룹의 화소들 각각은 상기 제2 화소 그룹의 화소들 중 대응하는 화소에 동기되어 턴-온될 수 있다.
상기 게이트 라인들은, 상기 제1 화소 그룹의 상기 제1 화소열에 포함된 화소들 및 상기 제2 화소 그룹의 화소들을 턴-온시키는 게이트 신호들이 인가되는 제1 게이트 라인들 및 상기 제1 화소 그룹의 상기 제2 화소열에 포함된 상기 k개의 화소들을 턴-온시키는 게이트 신호들이 인가되는 제2 게이트 라인들을 포함할 수 있다.
상기 제1 게이트 라인들 중 어느 하나의 제1 게이트 라인은, 상기 제1 화소 그룹의 상기 제1 화소열에 포함된 어느 하나의 화소 및 상기 제2 화소 그룹의 어느 하나의 화소에 연결될 수 있다.
상기 제1 게이트 라인들 중 다른 하나의 제1 게이트 라인은, 상기 제1 화소 그룹의 화소들에 연결되지 않고, 상기 제2 화소 그룹의 다른 하나의 화소에 연결될 수 있다.
상기 제1 화소 그룹의 화소들 각각은 상기 제2 화소 그룹의 화소들 중 대응하는 화소가 연결된 게이트 라인과 동일한 게이트 라인에 연결될 수 있다.
상기 화소들은 액정 커패시터 또는 유기발광 다이오드를 포함할 수 있다.
상기 복수 개의 화소열들 중 연속하는 일부의 화소열들은 제1 화소열 그룹으로 정의된다. 상기 제1 화소열 그룹은 서로 다른 개수의 화소들을 포함할 수 있다. 상기 제1 화소열 그룹의 화소열들은 가장 많은 화소들을 포함하는 화소열로부터 멀어질수록 점차적으로 감소된 개수의 화소들을 포함할 수 있다.
상기 표시영역은 정면 상에서 삼각형상일 수 있다. 상기 표시패널은 상기 정면 상에서 상기 표시영역에 인접한 비표시영역을 더 포함할 수 있다. 상기 비표시영역의 테두리는 실질적으로 삼각형상일 수 있다.
상술한 바에 따르면, 하나의 화소열에 포함된 제1 화소와 제2 화소는 동시에 턴-온 될 수 있다. 상기 제1 화소와 상기 제2 화소는 2개의 데이터 라인들에 각각 연결된다. 동시에 턴-온 된 상기 제1 화소와 상기 제2 화소는 하나의 수평구간 동안에 상기 2개의 데이터 라인들에 인가된 데이터 신호들을 각각 수신한다.
일부의 화소들이 동시에 턴-온 됨으로써, 상기 하나의 화소열에 포함된 화소들을 모두 턴-온 시키기 위한 게이트 신호의 스캐닝 횟수가 감소된다. 하나의 프레임구간은 상기 게이트 신호의 스캐닝 횟수에 대응하는 수평구간들을 갖는다. 상기 게이트 신호의 스캐닝 횟수가 감소됨으로써, 일정한 프레임구간 대비 상기 수평구간들 각각의 시간은 증가된다.
상기 표시장치는 화소행의 개수에 비해 적은 게이트 신호의 스캐닝 횟수로 상기 프레임구간 동안에 영상을 표시할 수 있다. 그에 따라 비전형적인 화소배열을 갖는 표시장치의 구동효율이 향상된다.
하나의 화소열에 포함된 제1 화소와 제2 화소는 동일한 게이트 라인에 연결될 수 있다. 상기 제1 화소와 상기 제2 화소는 상기 게이트 라인에 인가된 게이트 신호에 응답하여 동시에 턴-온 된다. 상기 표시장치는 화소행에 비해 적은 게이트 라인을 포함할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시장치의 블럭도이다.
도 2a 및 도 2b는 본 발명의 일 실시예에 따른 화소의 등가회로도이다.
도 3a 및 도 3b는 본 발명의 일 실시예에 따른 표시패널의 평면도이다.
도 4는 본 발명의 일 실시예에 따른 표시패널의 화소배열을 도시한 것이다.
도 5는 본 발명의 일 실시예에 따른 표시패널의 데이터 라인들을 도시한 것이다.
도 6은 도 5의 일부를 확대 도시한 것이다.
도 7은 본 발명의 일 실시예에 따른 표시패널의 게이트 라인들을 도시한 것이다.
도 8a 내지 8e는 본 발명의 일 실시예에 따른 게이트 신호의 스캐닝 방법을 도시한 것이다.
도 9는 본 발명의 일 실시예에 따른 표시장치를 도시한 평면도이다.
도 10은 본 발명의 일 실시예에 따른 표시장치의 구동방법에 따른 신호들의 타이밍도이다.
도 11은 본 발명의 일 실시예에 따른 표시패널의 데이터 라인들을 도시한 것이다.
도 12는 도 11의 일부를 확대 도시한 것이다.
도 13은 본 발명의 일 실시예에 따른 표시패널의 게이트 라인들을 도시한 것이다.
도 14는 본 발명의 일 실시예에 따른 표시패널의 게이트 라인들을 도시한 것이다.
도 15는 본 발명의 일 실시예에 따른 표시장치의 구동방법에 따른 신호들의 타이밍도이다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시장치의 블럭도이다. 도 1에 도시된 것과 같이, 상기 표시장치는 표시패널(DP), 신호제어부(100), 게이트 드라이버(200), 및 데이터 드라이버(300)를 포함한다. 상기 신호제어부(100), 상기 게이트 드라이버(200), 및 상기 데이터 드라이버(300)는 영상이 생성되도록 상기 표시패널(DP)을 제어한다.
상기 표시패널(DP)은 복수 개의 게이트 라인들(GL1~GLn), 복수 개의 데이터 라인들(DL1~DLm), 및 복수 개의 화소들(PX)을 포함한다. 상기 표시패널(DP)은 특별히 한정되는 것은 아니며, 예를 들어, 액정 표시패널(liquid crystal display panel), 유기발광 표시패널(organic light emitting display panel), 전기영동 표시패널(electrophoretic display panel), 및 일렉트로웨팅 표시패널(electrowetting display panel) 등과 같은 표시패널일 수 있다.
상기 복수 개의 화소들(PX)은 비전형적으로 배열된다. 상기 복수 개의 화소들(PX)의 배열에 따라, 상기 표시패널(DP)의 표시영역(미도시)의 형상이 결정된다. 상기 표시영역은 상기 영상이 생성되는 영역이다. 상기 복수 개의 화소들(PX)의 배열, 상기 복수 개의 게이트 라인들(GL1~GLn) 및 상기 복수 개의 데이터 라인들(DL1~DLm)의 배열에 대한 상세한 설명은 후술한다
상기 신호제어부(100)는 입력 영상신호들(RGB)을 수신하고, 상기 입력 영상신호들(RGB)을 상기 표시패널(DP)의 동작에 부합하는 영상 데이터들(R'G'B')로 변환한다. 또한, 상기 신호제어부(100)는 각종 제어신호들(CS), 예를 들면 수직동기신호, 수평동기신호, 및 복수 개의 클럭신호들 등을 입력받고, 제1 제어신호(CONT1) 및 제2 제어신호(CONT1)를 출력한다.
상기 게이트 드라이버(200)는 상기 제1 제어신호(CONT1)에 응답하여 상기 복수 개의 게이트 라인들(GL1~GLn)에 게이트 신호들을 출력한다. 상기 제1 제어신호(CONT1)는 상기 게이트 드라이버(200)의 동작을 개시하는 수직개시신호, 및 게이트 전압의 출력 시기를 결정하는 게이트 클럭신호 등을 포함한다.
상기 데이터 드라이버(300)는 상기 제2 제어신호(CONT2), 상기 영상 데이터들(R'G'B'), 및 감마전압(VGMA)을 수신한다. 상기 데이터 드라이버(300)는 상기 영상 데이터들(R'G'B')을 데이터 신호들로 변환하여 상기 데이터 라인들(DL1~DLm)에 제공한다. 상기 제2 제어신호(CONT2)는 상기 데이터 드라이버(300)의 동작을 개시하는 수평개시신호, 상기 데이터 신호들의 극성을 제어하는 극성제어신호, 및 상기 데이터 신호들이 출력되는 시기를 결정하는 로드신호 등을 포함한다.
도 2a 및 도 2b는 본 발명의 일 실시예에 따른 화소의 등가회로도이다. 도 2a는 액정 표시패널의 화소를, 도 2b는 유기발광 표시패널의 화소를 예시적으로 도시하였다.
도 2a에 도시된 것과 같이, 유기발광 화소(PX-OLED)는 상기 복수 개의 게이트 라인들(GL1~GLn) 중 대응하는 게이트 라인(GL) 및 상기 복수 개의 데이터 라인들(DL1~DLm) 중 대응하는 데이터 라인(DL)에 연결된다. 상기 유기발광 화소(PX-OLED)는 상기 대응하는 게이트 라인(GL)으로부터 인가된 게이트 신호에 의해 턴-온 된다. 상기 유기발광 화소(PX-OLED)는 서로 다른 레벨의 제1 전압(ELVDD)과 제2 전압(ELVSS)을 수신하고, 소정의 광을 생성한다.
상기 유기발광 화소(PX-OLED)는 제1 박막 트랜지스터(TFT1), 커패시터(Cap), 제2 박막 트랜지스터(TFT2), 및 유기발광 다이오드(OLED)를 포함할 수 있다. 상기 제1 박막 트랜지스터(TFT1)는 상기 대응하는 게이트 라인(GL) 및 상기 대응하는 데이터 라인(DL)에 연결된다. 상기 제1 박막 트랜지스터(TFT1)는 상기 대응하는 게이트 라인(GL)에 인가된 상기 게이트 신호에 응답하여 상기 대응하는 데이터 라인(DL)에 인가된 데이터 신호를 출력한다.
상기 커패시터(Cap)는 상기 데이터 신호에 대응하는 전압을 충전한다. 상기 커패시터(Cap)는 상기 제2 박막 트랜지스터(TFT2)의 턴-온 시간 또는 활성화 정도를 제어한다.
상기 제2 박막 트랜지스터(TFT2)는 상기 유기발광 다이오드(OLED)에 흐르는 구동전류를 제어한다. 상기 유기발광 다이오드(OLED)는 상기 제2 박막 트랜지스터(TFT2)가 턴-온된 시간 동안 발광한다. 상기 유기발광 다이오드(OLED)의 제1 전극은 상기 제2 박막 트랜지스터(TFT2)로부터 상기 제1 전압(ELVDD)에 대응하는 전압을 수신하고, 상기 유기발광 다이오드(OLED)의 제2 전극은 상기 제2 전압(ELVSS)을 수신한다. 상기 유기발광 화소(PX-OLED)의 구성은 변경될 수 있다.
도 2b에 도시된 것과 같이, 액정 화소(PX-LCD)는 상기 대응하는 게이트 라인(GL)으로부터 인가된 게이트 신호에 의해 턴-온 된다. 상기 액정 화소(PX-LCD)는 백라이트 유닛으로부터 제공된 광을 투과/차단 시킬 수 있다.
상기 액정 화소(PX-LCD)는 대응하는 게이트 라인(GL) 및 대응하는 데이터 라인(DL)에 연결된 박막 트랜지스터(TFT) 및 상기 박막 트랜지스터(TFT)에 연결된 액정 커패시터(Clc)를 포함한다. 상기 액정 화소(PX-LCD)는 상기 액정 커패시터(Clc)에 병렬연결된 스토리지 커패시터(Cst)를 포함한다. 상기 스토리지 커패시터(Cst)는 생략될 수 있다.
상기 박막 트랜지스터(TFT)는 상기 대응하는 게이트 라인(GL)에 인가된 게이트 신호에 응답하여 상기 대응하는 데이터 라인(DL)으로 인가된 데이터 신호를 출력한다. 상기 액정 커패시터(Clc)는 상기 데이터 신호에 대응하는 전압을 충전한다. 상기 액정 커패시터(Clc)의 충전된 전압에 대응하게, 상기 백라이트 유닛으로부터 제공된 광이 투과/차단된다.
도 3a 및 도 3b는 본 발명의 일 실시예에 따른 표시패널의 평면도이다. 도 3a 및 도 3b는 다른 형상의 표시패널들(DP, DP10)을 도시하였다. 상기 표시패널들(DP, DP10) 각각은 적어도 하나의 베이스 기판을 포함한다. 실질적으로 베이스 기판의 형상이 상기 표시패널들(DP, DP10)의 형상을 결정한다.
상기 베이스 기판 상에 복수 개의 게이트 라인들(GL1~GLn, 도 1 참조), 복수 개의 데이터 라인들(DL1~DLm, 도 1 참조), 및 복수 개의 화소들(PX)이 배치된다. 상기 표시패널(DP)은 상기 베이스 기판 상에 배치된 복수 개의 절연층들, 복수 개의 도전층들, 및 예컨대 액정층, 발광층과 같은 기능층을 포함한다. 복수 개의 절연층들은 상기 복수 개의 도전층들을 절연시킨다. 상기 복수 개의 도전층들은 화소(PX)의 전극들 또는 배선들을 구성한다.
도 3a에 도시된 것과 같이, 상기 표시패널(DP)은 정면 상에서 삼각형상을 가질 수 있다. 상기 정면은 영상이 표시되는 면이다. 직교하는 제1 방향(DR1)과 제2 방향(DR2)에 의해 상기 정면이 정의될 수 있다.
복수 개의 화소들(PX)은 복수 개의 화소열과 복수 개의 화소행을 이룬다. 상기 복수 개의 화소들(PX)은 동일한 간격 이격되어 배치될 수 있다. 이하, 상기 복수 개의 화소열을 기준으로 설명한다. 상기 복수 개의 화소열들(PXC)은 상기 제1 방향(DR1)으로 나열된다. 상기 복수 개의 화소열들(PXC) 각각에 포함된 화소들(PX)은 상기 제2 방향(DR2)으로 나열된다.
일부의 화소열들(PXC)을 제외하고, 상기 복수 개의 화소열들(PXC) 대부분은 동일하지 않은 개수의 화소들(PX)을 포함한다. 일부의 화소열들(PXC) 중 어느 하나의 화소열 i개(i은 자연수)의 화소들을 포함하고, 다른 하나의 화소열은 j개(j는 i와 다른 자연수)의 화소들을 포함할 수 있다. 이와 같이 화소열들에 따라 다른 개수의 화소를 포함하는 것은 상기 복수 개의 화소들(PX)이 전형적인 매트릭스와 다른 형태로 배열되었기 때문이다.
상기 복수 개의 화소열들(PXC)이 배치된 영역은 표시영역(AR)으로 정의된다. 상기 표시영역(AR)은 상기 정면 상에서 삼각형상을 가질 수 있다. 상기 복수 개의 화소열들(PXC)이 배치되지 않은 영역은 비표시영역(NAR)으로 정의된다. 상기 비표시영역(NAR)에는 신호배선의 패드부, 또는 구동드라이버들이 배치될 수 있다.
도 3b에 도시된 것과 같이, 상기 표시패널(DP10)은 정면 상에서 마름모 형상을 가질 수 있다. 상기 표시패널(DP10)은 제1 표시영역(AR1)과 제2 표시영역(AR2)을 포함한다. 상기 제1 표시영역(AR1)은 도 3a에 도시된 표시영역과 동일한 화소배열을 갖는다. 상기 제2 표시영역(AR2)은 상기 제1 표시영역(AR1)과 상하 대칭은 화소배열을 갖는다.
상기 제1 표시영역(AR1)에 배치된 화소들(PX1)과 상기 제2 표시영역(AR2)에 배치된 화소들(PX2)은 독립적으로 제어될 수 있다. 본 발명의 일 실시예에 따른 표시장치는 상기 제1 표시영역(AR1)에 배치된 화소들(PX1)을 제어하는 구동 드라이버 및 상기 제2 표시영역(AR2)에 배치된 화소들(PX2)을 제어하는 구동 드라이버를 각각 포함할 수 있다.
상기 표시패널(DP10)의 형상은 도 3b에 제한되지 않는다. 본 발명의 일 실시예에서, 상기 표시패널(DP10)은 정면 상에서 오각형상을 가질 수 있다. 이때, 상기 제2 표시영역(AR2)에 포함된 화소들(PX2)은 전형적인 매트릭스 형태로 배열될 수 있다.
도 4는 본 발명의 일 실시예에 따른 표시패널의 화소배열을 도시한 것이다. 도 4는 도 3의 표시영역(AR)을 확대 도시한 것으로, 18개의 화소열들(PXC1~PXC18)이 예시적으로 도시되었다. 이하, 도 4를 참조하여 본 발명의 일 실시예에 따른 화소배열을 좀 더 상세히 설명한다.
상기 화소열들(PXC1~PXC18) 중 제1 화소열 내지 제9 화소열(PXC1~PXC9)은 제1 화소열 그룹(PXC-G1)로 정의되고, 제10 화소열 내지 제18 화소열(PXC10~PXC18)은 제2 화소열 그룹(PXC-G2)로 정의된다. 상기 제1 화소열 그룹(PXC-G1)과 상기 제2 화소열 그룹(PXC-G2)은 좌우 대칭인 화소배열을 갖는다. 이하, 상기 제1 화소열 그룹(PXC-G1)을 중심으로 화소배열을 설명한다. 본 발명의 일 실시예에서, 상기 제2 화소열 그룹(PXC-G2)은 생략될 수 있다.
상기 제1 화소열 내지 상기 제9 화소열(PXC1~PXC9)은 서로 다른 개수의 화소들(PX)을 포함한다. 상기 18개의 화소열들(PXC1~PXC18) 중 중앙에 배치된 상기 제9 화소열(PXC9)은 제1 화소열 그룹(PXC-G1) 중 가장 많은 화소들(PX)을 포함한다. 상기 제9 화소열(PXC9)은 9개의 화소(PX)를 포함할 수 있다.
상기 제1 화소열 내지 상기 제8 화소열(PXC1~PXC8)은 상기 제9 화소열(PXC9)로부터 멀어질수록 점차적으로 감소된 개수의 화소들(PX)을 포함한다. 상기 제1 화소열 내지 제8 화소열(PXC1~PXC8)은 1개 내지 8개의 화소(PX)를 각각 포함할 수 있다.
상기 제2 방향(DR2)에서, 상기 제2 화소열 내지 상기 제9 화소열(PXC2~PXC9)의 최 하측에 배치된 화소들(PX)은 상기 제1 화소열(PXC1)의 화소(PX)로부터 상기 제1 방향(DR1)을 따라 정렬될 수 있다. 그에 따라 상기 18개의 화소열들(PXC1~PXC18)에 포함된 화소들(PX)은 상기 정면 상에서 삼각형상의 표시영역(AR, 도 3a 참조)을 정의할 수 있다.
도 5는 본 발명의 일 실시예에 따른 표시패널의 데이터 라인들을 도시한 것이다. 도 6은 도 5의 일부를 확대 도시한 것이다. 도 5에는 18개의 데이터 라인들(DL1~DL18)이 예시적으로 도시되었다. 이하, 도 5 및 도 6을 참조하여 본 발명의 일 실시예에 따른 데이터 라인들(DL1~DL18)과 화소들(PX)의 연결관계를 상세히 설명한다.
도 5에 도시된 것과 같이, 상기 18개의 데이터 라인들(DL1~DL18) 중 제1 데이터 라인 내지 제9 데이터 라인들(DL1~DL9)은 제1 데이터 라인 그룹(DL-G1)으로 정의되고, 제10 데이터 라인 내지 제18 데이터 라인들(DL10~DL18)은 제2 데이터 라인 그룹(DL-G2)으로 정의된다. 상기 제1 데이터 라인 그룹(DL-G1)은 상기 제1 화소열 그룹(PXC-G1)에 연결되고, 상기 제2 데이터 라인 그룹(DL-G2)은 상기 제2 화소열 그룹(PXC-G2)에 연결된다. 상기 제1 데이터 라인 그룹(DL-G1)과 상기 제2 데이터 라인 그룹(DL-G2)은 좌우 대칭인 배열을 가질 수 있다. 이하, 상기 제1 데이터 라인 그룹(DL-G1)을 중심으로 데이터 라인과 화소의 연결관계를 설명한다.
상기 제1 데이터 라인 내지 상기 제9 데이터 라인들(DL1~DL9) 중 어느 하나의 데이터 라인은 서로 다른 화소열에 연결된다. 상기 어느 하나의 데이터 라인은 2개의 화소열에 포함된 화소들에 연결된다. 상기 어느 하나의 데이터 라인은 i개(본 실시예에서 i는 1 내지 4)의 화소들을 포함하는 화소열 및 j개(본 실시예에서 j는 5 내지 9)의 화소들을 포함하는 화소열에 연결될 수 있다. 상기 어느 하나의 데이터 라인은 i개의 화소들 및 상기 j개의 화소들 중 k개(k는 j보다 작은 자연수)의 화소들에 연결된다.
상기 제1 데이터 라인 내지 상기 제9 데이터 라인들(DL1~DL9) 중 다른 하나의 데이터 라인은 상기 j개의 화소들을 포함하는 화소열에 연결된다. 상기 다른 하나의 데이터 라인은 상기 j개의 화소들을 포함하는 화소열 중 일부의 화소인 j-k개의 화소들에 연결될 수 있다.
상기 제1 데이터 라인 내지 상기 제9 데이터 라인들(DL1~DL9) 중 또 다른 하나의 데이터 라인은 어느 하나의 화소열에만 연결되고, 상기 어느 하나의 화소열에 포함된 화소들 모두에 연결된다.
도 6에 도시된 것과 같이, 상기 제1 데이터 라인(DL1)은 상기 제1 화소열(PXC1)의 화소 및 상기 제9 화소열(PXC9)의 화소들 중 일부의 화소들에 연결된다. 상기 제9 데이터 라인(DL9)은 상기 제9 화소열(PXC9)의 화소들 중 상기 제1 데이터 라인(DL1)에 연결되지 않은 화소들에 연결된다.
상기 제1 화소열(PXC1)의 화소 및 상기 제9 화소열(PXC9)의 화소들 중 상기 제1 데이터 라인(DL1)에 연결된 화소들은 제1 화소 그룹(PX-G1)으로 정의된다. 상기 제9 화소열(PXC9)의 화소들 중 상기 제9 데이터 라인(DL9)에 연결된 화소들은 제2 화소 그룹(PX-G2)으로 정의된다.
상기 제2 화소 그룹(PX-G2)은 상기 제9 화소열(PXC9)의 화소들 중 상기 제2 방향(DR2)에서 상측으로부터 연속하여 배치된 화소들을 포함할 수 있다. 상기 제1 화소 그룹(PX-G1)과 상기 제2 화소 그룹(PX-G2)은 동일한 개수의 화소들을 포함할 수 있다. 도 6에 도시된 것과 같이, 상기 제1 화소 그룹(PX-G1)과 상기 제2 화소 그룹(PX-G2) 각각은 5개의 화소들(PX1~PX5)을 포함할 수 있다.
상기 제2 데이터 라인(DL2)은 상기 제2 화소열(PXC2)의 화소들 및 상기 제8 화소열(PXC8)의 화소들 중 일부의 화소들에 연결된다. 상기 제8 데이터 라인(DL8)은 상기 제8 화소열(PXC8)의 화소들 중 상기 제2 데이터 라인(DL2)에 연결되지 않은 화소들에 연결된다. 상기 제2 화소열(PXC2)의 화소들 및 상기 제8 화소열(PXC8)의 화소들은 상기 제1 화소 그룹(PX-G1)과 상기 제2 화소 그룹(PX-G2)으로 정의될 수 있다.
상기 제5 데이터 라인(DL5)은 상기 제5 화소열(PXC5)의 화소들 모두에 연결된다. 상기 제5 화소열(PXC5)은 상기 제1 화소 그룹(PX-G1) 또는 상기 제2 화소 그룹(PX-G2)과 동일한 개수의 화소들(PX1~PX5)을 포함한다. 결과적으로, 도 5에 도시된 상기 18개의 데이터 라인들(DL1~DL18) 각각은 동일한 개수의 화소들(PX1~PX5)에 연결된다.
상기 제1 데이터 라인(DL1) 및 상기 제2 데이터 라인(DL2) 각각은 3개의 부분들(P1, P2, P3)을 포함할 수 있다. 상기 제1 데이터 라인(DL1)을 참조하면, 상기 3개의 부분들(P1, P2, P3)은 상기 제1 화소열(PXC1)에 인접한 제1 부분(P1), 상기 제9 화소열(PXC9)에 인접한 제2 부분(P2), 및 상기 제1 부분(P1)의 일단과 상기 제2 부분(P2)의 일단을 연결하는 제3 부분(P3)을 포함한다. 상기 제3 부분(P3)은 비표시영역(NAR, 도 3a 참조)에 배치될 수 있다.
상기 제1 화소 그룹(PX-G1)과 상기 제2 화소 그룹(PX-G2) 각각에 포함된 상기 화소들(PX1~PX5)은 다른 게이트 신호들에 의해 각각 턴-온 될 수 있다. 즉, 상기 화소들(PX1~PX5)은 서로 다른 시간에 턴-온 된다. 턴-온 되는 순서에 따라 상기 화소들(PX1~PX5)은 제1 내지 제5 화소(PX1~PX5)로 정의된다.
일 예로써, 상기 제9 화소열(PXC9)을 참조하면, 상기 제1 화소 그룹(PX-G1)의 제2 화소(PX2)와 상기 제2 화소 그룹(PX-G2)의 제2 화소(PX2)는 동시에 턴-온 될 수 있다. 이때, 상기 제1 화소 그룹(PX-G1)의 제2 화소(PX2)는 상기 제1 데이터 라인(DL1)으로부터 출력된 데이터 신호를 수신하고, 상기 제2 화소 그룹(PX-G2)의 제2 화소(PX2)는 상기 제9 데이터 라인(DL9)으로부터 출력된 데이터 신호를 수신한다.
상기 제9 화소열(PXC9)을 참조하면, 상기 제1 화소 그룹(PX-G1) 및 상기 제2 화소 그룹(PX-G2)의 제2 화소들(PX2)이 동시에, 상기 제1 화소 그룹(PX-G1) 및 상기 제2 화소 그룹(PX-G2)의 제3 화소들(PX3)이 동시에, 상기 제1 화소 그룹(PX-G1) 및 상기 제2 화소 그룹(PX-G2)의 제4 화소들(PX4)이 동시에, 상기 제1 화소 그룹(PX-G1) 및 상기 제2 화소 그룹(PX-G2)의 제5 화소들(PX5)이 동시에 각각 턴-온 될 수 있다. 그에 따라, 상기 제9 화소열(PXC9)에 포함된 화소들을 모두 턴-온 시키기 위한 게이트 신호의 스캐닝 횟수가 감소된다. 상기 게이트 신호의 스캐닝 횟수가 감소됨으로써, 일정한 프레임구간 대비 상기 수평구간들 각각의 시간은 증가된다.
상기 제5 화소열(PXC5)에 포함된 5개의 화소들(PX1~PX5) 역시 턴-온되는 순서에 따라 제1 내지 제5 화소(PX1~PX5)로 정의될 수 있다. 상기 제5 화소열(PXC5)의 상기 제1 내지 제5 화소(PX1~PX5) 각각은 상기 제1 화소 그룹(PX-G1) 또는 상기 제2 화소 그룹(PX-G2)의 상기 제1 내지 제5 화소(PX1~PX5) 중 대응하는 화소에 동기되어 턴-온된다. 결과적으로, 도 5에 도시된 상기 18개의 데이터 라인들(DL1~DL18) 각각에 연결된 상기 화소들(PX)은, 도 6에서 설명된 제1 내지 제5 화소(PX1~PX5)로 정의될 수 있다.
도 7은 본 발명의 일 실시예에 따른 표시패널의 게이트 라인들을 도시한 것이다. 도 8a 내지 8e는 본 발명의 일 실시예에 따른 게이트 신호의 스캐닝 방법을 도시한 것이다. 도 7 내지 도 8e에 있어서, 상기 제1 데이터 라인(DL1) 및 상기 제9 데이터 라인(DL9)에 연결된 제1 내지 제5 화소들(PX1~PX5)이 다른 데이터 라인들에 연결된 제1 내지 제5 화소들을 대표한다.
도 7에 도시된 것과 같이, 게이트 라인들(GL1, GL2-1~GL5-1, GL2-2~GL5-2)은 서로 다른 개수의 화소에 연결된다. 상기 게이트 라인들(GL1, GL2-1~GL5-1, GL2-2~GL5-2)은 제1 게이트 라인 그룹(GL-G1), 제2 게이트 라인 그룹(GL-G2), 제3 게이트 라인 그룹(GL-G3)으로 구분될 수 있다.
도 7 및 도 8a에 도시된 것과 같이, 상기 제1 게이트 라인 그룹(GL-G1)은 제1 게이트 라인(GL1)을 포함한다. 상기 데이터 라인들(DL1~DL18)에 연결된 제1 화소들(PX1)은 상기 제1 게이트 라인(GL1)에 연결된다. 상기 제1 화소들(PX1)은 상기 제1 게이트 라인(GL1)에 인가된 게이트 신호(GS1)에 응답하여 턴-온 된다.
도 7에 도시된 것과 같이, 상기 제2 게이트 라인 그룹(GL-G2)은 제2 내지 제5 게이트 라인들(GL2-1~GL5-1)을 포함한다. 상기 제3 게이트 라인 그룹(GL-G3)은 제6 내지 제9 게이트 라인들(GL2-2~GL5-2)을 포함한다.
도 7 및 도 8b에 도시된 것과 같이, 상기 데이터 라인들(DL1~DL18)에 연결된 제2 화소들(PX2)은 상기 제2 및 제6 게이트 라인들(GL2-1, GL2-2)에 연결된다. 상기 제2 화소들(PX2)은 상기 제2 및 제6 게이트 라인들(GL2-1, GL2-2)에 인가된 게이트 신호들(GS2-1, GS2-2)에 응답하여 턴-온 된다. 구체적으로, 제1 데이터 라인(DL1) 및 제 18 데이터 라인(DL18)에 연결된 제2 화소들(PX2)은 상기 제6 게이트 라인(GL2-2)에 인가된 게이트 신호(GS2-2)에 응답하여 턴-온 되고, 나머지 제2 화소들(PX2)은 상기 제2 게이트 라인(GL2-1)에 인가된 게이트 신호(GS2-1)에 응답하여 턴-온 된다.
도 8c 내지 8e에 도시된 것과 같이, 상기 제3 화소들(PX3)은 상기 제3 및 제7 게이트 라인들(GL3-1, GL3-2)에 인가된 게이트 신호들(GS3-1, GS3-2)에 응답하여 턴-온 된다. 상기 제4 화소들(PX4)은 상기 제4 및 제8 게이트 라인들(GL4-1, GL4-2)에 인가된 게이트 신호들(GS4-1, GS4-2)에 응답하여 턴-온 된다. 상기 제5 화소들(PX5)은 상기 제5 및 제9 게이트 라인들(GL5-1, GL5-2)에 인가된 게이트 신호들(GS5-1, GS5-2)에 응답하여 턴-온 된다.
도 9는 본 발명의 일 실시예에 따른 표시장치를 도시한 평면도이다. 도 10은 본 발명의 일 실시예에 따른 표시장치의 구동방법에 따른 신호들의 타이밍도이다. 도 5 및 도 7에서 설명한 화소들에 대한 게이트 라인 및 데이터 라인의 연결관계는 본 실시예에 따른 표시장치에 동일하게 적용될 수 있다.
도 9에 도시된 것과 같이, 표시장치는 제1 게이트 드라이버(300-1), 제2 게이트 드라이버(300-2), 및 데이터 드라이버(300)를 포함한다. 상기 제1 게이트 드라이버(300-1), 상기 제2 게이트 드라이버(300-2), 및 상기 데이터 드라이버(300)는 비표시영역(NAR, 도 3a 참조)에 배치될 수 있다.
상기 제1 게이트 드라이버(300-1) 및 제2 게이트 드라이버(300-2) 각각은 제1 제어신호(CONT1, 도 1 참조)를 수신한다. 상기 제1 게이트 드라이버(300-1)는 제1 게이트 라인 그룹(GL-G1) 및 제2 게이트 라인 그룹(GL-G2)에 연결되고, 상기 제2 게이트 드라이버(300-2)는 제3 게이트 라인 그룹(GL-G3)에 연결된다.
도 10을 참조하면, 수직동기신호(Vsync)는 복수 개의 프레임 구간들(FRn-1, FRn, FRn+1)을 정의한다. 상기 표시장치는 복수 개의 프레임 구간들(FRn-1, FRn, FRn+1) 마다 영상을 표시한다. 상기 복수 개의 프레임 구간들(FRn-1, FRn, FRn+1)은 상기 표시구간(DSP)과 상기 비표시구간(BP)을 포함한다. 한편, 상기 비표시구간(BP)은 생략될 수 있다.
수평동기신호(Hsync)는 상기 데이터 드라이버(300)에서 상기 데이터 신호들(DS)이 출력되는 복수 개의 수평구간들을 정의한다. 상기 데이터 드라이버(300) 로드신호(RS)에 응답하여 상기 표시구간(DSP)의 수평구간들마다 상기 데이터 라인들(DL1~DL18)에 데이터 신호들(DS)을 출력한다.
상기 제1 게이트 드라이버(300-1)는 상기 표시구간(DSP) 동안에 제1 내지 제5 게이트 라인들(GL1, GL2-1~GL5-1)에 제1 내지 제5 게이트 신호들(GS1, GS2-1~GS5-1)을 순차적으로 출력한다. 상기 제1 내지 제5 게이트 신호들(GS1, GS2-1~GS5-1) 각각은 상기 표시구간(DSP)의 수평구간들 중 대응하는 수평구간에 제1 내지 제5 게이트 라인들(GL1, GL2-1~GL5-1) 중 대응하는 게이트 라인에 인가된다.
상기 제2 게이트 드라이버(300-2)는 상기 표시구간(DSP) 동안에 제6 내지 제9 게이트 라인들(GL2-2~GL5-2)에 제6 내지 제9 게이트 신호들(GS2-2~GS5-2)을 순차적으로 출력한다. 상기 제2 게이트 드라이버(300-2)는 상기 제1 게이트 드라이버(300-1) 보다 지연된 신호들을 출력할 수 있다.
도 8b에서 설명한 것과 같이, 제2 화소들(PX2)을 동시에 턴-온 시키기 위해, 상기 제2 게이트 신호(GS2-1)와 제6 게이트 신호(GS2-2)는 동일한 활성화 구간(도 10에서, 하이 구간)을 갖는다. 도 8c 내지 도 8e에 도시된 것과 같이 상기 표시패널(DP)이 동작하기 위해, 상기 제3 게이트 신호(GS3-1)와 제7 게이트 신호(GS3-2)는 동일한 활성화 구간을 갖고, 상기 제4 게이트 신호(GS4-1)와 제8 게이트 신호(GS4-2)는 동일한 활성화 구간을 갖고, 상기 제5 게이트 신호(GS5-1)와 제9 게이트 신호(GS5-2)는 동일한 활성화 구간을 갖는다.
도 9 및 도 10에 도시된 표시장치는 9 개의 화소행 대비 5번의 게이트 신호 스캐닝으로 상기 프레임구간 동안에 영상을 표시할 수 있다. 스캐닝 회수가 감소됨으로써 상기 표시장치는 동일한 시간에 많은 수의 영상을 표시할 수 있다. 즉, 비전형적인 화소배열을 갖는 표시장치의 구동효율이 향상된다.
도 11은 본 발명의 일 실시예에 따른 표시패널의 데이터 라인들을 도시한 것이다. 도 12는 도 11의 일부를 확대 도시한 것이다. 도 13은 본 발명의 일 실시예에 따른 표시패널의 게이트 라인들을 도시한 것이다. 이하, 도 11 내지 도 13을 참조하여 본 실시예에 따른 표시장치를 설명한다. 도 1 내지 도 10을 참조하여 설명한 구성과 중복되는 구성에 대한 상세한 설명은 생략한다.
도 11 및 12에 도시된 것과 같이, 상기 제1 화소열(PXC1)의 화소 및 상기 제9 화소열(PXC9)의 화소들 중 상기 제1 데이터 라인(DL1)에 연결된 화소들은 제1 화소 그룹(PX-G1)으로 정의된다. 상기 제9 화소열(PXC9)의 화소들 중 상기 제9 데이터 라인(DL9)에 연결된 화소들은 제2 화소 그룹(PX-G2)으로 정의된다.
상기 제2 화소 그룹(PX-G2)은 상기 제9 화소열(PXC9)의 화소들 중 상기 제2 방향(DR2)에서 하측으로부터 연속하여 배치된 5개의 화소들(PX1~PX5)을 포함할 수 있다. 상기 제1 화소 그룹(PX-G1)은 상기 제1 화소열(PXC1)의 화소(PX1) 및 상기 제9 화소열(PXC9)의 화소들 중 상기 제2 방향(DR2)에서 상측으로부터 연속하여 배치된 4개의 화소들(PX2~PX5)을 포함한다.
상기 제1 화소 그룹(PX-G1) 및 상기 제2 화소 그룹(PX-G2) 각각의 5개의 화소들(PX1~PX5)은 턴-온 되는 순서에 따라 제1 내지 제5 화소(PX1~PX5)로 정의된다. 결론적으로, 도 11에 도시된 상기 18개의 데이터 라인들(DL1~DL18) 각각에 연결된 상기 화소들(PX)은 제1 내지 제5 화소(PX1~PX5)로 정의될 수 있다.
도 13에 도시된 것과 같이, 게이트 라인들(GL1, GL2-1~GL5-1, GL2-2~GL5-2)은 서로 다른 개수의 화소에 연결된다. 상기 게이트 라인들(GL1, GL2-1~GL5-1, GL2-2~GL5-2)은 제1 게이트 라인 그룹(GL-G1), 제2 게이트 라인 그룹(GL-G2), 제3 게이트 라인 그룹(GL-G3)으로 구분된다.
상기 제1 게이트 라인 그룹(GL-G1)은 제1 게이트 라인(GL1)을 포함한다. 상기 데이터 라인들(DL1~DL18)에 연결된 제1 화소들(PX1)은 상기 제1 게이트 라인(GL1)에 연결된다.
상기 제2 게이트 라인 그룹(GL-G2)은 제2 내지 제5 게이트 라인들(GL2-1~GL5-1)을 포함한다. 상기 제3 게이트 라인 그룹(GL-G3)은 제6 내지 제9 게이트 라인들(GL2-2~GL5-2)을 포함한다.
상기 데이터 라인들(DL1~DL18)에 연결된 제2 화소들(PX2)은 상기 제2 및 제6 게이트 라인들(GL2-1, GL2-2)에 연결된다. 상기 데이터 라인들(DL1~DL18)에 연결된 제3 화소들(PX3)은 상기 제3 및 제7 게이트 라인들(GL3-1, GL3-2)에 연결된다. 상기 데이터 라인들(DL1~DL18)에 연결된 제4 화소들(PX4)은 상기 제4 및 제8 게이트 라인들(GL4-1, GL4-2)에 연결된다. 상기 데이터 라인들(DL1~DL18)에 연결된 제5 화소들(PX5)은 상기 제5 및 제9 게이트 라인들(GL5-1, GL5-2)에 연결된다.
상기 제1 화소들(PX1)은 상기 제1 게이트 라인(GL1)에 인가된 게이트 신호(GS1, 도 10 참조)에 응답하여 턴-온 된다. 상기 제2 화소들(PX2)은 상기 제2 및 제6 게이트 라인들(GL2-1, GL2-2)에 인가된 게이트 신호들(GS2-1, GS2-2, 도 10 참조)에 응답하여 턴-온 된다. 도 12 및 도 13에 도시된 표시장치의 구동방법은 도 7 내지 도 11을 참조하여 설명한 방법과 동일한 바, 상세한 설명은 생략한다.
도 14는 본 발명의 일 실시예에 따른 표시패널의 게이트 라인들을 도시한 것이다. 도 15는 본 발명의 일 실시예에 따른 표시장치의 구동방법에 따른 신호들의 타이밍도이다. 이하, 도 14 내지 도 15을 참조하여 본 실시예에 따른 표시장치를 설명한다. 도 1 내지 도 13을 참조하여 설명한 구성과 중복되는 구성에 대한 상세한 설명은 생략한다.
도 14에서 데이터 라인들(DL1~DL18, 도 11 참조)은 미 도시되었다. 상기 화소들(PX, 도 11 참조)에 대한 데이터 라인들(DL1~DL18)의 연결관계는 도 11 및 도 12에 도시된 것과 동일할 수 있다. 도 14에 있어서, 상기 제1 데이터 라인(DL1, 도 11 참조) 및 상기 제9 데이터 라인(DL9, 도 11 참조)에 연결된 제1 내지 제5 화소들(PX1~PX5)이 다른 데이터 라인들에 연결된 제1 내지 제5 화소들을 대표한다.
도 14에 도시된 것과 같이, 본 실시예에 따른 표시장치는 화소행(PXL1~PXL9)보다 작은 수의 게이트 라인들(GL10~GL50)을 포함한다. 본 실시예에 따른 표시장치는 9개의 화소행(PXL1~PXL9)과 5개의 게이트 라인들(GL10~GL50)을 포함한다.
상기 게이트 라인들(GL10~GL50)은 동일한 개수의 화소들에 연결된다. 상기 게이트 라인들(GL10~GL50)은 18개의 화소들에 각각 연결된다. 제1 게이트 라인(GL10), 제2 게이트 라인(GL20), 제3 게이트 라인(GL30), 제4 게이트 라인(GL40), 및 제5 게이트 라인(GL50)은 제1 화소들(PX1), 제2 화소들(PX2), 제3 화소들(PX3) 제4 화소들(PX4), 및 제5 화소들(PX5)에 각각 연결된다.
상기 제2 내지 제5 게이트 라인(GL20~GL50) 각각은 3개의 부분들(P10, P20, P30)을 포함할 수 있다. 상기 제2 게이트 라인(GL20)을 참조하면, 상기 3개의 부분들(P10, P20, P30)은 제2 화소행(PXL2)에 인접한 제1 부분(P10), 상기 제9 화소행(PXL9)에 인접한 제2 부분(P20), 및 상기 제1 부분(P10)의 일단과 상기 제2 부분(P20)의 일단을 연결하는 제3 부분(P30)을 포함한다. 상기 제3 부분(P30)은 비표시영역(NAR, 도 3a 참조)에 배치될 수 있다.
상기 제2 내지 제5 게이트 라인(GL20~GL50) 각각은 하나의 화소열에 포함된 2개의 화소들에 연결될 수 있다. 예컨대, 상기 제9 화소열(PXC9)에 포함된 2개의 제2 화소들(PX2)이 상기 제2 게이트 라인(GS20)에 연결된다.
도 15에 도시된 것과 같이, 게이트 드라이버(200)는 표시구간(DSP) 동안에 제1 내지 제5 게이트 라인들(GL10~GL50)에 제1 내지 제5 게이트 신호들(GS10~GS50)을 순차적으로 출력한다. 상기 제1 내지 제5 게이트 신호들(GS10~GS50) 각각은 상기 표시구간(DSP)의 대응하는 수평구간에 대응하는 게이트 라인에 인가된다. 상기 게이트 신호에 의해 턴-온 된 화소들은 로드신호(RS)에 응답하여 출력된 데이터 신호들(DS)을 수신한다. 예컨대, 상기 제9 화소열(PXC9)에 포함된 2개의 제2 화소들(PX2)은 제2 게이트 신호(GS20)에 응답하여 동시에 턴-온 되고, 제1 데이터 라인(DL1) 및 제9 데이터 라인(DL9)에 인가된 데이터 신호들(DS)을 각각 수신한다.
도 14 및 도 15에 도시된 표시장치는 화소행(PXL1~PXL9) 대비 적은 수의 게이트 신호 스캐닝으로 상기 프레임구간 동안에 영상을 표시할 수 있다. 뿐만 아니라 하나의 게이트 드라이버를 사용하여 영상을 표시할 수 있다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
100: 신호 제어부 200: 게이트 드라이버
300: 데이터 드라이버 DP: 표시패널
AR: 표시영역 NAR: 비표시영역
PX-G1: 제1 화소 그룹 PX-G2: 제2 화소 그룹
DL-G1: 제1 데이터 라인 그룹 DL-G2: 제2 데이터 라인 그룹
GL-G1: 제1 게이트 라인 그룹 GL-G2: 제2 게이트 라인 그룹

Claims (19)

  1. 복수 개의 화소열들이 배치된 표시영역을 포함하는 표시패널을 포함하는 표시장치에 있어서,
    상기 복수 개의 화소열들 중 i개(i은 자연수)의 화소들을 포함하는 제1 화소열;
    상기 복수 개의 화소열들 중 j개(j는 i와 다른 자연수)의 화소들을 포함하는 제2 화소열;
    상기 제1 화소열에 포함된 상기 i개의 화소들 및 상기 제2 화소열에 포함된 상기 j개의 화소들 중 k개(k는 j보다 작은 자연수)의 화소들에 연결된 제1 데이터 라인;
    상기 제2 화소열에 포함된 상기 j개의 화소들 중 j-k개의 화소들에 연결된 제2 데이터 라인; 및
    상기 제1 화소열 및 상기 제2 화소열에 포함된 화소들에 연결된 게이트 라인들;
    을 포함하는 표시장치.
  2. 제1 항에 있어서,
    상기 k개의 화소들은 상기 제2 화소열의 연장된 방향으로 따라 연속적으로 배치되고, 상기 j-k개의 화소들은 상기 k개의 화소들로부터 연속적으로 배치된 것을 특징으로 하는 표시장치.
  3. 제1 항에 있어서,
    상기 제1 데이터 라인에 연결된 화소들은 제1 화소 그룹으로 각각 정의되고, 상기 제2 데이터 라인에 연결된 화소들은 제2 화소 그룹으로 각각 정의되며,
    상기 제1 화소 그룹의 화소 개수와 상기 제2 화소 그룹의 화소 개수는 동일한 것을 특징으로 하는 표시장치.
  4. 제3 항에 있어서,
    상기 복수 개의 화소열들은 상기 제1 화소열과 상기 제2 화소열 사이에 배치되고, 상기 제1 화소열 및 상기 제2 화소열과 다른 개수의 화소들을 포함하는 제3 화소열을 더 포함하는 표시장치.
  5. 제4 항에 있어서,
    상기 제3 화소열은 상기 제1 화소 그룹와 동일한 개수의 화소를 포함하는 표시장치.
  6. 제4 항에 있어서,
    상기 제1 데이터 라인은 상기 제1 화소열에 인접한 제1 부분, 상기 제2 화소열에 인접한 제2 부분, 및 상기 제1 부분의 일단과 상기 제2 부분의 일단을 연결하는 제3 부분을 포함하는 것을 특징으로 하는 표시장치.
  7. 제3 항에 있어서,
    상기 제2 화소 그룹의 화소들은 순차적으로 턴-온되고, 상기 제1 화소 그룹의 화소들 각각은 상기 제2 화소 그룹의 화소들 중 대응하는 화소에 동기되어 턴-온되는 것을 특징으로 하는 표시장치.
  8. 제7 항에 있어서,
    상기 게이트 라인들은,
    상기 제1 화소 그룹의 상기 제1 화소열에 포함된 화소들 및 상기 제2 화소 그룹의 화소들을 턴-온시키는 게이트 신호들이 인가되는 제1 게이트 라인들; 및
    상기 제1 화소 그룹의 상기 제2 화소열에 포함된 상기 k개의 화소들을 턴-온시키는 게이트 신호들이 인가되는 제2 게이트 라인들;
    을 포함하는 표시장치.
  9. 제8 항에 있어서,
    상기 제1 게이트 라인들 중 어느 하나의 제1 게이트 라인은, 상기 제1 화소 그룹의 상기 제1 화소열에 포함된 어느 하나의 화소 및 상기 제2 화소 그룹의 어느 하나의 화소에 연결된 것을 특징으로 하는 표시장치.
  10. 제9 항에 있어서,
    상기 제1 게이트 라인들 중 다른 하나의 제1 게이트 라인은, 상기 제1 화소 그룹의 화소들에 연결되지 않고, 상기 제2 화소 그룹의 다른 하나의 화소에 연결된 것을 특징으로 하는 표시장치.
  11. 제7 항에 있어서,
    상기 제1 화소 그룹의 화소들 각각은 상기 제2 화소 그룹의 화소들 중 대응하는 화소가 연결된 게이트 라인과 동일한 게이트 라인에 연결된 것을 특징으로 하는 표시장치.
  12. 제3 항에 있어서,
    상기 제1 화소 그룹 및 상기 제2 화소 그룹 각각의 화소는,
    상기 제1 데이터 라인 및 상기 제2 데이터 라인 중 대응하는 데이터 라인에 연결되고, 상기 게이트 라인들 중 대응하는 게이트 라인에 연결된 박막 트랜지스터; 및
    상기 박막 트랜지스터에 연결된 액정 커패시터를 포함하는 것을 특징으로 하는 표시장치.
  13. 제3 항에 있어서,
    상기 제1 화소 그룹 및 상기 제2 화소 그룹 각각의 화소는,
    상기 제1 데이터 라인 및 상기 제2 데이터 라인 중 대응하는 데이터 라인에 연결되고, 상기 게이트 라인들 중 대응하는 게이트 라인에 연결된 제1 박막 트랜지스터;
    상기 제1 박막 트랜지스터에 연결된 커패시터;
    상기 제1 박막 트랜지스터 및 상기 커패시터에 연결된 제2 박막 트랜지스터; 및
    상기 제2 박막 트랜지스터에 연결된 유기발광 다이오드를 포함하는 것을 특징으로 하는 표시장치.
  14. 제1 항에 있어서,
    상기 복수 개의 화소열들 중 연속하는 일부의 화소열들은 제1 화소열 그룹으로 정의되고, 상기 제1 화소열 그룹은 서로 다른 개수의 화소들을 포함하는 것을 특징으로 하는 표시장치.
  15. 제14 항에 있어서,
    상기 제1 화소열 그룹의 화소열들은 가장 많은 화소들을 포함하는 화소열로부터 멀어질수록 점차적으로 감소된 개수의 화소들을 포함하는 것을 특징으로 하는 표시장치.
  16. 제15 항에 있어서,
    상기 복수 개의 화소열들 중 연속하는 다른 일부의 화소열들은 제2 화소열 그룹으로 정의되고, 상기 제2 화소열 그룹은 서로 다른 개수의 화소들을 포함하고,
    상기 제2 화소열 그룹의 화소열들은 가장 많은 화소들을 포함하는 화소열로부터 멀어질수록 점차적으로 감소된 개수의 화소들을 포함하는 것을 특징으로 하는 표시장치.
  17. 제16 항에 있어서,
    상기 가장 많은 화소들을 포함하는 제1 화소열 그룹의 화소열과 상기 가장 많은 화소들을 포함하는 제2 화소열 그룹의 화소열은 상기 복수 개의 화소열들의 중앙에 배치되고,
    상기 표시패널의 정면 상에서, 상기 표시영역은 실질적으로 삼각형상인 것을 특징으로 하는 표시장치.
  18. 제17 항에 있어서,
    상기 표시패널은 상기 정면 상에서 상기 표시영역에 인접한 비표시영역을 더 포함하고,
    상기 비표시영역의 테두리는 실질적으로 삼각형상인 것을 특징으로 하는 표시장치.
  19. 제17 항에 있어서,
    상기 표시패널은 상기 정면 상에서 실질적으로 삼각형상인 것을 특징으로 하는표시장치.
KR1020140015651A 2014-02-11 2014-02-11 표시장치 KR102126435B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140015651A KR102126435B1 (ko) 2014-02-11 2014-02-11 표시장치
US14/574,260 US9984635B2 (en) 2014-02-11 2014-12-17 Display device having a first pixel column with different number of pixels than a second pixel column

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140015651A KR102126435B1 (ko) 2014-02-11 2014-02-11 표시장치

Publications (2)

Publication Number Publication Date
KR20150094879A KR20150094879A (ko) 2015-08-20
KR102126435B1 true KR102126435B1 (ko) 2020-06-25

Family

ID=53775642

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140015651A KR102126435B1 (ko) 2014-02-11 2014-02-11 표시장치

Country Status (2)

Country Link
US (1) US9984635B2 (ko)
KR (1) KR102126435B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107039485A (zh) 2016-02-03 2017-08-11 昆山工研院新型平板显示技术中心有限公司 一种像素排布结构、蒸镀掩膜板及异形显示屏体
KR102581759B1 (ko) 2016-05-23 2023-09-25 삼성디스플레이 주식회사 표시 장치
KR20180000771A (ko) * 2016-06-23 2018-01-04 삼성디스플레이 주식회사 표시 장치
JP6747156B2 (ja) * 2016-08-05 2020-08-26 天馬微電子有限公司 表示装置
CN107807480B (zh) * 2016-09-08 2021-04-20 株式会社日本显示器 显示装置
CN107490874A (zh) * 2017-09-21 2017-12-19 京东方科技集团股份有限公司 一种三维显示装置及其显示方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008051908A (ja) 2006-08-23 2008-03-06 Hitachi Displays Ltd 表示装置
JP2008216894A (ja) 2007-03-07 2008-09-18 Toshiba Matsushita Display Technology Co Ltd アレイ基板
JP2010198615A (ja) 2009-02-20 2010-09-09 Acrosense Technology Co Ltd 静電容量タッチパネル

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5270693A (en) * 1991-08-19 1993-12-14 Smiths Industries, Inc. Enlarged area addressable matrix
GB0212566D0 (en) * 2002-05-31 2002-07-10 Koninkl Philips Electronics Nv Display device
GB0411970D0 (en) * 2004-05-28 2004-06-30 Koninkl Philips Electronics Nv Non-rectangular display device
KR101075087B1 (ko) 2004-09-30 2011-10-19 엘지디스플레이 주식회사 디스플레이 및 그 구동방법
TWI267058B (en) * 2004-10-08 2006-11-21 Ind Tech Res Inst Non-rectangular display device
JP4320682B2 (ja) * 2006-07-20 2009-08-26 セイコーエプソン株式会社 表示装置、表示装置の駆動方法及び電子機器
US9626900B2 (en) * 2007-10-23 2017-04-18 Japan Display Inc. Electro-optical device
KR20090083677A (ko) * 2008-01-30 2009-08-04 삼성전자주식회사 표시 장치
CN101577071B (zh) * 2008-05-11 2014-03-26 Nlt科技股份有限公司 非矩形的像素阵列及具有该阵列的显示装置
KR20100007227A (ko) * 2008-07-11 2010-01-22 엘지디스플레이 주식회사 액정표시장치
JP5532481B2 (ja) * 2009-05-13 2014-06-25 Nltテクノロジー株式会社 カラー画像表示方式、カラーフィルタ基板、カラー画素アレイ基板、画像表示装置及び電子機器
KR101319345B1 (ko) * 2009-08-04 2013-10-16 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법
KR101656742B1 (ko) 2010-05-27 2016-09-23 엘지디스플레이 주식회사 액정표시장치
KR101663565B1 (ko) * 2010-07-06 2016-10-07 엘지디스플레이 주식회사 액정표시장치
KR101787745B1 (ko) 2010-07-28 2017-10-19 엘지디스플레이 주식회사 액정표시장치
JP2012103335A (ja) * 2010-11-08 2012-05-31 Hitachi Displays Ltd 表示装置
US9646559B2 (en) * 2012-08-10 2017-05-09 Lg Display Co., Ltd. Liquid crystal display device
KR20140109261A (ko) * 2013-03-05 2014-09-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
KR102276329B1 (ko) * 2014-12-15 2021-07-13 삼성디스플레이 주식회사 액정 표시 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008051908A (ja) 2006-08-23 2008-03-06 Hitachi Displays Ltd 表示装置
JP2008216894A (ja) 2007-03-07 2008-09-18 Toshiba Matsushita Display Technology Co Ltd アレイ基板
JP2010198615A (ja) 2009-02-20 2010-09-09 Acrosense Technology Co Ltd 静電容量タッチパネル

Also Published As

Publication number Publication date
US20150228702A1 (en) 2015-08-13
KR20150094879A (ko) 2015-08-20
US9984635B2 (en) 2018-05-29

Similar Documents

Publication Publication Date Title
KR102126435B1 (ko) 표시장치
US10983381B2 (en) Tiled display device
KR102144767B1 (ko) 표시 패널 및 이를 포함하는 표시 장치
US8581812B2 (en) Organic light emitting display device with data distributor
KR102204674B1 (ko) 표시 장치
KR102118096B1 (ko) 액정표시장치
US20190005905A1 (en) Driving circuit of display apparatus and display apparatus
US20140204008A1 (en) Pixel and sub-pixel arrangement in a display panel
KR20150107943A (ko) 표시 장치 및 그 구동 방법
KR102170265B1 (ko) 표시 장치
KR101994271B1 (ko) 표시장치
KR20160007890A (ko) 표시장치
KR20190010052A (ko) 디스플레이 디바이스
KR20180061506A (ko) 표시 장치
KR102263258B1 (ko) 유기 발광 표시 장치 및 이의 구동 방법
KR20170079330A (ko) 유기발광다이오드표시장치 및 이의 구동방법
KR20190014361A (ko) 표시 패널
KR102504235B1 (ko) 이형 표시장치
WO2020238999A1 (zh) 显示面板及其驱动方法、显示装置
JP2008077007A (ja) 表示装置
KR102153381B1 (ko) 표시장치
KR102180914B1 (ko) 표시장치
US11789574B2 (en) Light emitting display apparatus
KR20110121844A (ko) 액정표시장치 및 그 구동방법
KR101915067B1 (ko) 액정표시장치 및 그 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant